JP2009090567A - Image forming apparatus and image forming system - Google Patents

Image forming apparatus and image forming system Download PDF

Info

Publication number
JP2009090567A
JP2009090567A JP2007264185A JP2007264185A JP2009090567A JP 2009090567 A JP2009090567 A JP 2009090567A JP 2007264185 A JP2007264185 A JP 2007264185A JP 2007264185 A JP2007264185 A JP 2007264185A JP 2009090567 A JP2009090567 A JP 2009090567A
Authority
JP
Japan
Prior art keywords
screen
image forming
bit
forming apparatus
storage means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007264185A
Other languages
Japanese (ja)
Inventor
Koji Yanagisawa
浩司 柳沢
Takeshi Ikuma
健 井熊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2007264185A priority Critical patent/JP2009090567A/en
Publication of JP2009090567A publication Critical patent/JP2009090567A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Color, Gradation (AREA)
  • Facsimile Image Signal Circuits (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide an image forming apparatus capable of easily performing a screen processing even when the head specification of a printer is changed, and to provide an image forming system. <P>SOLUTION: A screen processing module 7 includes: a lead signal generating section 11; an address creating section 12; an output generating (threshold value comparing) section 13; an LUT value selecting section 14; and a process switching signal generating section 15. In addition, a memory 8a for 1-Bit (8Bit)LUT value and separate memories 8b to 8d (memories 1 to 3) for storing three threshold values for processing 2-Bit system screen are provided as storage means. The process switching signal generating section 15 generates a signal for determining Bit to be used for the screen process. The LUT value selecting section 14 selects lead data of a memory corresponding to a mode (1/2/8Bit). <P>COPYRIGHT: (C)2009,JPO&INPIT

Description

本発明は、プリンタのヘッド仕様が変更になったときにも、スクリーン処理を簡略に行える画像形成装置および画像形成システムに関するものである。   The present invention relates to an image forming apparatus and an image forming system capable of simplifying screen processing even when a printer head specification is changed.

プリンタなどの画像形成装置におけるスクリーン処理では、イメージやテキスト等の印刷のモードによってスクリーンを切り替える方法が知られている。例えば、特許文献1においては、2値系のプリンタシステムにおいて、モード毎やオブジェクト毎のスクリーン切り替えを行う方法が開示されている。   In screen processing in an image forming apparatus such as a printer, a method of switching a screen depending on a printing mode of an image, text, or the like is known. For example, Patent Document 1 discloses a method of switching a screen for each mode or for each object in a binary printer system.

特開2007−124086号公報JP 2007-124086 A

前記特許文献1では、プリンタエンジンへの入力データ、すなわち、スクリーン処理後のデータのビット幅は、プリンタのヘッド仕様に合わせて固定のビット幅に限定している。このため、プリンタのヘッド仕様が例えば1Bit系から2Bit系にモードが変わったとき等には、スクリーン処理モジュールや関連するLUT用メモリ構成も作り直さなければならず、コストが嵩み、処理が煩雑になるという問題があった。   In Patent Document 1, the bit width of input data to the printer engine, that is, data after screen processing is limited to a fixed bit width according to the printer head specifications. For this reason, when the printer head specifications change from a 1-bit system to a 2-bit system, for example, the screen processing module and the related LUT memory configuration must be recreated, which increases costs and makes the process complicated. There was a problem of becoming.

本発明は従来技術のこのような問題点に鑑みてなされたものであり、その目的は、プリンタのヘッド仕様が変更になったときにも、スクリーン処理を簡略に行える画像形成装置と画像形成システムを提供することにある。   The present invention has been made in view of such problems of the prior art, and an object thereof is to provide an image forming apparatus and an image forming system capable of simplifying screen processing even when the printer head specifications are changed. Is to provide.

上記目的を達成する本発明の画像形成装置は、複数のヘッド仕様に対応して設定される複数のビット系スクリーンテーブルを処理するスクリーン処理手段と、
第1のビット系スクリーン処理で用いられるスクリーンテーブルを記憶する第1の記憶手段と、
第2のビット系スクリーン処理で用いられるスクリーンテーブルを記憶する第2の記憶手段と、
前記ビット系の第1、または第2の記憶手段からスクリーンテーブルを読み出す選択手段と、
を有することを特徴とする。
The image forming apparatus of the present invention that achieves the above object includes a screen processing means for processing a plurality of bit system screen tables set corresponding to a plurality of head specifications,
First storage means for storing a screen table used in the first bit system screen processing;
Second storage means for storing a screen table used in the second bit system screen processing;
Selection means for reading a screen table from the first or second storage means of the bit system;
It is characterized by having.

また、本発明の画像形成装置は、前記スクリーン処理手段に、前記スクリーンテーブルにスクリーンの各要素に対応した閾値を設定し、入力画像に前記スクリーンを割り当て、前記入力画像の階調値と前記閾値を比較して出力値を生成する出力生成部を設けたことを特徴とする。   In the image forming apparatus of the present invention, the screen processing unit sets a threshold corresponding to each element of the screen in the screen table, assigns the screen to the input image, and the gradation value of the input image and the threshold And an output generation unit for generating an output value.

また、本発明の画像形成装置は、前記スクリーン処理手段はリード信号生成部およびアドレス生成部を有し、前記各記憶手段にリード制御信号とアドレス信号を入力して全ての記憶手段から前記スクリーンテーブルを読み出し、前記装着されたヘッド仕様に対応しないスクリーンテーブルを読み捨てる構成としたことを特徴とする。   In the image forming apparatus according to the present invention, the screen processing unit includes a read signal generation unit and an address generation unit, and a read control signal and an address signal are input to each storage unit, and the screen table is read from all the storage units. , And a screen table that does not correspond to the mounted head specifications is read and discarded.

また、本発明の画像形成装置は、前記スクリーン処理手段は、リード信号生成部、アドレス生成部、リード信号選択部、アドレス信号選択部を有し、前記装着されたヘッド仕様に応じた前記スクリーンテーブルを前記第1または第2の記憶手段から読み出すことを特徴とする。   In the image forming apparatus of the present invention, the screen processing unit includes a read signal generation unit, an address generation unit, a read signal selection unit, and an address signal selection unit, and the screen table according to the mounted head specifications. Is read from the first or second storage means.

また、本発明の画像形成装置は、前記装着されたヘッド仕様に応じて、前記ビット系のいずれのモードを用いるか、モード指定信号を前記スクリーン処理手段に入力することを特徴とする。   The image forming apparatus according to the present invention is characterized in that a mode designation signal is input to the screen processing means as to which mode of the bit system is used according to the specifications of the mounted head.

また、本発明の画像形成装置は、前記複数のビット系は、1ビット、2ビット、8ビットであることを特徴とする。   In the image forming apparatus of the present invention, the plurality of bit systems are 1 bit, 2 bits, and 8 bits.

また、本発明の画像形成装置は、前記1ビットと8ビットのスクリーンテーブルを前記第1の記憶手段に記憶し、前記2ビットのスクリーンテーブルを前記第2の記憶手段に記憶し、前記第2の記憶手段は複数設けて異なる閾値を設定したことを特徴とする。   The image forming apparatus of the present invention stores the 1-bit and 8-bit screen tables in the first storage unit, stores the 2-bit screen table in the second storage unit, and stores the second bit in the second storage unit. A plurality of storage means are provided and different threshold values are set.

本発明の画像形成システムは、複数のヘッド仕様に対応して設定される複数のビット系スクリーンテーブルを処理するスクリーン処理手段を有し、
第1のビット系スクリーン処理で用いられるスクリーンテーブルを記憶する第1の記憶手段と、第2のビット系スクリーン処理で用いられるスクリーンテーブルを記憶する第2の記憶手段とを設け、
前記スクリーンテーブルにスクリーンの各要素に対応した閾値を設定し、
入力画像に前記スクリーンを割り当て、
前記装着されたヘッド仕様に応じて前記ビット系の第1、または第2の記憶手段からスクリーンテーブルを選択して読み出し、
前記入力画像の階調値と前記閾値を比較して出力値を生成することを特徴とする。
The image forming system of the present invention has screen processing means for processing a plurality of bit system screen tables set corresponding to a plurality of head specifications,
First storage means for storing a screen table used in the first bit system screen processing and second storage means for storing a screen table used in the second bit system screen processing are provided,
Set a threshold corresponding to each element of the screen in the screen table,
Assign the screen to the input image,
A screen table is selected and read from the first or second storage means of the bit system according to the mounted head specifications,
An output value is generated by comparing the gradation value of the input image with the threshold value.

以下、図を参照して本発明を説明する。図3は、本発明の実施形態を示すブロック図である。図3において、画像形成装置1には、画像形成部2、画像処理ボード3、プリンタエンジン4が設けられている。画像形成部2は、パーソナルコンピュータ(PC)のRIP(Raster Image Processor)サーバで構成される。   The present invention will be described below with reference to the drawings. FIG. 3 is a block diagram showing an embodiment of the present invention. In FIG. 3, the image forming apparatus 1 includes an image forming unit 2, an image processing board 3, and a printer engine 4. The image forming unit 2 is configured by a RIP (Raster Image Processor) server of a personal computer (PC).

また、画像処理ボード3は、PCのPCI Expressスロット等に装着されるH/W基板であり、この基板上のFPGA(フィールド・プログラマブル・ゲートアレイ)3aで、色変換処理→スクリーン処理の順で画像処理が行われる。画像処理ボード3は、プリンタエンジン4にビデオインターフェイス(Video・I/F)を介して接続される。   The image processing board 3 is an H / W board mounted in a PCI Express slot of a PC. An FPGA (Field Programmable Gate Array) 3a on the board is used in the order of color conversion processing → screen processing. Image processing is performed. The image processing board 3 is connected to the printer engine 4 via a video interface (Video I / F).

図4は、画像形成部2、および画像処理ボード3の詳細を示すブロック図である。画像形成部2は、PDL(ページ記述言語)解析部2a、レンダリング部(画像生成部)2b、デバイスドライバ(ハードウェアとの橋渡し)2cで所定のソフトウエア処理を行う。画像処理ボード3には、色変換処理部5で用いるスクリーンテーブルを記憶するメモリ6(a)、スクリーン処理部7で用いるスクリーンテーブルを記憶するメモリ8(b)、スクリーン処理部7の処理結果を記憶するメモリ9(c)が設けられている。メモリ6(a)、メモリ8(b)は、FPGA3aの内部RAMを使用する。また、メモリ9(c)は、1ページ分の処理結果を保存できるようにするため、外部のRAMを使用する。メモリ9(c)は、プリンタエンジン4からの要求に応じて画像データが出せるようにしておく。   FIG. 4 is a block diagram showing details of the image forming unit 2 and the image processing board 3. The image forming unit 2 performs predetermined software processing by a PDL (page description language) analysis unit 2a, a rendering unit (image generation unit) 2b, and a device driver (bridge with hardware) 2c. The image processing board 3 includes a memory 6 (a) for storing a screen table used by the color conversion processing unit 5, a memory 8 (b) for storing a screen table used by the screen processing unit 7, and processing results of the screen processing unit 7. A memory 9 (c) for storing is provided. The memory 6 (a) and the memory 8 (b) use the internal RAM of the FPGA 3a. The memory 9 (c) uses an external RAM so that the processing result for one page can be stored. The memory 9 (c) is configured so that image data can be output in response to a request from the printer engine 4.

各画像処理を行う際には、FPGAの内部メモリに保存したテーブル(LUT)の値を参照して画像処理を行う。印刷環境としては、サーバPCにネットワーク等で接続されたクライアントPCから印刷を行う環境と、サーバPCから印刷を行う環境が考えられる。クライアントPCまたはサーバPC上のアプリケーションで印刷を行うと、ページ記述言語(PDL。例:ポストスクリプト)が送られ、サーバPCでは、これを解析し印刷を行う。   When each image processing is performed, the image processing is performed with reference to a table (LUT) value stored in the internal memory of the FPGA. As a printing environment, an environment in which printing is performed from a client PC connected to the server PC via a network or the like, and an environment in which printing is performed from the server PC are conceivable. When printing is performed by an application on the client PC or the server PC, a page description language (PDL, eg, postscript) is sent, and the server PC analyzes this and performs printing.

図7は、本発明の実施形態を示す説明図であり、1Bit系のスクリーンテーブルとメモリの構成を示している。図7(a)は、スクリーン20の構成を示している。このスクリーン20は、(3×3)の要素で形成されており、理解を容易にするために各要素を1から9までナンバリングしている。図7(b)は、メモリ21の構成を示している。このメモリ21は、前記各スクリーンの各要素1〜9に対応した閾値をLUT値で保存している。   FIG. 7 is an explanatory diagram showing an embodiment of the present invention, and shows the configuration of a 1-bit screen table and memory. FIG. 7A shows the configuration of the screen 20. The screen 20 is formed of (3 × 3) elements, and each element is numbered from 1 to 9 for easy understanding. FIG. 7B shows the configuration of the memory 21. The memory 21 stores threshold values corresponding to the elements 1 to 9 of the screens as LUT values.

図7(c)は、入力画像22にスクリーンを割り当てる例を示している。入力画像22の各階調値と、割り当てられたスクリーンの閾値を比較し、入力階調値が、対応する閾値以上の場合は1、閾値未満であれば0を出力する。例えば、スクリーンの要素が5の位置における入力階調値が222の場合には、図7(b)のスクリーンの要素5に対応した閾値は220である。このため、入力階調値が222は閾値以上となり、出力は1となる。   FIG. 7C shows an example in which a screen is assigned to the input image 22. Each gradation value of the input image 22 is compared with the assigned screen threshold value, and 1 is output if the input gradation value is equal to or greater than the corresponding threshold value, and 0 is output if the input gradation value is less than the threshold value. For example, when the input gradation value is 222 at the position where the screen element is 5, the threshold corresponding to the screen element 5 in FIG. Therefore, the input gradation value 222 is equal to or greater than the threshold value, and the output is 1.

図8は、本発明の他の実施形態を示す説明図であり、2Bit系のスクリーンテーブルとメモリの構成を示している。図8(a)は、スクリーン20の構成を示しており、図7(a)と同じ構成である。図8(b)は、メモリ23の構成を示している。このメモリ23は、前記各スクリーンの各要素1〜9に対応した3つの閾値をLUT値で保存している。   FIG. 8 is an explanatory diagram showing another embodiment of the present invention, showing the configuration of a 2-bit screen table and memory. FIG. 8A shows the configuration of the screen 20, which is the same configuration as FIG. FIG. 8B shows the configuration of the memory 23. The memory 23 stores three threshold values corresponding to the elements 1 to 9 of the screens as LUT values.

図8(c)は、入力画像22にスクリーンの各要素を割り当てる例を示している。この例では、入力画像の各階調値と、図8(b)に示されているようなスクリーンの各要素3つの閾値を比較し、入力階調値と、対応する3つの閾値との大小関係により、0/1/2/3のいずれかを出力する。   FIG. 8C shows an example in which each element of the screen is assigned to the input image 22. In this example, each gradation value of the input image is compared with three threshold values of each element of the screen as shown in FIG. 8B, and the magnitude relationship between the input gradation value and the corresponding three threshold values is compared. As a result, either 0/1/2/3 is output.

例として、スクリーンの要素5の場所における入力階調値が222の場合には、スクリーンの要素5に対応した閾値は、197、200、220の3つである。以下の場合分けで出力値を決める。
(1)入力階調値<197の時は0を出力
(2)197≦入力階調値<200の時は1を出力
(3)200≦入力階調値<220の時は2を出力
(4)220≦入力階調値の時は3を出力
よって、この例では3が出力される。
As an example, when the input gradation value at the location of the element 5 of the screen is 222, the thresholds corresponding to the element 5 of the screen are three of 197, 200, and 220. The output value is determined according to the following cases.
(1) 0 is output when the input gradation value <197 (2) 1 is output when 197 ≦ input gradation value <200 (3) 2 is output when 200 ≦ input gradation value <220 ( 4) When 220 ≦ input gradation value, 3 is output, so 3 is output in this example.

図9は、本発明の他の実施形態を示す説明図であり、8Bit系のスクリーンテーブルとメモリの構成を示している。図9(a)は、スクリーン20の構成を示しており、図7(a)と同じ構成である。図9(b)は、メモリ24の構成を示している。このメモリ24は、前記各スクリーンの各要素1〜9に対応した0〜255の256個の閾値をLUT値で保存している。   FIG. 9 is an explanatory diagram showing another embodiment of the present invention, and shows the configuration of an 8-bit screen table and memory. FIG. 9A shows the configuration of the screen 20, which is the same configuration as FIG. 7A. FIG. 9B shows the configuration of the memory 24. The memory 24 stores 256 threshold values of 0 to 255 corresponding to the elements 1 to 9 of the screens as LUT values.

図9(c)は、入力画像22にスクリーンの各要素を割り当てる例を示している。割り当てられたスクリーンの各要素で、入力画像の階調値に対応したLUT値を取得する。この取得したLUT値をそのまま出力
する。例えば、スクリーンの要素が9の位置における入力階調値が255の場合には、図9(b)のスクリーンの要素が9の中で階調値255に対応した値は250である。このため、出力は250となる。
FIG. 9C shows an example in which each element of the screen is assigned to the input image 22. The LUT value corresponding to the gradation value of the input image is acquired for each element of the assigned screen. The acquired LUT value is output as it is. For example, when the input gradation value is 255 at the position where the screen element is 9, the value corresponding to the gradation value 255 is 250 among the 9 screen elements shown in FIG. Therefore, the output is 250.

図5は、本発明の実施形態を示すブロック図である。図5は、1Bit系、または8Bit系のモジュール構成を示している。図5において、スクリーン処理モジュール7には、リード信号生成部11、アドレス生成部12、出力生成(閾値比較)部13が設けられている。リード信号生成部11は、メモリをリードするための制御信号を作成する。また、アドレス生成部12は、メモリのアドレス信号を作成する。出力生成部13は、モード(1/8Bit)に応じた処理を行い、出力値を作成する。   FIG. 5 is a block diagram showing an embodiment of the present invention. FIG. 5 shows a 1-bit or 8-bit module configuration. In FIG. 5, the screen processing module 7 includes a read signal generation unit 11, an address generation unit 12, and an output generation (threshold comparison) unit 13. The read signal generator 11 creates a control signal for reading the memory. The address generation unit 12 creates an address signal for the memory. The output generation unit 13 performs processing according to the mode (1/8 Bit) to generate an output value.

スクリーン処理モジュール7の各信号生成部11、12の出力リード制御信号とアドレス信号は、メモリ(LUT)8aに入力される。また、メモリ8aからのリードデータは、出力生成(閾値比較)部13に入力される。アドレス線の「16」、リードデータ線の「8」の数字は、データ幅(ビット幅)を示している。   The output read control signals and address signals of the signal generators 11 and 12 of the screen processing module 7 are input to the memory (LUT) 8a. Further, the read data from the memory 8 a is input to the output generation (threshold comparison) unit 13. The numbers “16” for the address line and “8” for the read data line indicate the data width (bit width).

図6は、本発明の他の実施形態を示すブロック図であり、2Bit系のモジュール構成を示している。図6において、スクリーン処理モジュール7の構成は図5と同じである。記憶手段としてのメモリは、メモリ8b〜8dに3分割されている。これは、図8(b)で説明したように、
2Bit系の場合は、1画素をスクリーン処理するために3つの閾値(LUT値)が必要となることに対応させるためである。この例では、高速処理(1クロックで1画素処理)するために、3つの閾値を別々のメモリに記憶させており、各メモリ8b〜8dから、それぞれリードデータ1〜3を出力生成(閾値比較)部13に入力している。
FIG. 6 is a block diagram showing another embodiment of the present invention, showing a 2-bit module configuration. In FIG. 6, the configuration of the screen processing module 7 is the same as that in FIG. The memory as the storage means is divided into three memories 8b to 8d. As explained with reference to FIG.
This is because in the case of the 2-bit system, three threshold values (LUT values) are required to screen one pixel. In this example, three threshold values are stored in separate memories for high-speed processing (one pixel processing at one clock), and read data 1 to 3 are output from the memories 8b to 8d (threshold comparison). ) Part 13.

図1は、本発明の実施形態を示すブロック図である。図1は、可変系(1Bit系/2Bit系/8Bit系)モジュール構成を示している。
スクリーン処理モジュール7には、図5で示したリード信号生成部11、アドレス生成部12、出力生成(閾値比較)部13の外に、LUT値選択部14、処理切替信号作成部15が設けられている。
FIG. 1 is a block diagram showing an embodiment of the present invention. FIG. 1 shows a variable system (1 bit system / 2 bit system / 8 bit system) module configuration.
The screen processing module 7 is provided with an LUT value selection unit 14 and a process switching signal generation unit 15 in addition to the read signal generation unit 11, the address generation unit 12, and the output generation (threshold comparison) unit 13 shown in FIG. ing.

また、記憶手段として、1Bit(8Bit)LUT値のメモリ8a、
2Bit系スクリーン処理用に、3つの閾値を記憶する別々のメモリ8b〜8d(メモリ1〜3)が設けられている。処理切替信号作成部15で、装着されたヘッドに対応してどのBitのスクリーン処理を行うかの信号を作成する。LUT値選択部14は、モード(1/2/8Bit)に応じたメモリのリードデータを選択する。リード信号を送ってないメモリは、リードデータは不定である。
As a storage means, a memory 8a having a 1-bit (8-bit) LUT value,
Separate memories 8b to 8d (memory 1 to 3) for storing three threshold values are provided for 2-bit screen processing. The processing switching signal creation unit 15 creates a signal indicating which bit screen processing is performed in accordance with the mounted head. The LUT value selection unit 14 selects memory read data according to the mode (1/2/8 bit). Read data is undefined in a memory that has not sent a read signal.

モードを何Bitにするかは、ユーザ指定でも良いし、エンジン情報から取得する仕組みでも良い。各メモリへのリード制御信号は同じ信号を使用し、LUT値選択部14で切替信号に応じてリードデータを選択する。ここで、不要なリードデータをダミーとして読み捨てることで、リード制御信号を選択する回路が不要となる。   The number of bits used for the mode may be specified by the user or may be obtained from engine information. The read control signal to each memory uses the same signal, and the LUT value selection unit 14 selects read data in accordance with the switching signal. Here, by discarding unnecessary read data as a dummy, a circuit for selecting a read control signal becomes unnecessary.

図2は、本発明の他の実施形態を示すブロック図である。図2は、1Bit系/2Bit系/8Bit系の中から1つのメモリのみを読み出すモジュール構成を示している。図2の構成においては、スクリーン処理モジュール7に、図1の構成に加えてリード信号選択部16、アドレス信号選択部17が設けられている。   FIG. 2 is a block diagram showing another embodiment of the present invention. FIG. 2 shows a module configuration for reading out only one memory from the 1-bit system / 2-bit system / 8-bit system. In the configuration of FIG. 2, the screen processing module 7 is provided with a read signal selection unit 16 and an address signal selection unit 17 in addition to the configuration of FIG.

リード信号選択部16は、モード(1/2/8Bit)に応じたメモリにのみリード信号を送る。また、アドレス信号選択部17は、モード(1/2/8Bit)に応じたメモリにのみアドレス信号を送る。処理切替信号作成部15は、外部から入力されるモード(1/2/8Bit)指定信号(X)に基づき、モード(1/2/8Bit)を切り替えるための信号を作成する。   The read signal selection unit 16 sends a read signal only to the memory corresponding to the mode (1/2/8 Bit). The address signal selector 17 sends an address signal only to the memory corresponding to the mode (1/2/8 Bit). The process switching signal creation unit 15 creates a signal for switching the mode (1/2/8 Bit) based on the mode (1/2/8 Bit) designation signal (X) input from the outside.

図1では、各メモリに同じリード制御信号とアドレス信号を入れて全てのメモリをリードし、リードしたデータのうち不要なものを読み捨てる構成としていた。図2の構成では、必要なメモリのみをリードする構成としている。図1と対比すると、リード信号選択部16、アドレス信号選択部17が新たに設けられており、これらの信号選択部で、必要なメモリにのみ信号を出すように制御している。   In FIG. 1, the same read control signal and address signal are input to each memory, all the memories are read, and unnecessary data among the read data is discarded. In the configuration of FIG. 2, only the necessary memory is read. In contrast to FIG. 1, a read signal selection unit 16 and an address signal selection unit 17 are newly provided, and these signal selection units are controlled to output signals only to necessary memories.

本発明の実施形態における特徴について、説明する。
(1)スクリーン処理モジュール内で、複数のヘッド仕様に対応するよう、各ヘッド仕様全てに合わせた複数の画像処理手段を有している。
(2)スクリーン処理モジュール内で、ヘッド仕様に応じて処理を切替えるための切替え信号を作成する手段を有している。
(3)スクリーン処理モジュール内で、ヘッド仕様に応じて処理を切替えるための切替え手段を有している。
(4)スクリーン処理に必要なスクリーンテーブル(LUT)を格納するメモリを、各ヘッド仕様に応じて別々に複数有している。
(5)ヘッド仕様に応じて、複数のスクリーンテーブル(LUT)が格納された各メモリから読み出した、複数の情報(LUT値)を選択する手段を有している。
Features in the embodiment of the present invention will be described.
(1) The screen processing module has a plurality of image processing means adapted to all the head specifications so as to correspond to the plurality of head specifications.
(2) The screen processing module has means for generating a switching signal for switching processing according to the head specifications.
(3) The screen processing module has switching means for switching processing according to the head specification.
(4) A plurality of memories for storing screen tables (LUT) necessary for the screen processing are separately provided according to each head specification.
(5) It has means for selecting a plurality of information (LUT values) read from each memory storing a plurality of screen tables (LUT) according to the head specifications.

本発明の実施形態においては、ヘッド仕様が変わっても、スクリーン処理モジュールやメモリ構成を作りなおす必要がなく、1つの画像処理ボード(画像処理モジュール)で、異なるヘッド仕様のプリンタへ印刷ができる、という利点がある。   In the embodiment of the present invention, even if the head specifications are changed, it is not necessary to recreate the screen processing module or the memory configuration, and printing can be performed on a printer having a different head specification with one image processing board (image processing module). There is an advantage.

以上、プリンタのヘッド仕様が変更になったときにも、スクリーン処理を簡略に行える画像形成装置および画像形成システムについて実施例に基づいて説明したが、本発明はこれら実施例に限定されず種々の変形が可能である。   As described above, the image forming apparatus and the image forming system capable of simplifying the screen processing even when the printer head specifications are changed have been described based on the embodiments. However, the present invention is not limited to these embodiments, and various types are possible. Deformation is possible.

本発明の実施形態を示すブロック図である。It is a block diagram which shows embodiment of this invention. 本発明の実施形態を示すブロック図である。It is a block diagram which shows embodiment of this invention. 本発明の関連技術を示すブロック図である。It is a block diagram which shows the related technology of this invention. 本発明の実施形態を示すブロック図である。It is a block diagram which shows embodiment of this invention. 本発明の実施形態を示すブロック図である。It is a block diagram which shows embodiment of this invention. 本発明の実施形態を示すブロック図である。It is a block diagram which shows embodiment of this invention. 本発明の実施形態を示す説明図である。It is explanatory drawing which shows embodiment of this invention. 本発明の実施形態を示す説明図である。It is explanatory drawing which shows embodiment of this invention. 本発明の実施形態を示す説明図である。It is explanatory drawing which shows embodiment of this invention.

符号の説明Explanation of symbols

1・・・画像形成装置、2・・・画像形成部、3・・・画像処理ボード、4・・・プリンタエンジン、5・・・FPGA、6、8・・・メモリ、7・・・・スクリーン処理部(モジュール)、11・・・リード信号生成部、12・・・アドレス生成部、13・・・出力生成(閾値比較)部、14・・・LUT値選択部、15・・・処理切替信号作成部、16・・・リード信号選択部、17・・・アドレス選択部   DESCRIPTION OF SYMBOLS 1 ... Image forming apparatus, 2 ... Image forming part, 3 ... Image processing board, 4 ... Printer engine, 5 ... FPGA, 6, 8 ... Memory, 7 ... Screen processing unit (module), 11 ... Read signal generation unit, 12 ... Address generation unit, 13 ... Output generation (threshold comparison) unit, 14 ... LUT value selection unit, 15 ... Process Switching signal creation unit, 16 ... read signal selection unit, 17 ... address selection unit

Claims (8)

複数のヘッド仕様に対応して設定される複数のビット系スクリーンテーブルを処理するスクリーン処理手段と、
第1のビット系スクリーン処理で用いられるスクリーンテーブルを記憶する第1の記憶手段と、
第2のビット系スクリーン処理で用いられるスクリーンテーブルを記憶する第2の記憶手段と、
前記ビット系の第1、または第2の記憶手段からスクリーンテーブルを読み出す選択手段と、
を有することを特徴とする、画像形成装置。
Screen processing means for processing a plurality of bit screen tables set corresponding to a plurality of head specifications;
First storage means for storing a screen table used in the first bit system screen processing;
Second storage means for storing a screen table used in the second bit system screen processing;
Selection means for reading a screen table from the first or second storage means of the bit system;
An image forming apparatus comprising:
前記スクリーン処理手段に、前記スクリーンテーブルにスクリーンの各要素に対応した閾値を設定し、入力画像に前記スクリーンを割り当て、前記入力画像の階調値と前記閾値を比較して出力値を生成する出力生成部を設けたことを特徴とする、請求項1に記載の画像形成装置。 The screen processing means sets a threshold corresponding to each element of the screen in the screen table, assigns the screen to an input image, and outputs an output value by comparing the gradation value of the input image with the threshold The image forming apparatus according to claim 1, further comprising a generation unit. 前記スクリーン処理手段はリード信号生成部およびアドレス生成部を有し、前記各記憶手段にリード制御信号とアドレス信号を入力して全ての記憶手段から前記スクリーンテーブルを読み出し、前記装着されたヘッド仕様に対応しないスクリーンテーブルを読み捨てる構成としたことを特徴とする、請求項1または請求項2に記載の画像形成装置。 The screen processing means has a read signal generation section and an address generation section, inputs a read control signal and an address signal to each storage means, reads the screen table from all the storage means, and makes the specifications of the mounted head The image forming apparatus according to claim 1, wherein a screen table that does not correspond is read and discarded. 前記スクリーン処理手段は、リード信号生成部、アドレス生成部、リード信号選択部、アドレス信号選択部を有し、前記装着されたヘッド仕様に応じた前記スクリーンテーブルを前記第1または第2の記憶手段から読み出すことを特徴とする、請求項1または請求項2に記載の画像形成装置。 The screen processing unit includes a read signal generation unit, an address generation unit, a read signal selection unit, and an address signal selection unit, and the screen table corresponding to the mounted head specifications is stored in the first or second storage unit. The image forming apparatus according to claim 1, wherein the image forming apparatus reads data from the image forming apparatus. 前記装着されたヘッド仕様に応じて、前記ビット系のいずれのモードを用いるか、モード指定信号を前記スクリーン処理手段に入力することを特徴とする、請求項4に記載の画像形成装置。 The image forming apparatus according to claim 4, wherein a mode designation signal is input to the screen processing unit as to which mode of the bit system is used according to the specification of the mounted head. 前記複数のビット系は、1ビット、2ビット、8ビットであることを特徴とする、請求項1ないし請求項5のいずれかに記載の画像形成装置。 6. The image forming apparatus according to claim 1, wherein the plurality of bit systems are 1 bit, 2 bits, and 8 bits. 前記1ビットと8ビットのスクリーンテーブルを前記第1の記憶手段に記憶し、前記2ビットのスクリーンテーブルを前記第2の記憶手段に記憶し、前記第2の記憶手段は複数設けて異なる閾値を設定したことを特徴とする、請求項6に記載の画像形成装置。 The 1-bit and 8-bit screen tables are stored in the first storage means, the 2-bit screen tables are stored in the second storage means, and a plurality of the second storage means are provided to set different threshold values. The image forming apparatus according to claim 6, wherein the image forming apparatus is set. 複数のヘッド仕様に対応して設定される複数のビット系スクリーンテーブルを処理するスクリーン処理手段を有し、
第1のビット系スクリーン処理で用いられるスクリーンテーブルを記憶する第1の記憶手段と、第2のビット系スクリーン処理で用いられるスクリーンテーブルを記憶する第2の記憶手段とを設け、
前記スクリーンテーブルにスクリーンの各要素に対応した閾値を設定し、
入力画像に前記スクリーンを割り当て、
前記装着されたヘッド仕様に応じて前記ビット系の第1、または第2の記憶手段からスクリーンテーブルを選択して読み出し、
前記入力画像の階調値と前記閾値を比較して出力値を生成することを特徴とする、画像形成システム。
Screen processing means for processing a plurality of bit system screen tables set in correspondence with a plurality of head specifications;
First storage means for storing a screen table used in the first bit system screen processing and second storage means for storing a screen table used in the second bit system screen processing are provided,
Set a threshold corresponding to each element of the screen in the screen table,
Assign the screen to the input image,
A screen table is selected and read from the first or second storage means of the bit system according to the mounted head specifications,
An image forming system, wherein a gradation value of the input image is compared with the threshold value to generate an output value.
JP2007264185A 2007-10-10 2007-10-10 Image forming apparatus and image forming system Pending JP2009090567A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007264185A JP2009090567A (en) 2007-10-10 2007-10-10 Image forming apparatus and image forming system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007264185A JP2009090567A (en) 2007-10-10 2007-10-10 Image forming apparatus and image forming system

Publications (1)

Publication Number Publication Date
JP2009090567A true JP2009090567A (en) 2009-04-30

Family

ID=40663040

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007264185A Pending JP2009090567A (en) 2007-10-10 2007-10-10 Image forming apparatus and image forming system

Country Status (1)

Country Link
JP (1) JP2009090567A (en)

Similar Documents

Publication Publication Date Title
US8670156B2 (en) Image processing device, image processing method, and image forming apparatus
JP4364897B2 (en) Data transfer device
US20140168667A1 (en) Image forming apparatus and image forming method thereof
JP2008242733A (en) Image processing apparatus
US20050018918A1 (en) Image enhancement employing partial template matching
JP2009105695A (en) Image forming apparatus, and image forming system
JP2009090567A (en) Image forming apparatus and image forming system
JP2010088115A (en) System and method for formation of efficient halftone screen
JP2009100393A (en) Image forming apparatus and image forming system
JP5441676B2 (en) Image processing apparatus and processing method thereof
JP2013218539A (en) Histogram creation device
JP2013148969A (en) Image processing device and image processing method
JP2007087064A (en) Random number generator and random number generation method
US20220261193A1 (en) Information processing apparatus, method, and non-transitory computer-executable medium
JP2008259197A (en) System and method for efficient print job compression
JP2006264257A (en) Image processing apparatus for performing image processing in band unit
US6985624B2 (en) Image processing apparatus and its method
KR100271158B1 (en) Apparatus and method for fast image binarization using multi-data bus
JP2008205611A (en) Image processing circuit and printer controller mounting the same
KR100438161B1 (en) scanning apparatus
JP6155604B2 (en) Image processing apparatus and image processing method
JP2006229505A (en) Image processor and image processing method
JP2002240365A (en) Recorder
JP2006018661A (en) Memory controller and memory control method
JP2007249564A (en) Image processor and image processing method