JP2008532402A5 - - Google Patents

Download PDF

Info

Publication number
JP2008532402A5
JP2008532402A5 JP2007557569A JP2007557569A JP2008532402A5 JP 2008532402 A5 JP2008532402 A5 JP 2008532402A5 JP 2007557569 A JP2007557569 A JP 2007557569A JP 2007557569 A JP2007557569 A JP 2007557569A JP 2008532402 A5 JP2008532402 A5 JP 2008532402A5
Authority
JP
Japan
Prior art keywords
metric
butterfly
state
calculating
trellis diagram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007557569A
Other languages
English (en)
Other versions
JP2008532402A (ja
JP5075642B2 (ja
Filing date
Publication date
Priority claimed from GBGB0504483.9A external-priority patent/GB0504483D0/en
Application filed filed Critical
Publication of JP2008532402A publication Critical patent/JP2008532402A/ja
Publication of JP2008532402A5 publication Critical patent/JP2008532402A5/ja
Application granted granted Critical
Publication of JP5075642B2 publication Critical patent/JP5075642B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (17)

  1. MAP式復号化アルゴリズムのトレリス線図におけるバタフライのブランチメトリックを計算する方法であって、上記方法は、
    上記バタフライにおける遷移に対して、初期化されたブランチメトリックを提供することと、
    上記バタフライのインデックスと、上記トレリス線図に関連した演算を行う符号化装置のタップ位置を表す1つ又は複数の多項式とから導出した制御信号に従って、上記遷移に対応したデータ値のグループにより上記ブランチメトリックをインクリメントすることとを含み、
    上記グループは組織ビット値及びパリティビット値を含む方法。
  2. 上記グループは事前情報値を含む請求項1記載の方法。
  3. 上記タップ位置を表わすフォワード多項式及びフィードバック多項式を含み、上記フォワード多項式及び上記フィードバック多項式は上記制御信号の導出に使用される請求項1又は2記載の方法。
  4. トレリス線図における状態メトリックを計算する方法であって、上記トレリス線図における少なくとも1つのバタフライのそれぞれに対して、請求項1、2又は3記載の種類の方法を用いて上記バタフライに対するブランチメトリックを計算することを含む第1の状態メトリック更新処理により、上記トレリス線図における第1の方向の第1の状態メトリックを計算することを含む方法。
  5. 上記第1の状態メトリック更新処理は、少なくとも1つのバタフライに対する開始状態及び終了状態を、対応する1つ又は複数のバタフライインデックスから再生成することをさらに含む請求項4記載の方法。
  6. 上記トレリス線図における少なくとも1つのバタフライのそれぞれに対して、請求項1、2又は3記載の種類の方法を用いて上記バタフライに対するブランチメトリックを計算することを含む第2の状態メトリック更新処理により、上記トレリス線図における、上記第1の方向とは反対の第2の方向の第2の状態メトリックを計算することをさらに含む請求項4又は5記載の方法。
  7. 上記第2の状態メトリック更新処理は、少なくとも1つのバタフライに対する開始状態及び終了状態を、対応する1つ又は複数のバタフライインデックスから再生成することをさらに含む請求項6記載の方法。
  8. 上記第2の状態メトリック更新処理は、少なくとも1つのバタフライのそれぞれに対して、
    上記バタフライのブランチメトリックを上記バタフライの開始状態の第2の状態メトリックと合成して、上記バタフライの終了状態の第2の状態メトリックのための候補メトリックを生成することと、
    上記バタフライの終了状態の第2の状態メトリックとなる候補メトリックを選択することとを含み、
    上記方法は、少なくとも1つのトレリスステージのそれぞれに対して、上記ステージに対する対数尤度比を生成する際の1つのステップとして、上記ステージの候補メトリックを上記ステージの第1の状態メトリックと合成することをさらに含む請求項6又は7記載の方法。
  9. 請求項1乃至8のいずれかに記載の方法をデータ処理装置に実行させるプログラム。
  10. MAP式復号化アルゴリズムのトレリス線図におけるバタフライのブランチメトリックを計算する装置であって、上記装置は、
    上記バタフライでの遷移に対して、初期化されたブランチメトリックを提供する手段と、
    上記バタフライのインデックスと、上記トレリス線図に関連した演算を行う符号化装置のタップ位置を表す1つ又は複数の多項式とから導出した制御信号に従って、上記遷移に対応したデータ値のグループにより上記ブランチメトリックをインクリメントする手段とを備え、
    上記グループは組織ビット値及びパリティビット値を含む装置。
  11. 上記グループは事前情報値を含む請求項10記載の装置。
  12. 上記タップ位置を表わすフォワード多項式及びフィードバック多項式を含み、上記フォワード多項式及び上記フィードバック多項式は上記制御信号の導出に使用される請求項10又は11記載の装置。
  13. トレリス線図における状態メトリックを計算する装置であって、
    上記トレリス線図における第1の方向の第1の状態メトリックを計算する手段と、
    上記第1の状態メトリックを計算する手段のためのブランチメトリックを計算する請求項10、11又は12のいずれかに記載の装置とを備えた装置。
  14. 上記第1の状態メトリックを計算する手段は、少なくとも1つのバタフライに対する開始状態及び終了状態を、対応する1つ又は複数のバタフライインデックスから再生成するように構成されている請求項13記載の装置。
  15. 上記トレリス線図における、上記第1の方向とは反対の第2の方向の第2の状態メトリックを計算する手段と、
    上記第2の状態メトリックを計算する手段のためのブランチメトリックを計算する請求項10、11又は12のいずれかに記載の装置とをさらに備えた請求項13又は14記載の装置。
  16. 上記第2の状態メトリックを計算する手段は、少なくとも1つのバタフライに対する開始状態及び終了状態を、対応する1つ又は複数のバタフライインデックスから再生成するように構成されている請求項15記載の装置。
  17. 上記第2の状態メトリックを計算する手段は、
    少なくとも1つのバタフライのそれぞれに対して、上記バタフライのブランチメトリックを上記バタフライの開始状態の第2の状態メトリックと合成して上記バタフライの終了状態の第2の状態メトリックのための候補メトリックを生成し、上記バタフライの終了状態の第2の状態メトリックとなる候補メトリックを選択し、
    上記装置は、少なくとも1つのトレリスステージのそれぞれに対して、上記ステージに対する対数尤度比を生成する際の1つのステップとして、上記ステージの候補メトリックを上記ステージの第1の状態メトリックと合成する手段をさらに含む請求項15又は16記載の装置。
JP2007557569A 2005-03-03 2006-02-24 トレリス線図のバタフライ構造を用いたmap復号化のためのメトリック計算 Expired - Fee Related JP5075642B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
GBGB0504483.9A GB0504483D0 (en) 2005-03-03 2005-03-03 Trellis calculations
GB0504483.9 2005-03-03
PCT/GB2006/000652 WO2006092564A1 (en) 2005-03-03 2006-02-24 Metric calculations for map decoding using the butterfly structure of the trellis

Publications (3)

Publication Number Publication Date
JP2008532402A JP2008532402A (ja) 2008-08-14
JP2008532402A5 true JP2008532402A5 (ja) 2009-04-30
JP5075642B2 JP5075642B2 (ja) 2012-11-21

Family

ID=34451797

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007557569A Expired - Fee Related JP5075642B2 (ja) 2005-03-03 2006-02-24 トレリス線図のバタフライ構造を用いたmap復号化のためのメトリック計算

Country Status (10)

Country Link
US (1) US8230307B2 (ja)
EP (1) EP1859532B1 (ja)
JP (1) JP5075642B2 (ja)
KR (1) KR101051933B1 (ja)
CN (1) CN101147327B (ja)
AT (1) ATE508534T1 (ja)
DE (1) DE602006021716D1 (ja)
GB (1) GB0504483D0 (ja)
TW (1) TWI346463B (ja)
WO (1) WO2006092564A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0804206D0 (en) * 2008-03-06 2008-04-16 Altera Corp Resource sharing in decoder architectures
US8086940B2 (en) * 2008-04-28 2011-12-27 Newport Media, Inc. Iterative decoding between turbo and RS decoders for improving bit error rate and packet error rate
US8578255B1 (en) 2008-12-19 2013-11-05 Altera Corporation Priming of metrics used by convolutional decoders
EP2442451A1 (en) * 2009-08-18 2012-04-18 TELEFONAKTIEBOLAGET LM ERICSSON (publ) Soft output Viterbi algorithm method and decoder
US8539325B2 (en) * 2009-12-18 2013-09-17 Electronics And Telecommunications Research Institute Parity generating apparatus and map apparatus for turbo decoding
US10333561B2 (en) * 2015-01-26 2019-06-25 Northrop Grumman Systems Corporation Iterative equalization using non-linear models in a soft-input soft-output trellis
GB2563419B (en) * 2017-06-15 2020-04-22 Accelercomm Ltd Polar decoder, communication unit, integrated circuit and method therefor

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5905742A (en) * 1995-12-27 1999-05-18 Ericsson Inc. Method and apparauts for symbol decoding
US6128765A (en) * 1998-08-20 2000-10-03 General Electric Company Maximum A posterior estimator with fast sigma calculator
EP1024604A3 (en) 1999-01-29 2000-12-13 Texas Instruments Incorporated Flexible viterbi decoder for wireless applications
DE60007956T2 (de) * 2000-02-21 2004-07-15 Motorola, Inc., Schaumburg Vorrichtung und Verfahren zur SISO Dekodierung
US7242726B2 (en) * 2000-09-12 2007-07-10 Broadcom Corporation Parallel concatenated code with soft-in soft-out interactive turbo decoder
US6865710B2 (en) * 2000-09-18 2005-03-08 Lucent Technologies Inc. Butterfly processor for telecommunications
US7020214B2 (en) * 2000-09-18 2006-03-28 Lucent Technologies Inc. Method and apparatus for path metric processing in telecommunications systems
US7127664B2 (en) 2000-09-18 2006-10-24 Lucent Technologies Inc. Reconfigurable architecture for decoding telecommunications signals
US7234100B1 (en) 2000-09-28 2007-06-19 Intel Corporation Decoder for trellis-based channel encoding
DE60118716T2 (de) * 2001-06-21 2007-02-22 Alcatel Log-MAP Dekodierung
AUPR679301A0 (en) 2001-08-03 2001-08-30 Lucent Technologies Inc. Arrangement for low power turbo decoding
JP3888135B2 (ja) * 2001-11-15 2007-02-28 日本電気株式会社 誤り訂正符号復号装置
US7657822B2 (en) * 2002-05-31 2010-02-02 Broadcom Corporation True bit level decoding of TTCM (turbo trellis code modulation) of variable rates and signal constellations
US6718504B1 (en) 2002-06-05 2004-04-06 Arc International Method and apparatus for implementing a data processor adapted for turbo decoding
CN100477534C (zh) * 2002-08-14 2009-04-08 联发科技股份有限公司 维特比解码器的解码电路与方法

Similar Documents

Publication Publication Date Title
JP2008532402A5 (ja)
US8751907B2 (en) Joint encoding and decoding methods for improving the error rate performance
US6980605B2 (en) MAP decoding with parallelized sliding window processing
JP2004096747A5 (ja)
EP1841116A3 (en) Decoding method for tail-biting convolutional codes using a search-depth Viterbi algorithm
JP5075642B2 (ja) トレリス線図のバタフライ構造を用いたmap復号化のためのメトリック計算
US7571376B2 (en) Viterbi decoder for executing trace-back work in parallel and decoding method
CN102340320A (zh) 卷积Turbo码双向并行译码方法
JP2007194684A (ja) 復号装置、復号方法、及び受信装置
JP2005210238A (ja) ターボ復号装置及びその方法並びにその動作プログラム
EP2621092A1 (en) Method for Viterbi decoder implementation
JP2006041960A (ja) ターボ復号装置及びターボ復号方法並びにプログラム
JP2005109771A (ja) 最大事後確率復号方法及び装置
JP5051164B2 (ja) ビタビ復号装置
DE60118716D1 (de) Log-MAP Dekodierung
US20100005372A1 (en) Method and apparatus for improving trellis decoding
WO2015196565A1 (zh) 一种多级编码装置、多级编码装置的实现方法及存储介质
Latha et al. Low-Power Adaptive Viterbi Decoder for TCM Using T-Algorithm
Khatri et al. Soft output Viterbi decoder using hybrid register exchange
JP2010536214A5 (ja)
KR101758936B1 (ko) 터보 부호 복호화 장치
Khasim et al. Implementation of a Turbo Encoder and Turbo Decoder on DSP Processor TMS320C6713
CN101841340A (zh) 差值上限获取方法及装置、维特比译码方法及装置
Pullaiah et al. VLSI Implementation of Encoder and Decoder for Advanced Communication Systems
JP2007018604A5 (ja)