JP2008078686A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2008078686A
JP2008078686A JP2007321791A JP2007321791A JP2008078686A JP 2008078686 A JP2008078686 A JP 2008078686A JP 2007321791 A JP2007321791 A JP 2007321791A JP 2007321791 A JP2007321791 A JP 2007321791A JP 2008078686 A JP2008078686 A JP 2008078686A
Authority
JP
Japan
Prior art keywords
pad
bump electrode
semiconductor device
film
bump
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007321791A
Other languages
English (en)
Other versions
JP4094656B2 (ja
Inventor
Akihiko Yoshioka
明彦 吉岡
Shinya Suzuki
進也 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Technology Corp
Original Assignee
Renesas Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Technology Corp filed Critical Renesas Technology Corp
Priority to JP2007321791A priority Critical patent/JP4094656B2/ja
Publication of JP2008078686A publication Critical patent/JP2008078686A/ja
Application granted granted Critical
Publication of JP4094656B2 publication Critical patent/JP4094656B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods

Landscapes

  • Wire Bonding (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

【課題】半導体チップのサイズを縮小化することのできる技術を提供する。
【解決手段】まず、絶縁膜9上にパッド10およびパッド以外の配線11a、11bを設ける。このパッド10および配線11a、11b上を含む絶縁膜9上に表面保護膜12を形成し、表面保護膜12に開口部13を設ける。開口部13はパッド10上に形成されており、パッド10の表面を露出する。この開口部13を含む表面保護膜12上にバンプ電極8を形成する。ここで、バンプ電極8の大きさに比べてパッド10の大きさを充分小さくなるように構成する。これにより、バンプ電極8の直下であって、パッド10と同層に配線11a、11bが配置されるようにする。すなわち、パッド10を小さくすることにより形成されたバンプ電極8下のスペースに配線11a、11bを配置する。
【選択図】図2

Description

本発明は、半導体装置およびその製造技術に関し、特に、LCD(Liquid Crystal Display:液晶ディスプレイ)用のドライバに使用される半導体装置に適用して有効な技術に関するものである。
特開平10−233507号公報(特許文献1)には、出力パッドを多数設けたドライバICのような半導体集積回路および電子時計などの電子回路装置において、チップ面積の縮小化を図り、生産効率の向上とコストダウンを図る技術が開示されている。
具体的には、出力パッドに各々接続する駆動トランジスタ、あるいは、ロジック回路の上に平面的に重なって出力パッドを設けた。さらに、半導体装置の配線をアルミ配線だけでなく、バンプ電極あるいは、バリアメタルを用いている。また、プリント基板の上にフェイスダウン方式により半導体集積回路が電気的に接着されている場合の電気的接続は、半導体集積回路に設けられた半田バンプとプリント基板の配線とが直接、接続することにより形成される。この時半導体集積回路の外部接続端子であるバンプ電極はトランジスタの上に積層して設けられているとしている。
例えば、特許文献1の図18には、バンプ構造の出力パッドが、駆動用トランジスタの上に重なって配置されている。従って、平面的に駆動用トランジスタと出力パッドを重ねて配置できるために、チップ面積の縮小が可能となるとしている。また、特許文献1の図26には、拡散領域と別の拡散領域との間をバンプ配線により電気接続した場合の構造が開示されている。このような構造にすることにより、従来に比べ配線層を1層増すことができるとしている。
特開平10−233507号公報
近年、液晶を表示素子に用いたLCDが急速に普及しつつある。このLCDは、LCDを駆動するためのドライバによって制御されている。LCD用ドライバは半導体チップから構成されており、例えば、ガラス基板に実装される。LCD用ドライバを構成する半導体チップは、半導体基板上に複数のトランジスタと多層配線を形成した構造をしており、表面にバンプ電極が形成されている。そして、表面に形成されたバンプ電極を介して、ガラス基板に実装されている。このとき、バンプ電極によって半導体チップとガラス基板が接続されるが、接着力の向上の観点から、バンプ電極の面積を大きくして半導体チップとガラス基板の接着面積を大きくすることが行なわれている。すなわち、LCD用ドライバを構成する半導体チップのバンプ電極は、一般用途に用いられる半導体チップのバンプ電極に比べて大きさが遥かに大きくなっている特徴がある。
LCD用ドライバにおいて、バンプ電極下にはパッシベーション膜となる絶縁膜が形成されており、この絶縁膜に設けられた開口部を介して、多層配線の最上層に形成されたパッドと接続されている。通常、開口部およびパッドは、バンプ電極の大きさに合わせて同程度の面積を有するように形成されている。
上述したように、半導体チップに形成された多層配線の最上層には、大きなバンプ電極に対応したパッドが形成されている。すなわち、バンプ電極の大きさと同程度の面積を有するパッドが最上層に形成されている。このため、多層配線の最上層にパッド以外の配線を形成するスペースを確保するには、半導体チップのサイズを大きくしなければならない問題点がある。
また、ボンディングパッドの直上にバンプ電極を形成する通常の構造では、実装するバンプ電極の位置が決まっているため、パッドなどの配線のレイアウト構成に制限がある。したがって、半導体チップのサイズを効率良く縮小化できるレイアウト構成をとることが困難である問題点がある。
本発明の目的は、半導体チップのサイズを縮小化することのできる技術を提供することにある。
また、本発明の他の目的は、半導体チップに形成されている配線のレイアウト構成の自由度を向上できる技術を提供することにある。
本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、次のとおりである。
本発明による半導体装置は、(a)半導体基板上に形成されたパッドと、(b)前記パッド上に開口部を有する絶縁膜と、(c)前記開口部を含む前記絶縁膜上に形成されたバンプ電極とを有する半導体チップを備える。そして、前記バンプ電極の大きさは、前記パッドの大きさに比べて大きくなっており、前記絶縁膜を介した前記バンプ電極の下層には、前記パッドとは異なる配線が形成されているものである。
また、本発明による半導体装置は、(a)半導体基板上に形成されたパッドと、(b)前記パッド上に開口部を有する絶縁膜と、(c)前記開口部を含む前記絶縁膜上に形成されたバンプ電極とを有する半導体チップを備える。そして、前記バンプ電極の大きさは、前記パッドの大きさに比べて大きくなっており、前記バンプ電極には、幅の狭い第1部分と前記第1部分より幅の広い第2部分があることを特徴とするものである。
本発明による半導体装置の製造方法は、(a)半導体基板上にパッドおよび前記パッドとは異なる配線を同層で形成する工程と、(b)前記パッドおよび前記パッドとは異なる配線上に絶縁膜を形成する工程とを備える。さらに、(c)前記絶縁膜に前記パッドの表面を露出する開口部を形成する工程と、(d)前記開口部を含む前記絶縁膜上にバンプ電極を形成する工程とを備える。そして、前記絶縁膜を介した前記バンプ電極の下層に、前記パッドおよび前記パッドとは異なる配線を形成することを特徴とするものである。
また、本発明による半導体装置の製造方法は、(a)半導体基板上にパッドを形成する工程と、(b)前記パッド上に絶縁膜を形成する工程とを備える。さらに、(c)前記絶縁膜上に前記パッドの表面を露出する開口部を形成する工程と、(d)前記開口部を含む前記絶縁膜上にバンプ電極を形成する工程とを備える。そして、前記バンプ電極に、幅の狭い第1部分と前記第1部分よりも幅の広い第2部分を形成することを特徴とするものである。
本願において開示される発明のうち、代表的なものによって得られる効果を簡単に説明すれば以下のとおりである。
バンプ電極下の領域を有効活用でき、半導体チップのサイズを小さくすることができる。バンプ電極の位置に左右されずにパッドを配置することができるので、パッドなどの配線のレイアウト構成の自由度を向上させることができる。
以下の実施の形態においては便宜上その必要があるときは、複数のセクションまたは実施の形態に分割して説明するが、特に明示した場合を除き、それらはお互いに無関係なものではなく、一方は他方の一部または全部の変形例、詳細、補足説明等の関係にある。
また、以下の実施の形態において、要素の数等(個数、数値、量、範囲等を含む)に言及する場合、特に明示した場合および原理的に明らかに特定の数に限定される場合等を除き、その特定の数に限定されるものではなく、特定の数以上でも以下でもよい。
さらに、以下の実施の形態において、その構成要素(要素ステップ等も含む)は、特に明示した場合および原理的に明らかに必須であると考えられる場合等を除き、必ずしも必須のものではないことは言うまでもない。
同様に、以下の実施の形態において、構成要素等の形状、位置関係等に言及するときは、特に明示した場合および原理的に明らかにそうではないと考えられる場合等を除き、実質的にその形状等に近似または類似するもの等を含むものとする。このことは、上記数値および範囲についても同様である。
本発明の実施の形態を図面に基づいて詳細に説明する。なお、実施の形態を説明するための全図において、同一の部材には原則として同一の符号を付し、その繰り返しの説明は省略する。
(実施の形態1)
図1は本実施の形態1における半導体チップ1(半導体装置)の構成を示した平面図である。本実施の形態1における半導体チップ1は、LCD用のドライバである。図1において、半導体チップ1は、例えば細長い長方形状に形成された半導体基板2を有しており、その主面には、例えば液晶表示装置を駆動するLCD用のドライバが形成されている。このドライバは、LCDを構成するセルアレイの各画素に電圧を供給して液晶分子の向きを制御する機能を有しており、ゲート駆動回路3、ソース駆動回路4、液晶駆動回路5、グラフィックRAM(Random Access Memory)6および周辺回路7を有している。
半導体チップ1の外周近傍には、複数のバンプ電極8が半導体チップ1の外周に沿って所定の間隔毎に配置されている。これら複数のバンプ電極8は、半導体チップ1の素子や配線が配置されたアクティブ領域上に配置されている。複数のバンプ電極8の中には集積回路の構成に必要な集積回路用のバンプ電極と、集積回路の構成には必要とされないダミーバンプ電極が存在する。半導体チップ1の1つの長辺および2つの短辺近傍には、バンプ電極8が千鳥状に配置されている。この千鳥状に配置されている複数のバンプ電極8は、主として、ゲート出力信号用あるいはソース出力信号用のバンプ電極である。半導体チップ1の長辺中央に千鳥配置されたバンプ電極8がソース出力信号用のバンプ電極であり、半導体チップ1の長辺の両角近傍および半導体チップ1の両短辺に千鳥配置されたバンプ電極8がゲート出力信号用のバンプ電極である。このような千鳥配置を採用することにより、半導体チップ1のサイズの増大を抑制しつつ、多くの数を必要とするゲート出力信号用のバンプ電極やソース出力信号用のバンプ電極を配置することができる。すなわち、チップサイズを縮小しつつ、バンプ電極の数を増やすことができる。
また、半導体チップ1の他方の長辺近傍には、千鳥配置ではなく一直線状に並ぶようにバンプ電極8が配置されている。この一直線状に並ぶように配置されたバンプ電極8は、デジタル入力信号用またはアナログ入力信号用のバンプ電極である。さらに、半導体チップ1の四隅近傍にはダミーバンプ電極が形成されている。なお、図1では、ゲート出力信号用あるいはソース出力信号用のバンプ電極8を千鳥配置にし、デジタル入力信号用あるいはアナログ入力信号用のバンプ電極8を一直線状に配置している例について説明した。しかし、ゲート出力信号用あるいはソース出力信号用のバンプ電極8を一直線状に配置し、デジタル入力信号用あるいはアナログ入力信号用のバンプ電極8を千鳥配置にする構成も可能である。
図2は、図1のA−A’線で切断した断面を示す。図2において、最上層配線より下層の構造については省略している。図2に示していないが、半導体基板上には、MISFET(Metal Insulator Semiconductor Field Effect Transistor)などの半導体素子が形成され、この半導体素子上に多層配線が形成されている。図2ではこの多層配線のうち最上層の配線より上の構造が図示されている。
図2に示すように、例えば酸化シリコン膜よりなる絶縁膜9上には、最上層配線が形成されている。最上層配線としては、例えばパッド10やパッド10以外の配線11a、11bが形成されている。配線11a、11bとしては、例えば信号用の信号配線や電源用の電源配線あるいはダミー配線から形成されている。これらパッド10や配線11a、11bは例えばアルミニウム膜から構成されている。
パッド10および配線11a、11b上には、パッド10および配線11a、11bを覆うように表面保護膜(パッシベーション膜)12が形成されている。表面保護膜12は、例えば窒化シリコン膜などの絶縁膜から形成されている。そして、この表面保護膜12には、パッド10の表面を露出する開口部13が形成されており、開口部13内を含む表面保護膜12上には、下地の金属膜であるUBM膜14を介してバンプ電極8が形成されている。
また、バンプ電極8の下層には、前述のパッド10および配線11a、11b等の配線層等の他に、パッド10および配線11a、11b等の配線層よりも更に下層に複数の配線層が形成されている(図示せず)。同様に、バンプ電極8の下層には、前述のMISFET等の半導体素子も形成されている(図示せず)。このように、本実施の形態では、バンプ電極8下の領域を有効に活用することで、半導体チップ1のチップ面積を縮小することのできる構成となっている。
ここで、本発明の特徴の1つは、バンプ電極8の大きさに比べて開口部13およびパッド10が小さくなるように形成している点である。通常、バンプ電極8の下部には、バンプ電極8と同程度の大きさを有する開口部13が形成され、この開口部13の下層にはバンプ電極8より大きいパッド10が形成されている。すなわち、バンプ電極8の下部にはパッド10が形成されており、このパッド10の大きさは、バンプ電極8の大きさと同程度であった。しかし、LCD用のドライバを構成する半導体チップ1においては、バンプ電極8をガラス基板と接着させるため、面積が大きくなっている。したがって、バンプ電極8の下層に形成されるパッド10の大きさも大きくなる。このとき、パッド10の大きさが大きいと、多層配線層の最上層にパッド10以外の配線を配置しようとしても、スペースを確保することが困難になり、半導体チップ1のサイズが大きくなってしまう。これに対し、本実施の形態1では、図2に示すように、バンプ電極8の大きさに比べて開口部13およびパッド10の大きさを小さくしている。言い換えれば、パッド10の大きさに比べてバンプ電極8の大きさが大きくなっている。このように、バンプ電極8の大きさに比べてパッド10の大きさを縮小化することにより、バンプ電極8の下層にパッド10以外の配線11a、11bを形成するスペースを確保することができる。すなわち、バンプ電極8の直下であって、パッド10と同層の最上層には、通常パッド10が形成されているので、他の配線を形成することができなかった。しかし、本実施の形態1では、バンプ電極8の大きさに比べてパッド10の大きさを小さくするように構成したので、バンプ電極8の直下であって、パッド10と同層の最上層に他の配線11a、11bを形成するスペースを確保できる。したがって、バンプ電極8の直下にもパッド10以外の配線11a、11bを形成することができるので、バンプ電極8の直下のスペースを有効活用でき、半導体チップ1のサイズを縮小化することができる。
本実施の形態1では、バンプ電極8の大きさを変えずに、パッド10の大きさをバンプ電極8の大きさよりも小さくすることにより、バンプ電極8にパッド10以外の配線を形成するスペースを設けることを特徴としている。つまり、ガラス基板に接着するバンプ電極8の面積を確保しながら、バンプ電極8下にパッド10以外の配線を確保して、半導体チップ1のサイズの縮小化を図っている。このような技術的思想は、背景技術で説明した特許文献1には記載も示唆もされておらず、本実施の形態1に特有のものである。例えば、パッドの大きさを変えずにバンプ電極の大きさを大きくすることにより、バンプ電極の大きさをパッドの大きさに比べて大きくする構成をとることができるが、この場合、パッドの大きさ自体は縮小化されておらず、パッドの大きさを縮小化することによって形成されるスペースを確保することができない。したがって、半導体チップのサイズの縮小化を図ることはできないのである。さらに、バンプ電極を大きくすると、半導体チップのサイズも大きくなるので、半導体チップの縮小化を図ることはできない。このように、バンプ電極の大きさに対してパッド電極の大きさを小さくする方法には、バンプ電極自体の大きさを大きくする手段とパッド自体を小さくする手段がある。この2つの手段は、バンプ電極の大きさに対してパッド電極の大きさが小さくなる点で共通するが、パッド自体を小さくする手段では、バンプ電極下のパッドと同層の層にパッド以外の配線を形成するスペースを確保できる点で顕著な相違点がある。さらに、パッド自体を小さくすることにより、パッドの幅がパッド以外の配線で比較的幅の広い電源配線などに比べて小さくなる場合もある。
図3は、図1のB−B’線で切断した断面図を示している。図3に示すように、B−B’線で切断した断面において、絶縁膜9上にパッド10が形成されており、このパッド10を覆うように表面保護膜12が形成されている。そして、表面保護膜12には、開口部13が設けられており、この開口部13の底部において、パッド10の表面が露出している。そして、開口部13内を含む表面保護膜12上には、UBM膜14を介してバンプ電極8が形成されている。B−B’線で切断した断面方向においては、バンプ電極8の幅に対してパッド10の幅が同程度あるいは大きくなっている。すなわち、バンプ電極8は、図2に示すA−A’線で切断した断面方向においては、パッド10の幅は、バンプ電極8の幅に比べて小さくなっており、バンプ電極8の直下に、パッド10およびパッド10以外の信号配線や電源配線などが形成されている。一方、図3に示すように、B−B’線で切断した断面方向においては、バンプ電極8の直下に形成されているパッド10の幅は、バンプ電極8の幅と同程度の大きさになっている。
図4は、図1のC領域を拡大した平面図であり、直線状に配置されたバンプ電極8の直下に配線を形成した様子を示す平面図である。図4に示すように、長方形の形状をしたバンプ電極8が短辺方向(長辺方向と交差する方向)に並んで配置されている。そして、バンプ電極8の下層には、表面保護膜12が形成されており、この表面保護膜12に開口部13が形成されている。そして、表面保護膜12に設けられた開口部13の下層にはパッド10が形成されている。このパッド10は、開口部13を埋め込むようにして形成されたバンプ電極8と電気的に接続されている。パッド10は正方形の形状をしており、その一辺の長さは、バンプ電極8の短辺の長さよりわずかに大きい程度である。したがって、図4に示すように、バンプ電極8の短辺方向において、バンプ電極8の長さに比べてパッド10の長さはわずかに大きくなっている。一方、バンプ電極8の長辺方向においては、バンプ電極8の長さに比べてパッド10の長さは遥かに小さくなっている。つまり、パッド10は、バンプ電極8よりも小さくなっており、パッド10は、バンプ電極8の一端部下にだけ形成されていることになる。このため、バンプ電極8の長辺方向であって、パッド10と同層の配線層にはスペースが確保されることになる。このスペースには、パッド10とは異なる配線11a〜11cが形成されている。このように本実施の形態1によれば、バンプ電極8の直下に形成されるパッド10の大きさを小さくしたので、パッド10と同層のバンプ電極8の直下に配線11a〜11cを形成することができる。したがって、長方形状をした大きなバンプ電極8の直下を有効活用することができるので、半導体チップの縮小化が可能となる。
配線11a〜11cは、例えば信号配線、電源配線あるいはダミー配線からなり、様々な幅の配線を引き回すことができる。図4では、配線11cは、配線11a、11bに比べて幅が大きくなっている。通常パッドは、バンプ電極8の大きさと同程度に形成されているので、パッドの幅は配線の幅の中でも大きくなっている。しかし、本実施の形態1では、パッド10の大きさをバンプ電極8の大きさよりも小さくして、バンプ電極8の直下に配線を形成できるスペースを確保している。このため、パッド10の幅は、例えば確保したスペースに形成される電源配線などに比べて小さくなる場合がある。このように本実施の形態1による構成によれば、パッド10の幅がその他の一部の配線の幅よりも小さくなることがある。
配線11a〜11cは、バンプ電極8の長辺方向に交差する方向に延在するように形成されている。なお、バンプ電極8の長辺方向に直交するように配線11a〜11cを配置することが、スペースを有効に活用する観点から望ましいが、必ずしもバンプ電極8の長辺方向に直交するように形成しなくてもよい。例えば、配線のレイアウトによっては、斜めに交差するように配線を形成してもよい。この場合も、バンプ電極8の直下のスペースを活用できるため、半導体チップの小型化が実現できる。
図5は、図1のD領域を拡大した平面図であり、千鳥状に配置されたバンプ電極8の直下に配線を形成した様子を示す平面図である。図5においても、図4と同様に、バンプ電極8の長辺方向の幅がパッド10の幅よりも遥かに大きくなっており、バンプ電極8の長辺方向であって、パッド10と同層の層にスペースが確保されている。そして、このスペースに配線11d〜11kが形成されている。千鳥状にバンプ電極8を形成した場合、バンプ電極8は図5に示すように、2段にわたってバンプ電極8が形成されている。このため、一列にバンプ電極8を形成する場合に比べて、バンプ電極8の直下に形成されるスペースが大きくなる。すなわち、バンプ電極8の大きさに合わせてパッドを形成してしまうと、バンプ電極8の直下にパッド以外の配線を形成することができなくなる。このとき、一列にバンプ電極8を形成する場合に比べて千鳥状にバンプ電極8を形成すると、バンプ電極8が2列に形成されている分、配線を形成するスペースが狭くなる。しかし、図5に示すように、本実施の形態1では、1段目の列に形成されているバンプ電極8の直下のスペースに配線11d〜11gを形成し、2段目の列に形成されているバンプ電極8の直下のスペースに配線11h〜11kを形成している。このため、バンプ電極8を千鳥状に配置した場合であっても、バンプ電極8を一列に配置した場合と同程度にバンプ電極8の直下に形成されたスペースを有効活用することができる。このように、半導体チップに形成されているバンプ電極8において、一列に配置されているバンプ電極8下だけでなく、千鳥状に配置されているバンプ電極8下にも配線を形成することができるので、半導体チップの小型化を推進することができる。
また、図1のD領域(図5)では図1のC領域(図4)と比較して、バンプ電極8の数が多く配置されているが、これは後述の図15等に示すLCDの表示部20を構成する素子を駆動させるために、図1のD領域側により多くのバンプ電極8を配置させる必要があるからである。これら図1のD領域側のバンプ電極8は、主に、LCDの表示部20を構成する素子のゲート用およびソース用のために使用される。
次に、本実施の形態1における半導体装置の製造方法について図面を参照しながら説明する。まず、図示はしないが、例えば、シリコン単結晶よりなる半導体基板上にMISFETなどの半導体素子を形成し、この半導体素子上に多層配線を形成する。図6では、最上層に形成された配線を示しており、この最上層に形成された配線より下層の構造については省略している。
図6に示すように、例えば酸化シリコン膜よりなる絶縁膜9を形成する。絶縁膜9は、例えば、CVD(Chemical Vapor Deposition)法を使用して形成することができる。そして、絶縁膜9上に、チタン/窒化チタン膜、アルミニウム膜およびチタン/窒化チタン膜を積層して形成する。その後、フォトリソグラフィ技術およびエッチング技術を使用して、積層膜をパターニングする。このパターニングにより、パッド10および配線11a、11bを形成する。このとき形成されるパッド10は、後述する工程で形成されるバンプ電極に比べて小さくなるようになっている。また、配線11a、11bはバンプ電極の直下に形成されるようになっている。
続いて、図7に示すように、パッド10および配線11a、11bを形成した絶縁膜9上に表面保護膜12を形成する。表面保護膜12は、例えば、窒化シリコン膜より形成され、例えば、CVD法により形成することができる。次に、フォトリソグラフィ技術およびエッチング技術を使用して、表面保護膜12に開口部13を形成する。この開口部13は、パッド10上に形成され、パッド10の表面を露出している。なお、開口部13の大きさはパッド10の大きさに比べて小さくなるように形成される。
次に、図8に示すように、開口部13内を含む表面保護膜12上にUBM(Under Bump Metal)膜14を形成する。UBM膜14は、例えば、スパッタリング法を使用して形成でき、例えば、チタン膜、ニッケル膜、パラジウム膜、チタン・タングステン合金膜、窒化チタン膜あるいは金膜などの単層膜または積層膜により形成されている。ここで、UBM膜14は、バンプ電極8とパッド10や表面保護膜12との接着性を向上させる機能の他、この後の工程で形成される導体膜16の金属元素が配線11a,11b等に移動することや、反対に配線11a,11b等の金属元素が導体膜16側に移動するのを抑制または防止するバリア機能を有する膜である。また、UBM膜14の平面寸法は、開口部13よりも大きく、導体膜16とほぼ同じである。
続いて、図9に示すように、UBM膜14上にレジスト膜15を塗布した後、このレジスト膜15に対して露光・現像処理を施すことによりパターニングする。パターニングは、バンプ電極形成領域にレジスト膜15が残らないように行なわれる。そして、図10に示すように、導体膜16として例えば、めっき法を使用して金膜を形成する。その後、図11に示すように、パターニングしたレジスト膜15およびレジスト膜15で覆われていたUBM膜14を除去することにより、導体膜16およびUBM膜14からなるバンプ電極8を形成する。次に、半導体基板をダイシングすることにより、個片化した半導体チップを得ることができる。
本実施の形態1によれば、バンプ電極8の直下に形成されるパッド10の大きさを小さくしたので、バンプ電極8の直下に配線11a、11bを形成することができる。すなわち、バンプ電極8の直下に、パッド10およびパッド10と同層で形成される配線11a、11bを形成することができるので、バンプ電極8の直下に形成されるスペースを有効活用でき、半導体チップの小型化を図ることができる。
また、本実施の形態1における半導体装置の製造方法では、パッド10およびパッド10と同層に形成される配線11a、11bをバンプ電極8の直下に形成するようにパターニングする点以外は、通常の製造工程と同様である。したがって、製造工程の複雑化を招くことなく、本実施の形態1における半導体装置を製造することができる。つまり、製造工程の大幅な変更を行なわなくてもよい効果が得られる。
次に、上述するようにして形成された半導体チップを実装基板に接着して実装する。図12は、半導体チップ1をガラス基板17aに実装する場合(COG:Chip On Glass)を示したものである。図12に示すように、ガラス基板17aにはガラス基板17bが搭載されており、これによりLCDの表示部が形成される。そして、LCDの表示部の近傍のガラス基板17a上には、LCD用のドライバである半導体チップ1が搭載されている。半導体チップ1にはバンプ電極8が形成されており、バンプ電極8とガラス基板17a上に形成された端子とは異方導電フィルム(Anisotropic Conductive Film)19を介して接続されている。また、ガラス基板17aとフレキシブルプリント基板(Flexible Printed Circuit)18も異方導電フィルム19によって接続されている。このようにガラス基板17a上に搭載された半導体チップ1において、出力用のバンプ電極8はLCDの表示部に電気的に接続され、入力用のバンプ電極8はフレキシブルプリント基板18に接続されている。
図13は、ガラス基板17aに半導体チップ1を搭載した部分を拡大した図である。図13において、ガラス基板17aには端子20aが形成されており、この端子20aに半導体チップ1に形成されているバンプ電極8が電気的に接続される。このとき、バンプ電極8と端子20aは直接接しているのではなく、異方導電フィルム19を介して接続されている。
図14は、LCDの全体構成を示した図である。図14に示すように、ガラス基板上にLCDの表示部20が形成されており、この表示部20に画像が表示される。表示部の近傍のガラス基板上にはLCD用のドライバである半導体チップ1が搭載されている。半導体チップ1の近傍にはフレキシブルプリント基板18が搭載されており、フレキシブルプリント基板18とLCDの表示部20の間にドライバである半導体チップ1が搭載されている。このようにして、半導体チップ1をガラス基板17a上に搭載することができる。
LCD用のドライバを実装基板に実装する形態の一例としてガラス基板17aに半導体チップ1を実装するCOGについて説明したが、次に、半導体チップ1を実装する他の形態について説明する。
図15は、COG形態以外の実装形態で半導体チップ1を実装する様子を示したものであり、TCP(Tape Carrier Package)形態21とCOF(Chip On Film)形態22を示している。図16は、TCP形態によって半導体チップ1を実装基板に実装する様子を示した図である。図16において、実装基板はテープ状のフィルム基板(テープ基板)23であり、フィルム基板23には、例えば銅からなるリード24が形成されている。そして、このリード24にバンプ電極8が接着するように半導体チップ1がフィルム基板23に実装されている。なお、半導体チップ1はレジン25によって封止されている。図17は、ガラス基板17aとプリント基板28との間にTCP形態で実装した半導体チップ1を配置した例を示す図である。図17に示すように、ガラス基板17aとフィルム基板23に形成されたリード24とは異方導電フィルム26によって接続されており、同様に、フィルム基板23に形成されたリード24とプリント基板28とは異方導電フィルム27によって接続されている。
図18は、COF形態によって半導体チップ1を実装基板に実装する様子を示した図である。図18において、実装基板はテープ状のフィルム基板29である。TCP形態と同様にフィルム基板29上には銅よりなるリード30が形成されているが、TCP形態と異なり、リード30はバンプ電極8と接続する部位においても、フィルム基板29に固着している。そして、このリード30にバンプ電極8が接着するように半導体チップ1がフィルム基板29に実装されている。なお、半導体チップ1とフィルム基板29との隙間にはアンダーフィル31が形成されている。図19は、ガラス基板17aとプリント基板28との間にCOF形態で実装した半導体チップ1を配置した例を示す図である。図19に示すように、ガラス基板17aとフィルム基板29に形成されたリード30とは異方導電フィルム26によって接続されており、同様に、フィルム基板29に形成されたリード30とプリント基板28とは異方導電フィルム27によって接続されている。
このように、LCD用のドライバである半導体チップ1を様々な形態によって実装することができる。
(実施の形態2)
本実施の形態2では、バンプ電極の位置によらずにパッドの形成位置を最適な位置に決定することができるレイアウト自由度の高い半導体装置について説明する。
図20は、本実施の形態2における半導体チップの一部を示した平面図である。図20において、パッド10は表面保護膜12に形成された開口部13を介してバンプ電極8の一部を構成するパッド接続部8aと接続されている。バンプ電極8は、パッド10に接続するパッド接続部8aと、実装基板の端子に接続する端子接続部8cと、パッド接続部8aと端子接続部8cとを接続する配線部8bから構成されている。通常、バンプ電極は、端子接続部だけから構成され、この端子接続部がパッドと接続されている。つまり、通常のバンプ電極では端子接続部がパッド接続部を兼ねており、パッド接続部と端子接続部が平面的に重なっている。これに対し、本実施の形態2のバンプ電極8では、パッド接続部8aと端子接続部8cが平面的に異なる位置に形成されており、この平面的に異なる位置に形成されたパッド接続部8aと端子接続部8cとが配線部8bで接続された構造をしている。また、パッド接続部8aと端子接続部8cは、配線部8bと比較して、その平面形状の配線幅が大きくなるように形成されている。パッド接続部8aと端子接続部8cでは、それぞれパッド10と上記のガラス基板(またはフィルム基板)に設けられたリードに接続する必要があるため、その平面積をある程度確保する必要があるからである。配線部8bでは、その配線幅を小さくすることにより、他の配線部8bとの接触の可能性を防ぐことができ、配線引き回しの自由度を高めることが出来る。
このようにバンプ電極8を構成することにより、バンプ電極8の端子接続部8cを千鳥状に配置しながら、パッド10を千鳥状に配置することなく、x方向へ一列に配置させることが可能となる。すなわち、バンプ電極の配置位置に左右されずにパッドの位置を決定することができる。通常、バンプ電極とパッドとは平面的に重なり合うように配置されている。したがって、バンプ電極をy方向に千鳥状に配置すると、パッドもy方向に千鳥状に配置されることになる。このとき、パッドは2列に配置されるが、パッドが配置されている箇所には、パッド以外の配線を引き回すことができない。このため、前記実施の形態1で述べたように、バンプ電極の大きさに比べてパッドの大きさを小さくすることにより、バンプ電極の直下にパッド以外の配線を形成する場合であっても、パッドがy方向に2列に形成されているので、その分パッド以外の配線を形成するスペースを広げることができない。これに対し、本実施の形態2によれば、バンプ電極8を千鳥状に配置しても、パッド10は千鳥状にする必要はなく、図20に示すようにx方向へ一列に配置させることが可能となる。したがって、パッド10より占有されるスペースは、パッド10を2列に配置する場合に比べて少なくなる。このように、パッド10によって占有されるスペースを少なくできるので、パッド10と同層のバンプ電極8下に、パッド10以外の配線11a〜11kを形成するスペースを充分確保できる。これにより、半導体チップの小型化をさらに推進することができる。なお、バンプ電極8の直下に形成される配線11a〜11kの形状は、直線状のものに限らず、折れ曲がっているものやあるいは曲線状の形状をしているものがあってもよい。
以上述べたように、本発明の特徴の1つは、バンプ電極8をパッド接続部8a、配線部8bおよび端子接続部8cから構成し、パッド接続部8aと端子接続部8cとを平面的に重ならないように配置したことにある。ここで、パッド接続部8a、配線部8bおよび端子接続部8cを同層で形成されている。このように構成することにより、バンプ電極8をy方向に延在するように形成して千鳥状に配置する一方、パッド10をx方向へ1列に並べて配置することができる。ここで、バンプ電極8を構成する端子接続部8cは、ガラス基板などの実装基板と接着するので、接着力を確保する観点から幅が配線部8bやパッド接続部8aの幅に比べて広くなっている。本実施の形態において、バンプ電極8は、パッド接続部8a、配線部8bおよび端子接続部8cから構成されているが、別の言い方をすれば、幅の狭い配線部(第1部分)8bと配線部8bよりも幅の広い端子接続部(第2部分)8cを有するように構成されているとも言える。このように構成することにより、実装基板の接触面積を確保しながら、バンプ電極8を狭ピッチで千鳥状に配置することができる。つまり、バンプ電極8の端子接続部8cは、実装基板に接着する部位であるので、比較的面積を広くする一方、配線部8bは、パッド接続部と端子接続部とを接続するだけであるので、幅を狭くすることにより、バンプ電極8を狭ピッチで千鳥状に配置できる。
本実施の形態2によれば、バンプ電極の位置に左右されずに、パッドの配置位置を半導体チップのサイズを効率良く縮小化できる位置に配置できる。すなわち、パッドのレイアウト構成の自由度を向上させることができるので、半導体チップのサイズを効率良く縮小化することができる。また、バンプ電極8の端子接続部8cの面積をパッド10に関係なく増大することができるので、実装基板との接着面積をフレキシブルに変更することができる。
本実施の形態2における半導体装置の製造方法は前記実施の形態1とほぼ同様である。異なる点は、バンプ電極8を形成する際、バンプ電極8をパッド接続部8a、配線部8bおよび端子接続部8cを有するようにし、かつ、パッド接続部8aと端子接続部8cとが平面的に重ならないように形成する点である。そして、端子接続部8cの幅を配線部8bの幅に比べて広くなるようにする。このようにして、本実施の形態2における半導体装置を製造することができる。
次に、本実施の形態2の変形例について説明する。図21は、本実施の形態2の変形例を示した平面図である。図21は、パッド10をx方向へ一列に配置し、バンプ電極8の端子接続部8cをy方向へ一列に配置している場合を示したものである。このような場合も、バンプ電極8をパッド接続部8a、配線部8bおよび端子接続部8cから構成することにより実現できる。例えば、顧客の要求のよりバンプ電極8cがy方向へ一列に配置される場合においても、パッド10をy方向とは異なるx方向へ一列に配置することができる。すなわち、端子接続部8cの形成位置によらず、パッド10を配置することができる。なお、図示されていないが、図21においても、バンプ電極8の直下のパッド10と同層の層にはパッド10とは異なる配線が形成されている。このため、バンプ電極8の直下にできるスペースを有効活用でき、半導体チップの小型化を実現することができる。さらに、パッド10のレイアウト構成の自由度が向上するので、パッド10の配置位置を最適化することにより、半導体チップの小型化を推進できる。図21において、バンプ電極8の配線部8bを直角に折れ曲がった形状から構成しているが、これに限らず、例えば曲線形状から構成するようにしてもよい。
図22は、本実施の形態2の変形例を示した平面図である。図22は、パッド10をx方向へ一列に配置し、バンプ電極8の端子接続部8cをy方向へ千鳥状に配置している場合を示したものである。このような場合も、バンプ電極8をパッド接続部8a、配線部8bおよび端子接続部8cから構成することにより実現できる。例えば、顧客の要求のよりバンプ電極8cがy方向へ千鳥状に配置される場合においても、パッド10をy方向とは異なるx方向へ一列に配置することができる。すなわち、端子接続部8cの形成位置によらず、パッド10を配置することができる。なお、図示されていないが、図22においても、バンプ電極8の直下のパッド10と同層の層にはパッド10とは異なる配線が形成されている。このため、バンプ電極8の直下にできるスペースを有効活用でき、半導体チップの小型化を実現することができる。さらに、パッド10のレイアウト構成の自由度が向上するので、パッド10の配置位置を最適化することにより、半導体チップの小型化を推進できる。
以上、本発明者によってなされた発明を実施の形態に基づき具体的に説明したが、本発明は前記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
例えば、前述の実施の形態では、バンプ電極8およびパッド10の位置を半導体チップの4辺に配置した例を示したが、本発明はこれに限られるものではないのは勿論である。例えば、半導体チップ1の4辺近傍にパッド10を配置して、半導体チップ1の中央部にまでバンプ電極8を延在させることも可能である。また、半導体チップ1の中央部にパッド10を配置して、半導体チップ1の4辺近傍にまでバンプ電極8を延在させることも可能である。
前記実施の形態では、LCD用のドライバを例にして説明したが、これに限らず、バンプ電極を有する半導体装置に幅広く適用することができる。
本発明は、半導体装置を製造する製造業に幅広く利用することができる。
本発明の実施の形態1における半導体チップの構成を示した平面図である。 図1のA−A’線で切断した断面を示した断面図である。 図1のB−B’線で切断した断面を示した断面図である。 図1のC線で示される領域の拡大図であって、直線状に配置されたバンプ電極の直下に配線を形成した様子を示した平面図である。 図1のD線で示される領域の拡大図であって、千鳥状に配置されたバンプ電極の直下に配線を形成した様子を示した平面図である。 実施の形態1における半導体装置の製造工程を示した断面図である。 図6に続く半導体装置の製造工程を示した断面図である。 図7に続く半導体装置の製造工程を示した断面図である。 図8に続く半導体装置の製造工程を示した断面図である。 図9に続く半導体装置の製造工程を示した断面図である。 図10に続く半導体装置の製造工程を示した断面図である。 半導体チップをガラス基板に実装する場合を示した図である。 ガラス基板に半導体チップを搭載した部分を拡大した図である。 LCDの全体構成を示した図である。 LCDの他の構成を示した図である。 TCP形態によって半導体チップを実装基板に実装する様子を示した図である。 ガラス基板とプリント基板との間にTCP形態で実装した半導体チップを配置した例を示す図である。 COF形態によって半導体チップを実装基板に実装する様子を示した図である。 ガラス基板とプリント基板との間にCOF形態で実装した半導体チップを配置した例を示す図である。 実施の形態2における半導体チップの一部を示した平面図である。 実施の形態2の変形例を示した平面図である。 実施の形態2の変形例を示した平面図である。
符号の説明
1 半導体チップ
2 半導体基板
3 ゲート駆動回路
4 ソース駆動回路
5 液晶駆動回路
6 グラフィックRAM
7 周辺回路
8 バンプ電極
8a パッド接続部
8b 配線部
8c 端子接続部
9 絶縁膜
10 パッド
11a〜11k 配線
12 表面保護膜
13 開口部
14 UBM膜
15 レジスト膜
16 導体膜
17a ガラス基板
17b ガラス基板
18 フレキシブルプリント基板
19 異方導電フィルム
20 表示部
20a 端子
21 TCP形態
22 COF形態
23 フィルム基板
24 リード
25 レジン
26 異方導電フィルム
27 異方導電フィルム
28 プリント基板
29 フィルム基板
30 リード
31 アンダーフィル

Claims (10)

  1. 長方形状に形成された半導体基板と、
    前記半導体基板上に形成された半導体素子と、
    前記半導体基板上に形成され、前記半導体素子を覆うように形成された第1絶縁膜と、
    前記第1絶縁膜上に形成されたパッド電極と、
    前記第1絶縁膜上に形成され、前記パッド電極と同層で形成された配線層と、
    前記パッド電極と前記配線層を覆うように形成され、前記パッド電極の上部に開口部を有する第2絶縁膜と、
    前記第2絶縁膜上に形成され、前記開口部を介して前記パッド電極に電気的に接続された長方形状のバンプ電極とを有し、
    前記パッド電極の大きさは、前記バンプ電極の大きさに比べて小さく形成され、
    前記バンプ電極は、前記半導体基板の長辺に沿う第1方向に所定の間隔で複数配置され、
    前記バンプ電極の各々は、前記バンプ電極の長辺が、前記半導体基板の短辺に沿う第2方向に沿うように配置され、
    前記配線層は、前記複数配置されたバンプ電極の直下に配置され、前記第1方向に沿って形成されていることを特徴とする半導体装置。
  2. 請求項1記載の半導体装置において、
    前記配線層は、電源配線であることを特徴とする半導体装置。
  3. 請求項1記載の半導体装置において、
    前記配線層は、前記バンプ電極と平面的に重なるように形成され、かつ、前記バンプ電極の前記長辺と交差するように延在することを特徴とする半導体装置。
  4. 請求項1記載の半導体装置において、
    前記第2絶縁膜と前記バンプ電極の間に、前記バンプ電極の下地となる金属膜が形成され、前記バンプ電極は、前記金属膜を介して前記パッド電極に電気的に接続されていることを特徴とする半導体装置。
  5. 請求項4記載の半導体装置において、
    前記第2絶縁膜は、窒化シリコン膜であることを特徴とする半導体装置。
  6. 請求項5記載の半導体装置において、
    前記第1絶縁膜は、酸化シリコン膜であることを特徴とする半導体装置。
  7. 請求項4記載の半導体装置において、
    前記バンプ電極は、金膜から形成されていることを特徴とする半導体装置。
  8. 請求項3記載の半導体装置において、
    前記パッド電極と前記配線層は、同一工程で形成されたアルミニウム膜を含むことを特徴とする半導体装置。
  9. 請求項8記載の半導体装置において、
    前記パッド電極と前記配線層は、前記アルミニウム膜と前記アルミニウム膜の上下に積層形成されたチタン膜及び窒化チタン膜を含むことを特徴とする半導体装置。
  10. 請求項1記載の半導体装置において、
    前記バンプ電極は、異方導電膜を介して実装基板に形成された配線と電気的に接続するための端子であることを特徴とする半導体装置。
JP2007321791A 2007-12-13 2007-12-13 半導体装置 Active JP4094656B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007321791A JP4094656B2 (ja) 2007-12-13 2007-12-13 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007321791A JP4094656B2 (ja) 2007-12-13 2007-12-13 半導体装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2005294902A Division JP4708148B2 (ja) 2005-10-07 2005-10-07 半導体装置

Publications (2)

Publication Number Publication Date
JP2008078686A true JP2008078686A (ja) 2008-04-03
JP4094656B2 JP4094656B2 (ja) 2008-06-04

Family

ID=39350352

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007321791A Active JP4094656B2 (ja) 2007-12-13 2007-12-13 半導体装置

Country Status (1)

Country Link
JP (1) JP4094656B2 (ja)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10321848B2 (en) 2013-11-06 2019-06-18 St. Jude Medical International Holding S.À R.L. Magnetic field generator with minimal image occlusion and minimal impact on dimensions in C-arm x-ray environments
WO2021132332A1 (ja) 2019-12-26 2021-07-01 住友化学株式会社 組成物および表示装置
WO2021132331A1 (ja) 2019-12-26 2021-07-01 住友化学株式会社 硬化性樹脂組成物および表示装置
WO2021132330A1 (ja) 2019-12-26 2021-07-01 住友化学株式会社 表示装置
WO2021200278A1 (ja) 2020-03-31 2021-10-07 住友化学株式会社 硬化性樹脂組成物及び表示装置
WO2021200276A1 (ja) 2020-03-31 2021-10-07 住友化学株式会社 硬化性樹脂組成物及び表示装置
WO2021200277A1 (ja) 2020-03-31 2021-10-07 住友化学株式会社 硬化性樹脂組成物及び表示装置
WO2022044823A1 (ja) 2020-08-31 2022-03-03 住友化学株式会社 積層体及び表示装置
WO2022044824A1 (ja) 2020-08-31 2022-03-03 住友化学株式会社 積層体及び表示装置
WO2022044822A1 (ja) 2020-08-31 2022-03-03 住友化学株式会社 樹脂組成物、樹脂膜及び表示装置
WO2022230327A1 (ja) 2021-04-28 2022-11-03 住友化学株式会社 硬化膜及び表示装置
WO2022230326A1 (ja) 2021-04-28 2022-11-03 住友化学株式会社 硬化膜及び表示装置
US11617511B2 (en) 2016-11-21 2023-04-04 St Jude Medical International Holdings Sarl Fluorolucent magnetic field generator

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4585564B2 (ja) * 2007-12-13 2010-11-24 ルネサスエレクトロニクス株式会社 半導体装置
CN102018168B (zh) * 2011-01-08 2012-12-12 陈丹 南瓜鸡蛋挂面

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10321848B2 (en) 2013-11-06 2019-06-18 St. Jude Medical International Holding S.À R.L. Magnetic field generator with minimal image occlusion and minimal impact on dimensions in C-arm x-ray environments
US11771337B2 (en) 2013-11-06 2023-10-03 St Jude Medical International Holding S.A.R.L. Magnetic field generator with minimal image occlusion and minimal impact on dimensions in c-arm x-ray environments
US11617511B2 (en) 2016-11-21 2023-04-04 St Jude Medical International Holdings Sarl Fluorolucent magnetic field generator
US11826123B2 (en) 2016-11-21 2023-11-28 St Jude Medical International Holding S.À R.L. Fluorolucent magnetic field generator
WO2021132332A1 (ja) 2019-12-26 2021-07-01 住友化学株式会社 組成物および表示装置
WO2021132331A1 (ja) 2019-12-26 2021-07-01 住友化学株式会社 硬化性樹脂組成物および表示装置
WO2021132330A1 (ja) 2019-12-26 2021-07-01 住友化学株式会社 表示装置
EP4083097A1 (en) 2019-12-26 2022-11-02 Sumitomo Chemical Company Limited Composition and display device
EP4083096A1 (en) 2019-12-26 2022-11-02 Sumitomo Chemical Company Limited Curable resin composition and display device
WO2021200278A1 (ja) 2020-03-31 2021-10-07 住友化学株式会社 硬化性樹脂組成物及び表示装置
WO2021200276A1 (ja) 2020-03-31 2021-10-07 住友化学株式会社 硬化性樹脂組成物及び表示装置
WO2021200277A1 (ja) 2020-03-31 2021-10-07 住友化学株式会社 硬化性樹脂組成物及び表示装置
WO2022044824A1 (ja) 2020-08-31 2022-03-03 住友化学株式会社 積層体及び表示装置
WO2022044822A1 (ja) 2020-08-31 2022-03-03 住友化学株式会社 樹脂組成物、樹脂膜及び表示装置
WO2022044823A1 (ja) 2020-08-31 2022-03-03 住友化学株式会社 積層体及び表示装置
WO2022230326A1 (ja) 2021-04-28 2022-11-03 住友化学株式会社 硬化膜及び表示装置
WO2022230327A1 (ja) 2021-04-28 2022-11-03 住友化学株式会社 硬化膜及び表示装置

Also Published As

Publication number Publication date
JP4094656B2 (ja) 2008-06-04

Similar Documents

Publication Publication Date Title
JP4708148B2 (ja) 半導体装置
JP4094656B2 (ja) 半導体装置
US9196580B2 (en) Semiconductor device and semiconductor package containing the same
JP4585564B2 (ja) 半導体装置
JP5259674B2 (ja) 半導体装置
TWI361476B (en) Semiconductor package and display apparatus

Legal Events

Date Code Title Description
A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20080122

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080205

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080305

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110314

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4094656

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110314

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110314

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110314

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120314

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130314

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130314

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140314

Year of fee payment: 6

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350