JP2007188098A - Active matrix type display device, and its driving method and personal digital assistant - Google Patents
Active matrix type display device, and its driving method and personal digital assistant Download PDFInfo
- Publication number
- JP2007188098A JP2007188098A JP2007037043A JP2007037043A JP2007188098A JP 2007188098 A JP2007188098 A JP 2007188098A JP 2007037043 A JP2007037043 A JP 2007037043A JP 2007037043 A JP2007037043 A JP 2007037043A JP 2007188098 A JP2007188098 A JP 2007188098A
- Authority
- JP
- Japan
- Prior art keywords
- display
- signal line
- display device
- current
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000011159 matrix material Substances 0.000 title claims description 22
- 238000000034 method Methods 0.000 title claims description 20
- 239000003086 colorant Substances 0.000 claims abstract description 17
- 238000001514 detection method Methods 0.000 claims description 13
- 238000006243 chemical reaction Methods 0.000 claims description 11
- 230000003287 optical effect Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 12
- 239000003990 capacitor Substances 0.000 description 11
- 239000004973 liquid crystal related substance Substances 0.000 description 4
- 230000010355 oscillation Effects 0.000 description 4
- 230000007423 decrease Effects 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000005401 electroluminescence Methods 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Images
Landscapes
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
Description
本発明は、有機電界発光素子など、電流量により階調表示を行う表示装置に関するものである。 The present invention relates to a display device that performs gradation display by an amount of current, such as an organic electroluminescent element.
有機発光素子は、自発光素子であるため、液晶表示装置で必要とされるバックライトが不要であり、視野角が広いなどの利点から、次世代表示装置として期待されている。 Since the organic light emitting element is a self light emitting element, a backlight required for a liquid crystal display device is unnecessary, and it is expected as a next generation display device from the advantages such as a wide viewing angle.
有機発光素子のように、素子の発光強度と素子に印加される電界が比例関係とならず、素子の発光強度と素子を流れる電流密度が比例関係にあるため、素子の膜厚のばらつき及び入力信号値のばらつきに対し、発光強度のばらつきは電流制御により階調表示を行う方が小さくすることができる。 Unlike organic light-emitting devices, the light emission intensity of the device and the electric field applied to the device are not proportional, and the light emission intensity of the device and the current density flowing through the device are proportional. In contrast to the variation in signal value, the variation in emission intensity can be reduced by performing gradation display by current control.
携帯情報端末などに用いる場合、電源の容量が限られるため低電力駆動が求められる。一般に、キー入力操作、通話などの期間に比べて外部入力がない期間(待ち受け期間)の方が長いことから、待ち受け期間での低電力化の方法を考案することが、駆動時間を延ばすために有効であると言える。 When used in a portable information terminal or the like, low power driving is required because the capacity of the power source is limited. In general, the period of no external input (standby period) is longer than the period of key input operation, telephone call, etc., so devising a method of reducing power consumption in the standby period is to extend the drive time. It can be said that it is effective.
そのための方法として、液晶表示装置では画面の一部分のみを表示させる部分表示モードと言われるモードがあり、図8に示すように表示部52のうちの一部の行が常に非点灯状態(非表示領域55b)となり、待ち受け時に最低限必要な情報のみを表示領域55a、55cのように表示状態とする方法がある。
As a method for this, there is a mode called a partial display mode in which only a part of the screen is displayed in the liquid crystal display device, and as shown in FIG. There is a method in which only the minimum necessary information at the time of standby is displayed in the
また、折畳式の端末においても、閉じた状態においてメールの受信などがわかるような小さな表示部を設けてある場合がある。そこで図22のように、小さな表示部の代わりに穴61を設け、表示部60の表示を穴61を通して見る方法もある。この場合、表示部60は60bのみの部分表示を行えばよい。
In some cases, a foldable terminal is also provided with a small display unit that can recognize reception of mail in a closed state. Therefore, as shown in FIG. 22, there is a method in which a
このように、携帯情報端末における部分表示は限られた電源を有効に使うための必須条件である。 Thus, the partial display in the portable information terminal is an indispensable condition for effectively using a limited power source.
有機発光素子を用いた表示装置においても同様に、非表示領域55bを設けることにより低電力化を図ることを考え、有機発光素子の特性を生かして非表示状態では消費電力がほとんど0という利点を用いたシステム構成にすることを考案する。
Similarly, in a display device using an organic light emitting element, considering the reduction of power by providing the
上記課題を解決するために、本発明のアクティブマトリクス型表示装置は、待ち受け時に表示部、非表示部とも電源電圧もしくは画素に流れる電流を小さくしたことを特徴とする。 In order to solve the above problems, the active matrix display device of the present invention is characterized in that the power supply voltage or the current flowing through the pixel is reduced in both the display portion and the non-display portion during standby.
非表示画素に流れる電流を小さくすると同時に、寿命を延ばす観点から逆方向電圧を印加する機能を有する。 It has a function of applying a reverse voltage from the viewpoint of extending the lifetime at the same time as reducing the current flowing through the non-display pixel.
また、透過型液晶表示装置において携帯情報端末を作成したときに、キー操作などを一定期間行わないとバックライトを消して低電力化する方法があるが、有機発光素子を用いた表示装置においても同様に、一定期間後には輝度を低下させ、低電力化させるようにした。 In addition, when a portable information terminal is created in a transmissive liquid crystal display device, there is a method of turning off the backlight and reducing power if no key operation is performed for a certain period of time, but also in a display device using an organic light emitting element Similarly, after a certain period, the luminance is lowered to reduce the power.
以上のように本発明は、EL電源線からの電流を調整する駆動用トランジスタとEL素子との間に電流遮断手段を設け、駆動用トランジスタの電流変化に対し、非表示部の輝度が上昇しないようにし、非表示行に黒書き込みを行わなくても黒表示が可能となった。これにより、非表示部におけるクロストークを防止できた。 As described above, according to the present invention, the current blocking means is provided between the driving transistor for adjusting the current from the EL power supply line and the EL element, and the luminance of the non-display portion does not increase with respect to the current change of the driving transistor. In this way, black display is possible without writing black in non-display rows. As a result, crosstalk in the non-display area can be prevented.
また、駆動用トランジスタとEL素子の間の電流経路を遮断している間にEL素子に逆方向電圧を印加できる構成としたことで、寿命を長くすることができた。 In addition, the lifetime can be extended by adopting a configuration in which a reverse voltage can be applied to the EL element while the current path between the driving transistor and the EL element is cut off.
表示色数が少ない場合には、階調のとり方を変化させたり、電源電圧を下げることにより低電力化を図り、タイマーによりある期間後には輝度を低下させることや、複数の発振器を搭載し、表示色、表示領域により異なる発振器を用いて駆動周波数を変化させることで低電力化できるようになった。 When the number of display colors is small, it is possible to reduce power consumption by changing the method of gradation or lowering the power supply voltage, lowering the brightness after a certain period by a timer, or installing multiple oscillators, The power can be reduced by changing the drive frequency using different oscillators depending on the display color and display area.
本発明により、非表示部の黒輝度上昇の防止、長寿命化、低電力化が実現できた。 According to the present invention, it is possible to prevent an increase in the black luminance of the non-display portion, extend the life, and reduce the power consumption.
以下、本発明の実施形態について、図面を参照しながら説明を行う。 Hereinafter, embodiments of the present invention will be described with reference to the drawings.
(実施の形態1)
図2は本発明の第1の実施の形態における表示装置のブロック図である。
(Embodiment 1)
FIG. 2 is a block diagram of the display device according to the first embodiment of the present invention.
表示領域記憶手段12を設け、表示部16の表示領域の大きさ及び位置を変更できるようにし、パーシャル切り替え部13により、全画面表示モードか部分表示モードかを選択できるようにした。
A display
表示領域記憶手段12はコントローラ11により指定された表示領域の大きさ及び開始行を記憶する。
The display
パーシャル切り替え部13の出力は表示行の数により水平走査期間を変化させるようにソースドライバ15及びゲートドライバ17に入力され、表示領域の情報が送信される。
The output of the
また、ゲートドライバ17では非表示行と表示行で異なる出力となる。 Further, the gate driver 17 produces different outputs for non-display lines and display lines.
表示部16は、例えば図3に示すように画素がマトリクス状に配置され、この画素ごとの構成は、例えば図1、4、5、6、7に示すような画素構成のうちの1つが形成されている。
For example, as shown in FIG. 3, the
非表示行において、各画素のトランジスタのうちEL素子に接続されているトランジスタを常に非導通状態とすることで、EL素子に電流が流れず非発光状態とすることができる。以下に5つの画素構成を例にして動作説明を行う。 In a non-display row, a transistor connected to an EL element among the transistors of each pixel is always in a non-conductive state, whereby a current does not flow through the EL element and a non-light emitting state can be obtained. The operation will be described below using five pixel configurations as an example.
図4は1フレームの1水平走査期間でゲート信号線1(22)に導通状態を示す信号を印加し、駆動用トランジスタ27aにソース信号線21を流れる電流と同じ電流を流すようにプログラムする。残りの期間でゲート信号線1(22)を非導通状態とし、ゲート信号線2(23)を導通状態として、駆動用トランジスタ27aに流れた電流をEL素子26に流す。ソース信号線に流れる電流値を変化させることで階調制御を行う。
In FIG. 4, a signal indicating conduction is applied to the gate signal line 1 (22) in one horizontal scanning period of one frame, and the
図8に示すように、画面の一部のみを表示させる部分表示時において、上記の走査で非表示部に黒を表す電流を流してもよいが、簡単に非表示部を形成するために非表示領域においては1フレームの全ての期間にゲート信号線2(23)を非導通状態として、EL素子26に電流を流さないようにすればよい。ゲート信号線1(22)も同様に非導通状態とする。
As shown in FIG. 8, in the partial display in which only a part of the screen is displayed, a current representing black may be supplied to the non-display portion in the above scanning. However, in order to easily form the non-display portion, In the display region, the gate signal line 2 (23) may be turned off during the entire period of one frame so that no current flows through the
これにより、ゲート信号線1(22)及び2(23)には常に非導通信号が流れるため、ゲート信号線に存在する浮遊容量の充放電による電力がなくなる。 As a result, a non-conducting signal always flows through the gate signal lines 1 (22) and 2 (23), so that electric power due to charging and discharging of the stray capacitance existing in the gate signal lines is eliminated.
非表示部に黒を書き込むとした場合に、黒書き込みにおいてソース信号線21に流れる電流が少なく、駆動用トランジスタ27aの見かけの抵抗が大きくなることからソース信号線21に寄生する容量と積による波形なまりの影響から、十分に黒を示す電流が書き込めないという問題を回避することができ、黒表示時の輝度が低い表示が可能となる。
When black is written in the non-display portion, a current due to the
液晶表示装置において発生するトランジスタのオフリーク電流による輝度変化においても、EL素子26にはトランジスタ27dに流れる電流が多くても数nA程度であり、EL素子26が発光する電流値よりも小さいため、オフリーク電流に対して輝度変化しないという利点がある。
Even in the luminance change due to the off-leakage current of the transistor generated in the liquid crystal display device, the
このような表示を行うために、本発明のゲートドライバ17は、部分表示時において図9に示すような出力ができるようにしたことを特徴とする。 In order to perform such display, the gate driver 17 of the present invention is characterized in that it can output as shown in FIG. 9 during partial display.
この図9ではi+1行目からj行目までが非表示行であり、この期間はゲート信号線1、2とも非導通信号を流し、その他の表示行においては順次走査している。
In FIG. 9, the non-display rows are from the (i + 1) -th row to the j-th row. During this period, a non-conduction signal is supplied to the
なお、この例ではi行目の次の表示行であるj+1行目を選択する間、全行が選択されていないようになっているが、水平走査期間を変化させ、i行目の次にすぐ、j+1行目を選択するようにしてもよい。 In this example, all rows are not selected while selecting the (j + 1) th row, which is the next display row of the ith row, but the horizontal scanning period is changed and the next row of the ith row is changed. Immediately, the (j + 1) th row may be selected.
このようなゲート信号線を発生させる一例の回路を図10に示す。図10(a)はトランスファーゲートを用いたラッチ部227であり、図10(b)に各ゲート信号線を出力するためのブロック図を示す。
An example of a circuit for generating such a gate signal line is shown in FIG. FIG. 10A shows a
クロックの周期は1水平走査期間の長さと同じであり、クロックA221aとクロックB221bは互いに反転した出力となる。イネーブル信号222はハイアクティブであり、非表示行にハイレベル、表示行にローレベルが入力される。 The clock cycle is the same as the length of one horizontal scanning period, and the clock A 221a and the clock B 221b are output inverted from each other. The enable signal 222 is high active, and a high level is input to a non-display row and a low level is input to a display row.
選択部228はゲート信号線出力をラッチ部227を出力するか、イネーブル信号222を出力するかを選択し、表示行ではラッチ部227の出力を、非表示行ではイネーブル信号222に基づく出力を選択する。なお、イネーブル信号222に基づく出力はゲート信号線1及びゲート信号線2が非導通となるレベルを出力する。図10(b)の構成は1画素に存在するゲート信号線の数だけあれば、図9の波形を実現することが可能となる。図9の波形では、イネーブル信号222は選択部228にのみ入力され、ラッチ部227のイネーブル信号は必要ない。一方、i行目の次の水平走査期間でj+1行目を走査する場合には、ラッチ部227のイネーブル信号222を用いて、非表示部のラッチ部227をラッチなしでデータを受け渡すようにすればよい。
The selection unit 228 selects whether to output the gate signal line from the
なお、図10に示した回路は一例であり、このような波形を出力できる回路であれば本発明を実施することができる。 Note that the circuit shown in FIG. 10 is an example, and the present invention can be implemented as long as the circuit can output such a waveform.
図5は駆動用トランジスタ47aからEL素子46への電流の接続を制御するスイッチングトランジスタ47dと並列にスイッチングトランジスタ47eを配置し、スイッチングトランジスタ47eを介してEL素子46に逆バイアス電源線48から供給される電圧を印加できるようにした画素構成を示す。
In FIG. 5, a switching
スイッチングトランジスタ47dがP型トランジスタである場合、スイッチングトランジスタ47eをN型トランジスタとすることで、ゲート信号線2(43)がローレベルの時には駆動用トランジスタ47aを流れる電流をEL素子46に流し、ハイレベルの時には逆バイアス電圧を印加できる。
When the switching
図9と同様な波形をゲート信号線に印加した場合、非表示行ではスイッチングトランジスタ47dが非導通、スイッチングトランジスタ47eが導通状態となるため、逆バイアス電源線48にEL素子46のカソード電位よりも低い電圧を印加することで逆方向電圧を印加することができ、寿命を長くすることができる。なお、逆方向電圧を印加することで寿命が伸びることは文献(Applied Physics Letters, Vol.69, No.15, P.2160〜2162, 1996)などで知られている。
When a waveform similar to that in FIG. 9 is applied to the gate signal line, the switching
従って、図5の構成を用いることは図4の構成の場合の、電力低下、非表示部の輝度減少に加え、寿命を長くすることができるという利点をもつようになる。 Therefore, the use of the configuration of FIG. 5 has the advantage that the lifetime can be extended in addition to the power reduction and the luminance reduction of the non-display portion in the configuration of FIG.
図6は図4と同様に、ソース信号線81に流れる電流によって蓄積容量84の電荷を制御し、駆動用トランジスタ87a及び87cに流れる電流を制御することで、EL素子86の輝度を変化させ、階調表示を行う回路である。
As in FIG. 4, FIG. 6 controls the charge of the
表示行においては各ゲート信号線1(82)、2(83)、3(88)は図11(a)のようになり、1水平走査期間でゲート信号線1及び2に導通状態を示す信号を出し、ソース信号線81から電流を蓄積容量84へ流す(選択期間)。次に非導通状態として、蓄積容量84に蓄えた電荷を保持し、ゲート信号線3に導通状態を示す信号を出し、スイッチングトランジスタ87eを介してEL素子86に電流を流す。
In the display row, the gate signal lines 1 (82), 2 (83), and 3 (88) are as shown in FIG. 11A, and signals indicating the conductive state of the
一方、非表示行においては、3本のゲート信号線に図11(b)に示すように非導通状態を示す信号を出力してEL素子86に流れる電流をほぼなくし、非表示状態とする。 On the other hand, in the non-display row, a signal indicating the non-conduction state is output to the three gate signal lines as shown in FIG. 11B, so that the current flowing through the EL element 86 is substantially eliminated, and the non-display state is set.
この方法においても、非表示部を表示部と同様にゲート信号線を出力し、ソース信号線に黒表示電流を流す場合、駆動用トランジスタ87aの見かけの抵抗が大きく、この抵抗とソース信号線の浮遊容量との積による波形のなまりが白信号よりも大きくなるため、1水平走査期間内に所定の電流値を変化させずに蓄積容量84に誤った値の電荷が蓄積されることで、輝度が上昇するという問題がある。
Also in this method, when the gate signal line is output to the non-display portion in the same manner as the display portion and a black display current is supplied to the source signal line, the apparent resistance of the driving
本発明によるゲート信号線3及びスイッチングトランジスタ87eを付加し、非表示時にはこのスイッチングトランジスタ87eを非導通状態とすることで、上記問題点を解消し、黒がしまった表示を可能とする。また、図5と同様に逆バイアス電源をEL素子86のアノード電極に接続できるようにすることで、非表示行では常に逆バイアス電圧を印加でき、寿命を長くすることが出来るという効果も得られる。
By adding the
図1はソース信号線121の電圧を蓄積容量124に蓄え、蓄えられた電荷量により駆動用トランジスタ127aに流れる電流が変化し、EL素子126の輝度を変化させることで階調表示を行う場合の画素構成を示したものである。本発明ではスイッチングトランジスタ127cを設けたことが特徴である。
FIG. 1 shows the case where the voltage of the source signal line 121 is stored in the
従来の構成で非表示行を形成するには、少なくとも10フレームごとに黒を表示する信号電圧を蓄積容量124に記憶させる必要があった。これは、例えば一度、蓄積容量124に黒を示す電圧を蓄積させ、スイッチングトランジスタ127bを非導通状態としたとしても、スイッチングトランジスタ127bには非導通時にもリーク電流(オフリーク電流)が流れるため、蓄積容量124にかかる電圧(=駆動用トランジスタ127aのゲート電圧)がソース信号線121の電圧と等しくなるように変化してしまうためである。従って、ソース信号線121に白を示す電圧が印加された場合、スイッチングトランジスタ127bのリーク電流により徐々に駆動用トランジスタ127aのゲート電位が白を示す電圧値に変化し、EL素子126に白と同一階調の電流が流れるので、非表示部の輝度が表示部の映像信号に合わせて変化してしまうという問題が発生する。
In order to form a non-display row in the conventional configuration, it is necessary to store a signal voltage for displaying black at least every 10 frames in the
本発明においては、ゲート信号線2(123)及びスイッチングトランジスタ127cを駆動用トランジスタ127aとEL素子126の電流経路上に挿入し、非表示行において、スイッチングトランジスタ127cを非導通状態とすることでスイッチングトランジスタ127bのオフリーク電流による駆動用トランジスタ127aの電流値の変化の影響を受けずに黒表示が可能となる。図12に表示領域行及び非表示領域行でのゲート信号線波形を示す。
In the present invention, switching is performed by inserting the gate signal line 2 (123) and the switching
また、仮にスイッチングトランジスタ127cにオフリーク電流が発生してもその値は数nA程度であるため黒表示可能となる。このように、スイッチングトランジスタ127cを付加することでオフリーク電流による表示品位の低下を防ぐことが可能となる。
Even if an off-leakage current is generated in the switching
また、この画素構成においても図13に示すように、スイッチングトランジスタ127cが非導通時にEL素子126に逆方向電圧が印加できるようにスイッチングトランジスタ237と逆バイアス電源線238を配置して、EL素子126に逆方向電圧を印加することで寿命を延ばすことが可能である。なお、本構成では簡単にスイッチングトランジスタ237と127cをそれぞれN型とP型で構成したが、逆でもよく、また両方ともN型もしくはP型として、一方のスイッチングトランジスタのゲート入力に他方の反転信号を入れてもよい。
In this pixel configuration as well, as shown in FIG. 13, the switching
図7は駆動用トランジスタ107aの導通閾値電圧が画素間でばらついたとしても、同一のドレイン電流が流れるように容量108を設けて補正できるようにした構成である。表示行については図14(a)に示す。蓄積容量104に蓄えられた電荷に応じてEL素子106に電流が流れる。
FIG. 7 shows a configuration in which a
非表示行では図14(b)に示すように、ゲート信号線3(108)によりスイッチングトランジスタ107dを非導通状態としてEL素子106に電流を流さないようにすることで、非表示部で黒表示させることができる。
In the non-display row, as shown in FIG. 14B, the gate signal line 3 (108) makes the switching
また、この画素構成においてもスイッチングトランジスタ107dと排他的に動作するトランジスタをEL素子106と逆バイアス電源との間に設けることで非表示行のEL素子106に逆方向電圧を印加することができ、寿命を延ばすことが可能となる。
Also in this pixel configuration, by providing a transistor operating exclusively with the switching
(実施の形態2)
図15は部分表示時における低電力化を実現する回路構成を示したものである。
(Embodiment 2)
FIG. 15 shows a circuit configuration for realizing low power consumption during partial display.
ソースドライバ146及びゲートドライバ147に全画面表示を行わせるか、表示領域記憶手段143で記憶された行を表示させるかを選択するパーシャル切り替え部144の出力をEL電源部145に出力し、全画面表示時と部分表示時でEL電源の電圧値を変化させるようにした。このEL電源部145は各画素に接続されたEL電源線に接続され、EL素子に印加される電圧は駆動用トランジスタを介してこのEL電源部145より供給される。駆動用トランジスタでの電圧降下を除くと、図16(b)に示すようにEL素子152に電圧が印加され、EL電源部145の出力を変化させることにより電源電圧Vdd(151)が変化する。
The output of the
図16(a)は典型的なEL素子の電流−輝度(153(a))、電流−電圧(154)特性である。必要な輝度が最大Lwまでいるとすると、そのときにEL素子152に流れる電流は153(a)の直線からIwとなり、そのときにEL素子152にかかる電圧はVwとなる。従って、電源電圧Vdd(151)に必要な電圧は少なくともVw、EL素子のばらつきなどのマージンを見ればVdd1程度である。 FIG. 16A shows current-luminance (153 (a)) and current-voltage (154) characteristics of a typical EL element. Assuming that the required luminance is up to the maximum Lw, the current flowing in the EL element 152 at that time becomes Iw from the straight line 153 (a), and the voltage applied to the EL element 152 at that time becomes Vw. Accordingly, the voltage necessary for the power supply voltage Vdd (151) is at least Vw, and is about Vdd1 in view of a margin such as variations in EL elements.
ここで、電源電圧Vdd(151)をVdd2に下げたとすると、EL素子152にかかる電圧がVdd2以上となる輝度は発生せず、153(b)の一点鎖線に示すように、ある輝度以上は電流値を上げても上昇しない。つまり、白付近の階調はほとんど同じ輝度となる。 Here, if the power supply voltage Vdd (151) is lowered to Vdd2, no luminance is generated at which the voltage applied to the EL element 152 is Vdd2 or higher, and as shown by the one-dot chain line of 153 (b), the luminance exceeds a certain luminance. Even if you raise the value, it does not rise. That is, the gradation near white has almost the same luminance.
部分表示時においては必要最低限の情報のみを表示することが多いため、表示階調数は2から8階調であり、最大表示可能階調数である64階調と比べて少ないため1階調あたりの輝度変化が大きく、Vdd2を調整することで153(b)の一点鎖線のような電流−輝度特性となっても表示に影響がなくなる。また、部分表示時に必要な階調のとり方を調整することで、表示に影響しないVdd2の範囲を大きくすることが可能である。このように、電源電圧の低下により低電力駆動を実現することができる。 Since only the minimum necessary information is often displayed at the time of partial display, the number of display gradations is 2 to 8 gradations, which is smaller than the maximum displayable gradation number of 64 gradations. The luminance change per key is large, and even if the current-luminance characteristic as indicated by the one-dot chain line of 153 (b) is obtained by adjusting Vdd2, the display is not affected. Further, by adjusting the gradation method necessary for partial display, it is possible to increase the Vdd2 range that does not affect the display. In this way, low power driving can be realized by reducing the power supply voltage.
(実施の形態3)
部分表示時において全画面表示時よりも表示階調数が少ない場合、階調間の輝度変化量は大きくなる。これは図16(a)において電源電圧Vdd(151)をVdd2とした場合でも、一定輝度となる電流値をとる階調数が少なくなる。例えば、表示階調数が4分の1になれば、4分の1の階調のみが同一輝度となる。それゆえ、色数が少なくなるにつれて電流値を低くとっても153(b)の一点鎖線の特性による表示劣化が少なくなるため、電源電圧を低くすることができる。
(Embodiment 3)
When the number of display gradations is smaller in partial display than in full screen display, the amount of change in luminance between gradations is large. This is because, even when the power supply voltage Vdd (151) is Vdd2 in FIG. For example, when the number of display gradations is reduced to a quarter, only a quarter of the gradations have the same luminance. Therefore, even if the current value is lowered as the number of colors is reduced, display deterioration due to the characteristics of the one-dot chain line of 153 (b) is reduced, so that the power supply voltage can be lowered.
一般に、表示装置の各電源はある基準となる電圧値を数倍昇圧もしくは降下することにより生成している。EL電源値の値は、基準となる電圧値の整数倍であれば、表示装置全体の電力を有効に使うことができる。そこで、電源電圧Vdd(151)の電圧値は基準電源の整数倍のうちの1つとし、部分表示時では全画面表示に比べて倍率が小さい電圧を使うようにすれば、電源電圧を生成するために余分に必要となる電力が小さくなり、かつEL素子152で消費される電力も小さくすることができる。 In general, each power supply of a display device is generated by boosting or dropping a certain reference voltage value several times. If the value of the EL power supply value is an integral multiple of the reference voltage value, the power of the entire display device can be used effectively. Therefore, if the voltage value of the power supply voltage Vdd (151) is one of an integral multiple of the reference power supply and a voltage having a smaller magnification than that of the full screen display is used during partial display, the power supply voltage is generated. Therefore, extra power required is reduced, and power consumed by the EL element 152 can be reduced.
(実施の形態4)
図17は本発明の第4の実施の形態を示すブロック図と1画素回路を示したものである。
(Embodiment 4)
FIG. 17 shows a block diagram and a one-pixel circuit showing a fourth embodiment of the present invention.
ソース信号線201には入力データに応じてデジタルアナログ変換機209及び出力バッファ203を通してデータに応じた電圧値が印加される。この時、ソース信号線に印加される最大電圧値は電圧生成部204で出力されたVrefにより決められる。EL電源線208には電圧生成部204で出力されたVddが印加される。
A voltage value corresponding to the data is applied to the source signal line 201 through the digital-
部分表示時においては、必要最低限の情報がなるべく少ない電力で表示される必要があるため、白表示時の輝度は全画面表示時に比べ低くてもよい。 At the time of partial display, since the necessary minimum information needs to be displayed with as little power as possible, the luminance at the time of white display may be lower than that at the time of full screen display.
輝度を下げるということはEL電源線208の電圧が等しいならば、ソース信号線電圧を高くする必要がある。一方で、EL電源線208とVrefを同じ電圧値だけ低下させても同一輝度を得ることは可能である。輝度が低下すればEL素子206にかかる電圧も小さくなり、表示可能である。全電源の電圧を低下させるには電圧生成部に入力される基準電源V1を低下させればよい。基準電源の制御信号入力として、パーシャル切り替え部200a、データ形式検出手段200bの出力を用いれば、表示領域の大きさ及び色数などで、電源電圧を変化させることができ、部分表示で色数が少ない場合に最も基準電源V1を低くするようにできる。これにより、画質優先、電力優先を切り替えて表示できる表示装置を実現できる。
Lowering the luminance requires increasing the source signal line voltage if the voltage of the EL power supply line 208 is equal. On the other hand, even if the EL power supply line 208 and Vref are lowered by the same voltage value, the same luminance can be obtained. If the luminance is reduced, the voltage applied to the EL element 206 is also reduced, and display is possible. In order to reduce the voltage of all the power supplies, the reference power supply V1 input to the voltage generator may be reduced. If the output of the
なお、データ形式検出手段200bでは入力データに対し、制御ビットもしくはパケットを検出し、例えば図18のようにデータが送られてきたとすると、色数の情報が入った183の内容を判定することで色数を識別することが可能である。
Note that the data format detection means 200b detects a control bit or packet for the input data. For example, if data is sent as shown in FIG. 18, the content of the
(実施の形態5)
図19は本発明の第6の実施の形態におけるブロック図を表したものである。複数の発振器161とそのうちの1出力を選択する切り替え回路162及び分周回路163を持つことが本発明の特徴である。
(Embodiment 5)
FIG. 19 shows a block diagram according to the sixth embodiment of the present invention. The present invention is characterized by having a plurality of oscillators 161 and a
切り替え回路162及び分周回路163はパーシャル切り替え部167により出力を制御され、全画面表示時と部分表示時において発振周波数を変化させることができ、フレーム周波数や水平走査期間を可変させることができる。
The output of the
フレーム周波数を下げることは各信号線の充放電電力を低下させることができる。 Lowering the frame frequency can lower the charge / discharge power of each signal line.
また、フレーム周波数を同一とし、表示行数の変化に応じて水平走査期間を長くすることができる。これは特にソース信号線の電流値に応じてEL素子の階調表示を行う場合において、例えば図4の画素構成を持つ表示装置において駆動用トランジスタ27aの見かけの抵抗が大きくソース信号線21の容量との積による時定数が大きくなり、水平走査期間内に立ちあがりにくいことに対し、本発明により発振周波数を変化させることで水平走査期間を長くすることは、所定の輝度を表示させやすくすることに対し有効である。また、図6の画素構成においても、駆動用トランジスタ87aの見かけの抵抗値が高いため、同様に本発明の効果を得ることができる。
Further, the frame frequency can be the same, and the horizontal scanning period can be lengthened according to the change in the number of display rows. This is particularly the case when performing gradation display of EL elements according to the current value of the source signal line, for example, in the display device having the pixel configuration of FIG. In contrast to the fact that the time constant due to the product increases and it is difficult to stand up within the horizontal scanning period, increasing the horizontal scanning period by changing the oscillation frequency according to the present invention makes it easy to display a predetermined luminance. It is effective against. Also in the pixel configuration of FIG. 6, since the apparent resistance value of the driving
一般に、全画面表示時に比べ部分表示時では表示色数が少なくなる。この場合、階調表示方式として、フレームレートコントロール法(FRC)を用いると、全画面表示時と部分表示時ではフリッカのない表示が可能な最低フレーム周波数が異なり、部分表示時には15Hz、4096色全画面表示時においては80Hzである(全画面表示時での表示色が増加すれば当然、フレーム周波数も高くなる)。本発明において、発振器1(161a)を全画面表示時の発振器とし、発振器2(161b)を部分表示時の発振器とし、最適発振周波数とすることで、部分表示時のフレーム周波数を低下させることができる。 Generally, the number of display colors is smaller during partial display than during full screen display. In this case, when the frame rate control method (FRC) is used as the gradation display method, the minimum frame frequency at which flicker-free display is possible differs between full screen display and partial display. 80 Hz during screen display (if the display color during full screen display increases, the frame frequency naturally increases). In the present invention, the oscillator 1 (161a) is an oscillator for full screen display, the oscillator 2 (161b) is an oscillator for partial display, and the optimal oscillation frequency can be used to reduce the frame frequency during partial display. it can.
(実施の形態6)
ソース信号線の電流値により階調制御を行う場合、例えば図4のような画素構成が考えられる。ゲート信号線1(22)の操作によりある1水平走査期間にソース信号線に流れる電流と同一電流が駆動用トランジスタ27aに流れるように、接点28Aの電位を変化させる。この時、接点28Aの電位を変化させるための電荷は駆動用トランジスタ27aを通して供給される。ソース信号線に流れる電流が数μA以下の場合、駆動用トランジスタ27aの電流−電圧特性から出される見かけの抵抗値は非常に大きく、そのため、浮遊容量との積が大きくなるので変化に要する時間が250μ秒以上となる。そのため、220行でフレーム周波数60Hzでは入力データに対し、階調表示ができないという問題点があった。
(Embodiment 6)
When gradation control is performed using the current value of the source signal line, for example, a pixel configuration as shown in FIG. 4 is conceivable. By operating the gate signal line 1 (22), the potential of the
これを解決するための方法として、所定階調のX倍(ここでのXは2以上の自然数)の電流を流し、駆動用トランジスタ27aの見かけの抵抗値を下げ、ソース信号線電流の変化を速くするようにした。所定輝度への調整はゲート信号線2(23)に印加されるパルス幅を調整し、EL素子26に電流が流れる期間を制御することで行った。この時のソース信号線及びゲート信号線の波形を図20(a)に示す。
As a method for solving this, a current that is X times a predetermined gradation (where X is a natural number of 2 or more) is passed, the apparent resistance value of the driving
部分表示時に水平走査期間を長くできるようにした実施の形態5においては、ソース信号線の電流値の変化に要する時間が遅くなってもよい。フレーム周波数を一定とした場合、表示行が半分であれば水平走査期間はおよそ倍となる。 In the fifth embodiment in which the horizontal scanning period can be extended during partial display, the time required for changing the current value of the source signal line may be delayed. If the frame frequency is constant, the horizontal scanning period is approximately doubled if the number of display lines is half.
ここで、部分表示行がおよそ全画面の3分の1以下であるなら、仮にフレーム周波数が60Hzであっても、1水平走査期間は230μ秒以上であることから、全画面表示時に比べ書き込み電流の倍率を下げることができる。1水平走査期間が250μ秒以上あれば、所定電流通り書き込めばよい。この方法を用いれば、書き込み時に必要な電流値が低下すること、ある時間においてEL素子を流れる電流値が少なくなればEL素子にかかる電圧も低下することから、EL電源線25に印加する電圧値も低下させることができ、消費電力を小さくすることができる。例えば、10倍電流で書き込んでいたのを、所定電流で書き込んだ場合、EL電源電圧は30%程度減少し、これにより消費電力は30%低下した。 Here, if the partial display line is approximately one-third or less of the full screen, even if the frame frequency is 60 Hz, one horizontal scanning period is 230 μsec or more. Can be reduced. If one horizontal scanning period is 250 μsec or more, writing may be performed according to a predetermined current. If this method is used, the current value required for writing decreases, and if the current value flowing through the EL element decreases in a certain time, the voltage applied to the EL element also decreases. Therefore, the voltage value applied to the EL power supply line 25 The power consumption can be reduced. For example, when writing with 10 times the current but writing with a predetermined current, the EL power supply voltage was reduced by about 30%, thereby reducing the power consumption by 30%.
(実施の形態7)
図21は本発明の第7の形態を実施するための入力データ処理部及びソース信号線出力部を示したものである。
(Embodiment 7)
FIG. 21 shows an input data processing unit and a source signal line output unit for carrying out the seventh embodiment of the present invention.
本発明の特徴は、データRAM174から送られてきたデータに対し、ソース信号線へ送る電流値の設定を変換テーブル176で変更できるようにし、変換テーブル176の動作はタイマー175及び、データ形式検出手段173、パーシャル切り替え部172の出力により変化できるようにしたことである。
The feature of the present invention is that the setting of the current value sent to the source signal line can be changed by the conversion table 176 for the data sent from the
例えば、タイマー175においては、図8及び図22の情報端末などでボタン操作を行ったときに信号を検知し、ボタン操作後には所定輝度で表示を行うが、一定時間後には変換テーブル176の値を変化させ、所定輝度の10%以上60%以下に絞るように表示データ値に対する電流源177の選択の仕方を変化させることができる。これにより、ユーザにより操作が行われているときには表示優先で階調表示を行い、一定時間後には輝度を低下させ、電流値の低下により低電力駆動を行えるようにすることで、限られた電源を有効に使えるようにできる。
For example, the
なお、この方法は、携帯情報機器以外でも、モニターなどに用いて省電力モードとして適用することもでき、消費電力が下がることから地球環境保全にも役立つ。 In addition, this method can be applied to a power saving mode by using it for a monitor or the like other than a portable information device, and it is useful for global environment conservation because power consumption is reduced.
また、データ形式検出手段173では入力される表示データを検出し、色数、動画静止画などの判定を行う。これは、例えば図18のようにデータが送信されるとすれば、各パケットの開始を示すフラグ部181の検出、更にヘッダ部182、色数183や制御信号184の値を検出することで、判定可能である。
The data
このようにして判定した結果をデータRAM174及び変換テーブル176へ出力する。データRAM174ではデータ形式検出手段173の出力をもとに、色数などに応じてRAMに格納する方法を選択し、限られた容量を有効に使用することが可能となる。
The determination result is output to the
一方、変換テーブル176ではデータ形式検出手段173で検出した表示階調数に応じて、階調−輝度特性を変化させることができる。これにより、表示階調ごとに最適な階調特性を得ることが可能となる。 On the other hand, in the conversion table 176, the gradation-luminance characteristic can be changed according to the number of display gradations detected by the data format detection means 173. This makes it possible to obtain optimum gradation characteristics for each display gradation.
また、タイマー175とデータ形式検出手段173を組み合わせることで、表示階調数が少ない場合には、キー操作時などユーザが表示画面を見る場合と、一定時間後での表示輝度を変化させることが可能である。例えば図23のように、16階調表示可能な表示装置において4階調表示を行う場合、階調0、15の他に2階調をとることが多い。キー操作中やキー操作後の一定期間ではこのように階調をとり、タイマー175により一定期間後には例えば階調0から3の4階調表示を行うようにする。この操作を行えば、EL素子に流れる最大の電流値がI15からI3まで低下できるため低電力駆動が可能となる。なお、輝度と電力はトレードオフの関係にあるため、電力と必要輝度に応じて、4階調のとり方を変化させてもよい。
In addition, by combining the
低電力化の方法として他に、電流源177の各電流値を小さくすることでも実現可能である。電流値を小さくするかの判定手段としてタイマー175、データ形式検出手段173を用いる。この場合、表示階調数に関わらず最大輝度を低下できるので、低電力化できる。
As another method for reducing power consumption, it can be realized by reducing each current value of the current source 177. A
(実施の形態8)
図21の構成において、パーシャル切り替え部172の出力を図2のようにソースドライバ、ゲートドライバに送るとともに、データRAM174及び変換テーブル176に送ることで、部分表示時におけるデータRAM174領域の有効活用を図ることができる。例えば、データRAM174には1画面分のデータが格納できるとすると、部分表示時には全画面に対する表示割合に応じて、複数画面分のデータを蓄積できる。これにより、外部より表示データをデータRAM174に転送する必要がなくなり、低電力化を図ることができる。
(Embodiment 8)
In the configuration of FIG. 21, the output of the
また、変換テーブル176においても、全画面表示時と部分表示時で表示階調数が同じである同一階調データに対し、選択する電流源177を変化させることができるようにするため、全画面表示時には画質優先、部分表示時には電力優先で表示させるといった設定が可能となる。 Also in the conversion table 176, the current source 177 to be selected can be changed with respect to the same gradation data having the same display gradation number during full screen display and partial display. Settings can be made such that image quality is prioritized during display and power is prioritized during partial display.
図21には示していないが、外部調整手段を設け、タイマー175の時間設定、変換テーブル176の設定を外部から調整できるようにしてもよい。
Although not shown in FIG. 21, an external adjustment unit may be provided so that the time setting of the
また、本発明のいずれの形態においても、図3のソースドライバ71及びゲートドライバ70を低温ポリシリコンを用いて表示装置のガラス基板に形成してもよい。もしくは、ソースドライバ71及びゲートドライバ70を半導体回路として作成し、表示パネルと組み合わせてもよい。また、一方のドライバを低温ポリシリコンで表示装置のガラス基板に形成し、他方を半導体回路として形成し、表示パネルと組み合わせる方法でもよい。
In any of the embodiments of the present invention, the
また、図24のようにドライバICを一方向に搭載してもよい。このように搭載することは、図8もしくは図22に示した携帯情報端末においてX−Yの2方向におくことに比べ、機器に対し左右対称に表示部を配置できるという利点がある。 Further, the driver IC may be mounted in one direction as shown in FIG. Mounting in this way has an advantage that the display unit can be arranged symmetrically with respect to the device as compared with the portable information terminal shown in FIG. 8 or FIG.
この例ではスイッチング素子として、Pチャネルのスイッチング素子を例にして説明を行ったが、Nチャネルのスイッチング素子、もしくはその組み合わせによっても、同様に実現可能である。例えば、図4に示した画素構成の場合、ゲート信号線1(22)及びゲート信号線2(23)に印加させる電圧値にNチャネルスイッチング素子を用いた場合は、ロジックレベルで考えるとPチャネルスイッチング素子の信号の反転信号を入れればよく、ソース信号線21を流れる電流については電流を流す向きを逆にし、EL電源線25から供給される電圧は画素回路上、最も低い電位とする。これを図25(a)に示し、非表示行でのゲート信号線波形を図25(b)に示す。なお、図4の他の図1、図6及び図7の構成においても同様にNチャネルトランジスタを用いても実現可能である。
In this example, a P-channel switching element is described as an example of the switching element. However, an N-channel switching element or a combination thereof can be similarly realized. For example, in the case of the pixel configuration shown in FIG. 4, when an N-channel switching element is used as a voltage value to be applied to the gate signal line 1 (22) and the gate signal line 2 (23), considering the logic level, P channel An inversion signal of the signal of the switching element may be input, and the current flowing through the
本発明において、スイッチング素子として用いたトランジスタは薄膜トランジスタを例にして説明を行ったが、薄膜トランジスタに限らず、バリスタ、サイリスタ、リングダイオード、薄膜ダイオード(TFD、MIM)などを用いても同様な効果が得られる。 In the present invention, the transistor used as the switching element has been described using a thin film transistor as an example. However, the same effect can be obtained by using a varistor, a thyristor, a ring diode, a thin film diode (TFD, MIM) or the like without being limited to a thin film transistor. can get.
また、表示素子としてEL素子で説明を行ったが、有機電界発光素子や無機エレクトロルミネッセンス素子、発光ダイオードなどを用いてもよい。 Further, although an EL element has been described as a display element, an organic electroluminescence element, an inorganic electroluminescence element, a light emitting diode, or the like may be used.
11 コントローラ
12 表示領域記憶手段
13 パーシャル切り替え部
14 データRAM
15 ソースドライバ
16 表示部
17 ゲートドライバ
21 ソース信号線
22 ゲート信号線1
23 ゲート信号線2
24 蓄積容量
25 EL電源線
26 EL素子
27 トランジスタ
28 接点
121 ソース信号線
122 ゲート信号線1
123 ゲート信号線2
124 蓄積容量
125 EL電源線
126 EL素子
127 トランジスタ
11
15
23
24 Storage Capacitor 25
123
124 Storage Capacitance 125 EL
Claims (13)
電源から供給される電流を制御する駆動用トランジスタと、
電流により階調表示を行う表示素子と、
スイッチング素子を具備し、
前記スイッチング素子により、前記駆動用トランジスタから前記表示素子への電流経路を遮断できるようにしたことを特徴とする表示装置。 A display device,
A driving transistor for controlling a current supplied from a power source;
A display element for performing gradation display by current;
Comprising a switching element,
A display device characterized in that a current path from the driving transistor to the display element can be cut off by the switching element.
電源から供給される電流をソース信号線を流れる電流値により制御する駆動用トランジスタと、
ソース信号線から前記駆動用トランジスタに電流経路を形成する信号線接続トランジスタと、
前記駆動用トランジスタの電流を表示素子に供給する経路を形成するEL接続トランジスタと、
表示領域を設定するコントローラと、
前記設定された表示領域を記憶する表示領域記憶手段と、
表示領域の大きさを切り替え指定するパーシャル切り替え部を具備し、
前記信号線接続トランジスタもしくは前記EL接続トランジスタは、前記パーシャル切り替え部の出力により指定された非表示領域において、非導通となることを特徴とするアクティブマトリクス型表示装置。 An active matrix display device,
A driving transistor for controlling a current supplied from a power source by a current value flowing through the source signal line;
A signal line connection transistor that forms a current path from a source signal line to the driving transistor;
An EL connection transistor that forms a path for supplying the current of the driving transistor to the display element;
A controller for setting the display area;
Display area storage means for storing the set display area;
It has a partial switching unit that switches and specifies the size of the display area,
The active matrix display device, wherein the signal line connection transistor or the EL connection transistor is non-conductive in a non-display region designated by an output of the partial switching unit.
ゲート電極がソース信号線に信号線接続トランジスタを介して接続され、
ソース信号線電圧により電源から供給される電流を制御する駆動用トランジスタと、
前記駆動用トランジスタの電流を表示素子に供給する経路を形成するEL接続トランジスタと、
表示領域を設定するコントローラと、
前記設定された表示領域を記憶する表示領域記憶手段と、
表示領域の大きさを切り替え指定するパーシャル切り替え部を具備し、
前記信号線接続トランジスタもしくは前記EL接続トランジスタは、前記パーシャル切り替え部の出力により指定された非表示領域において、非導通となることを特徴とするアクティブマトリクス型表示装置。 An active matrix display device,
The gate electrode is connected to the source signal line via the signal line connection transistor,
A driving transistor for controlling a current supplied from a power source by a source signal line voltage;
An EL connection transistor that forms a path for supplying the current of the driving transistor to the display element;
A controller for setting the display area;
Display area storage means for storing the set display area;
It has a partial switching unit that switches and specifies the size of the display area,
The active matrix display device, wherein the signal line connection transistor or the EL connection transistor is non-conductive in a non-display region designated by an output of the partial switching unit.
電源から供給される電流を制御する駆動用トランジスタと、
電流により階調表示を行う表示素子と、
スイッチング素子を具備し、
表示装置の一部分のみを表示する場合に、非表示行では前記スイッチング素子により、前記駆動用トランジスタから前記表示素子への電流経路を遮断し、
前記表示素子に表示電流方向とは逆方向の電流が流れるように電圧を印加するようにしたことを特徴とする表示装置。 A display device,
A driving transistor for controlling a current supplied from a power source;
A display element for performing gradation display by current;
Comprising a switching element,
When displaying only a part of the display device, in the non-display row, the switching element cuts off the current path from the driving transistor to the display element,
A display device, wherein a voltage is applied to the display element so that a current in a direction opposite to a display current direction flows.
表示領域記憶手段と、
表示領域を全画面とするか前記表示領域記憶手段により決められた行のみを表示するかを選択するパーシャル切り替え部と、
入力データの表示色数を検出するためのデータ形式検出手段と、
表示素子に電源を供給するEL電源部を具備し、
前記EL電源部の電圧はパーシャル切り替え部の出力もしくは表示色数により変化することを特徴とするマトリクス型表示装置。 In a matrix display device,
Display area storage means;
A partial switching unit for selecting whether to display a display area as a full screen or to display only lines determined by the display area storage means;
Data format detection means for detecting the number of display colors of the input data;
An EL power supply for supplying power to the display element;
The matrix type display device characterized in that the voltage of the EL power supply section varies depending on the output of the partial switching section or the number of display colors.
表示領域記憶手段と、
表示領域を全画面とするか前記表示領域記憶手段により決められた行のみを表示するかを選択するパーシャル切り替え部と、
入力データの表示色数を検出するためのデータ形式検出手段と、
表示素子に電源を供給するEL電源を具備し、
前記EL電源はある電圧を整数倍に昇圧して生成され、
前記EL電源の電圧の生成倍率がパーシャル切り替え部の出力もしくは表示色数により変化することを特徴とするマトリクス型表示装置。 In a matrix display device,
Display area storage means;
A partial switching unit for selecting whether to display a display area as a full screen or to display only lines determined by the display area storage means;
Data format detection means for detecting the number of display colors of the input data;
An EL power supply for supplying power to the display element;
The EL power source is generated by boosting a certain voltage to an integral multiple,
The matrix type display device, wherein the generation rate of the voltage of the EL power source changes depending on the output of the partial switching unit or the number of display colors.
電源から供給される電流値をゲート電極の電圧値により制御する駆動用トランジスタと、
前記ゲート電極とソース信号線を接続するための信号線接続トランジスタと、
前記駆動用トランジスタから供給された電流により表示を行う表示素子と、
前記電源及びソース信号線に印加する電圧を生成するための基準電源と、
入力データの色数を検出するデータ形式検出手段と、
表示領域を規定するパーシャル切り替え部を具備し、
前記基準電源をパーシャル切り替え部もしくはデータ形式検出手段の出力により変化させ、色数もしくは表示領域により前記ソース信号線電圧及び前記電源の値を変化させるようにしたことを特徴とするマトリクス型表示装置。 A matrix display device,
A driving transistor for controlling the current value supplied from the power source by the voltage value of the gate electrode;
A signal line connecting transistor for connecting the gate electrode and a source signal line;
A display element for performing display by a current supplied from the driving transistor;
A reference power source for generating a voltage to be applied to the power source and the source signal line;
Data format detection means for detecting the number of colors of input data;
It has a partial switching part that defines the display area,
A matrix type display device characterized in that the reference power supply is changed by an output of a partial switching unit or data format detection means, and the source signal line voltage and the power supply value are changed according to the number of colors or display area.
電源から供給される電流を制御する駆動用トランジスタと、
ソース信号線と前記駆動用トランジスタの電流経路を形成する信号線接続トランジスタと、
前記駆動用トランジスタから表示素子への電流経路を形成するEL接続トランジスタと、
表示領域情報を格納する表示領域記憶手段と、
前記表示領域記憶手段により指定された一部のみを表示するか、全領域を表示するかを選択するパーシャル切り替え部を具備し、
前記EL接続トランジスタは
非表示行では常に非導通状態となり、
表示行では、パーシャル切り替え部の出力により一部のみ表示の時には前記信号線接続トランジスタと導通、非導通状態が排他的に行われ、
全画面表示時には、前記ソース信号線電流値が所定電流値のX倍であるとき、1フレームのX分の1の期間のみ導通状態となることを特徴とするマトリクス型表示装置。 A matrix display device,
A driving transistor for controlling a current supplied from a power source;
A signal line connection transistor that forms a current path of the source signal line and the driving transistor;
An EL connection transistor that forms a current path from the driving transistor to the display element;
Display area storage means for storing display area information;
Comprising a partial switching section for selecting whether to display only a part specified by the display area storage means or to display the entire area;
The EL connection transistor is always non-conductive in a non-display row,
In the display row, when only a part is displayed by the output of the partial switching unit, the signal line connection transistor and the conduction / non-conduction state are exclusively performed,
A matrix type display device characterized in that, during full-screen display, when the source signal line current value is X times a predetermined current value, the matrix type display device is in a conductive state only for a period of 1 / X of one frame.
複数の発振器と、
前記複数の発振器のうちの1つを選択する切り替え手段と、
分周回路と、
表示領域を変化させるパーシャル切り替え部を具備し、
前記切り替え手段及び前記分周回路は前記パーシャル切り替え部の出力により変化し、
表示領域の大きさによりフレーム周波数もしくは水平走査期間が変化することを特徴とするマトリクス型表示装置。 A matrix display device,
Multiple oscillators,
Switching means for selecting one of the plurality of oscillators;
A divider circuit;
A partial switching unit for changing the display area;
The switching means and the frequency dividing circuit change according to the output of the partial switching unit,
A matrix type display device characterized in that a frame frequency or a horizontal scanning period changes depending on the size of a display area.
一定時間を計測するタイマーと、
入力データの色数を検出するデータ形式検出手段と、
入力データとソース信号線出力の関係を決定する変換テーブルを具備し、
前記変換テーブルは、前記タイマーと前記データ形式検出手段の出力により異なる値を持ち、
前記タイマーの操作により時間によって、同一入力データに対しソース信号線に出力される値が変化することを特徴とするマトリクス型表示装置。 A matrix display device,
A timer that measures a certain amount of time,
Data format detection means for detecting the number of colors of input data;
A conversion table for determining the relationship between input data and source signal line output;
The conversion table has different values depending on the output of the timer and the data format detection means,
A matrix type display device, wherein a value output to a source signal line with respect to the same input data varies with time by operation of the timer.
表示領域を全画面とするか一部のみを表示するかを選択するパーシャル切り替え部と、
入力データに対する、ソース信号線出力の値を設定する変換テーブルを具備し、
前記変換テーブルは前記パーシャル切り替え部の出力により値を変化させ、
同一入力データに対し、ソース信号線に出力する値が全画面表示時と、一部のみ表示時で異なることを特徴とするマトリクス型表示装置。 A matrix display device,
A partial switching unit for selecting whether to display the entire display area or only a part of the display area;
A conversion table for setting the value of the source signal line output for the input data;
The conversion table changes the value according to the output of the partial switching unit,
A matrix type display device characterized in that, for the same input data, a value output to a source signal line is different between full screen display and partial display.
前記駆動用トランジスタと前記有機発光素子は接続トランジスタで接続され、表 示部のうちの非表示となる行では、
前記駆動用トランジスタを流れる電流を切断するように、前記接続トランジスタのゲート信号線電圧を制御したことを特徴とする表示装置の駆動方法。 A driving method of a display device using an organic light emitting element that performs gradation control by a driving transistor that controls a current supplied from a power source,
The driving transistor and the organic light-emitting element are connected by a connection transistor, and in a row that is not displayed in the display portion,
A display device driving method, wherein a gate signal line voltage of the connection transistor is controlled so as to cut off a current flowing through the driving transistor.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007037043A JP4149494B2 (en) | 2007-02-16 | 2007-02-16 | Active matrix display device. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007037043A JP4149494B2 (en) | 2007-02-16 | 2007-02-16 | Active matrix display device. |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001319005A Division JP4213376B2 (en) | 2001-10-17 | 2001-10-17 | Active matrix display device, driving method thereof, and portable information terminal |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007188098A true JP2007188098A (en) | 2007-07-26 |
JP4149494B2 JP4149494B2 (en) | 2008-09-10 |
Family
ID=38343255
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007037043A Expired - Lifetime JP4149494B2 (en) | 2007-02-16 | 2007-02-16 | Active matrix display device. |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4149494B2 (en) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009109984A (en) * | 2007-10-29 | 2009-05-21 | Samsung Mobile Display Co Ltd | Organic light emitting display and power supply method thereof |
JP2009198937A (en) * | 2008-02-25 | 2009-09-03 | Epson Imaging Devices Corp | Liquid crystal display and method of driving liquid crystal display |
US7953132B2 (en) | 2008-09-08 | 2011-05-31 | Funai Electric Co., Ltd. | Laser driver circuit and laser display |
JP2013167882A (en) * | 2008-01-22 | 2013-08-29 | Nec Corp | Terminal device, method for controlling display device of terminal device, and recording medium recording display control program |
Citations (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02244880A (en) * | 1989-03-17 | 1990-09-28 | Hitachi Ltd | Synthesis pattern display device, electronic view finder formed thereby and plane type television receiver |
JPH04314096A (en) * | 1991-04-12 | 1992-11-05 | Matsushita Electric Ind Co Ltd | Display device |
JPH07230077A (en) * | 1994-02-16 | 1995-08-29 | Hitachi Ltd | Liquid crystal display device |
JPH08179722A (en) * | 1994-09-14 | 1996-07-12 | Texas Instr Inc <Ti> | Field-emission display device with reduced-power-consumption mode |
WO1998044621A1 (en) * | 1997-03-28 | 1998-10-08 | Seiko Epson Corporation | Power source circuit, display device, and electronic equipment |
WO1998048403A1 (en) * | 1997-04-23 | 1998-10-29 | Sarnoff Corporation | Active matrix light emitting diode pixel structure and method |
JPH10319908A (en) * | 1997-04-14 | 1998-12-04 | Sarnoff Corp | Display pixel structure for active matrix organic light emitting diode (amoled), and data load/light emitting circuit therefor |
JPH10326084A (en) * | 1997-05-23 | 1998-12-08 | Sony Corp | Display device |
JPH113048A (en) * | 1997-06-10 | 1999-01-06 | Canon Inc | Electroluminescent element and device and their production |
JPH11184434A (en) * | 1997-12-19 | 1999-07-09 | Seiko Epson Corp | Liquid crystal device and electronic equipment |
JPH11288245A (en) * | 1998-04-01 | 1999-10-19 | Canon Inc | Method and device for picture display |
WO1999053472A1 (en) * | 1998-04-15 | 1999-10-21 | Cambridge Display Technology Ltd. | Display control device with modes for reduced power consumption |
JP2000132134A (en) * | 1998-10-23 | 2000-05-12 | Sharp Corp | Display device, display method, and information processing device with display device |
WO2001006484A1 (en) * | 1999-07-14 | 2001-01-25 | Sony Corporation | Current drive circuit and display comprising the same, pixel circuit, and drive method |
JP2001034244A (en) * | 1999-05-27 | 2001-02-09 | Nokia Mobile Phones Ltd | Display control |
JP2001060076A (en) * | 1999-06-17 | 2001-03-06 | Sony Corp | Picture display device |
JP2001109427A (en) * | 1999-10-12 | 2001-04-20 | Tohoku Pioneer Corp | Device and method for driving light emitting display panel |
JP2001142433A (en) * | 1999-11-11 | 2001-05-25 | Nec Corp | Organic el display device and gradation control method therefor |
JP2001202053A (en) * | 1999-11-09 | 2001-07-27 | Matsushita Electric Ind Co Ltd | Display device and information portable terminal |
JP2001210122A (en) * | 2000-01-28 | 2001-08-03 | Matsushita Electric Ind Co Ltd | Luminaire, video display device, method of driving video display device, liquid crystal display panel, method of manufacturing liquid crystal display panel, method of driving liquid crystal display panel, array substrate, display device, viewfinder and video camera |
JP2001282188A (en) * | 2000-03-28 | 2001-10-12 | Toshiba Microelectronics Corp | Liquid crystal display driving circuit |
JP2001306018A (en) * | 2000-04-26 | 2001-11-02 | Victor Co Of Japan Ltd | Matrix-type display device |
JP2002116728A (en) * | 2000-10-10 | 2002-04-19 | Matsushita Electric Ind Co Ltd | Display device |
JP2002366100A (en) * | 2001-06-05 | 2002-12-20 | Tohoku Pioneer Corp | Driving device of light emitting display panel |
JP2003091259A (en) * | 2001-09-18 | 2003-03-28 | Tohoku Pioneer Corp | Device for driving light-emitting display panel |
JP2003108074A (en) * | 2001-10-01 | 2003-04-11 | Semiconductor Energy Lab Co Ltd | Display device and electronic apparatus using it |
-
2007
- 2007-02-16 JP JP2007037043A patent/JP4149494B2/en not_active Expired - Lifetime
Patent Citations (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02244880A (en) * | 1989-03-17 | 1990-09-28 | Hitachi Ltd | Synthesis pattern display device, electronic view finder formed thereby and plane type television receiver |
JPH04314096A (en) * | 1991-04-12 | 1992-11-05 | Matsushita Electric Ind Co Ltd | Display device |
JPH07230077A (en) * | 1994-02-16 | 1995-08-29 | Hitachi Ltd | Liquid crystal display device |
JPH08179722A (en) * | 1994-09-14 | 1996-07-12 | Texas Instr Inc <Ti> | Field-emission display device with reduced-power-consumption mode |
WO1998044621A1 (en) * | 1997-03-28 | 1998-10-08 | Seiko Epson Corporation | Power source circuit, display device, and electronic equipment |
JPH10319908A (en) * | 1997-04-14 | 1998-12-04 | Sarnoff Corp | Display pixel structure for active matrix organic light emitting diode (amoled), and data load/light emitting circuit therefor |
WO1998048403A1 (en) * | 1997-04-23 | 1998-10-29 | Sarnoff Corporation | Active matrix light emitting diode pixel structure and method |
JPH10326084A (en) * | 1997-05-23 | 1998-12-08 | Sony Corp | Display device |
JPH113048A (en) * | 1997-06-10 | 1999-01-06 | Canon Inc | Electroluminescent element and device and their production |
JPH11184434A (en) * | 1997-12-19 | 1999-07-09 | Seiko Epson Corp | Liquid crystal device and electronic equipment |
JPH11288245A (en) * | 1998-04-01 | 1999-10-19 | Canon Inc | Method and device for picture display |
WO1999053472A1 (en) * | 1998-04-15 | 1999-10-21 | Cambridge Display Technology Ltd. | Display control device with modes for reduced power consumption |
JP2000132134A (en) * | 1998-10-23 | 2000-05-12 | Sharp Corp | Display device, display method, and information processing device with display device |
JP2001034244A (en) * | 1999-05-27 | 2001-02-09 | Nokia Mobile Phones Ltd | Display control |
JP2001060076A (en) * | 1999-06-17 | 2001-03-06 | Sony Corp | Picture display device |
WO2001006484A1 (en) * | 1999-07-14 | 2001-01-25 | Sony Corporation | Current drive circuit and display comprising the same, pixel circuit, and drive method |
JP2001109427A (en) * | 1999-10-12 | 2001-04-20 | Tohoku Pioneer Corp | Device and method for driving light emitting display panel |
JP2001202053A (en) * | 1999-11-09 | 2001-07-27 | Matsushita Electric Ind Co Ltd | Display device and information portable terminal |
JP2001142433A (en) * | 1999-11-11 | 2001-05-25 | Nec Corp | Organic el display device and gradation control method therefor |
JP2001210122A (en) * | 2000-01-28 | 2001-08-03 | Matsushita Electric Ind Co Ltd | Luminaire, video display device, method of driving video display device, liquid crystal display panel, method of manufacturing liquid crystal display panel, method of driving liquid crystal display panel, array substrate, display device, viewfinder and video camera |
JP2001282188A (en) * | 2000-03-28 | 2001-10-12 | Toshiba Microelectronics Corp | Liquid crystal display driving circuit |
JP2001306018A (en) * | 2000-04-26 | 2001-11-02 | Victor Co Of Japan Ltd | Matrix-type display device |
JP2002116728A (en) * | 2000-10-10 | 2002-04-19 | Matsushita Electric Ind Co Ltd | Display device |
JP2002366100A (en) * | 2001-06-05 | 2002-12-20 | Tohoku Pioneer Corp | Driving device of light emitting display panel |
JP2003091259A (en) * | 2001-09-18 | 2003-03-28 | Tohoku Pioneer Corp | Device for driving light-emitting display panel |
JP2003108074A (en) * | 2001-10-01 | 2003-04-11 | Semiconductor Energy Lab Co Ltd | Display device and electronic apparatus using it |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009109984A (en) * | 2007-10-29 | 2009-05-21 | Samsung Mobile Display Co Ltd | Organic light emitting display and power supply method thereof |
US9041626B2 (en) | 2007-10-29 | 2015-05-26 | Samsung Display Co., Ltd. | Organic light emitting display and power supply method thereof |
JP2013167882A (en) * | 2008-01-22 | 2013-08-29 | Nec Corp | Terminal device, method for controlling display device of terminal device, and recording medium recording display control program |
JP2009198937A (en) * | 2008-02-25 | 2009-09-03 | Epson Imaging Devices Corp | Liquid crystal display and method of driving liquid crystal display |
JP4502025B2 (en) * | 2008-02-25 | 2010-07-14 | エプソンイメージングデバイス株式会社 | Liquid crystal display |
US7953132B2 (en) | 2008-09-08 | 2011-05-31 | Funai Electric Co., Ltd. | Laser driver circuit and laser display |
Also Published As
Publication number | Publication date |
---|---|
JP4149494B2 (en) | 2008-09-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4213376B2 (en) | Active matrix display device, driving method thereof, and portable information terminal | |
KR102685412B1 (en) | Display device and method of driving the same | |
JP5636147B2 (en) | Active matrix display device | |
US7999768B2 (en) | Organic light emitting diode display and driving method thereof | |
JP3989718B2 (en) | Memory integrated display element | |
US7554514B2 (en) | Electro-optical device and electronic apparatus | |
CN109215564B (en) | Control device for display panel, display device, and driving method for display panel | |
US8878756B2 (en) | Pixel circuit including a first switching element section showing a saturation characteristic and a second switching element section showing a linear characteristic and display device including the pixel circuit | |
KR100729060B1 (en) | Light Emitting Display and Driving Method Thereof | |
KR102647169B1 (en) | Display apparatus and method of driving display panel using the same | |
JP2005345992A (en) | Display device | |
KR101374443B1 (en) | Organic Light Emitting Diode Display | |
US8330684B2 (en) | Organic light emitting display and its driving method | |
KR101310376B1 (en) | Organic Light Emitting Diode Display And Driving Method Thereof | |
JPWO2002075713A1 (en) | Driver circuit for active matrix light emitting device | |
JP2003195808A (en) | Display device using organic el element and its driving method, and portable information terminal | |
JP5589250B2 (en) | Active matrix display device | |
US20060055639A1 (en) | Display device, on-vehicle display device, electronic apparatus, and display method | |
JP2005031643A (en) | Light emitting device and display device | |
JP4540903B2 (en) | Active matrix display device | |
JP5470668B2 (en) | Active matrix display device | |
KR101166824B1 (en) | A electro-Luminescence display device and a method for driving the same | |
JP4149494B2 (en) | Active matrix display device. | |
KR20220030344A (en) | Display apparatus and method of driving display panel using the same | |
JP2003108065A (en) | Active matrix type display device and its driving method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070821 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071019 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080603 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080625 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110704 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4149494 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110704 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120704 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120704 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130704 Year of fee payment: 5 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |