JP2007102022A - Flat display device and driving method of the flat display device - Google Patents

Flat display device and driving method of the flat display device Download PDF

Info

Publication number
JP2007102022A
JP2007102022A JP2005293928A JP2005293928A JP2007102022A JP 2007102022 A JP2007102022 A JP 2007102022A JP 2005293928 A JP2005293928 A JP 2005293928A JP 2005293928 A JP2005293928 A JP 2005293928A JP 2007102022 A JP2007102022 A JP 2007102022A
Authority
JP
Japan
Prior art keywords
scanning
display device
switch element
lines
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005293928A
Other languages
Japanese (ja)
Inventor
Kohei Kinoshita
弘平 木下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Central Inc
Original Assignee
Toshiba Matsushita Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Matsushita Display Technology Co Ltd filed Critical Toshiba Matsushita Display Technology Co Ltd
Priority to JP2005293928A priority Critical patent/JP2007102022A/en
Publication of JP2007102022A publication Critical patent/JP2007102022A/en
Pending legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide a flat display device of which power consumption is reduced, without causing the display quality to lower, and a driving method of the flat display device. <P>SOLUTION: The flat display device is equipped with an effective display part 110 where a plurality of display pixels PX are arrayed, a plurality of scanning lines Y arranged along rows where the plurality of display pixels PX are arrayed, a plurality of signal lines X, arranged along columns where the plurality of pixels PX are arrayed, a scanning line drive circuit 120 which scans the plurality of scanning lines Y, a signal line drive circuit 130, which supplies an image signal PD to the display pixels PX via the plurality of signal lines X, switch elements B provided in between signal lines differing in polarity, and a controller TCON, having a scanning line control part SLC which makes the scanning line drive circuit 120 scan alternate or more scanning lines Y and a switch control part SWC which turns on the switching elements B in a non-scanning period T1 of the scanning line drive circuit 120. <P>COPYRIGHT: (C)2007,JPO&INPIT

Description

この発明は、平面表示装置、特に、アクティブマトリクス方式で駆動を行う平面表示装置、及びその平面表示装置の駆動方法に関する。   The present invention relates to a flat panel display device, and more particularly to a flat panel display device driven by an active matrix system and a driving method of the flat panel display device.

一般的に、平面表示装置は、複数の表示画素がマトリクス状に配置された有効表示部と、複数の表示画素が配列する行に沿って配置された複数の走査線と、複数の表示画素が配列する列に沿って配置された複数の信号線とを有している。   In general, the flat display device includes an effective display unit in which a plurality of display pixels are arranged in a matrix, a plurality of scanning lines arranged along a row in which the plurality of display pixels are arranged, and a plurality of display pixels. And a plurality of signal lines arranged along the columns to be arranged.

複数の走査線は走査線駆動回路に接続されている。走査線駆動回路は各走査線を介して行毎に表示画素を選択する。複数の信号線は信号線駆動回路に接続されている。信号線駆動回路は、各信号線を介して走査線駆動回路によって選択された行の表示画素に画像信号を供給する。   The plurality of scanning lines are connected to a scanning line driving circuit. The scanning line driving circuit selects a display pixel for each row through each scanning line. The plurality of signal lines are connected to a signal line driving circuit. The signal line driver circuit supplies an image signal to the display pixels in the row selected by the scanning line driver circuit via each signal line.

従来、走査線駆動回路は、全走査線を順次駆動して1フレームで一画面の画像を表示させる。最近では、特にモバイル製品で、走査線駆動回路が走査線を1又は複数本毎に間引いてインタレース駆動し、1フレームを複数のフィールドで構成し一画面の画像を表示させることによって消費電力を低減する平面表示装置が提案されている(特許文献1参照)。
特開2001−282204号公報
Conventionally, a scanning line driving circuit sequentially drives all scanning lines to display an image of one screen in one frame. Recently, especially in mobile products, the scanning line drive circuit thins out one or more scanning lines and drives them in an interlaced manner. One frame is composed of a plurality of fields to display a single screen image, thereby reducing power consumption. There has been proposed a flat display device that reduces the thickness (see Patent Document 1).
JP 2001-282204 A

上記の平面表示装置において、一般に、表示画素に蓄えられる電荷は正負極性があり、正極と負極との分布はそれぞれ規則性を持っている。このように表示画素が正負極性を有する平面表示装置において、信号線に印加される画像信号の極性は、一定の規則にしたがって反転する。このことによって、信号線に印加される画像信号の極性が反転するタイミングで、信号線駆動回路が信号線を駆動するために多くの電力が消費されると、インタレース駆動をすることによる効果を十分に得ることができない場合があった。   In the above flat display device, generally, charges stored in display pixels have positive and negative polarities, and the distribution of positive and negative electrodes has regularity. Thus, in the flat display device in which the display pixel has positive and negative polarities, the polarity of the image signal applied to the signal line is inverted according to a certain rule. As a result, when a large amount of power is consumed by the signal line driving circuit to drive the signal line at the timing when the polarity of the image signal applied to the signal line is inverted, the effect of the interlaced driving is obtained. In some cases, it was not possible to get enough.

本発明は、上記の問題点に鑑みて成されたものであって、表示品位を低下させることなく消費電力を低減させる平面表示装置、及び平面表示装置の駆動方法を提供することを目的とする。   The present invention has been made in view of the above problems, and an object of the present invention is to provide a flat display device that reduces power consumption without degrading display quality, and a driving method of the flat display device. .

本発明の第1態様による平面表示装置は、複数の表示画素が配列された有効表示部と、
前記複数の表示画素が配列された行に沿って配置された複数の走査線と、前記複数の表示画素が配列された列に沿って配置された複数の信号線と、前記複数の走査線を走査する走査線駆動回路と、前記複数の信号線を介して表示画素に画像信号を供給する信号線駆動回路と、極性の異なる信号線間のそれぞれに設けられたスイッチ素子と、前記走査線駆動回路に一本以上の走査線を飛び越して走査させる走査線制御部及び前記走査線駆動回路の非走査期間に前記スイッチ素子をオンにするスイッチ制御部を有するコントローラと、を備えた平面表示装置。
The flat display device according to the first aspect of the present invention includes an effective display unit in which a plurality of display pixels are arranged,
A plurality of scanning lines arranged along a row in which the plurality of display pixels are arranged, a plurality of signal lines arranged along a column in which the plurality of display pixels are arranged, and the plurality of scanning lines. A scanning line driving circuit for scanning; a signal line driving circuit for supplying an image signal to a display pixel via the plurality of signal lines; a switch element provided between signal lines having different polarities; and the scanning line driving A flat panel display device comprising: a scanning line control unit that causes a circuit to scan one or more scanning lines by interlaced; and a controller that includes a switch control unit that turns on the switch element during a non-scanning period of the scanning line driving circuit.

本発明の第2態様による平面表示装置の駆動方法は、複数の表示画素が配列された有効表示部と、前記複数の表示画素が配列する行に沿って配置された複数の走査線と、前記複数の表示画素が配列する列に沿って配置された複数の信号線と、前記複数の走査線を走査する走査線駆動回路と、前記複数の信号線を介して表示画素に画像信号を供給する信号線駆動回路と、極性の異なる信号線間のそれぞれに設けられたスイッチ素子と、前記走査線駆動回路及び前記スイッチ素子を制御するコントローラと、を備えた平面表示装置の駆動方法であって、前記コントローラは、前記走査線駆動回路を制御して前記複数の走査線を一本以上の間隔で走査し、前記走査線駆動回路が前記走査線を非走査状態の期間に、前記スイッチ素子をオンして前記極性の異なる信号線間を短絡させる。   The driving method of the flat display device according to the second aspect of the present invention includes an effective display unit in which a plurality of display pixels are arranged, a plurality of scanning lines arranged along a row in which the plurality of display pixels are arranged, A plurality of signal lines arranged along a column in which a plurality of display pixels are arranged, a scanning line driving circuit that scans the plurality of scanning lines, and an image signal is supplied to the display pixels through the plurality of signal lines. A driving method of a flat display device comprising: a signal line driving circuit; a switching element provided between each of signal lines having different polarities; and a controller for controlling the scanning line driving circuit and the switching element, The controller controls the scanning line driving circuit to scan the plurality of scanning lines at one or more intervals, and turns on the switch element while the scanning line driving circuit is not scanning the scanning line. The pole Shorting between different signal lines of.

この発明によれば、表示品位を低下させることなく消費電力を低減させる平面表示装置、及び平面表示装置の駆動方法を提供することができる。   According to the present invention, it is possible to provide a flat panel display device and a driving method of the flat panel display device that reduce power consumption without degrading display quality.

以下、この発明の一実施の形態に係る平面表示装置について図面を参照して説明する。   A flat display device according to an embodiment of the present invention will be described below with reference to the drawings.

図1に示すように、本実施形態に係る平面表示装置は、対向配置された一対の基板と、一対の基板間に挟持された液晶層(図示せず)とを備えた液晶表示パネル101を有する液晶表示装置100である。   As shown in FIG. 1, the flat display device according to the present embodiment includes a liquid crystal display panel 101 including a pair of substrates arranged opposite to each other and a liquid crystal layer (not shown) sandwiched between the pair of substrates. It is the liquid crystal display device 100 which has.

液晶表示パネル101は、複数の表示画素PXが配列された有効表示部110と、表示画素PXが配列する行に沿って配置された複数の走査線Yと、表示画素PXが配列する列に沿って配置された複数の信号線Xとを有している。液晶表示パネル101の端部には、フレキシブル基板140を介して回路基板150が電気的に接続されている。   The liquid crystal display panel 101 includes an effective display unit 110 in which a plurality of display pixels PX are arranged, a plurality of scanning lines Y arranged along a row in which the display pixels PX are arranged, and a column in which the display pixels PX are arranged. And a plurality of signal lines X arranged in a row. A circuit board 150 is electrically connected to the end of the liquid crystal display panel 101 via a flexible board 140.

各表示画素PXは、薄膜トランジスタ等のスイッチ素子TRと、スイッチ素子TRのドレイン電極に接続された画素容量PCとを有している。スイッチ素子TRのゲート電極は走査線Yに接続され、ソース電極は信号線Xに接続されている。   Each display pixel PX includes a switch element TR such as a thin film transistor and a pixel capacitor PC connected to the drain electrode of the switch element TR. The gate electrode of the switch element TR is connected to the scanning line Y, and the source electrode is connected to the signal line X.

液晶表示パネル101は、各表示画素に配置された画素電極(図示せず)と、全ての画素電極に対向する対向電極(図示せず)とをさらに有している。画素電極と対向電極との間に電圧が印加されることによって、画素容量PCに電荷が蓄えられる。ここで、画素容量PCに蓄えられる電荷は、対向電極の電位に対し正極となる場合と負極となる場合とがある。   The liquid crystal display panel 101 further includes a pixel electrode (not shown) disposed in each display pixel and a counter electrode (not shown) facing all the pixel electrodes. When a voltage is applied between the pixel electrode and the counter electrode, charges are stored in the pixel capacitor PC. Here, the charge stored in the pixel capacitor PC may be positive or negative with respect to the potential of the counter electrode.

本実施形態では、図1に示すように、有効表示部110において、正極の表示画素PXと負極の表示画素PXとの分布は、信号線Xが延びる方向に2画素、走査線Yが延びる方向に1画素の範囲に同じ極性の表示画素PXが配列している。すなわち、走査線Yが延びる方向には極性の異なる表示画素PXが1画素毎に交互に並ぶととともに、信号線Xが延びる方向には、極性の異なる表示画素が2画素毎に交互に並んでいる。   In the present embodiment, as shown in FIG. 1, in the effective display unit 110, the distribution of the positive display pixels PX and the negative display pixels PX is two pixels in the direction in which the signal line X extends, and the direction in which the scanning line Y extends. In addition, display pixels PX having the same polarity are arranged in a range of one pixel. That is, display pixels PX having different polarities are alternately arranged in the direction in which the scanning line Y extends, and display pixels having different polarities are alternately arranged in every two pixels in the direction in which the signal line X extends. Yes.

有効表示部110の周囲には、複数の走査線Yを駆動する走査線駆動回路120、及びスイッチ回路SWA、SWBが配置されている。フレキシブル基板140には、複数の信号線Xを介して表示画素PXに画像信号PDを供給する信号線駆動回路130が配置されている。複数の走査線Yは全て走査線駆動回路120に接続されている。複数の信号線Xはスイッチ回路SWA、SWBを介して信号線駆動回路130に接続されている。   Around the effective display section 110, a scanning line driving circuit 120 for driving a plurality of scanning lines Y and switch circuits SWA and SWB are arranged. On the flexible substrate 140, a signal line driving circuit 130 that supplies an image signal PD to the display pixels PX via a plurality of signal lines X is disposed. The plurality of scanning lines Y are all connected to the scanning line driving circuit 120. The plurality of signal lines X are connected to the signal line driving circuit 130 via the switch circuits SWA and SWB.

走査線駆動回路120は各走査線Yを介して一行分の表示画素PXを選択する。信号線駆動回路130は、走査線駆動回路120によって選択された一行分の表示画素PXに対応する画像信号PDを各表示画素PXに供給する。   The scanning line driving circuit 120 selects one row of display pixels PX via each scanning line Y. The signal line driving circuit 130 supplies an image signal PD corresponding to one row of display pixels PX selected by the scanning line driving circuit 120 to each display pixel PX.

スイッチ回路SWAは、信号線駆動回路130と表示画素PXとを電気的に切断するためのスイッチ素子Aを有し、スイッチ回路SWBは、極性の異なる信号線を短絡するためのスイッチ素子Bを有している。スイッチ素子A及びスイッチ素子Bは、例えば、基板上に形成された薄膜トランジスタ等である。   The switch circuit SWA has a switch element A for electrically disconnecting the signal line drive circuit 130 and the display pixel PX, and the switch circuit SWB has a switch element B for short-circuiting signal lines having different polarities. is doing. The switch element A and the switch element B are, for example, thin film transistors formed on a substrate.

走査線駆動回路120、信号線駆動回路130、及びスイッチ回路SWA、SWBは、回路基板150に配置されたタイミングコントローラTCONに制御されている。タイミングコントローラTCONは、走査線制御部SLCとスイッチ制御部SWCとを有している。スイッチ制御部SWCは、第2スイッチ制御部SWC2を有している。   The scanning line driving circuit 120, the signal line driving circuit 130, and the switch circuits SWA and SWB are controlled by a timing controller TCON arranged on the circuit board 150. The timing controller TCON has a scanning line control unit SLC and a switch control unit SWC. The switch control unit SWC has a second switch control unit SWC2.

走査線制御部SLCは、走査線駆動回路120にタイミング信号YST、及びクロック信号YCK、アウトプット・イネーブル信号OE等を送信する。走査線駆動回路120は、タイミングコントローラTCONからのアウトプット・イネーブル信号OEに対応して、一本以上の走査線Yを飛び越してインタレース走査するように制御される。   The scanning line control unit SLC transmits a timing signal YST, a clock signal YCK, an output enable signal OE, and the like to the scanning line driving circuit 120. The scanning line driving circuit 120 is controlled so as to interlace and scan one or more scanning lines Y in response to the output enable signal OE from the timing controller TCON.

また、タイミングコントローラTCONは、信号線駆動回路130にタイミング信号XST、クロック信号XCK、及び画像信号PD等を送信している。信号線駆動回路130は、タイミングコントローラTCONからのタイミング信号XSTに対応して信号線Xを駆動し、駆動された信号線Xを介して表示画素に映像信号PD’(デジタルの画像信号PDに基づき作成されたアナログ信号)を書き込む。   The timing controller TCON transmits a timing signal XST, a clock signal XCK, an image signal PD, and the like to the signal line driver circuit 130. The signal line driving circuit 130 drives the signal line X in response to the timing signal XST from the timing controller TCON, and outputs the video signal PD ′ (based on the digital image signal PD) to the display pixel via the driven signal line X. Write the created analog signal).

スイッチ素子A及びスイッチ素子Bのゲート電極は、タイミングコントローラTCONのスイッチ制御部SWCに電気的に接続されている。スイッチ素子Aのソース電極は、信号線駆動回路130の出力端子に接続し、ドレイン電極は有効表示部110に延びる各信号線Xに接続されている。   The gate electrodes of the switch element A and the switch element B are electrically connected to the switch control unit SWC of the timing controller TCON. The source electrode of the switch element A is connected to the output terminal of the signal line driving circuit 130, and the drain electrode is connected to each signal line X extending to the effective display section 110.

スイッチ素子Bのソース電極とドレイン電極とは、それぞれ極性が異なる表示画素PXに接続された信号線Xに接続されている。図1に示す場合では、スイッチ素子Bは、信号線X1と信号線X2、信号線X3と信号線X4、…、及び、信号線X(m−1)と信号線X(m)との間に配置されている。   The source electrode and the drain electrode of the switch element B are connected to a signal line X connected to the display pixel PX having a different polarity. In the case shown in FIG. 1, the switch element B includes the signal line X1 and the signal line X2, the signal line X3 and the signal line X4,..., And the signal line X (m−1) and the signal line X (m). Is arranged.

スイッチ制御部SWCは、走査線駆動回路120が走査線Yを駆動しない期間、すなわち非走査期間に、スイッチ素子Bをオンとする。スイッチ素子Aはスイッチ制御部SWCの第2スイッチ制御部SWC2によって非走査期間にオフとされる。   The switch control unit SWC turns on the switch element B during a period in which the scanning line driving circuit 120 does not drive the scanning line Y, that is, a non-scanning period. The switch element A is turned off during the non-scanning period by the second switch control unit SWC2 of the switch control unit SWC.

本実施形態では、走査線駆動回路120が、走査線Yを一行毎に飛び越してインタレース走査する。すなわち、図2に示すように、走査線駆動回路120はnフレーム目の1/2フィールドで、走査線Y1、Y3、Y5…を走査し、走査線Y2、Y4、Y6…を飛び越し走査する。この場合の液晶表示装置100の動作について以下に説明する。   In the present embodiment, the scanning line driving circuit 120 performs interlace scanning by skipping the scanning lines Y line by line. That is, as shown in FIG. 2, the scanning line driving circuit 120 scans the scanning lines Y1, Y3, Y5... And scans the scanning lines Y2, Y4, Y6. The operation of the liquid crystal display device 100 in this case will be described below.

なお、以下の説明では、正極の電荷が蓄積された信号線Xを正極信号線X(a)とし、負極の電荷が蓄積された信号線Xを負極信号線X(a+1)とする。本実施形態に係る液晶表示パネル100のように表示画素の極性が配列している場合、図2に示すように、信号線Xに印加される電圧Voutの極性は、2水平期間で反転する。   In the following description, the signal line X in which the positive charge is accumulated is referred to as a positive signal line X (a), and the signal line X in which the negative charge is accumulated is referred to as a negative signal line X (a + 1). When the polarities of the display pixels are arranged as in the liquid crystal display panel 100 according to the present embodiment, the polarity of the voltage Vout applied to the signal line X is inverted in two horizontal periods as shown in FIG.

このとき、タイミングコントローラTCONは、走査線駆動回路120が走査線Y2、Y4、Y6…を飛び越し走査する期間、すなわち、非走査期間T1にスイッチ制御信号SWをハイ(H)とする。   At this time, the timing controller TCON sets the switch control signal SW to high (H) in a period during which the scanning line driving circuit 120 performs interlace scanning on the scanning lines Y2, Y4, Y6.

スイッチ制御信号SWがハイになるタイミングで、スイッチ素子Aはオフになり、スイッチ素子Bはオンになる。従って、このときにスイッチ素子Aによって信号線駆動回路130の出力端子と各信号線Xとは電気的に切断され、スイッチ素子Bによって正極信号線X(a)と負極信号線X(a+1)とが電気的に接続される。   At the timing when the switch control signal SW becomes high, the switch element A is turned off and the switch element B is turned on. Therefore, at this time, the output terminal of the signal line driving circuit 130 and each signal line X are electrically disconnected by the switch element A, and the positive signal line X (a) and the negative signal line X (a + 1) are switched by the switch element B. Are electrically connected.

このことによって、スイッチ素子Bがオンの期間、すなわち、非走査期間T1で正極信号線X(a)と負極信号線X(a+1)とに蓄積された電荷が平均化される。従って、次に逆の極性の電圧を信号線Xに印加する際に、信号線駆動回路130が信号線Xを駆動する負荷が低減される。このことから、信号線駆動回路130が信号線Xを駆動するための消費電力も低減されることになる。   As a result, the charges accumulated in the positive signal line X (a) and the negative signal line X (a + 1) in the period when the switch element B is on, that is, in the non-scanning period T1, are averaged. Therefore, when the voltage of the opposite polarity is next applied to the signal line X, the load that the signal line driving circuit 130 drives the signal line X is reduced. Therefore, the power consumption for driving the signal line X by the signal line driving circuit 130 is also reduced.

上記のように本実施形態によれば、走査線駆動回路120がインタレース走査を行う液晶表示装置100において、信号線駆動回路130の消費電力を低減することによって、一層の省電力化を実現する液晶表示装置100を提供することができる。   As described above, according to the present embodiment, in the liquid crystal display device 100 in which the scanning line driving circuit 120 performs interlace scanning, further reduction in power consumption is realized by reducing the power consumption of the signal line driving circuit 130. A liquid crystal display device 100 can be provided.

また、上記のように、非走査期間T1で正極信号線X(a)と負極信号線X(a+1)とに蓄積された電荷を平均化することによって、画素容量PCへ画像信号PDを書き込む時間を短縮する必要がなく、液晶表示装置100の表示品質を保つことができる。   Further, as described above, the time for writing the image signal PD to the pixel capacitor PC by averaging the charges accumulated in the positive signal line X (a) and the negative signal line X (a + 1) in the non-scanning period T1. The display quality of the liquid crystal display device 100 can be maintained.

次に、本発明の他の実施形態について説明する。なお、以下の説明では、前述の実施形態と同様である構成については同一の符号を付して説明を省略する。   Next, another embodiment of the present invention will be described. In the following description, components similar to those in the above-described embodiment are denoted by the same reference numerals, and description thereof is omitted.

図1に示すように、タイミングコントローラTCONは、走査線制御部SLCに第2走査線制御部SLC2を有している。第2走査線制御部SLC2は、走査線駆動回路120を制御して、次に画像信号PDが供給される表示画素PXに対応した走査線Yを、画像信号PDを書き込む期間に先立ってスイッチ素子Bがオンとなる期間に駆動させる。   As shown in FIG. 1, the timing controller TCON has a second scanning line control unit SLC2 in the scanning line control unit SLC. The second scanning line control unit SLC2 controls the scanning line driving circuit 120 to switch the scanning line Y corresponding to the display pixel PX to which the image signal PD is next supplied prior to the period during which the image signal PD is written. Drive during a period when B is on.

すなわち、図3に示すように、走査線駆動回路120は、前述の実施形態と同様にnフレーム目の1/2フィールドでは走査線Y1、Y3、Y5…を走査し、走査線Y2、Y4、Y6を飛び越し走査してインタレース走査を行う。本実施形態では、走査線駆動回路120が走査線Y2、Y4、Y6…を飛び越し走査する非走査期間T1に、次に画像信号PDが供給される表示画素PXの行に対応した走査線Yが駆動される。   That is, as shown in FIG. 3, the scanning line driving circuit 120 scans the scanning lines Y1, Y3, Y5... In the 1/2 field of the nth frame as in the above-described embodiment, and the scanning lines Y2, Y4,. Interlaced scanning is performed by skipping Y6. In the present embodiment, the scanning line Y corresponding to the row of the display pixel PX to which the image signal PD is next supplied is in the non-scanning period T1 in which the scanning line driving circuit 120 skips the scanning lines Y2, Y4, Y6. Driven.

例えば、図3に示すように、走査線駆動回路120が走査線Y3を駆動した後の非走査期間T1では、次に画像信号PDが書き込まれる表示画素PXの行に対応した走査線Y5が駆動される。すなわち、非走査期間T1ではスイッチ素子Aはオフ、スイッチ素子Bはオンとなっているので、正極性の表示画素及び信号線X(a)と負極性の表示画素及び信号線X(a+1)とがスイッチ素子Bによって電気的に接続された状態になり、画像信号PDが書き込まれる期間に先立って、極性の異なる信号線X及び画素容量PCに蓄積された電荷が平均化される。   For example, as shown in FIG. 3, in the non-scanning period T1 after the scanning line driving circuit 120 drives the scanning line Y3, the scanning line Y5 corresponding to the row of the display pixel PX into which the image signal PD is written next is driven. Is done. That is, since the switch element A is off and the switch element B is on in the non-scanning period T1, the positive display pixel and the signal line X (a) and the negative display pixel and the signal line X (a + 1) Are electrically connected by the switch element B, and the charges accumulated in the signal line X and the pixel capacitor PC having different polarities are averaged prior to the period in which the image signal PD is written.

上記の点以外は、前述の実施形態に係る液晶表示装置と同様に動作する。本実施形態によれば、前述の実施形態と同様の効果が得られるだけでなく、画素容量PCに画像信号PDを書き込む前に、画素容量PCに蓄えられた電荷を平均化することによって、さらに信号線駆動回路130の負荷を軽減することができる。すなわち、さらに省電力化を実現した液晶表示装置100を提供することができる。   Except for the above points, the liquid crystal display device according to the above-described embodiment operates in the same manner. According to this embodiment, not only the same effects as those of the above-described embodiment can be obtained, but also by averaging the charge stored in the pixel capacitor PC before the image signal PD is written to the pixel capacitor PC. The load on the signal line driver circuit 130 can be reduced. That is, it is possible to provide the liquid crystal display device 100 that further achieves power saving.

なお、この発明は、上記実施形態そのままに限定されるものではなく、実施段階ではその要旨を逸脱しない範囲で構成要素を変形して具体化できる。   Note that the present invention is not limited to the above-described embodiment as it is, and can be embodied by modifying the constituent elements without departing from the scope of the invention in the implementation stage.

例えば、上記の実施形態ではスイッチ回路SWA、SWBは、液晶表示パネル101に配置されているが、信号線駆動回路130に含まれても良い。この場合にも上記の実施形態と同様の効果を得ることができる。   For example, in the above embodiment, the switch circuits SWA and SWB are disposed in the liquid crystal display panel 101, but may be included in the signal line drive circuit 130. In this case, the same effect as that of the above embodiment can be obtained.

また、上記の実施形態で、タイミングコントローラTCONが、走査線駆動回路120に走査線Yを一本毎に間引いてインタレース走査させ、2フィールド1フレームを構成させている。しかし、信号線及び画素容量に蓄積された電荷を平均化する期間である非走査期間T1が、走査線Yを一行間引く期間では十分ではない場合には、走査線Yを2行以上毎間引いて走査するようにしても良い。この場合、非走査期間T1は2以上の水平期間となり、信号線及び画素容量に蓄積された電荷を平均化するための十分な期間が得られる。このことから、表示画像の表示品位を保ちつつ消費電力を低減する液晶表示装置を提供することが可能である。   Further, in the above embodiment, the timing controller TCON causes the scanning line driving circuit 120 to thin out the scanning lines Y one by one and perform interlace scanning, thereby forming two fields and one frame. However, if the non-scanning period T1, which is a period for averaging the charges accumulated in the signal lines and the pixel capacitors, is not sufficient for the period in which the scanning line Y is thinned out by one line, the scanning line Y is thinned out every two or more lines. You may make it scan. In this case, the non-scanning period T1 is two or more horizontal periods, and a sufficient period for averaging the charges accumulated in the signal line and the pixel capacitor is obtained. Accordingly, it is possible to provide a liquid crystal display device that reduces power consumption while maintaining display quality of a display image.

また、上記の実施形態では、平面表示装置として液晶表示装置について説明したが、これに限らず、例えば、本発明を表示素子として有機EL素子を用いた有機EL表示装置に適用しても良い。この場合にも、上記の実施形態と同様の効果を得ることができる。   In the above embodiment, the liquid crystal display device has been described as a flat display device. However, the present invention is not limited to this, and the present invention may be applied to, for example, an organic EL display device using an organic EL element as a display element. Also in this case, the same effect as the above embodiment can be obtained.

また、上記実施形態に開示されている複数の構成要素の適宜な組み合せにより種々の発明を形成できる。例えば、実施形態に示される全構成要素から幾つかの構成要素を削除してもよい。更に、異なる実施形態に亘る構成要素を適宜組み合せてもよい。   In addition, various inventions can be formed by appropriately combining a plurality of constituent elements disclosed in the embodiment. For example, some components may be deleted from all the components shown in the embodiment. Furthermore, you may combine suitably the component covering different embodiment.

この発明の一実施形態に係る液晶表示装置の液晶表示パネルを概略的に示す図。1 is a diagram schematically showing a liquid crystal display panel of a liquid crystal display device according to one embodiment of the present invention. 図1に示す液晶表示装置の一動作例を説明するタイミングチャート。3 is a timing chart illustrating an operation example of the liquid crystal display device illustrated in FIG. 1. 図1に示す液晶表示装置の他の動作例を説明するタイミングチャート。6 is a timing chart illustrating another example of the operation of the liquid crystal display device illustrated in FIG.

符号の説明Explanation of symbols

PX…表示画素、Y1〜Y(m)…走査線、X1〜X(n)…信号線、TR…スイッチ素子、PC…画素容量、SWA、SWB…スイッチ回路、A、B…スイッチ素子、TCON…タイミングコントローラ、X(a)…正極信号線、X(a+1)…負極信号線、SLC…走査線制御部、SLC2…第2走査線制御部、SWC…スイッチ制御部、SWC2…第2スイッチ制御部、T1…非走査期間、100…液晶表示装置、101…液晶表示パネル、110…有効表示部、120…走査線駆動回路、130…信号線駆動回路、140…フレキシブル基板、150…回路基板   PX ... display pixel, Y1-Y (m) ... scanning line, X1-X (n) ... signal line, TR ... switch element, PC ... pixel capacitance, SWA, SWB ... switch circuit, A, B ... switch element, TCON ... Timing controller, X (a) ... Positive signal line, X (a + 1) ... Negative signal line, SLC ... Scanning line controller, SLC2 ... Second scanning line controller, SWC ... Switch controller, SWC2 ... Second switch control Part, T1 ... non-scanning period, 100 ... liquid crystal display device, 101 ... liquid crystal display panel, 110 ... effective display part, 120 ... scanning line driving circuit, 130 ... signal line driving circuit, 140 ... flexible substrate, 150 ... circuit board

Claims (6)

複数の表示画素が配列された有効表示部と、
前記複数の表示画素が配列された行に沿って配置された複数の走査線と、
前記複数の表示画素が配列された列に沿って配置された複数の信号線と、
前記複数の走査線を走査する走査線駆動回路と、
前記複数の信号線を介して表示画素に画像信号を供給する信号線駆動回路と、
極性の異なる信号線間のそれぞれに設けられたスイッチ素子と、
前記走査線駆動回路に一本以上の走査線を飛び越して走査させる走査線制御部及び前記走査線駆動回路の非走査期間に前記スイッチ素子をオンにするスイッチ制御部を有するコントローラと、を備えた平面表示装置。
An effective display section in which a plurality of display pixels are arranged;
A plurality of scanning lines arranged along a row in which the plurality of display pixels are arranged;
A plurality of signal lines arranged along a column in which the plurality of display pixels are arranged;
A scanning line driving circuit for scanning the plurality of scanning lines;
A signal line driving circuit for supplying an image signal to a display pixel via the plurality of signal lines;
A switch element provided between each of the signal lines having different polarities;
A scanning line control unit that causes the scanning line driving circuit to skip one or more scanning lines and a controller that includes a switch control unit that turns on the switch element during a non-scanning period of the scanning line driving circuit. Flat display device.
前記コントローラは、前記走査線駆動回路に前記複数の走査線のうち次に画像信号が供給される表示画素に対応した走査線を、画像信号を書き込む期間に先立って前記スイッチ素子をオンにする期間に走査させる構成を有する請求項1記載の平面表示装置。   The controller is configured to turn on the switch element prior to a period during which an image signal is written to a scan line corresponding to a display pixel to which an image signal is next supplied among the plurality of scan lines to the scan line driving circuit. The flat display device according to claim 1, wherein the flat display device has a configuration in which scanning is performed. 前記複数の信号線のそれぞれに設けられた第2スイッチ素子をさらに有し、
前記コントローラは、前記スイッチ素子をオンにする期間に前記第2スイッチ素子をオフにする構成を有する請求項1記載の平面表示装置。
A second switch element provided on each of the plurality of signal lines;
The flat display device according to claim 1, wherein the controller is configured to turn off the second switch element during a period in which the switch element is turned on.
複数の表示画素が配列された有効表示部と、
前記複数の表示画素が配列する行に沿って配置された複数の走査線と、
前記複数の表示画素が配列する列に沿って配置された複数の信号線と、
前記複数の走査線を走査する走査線駆動回路と、
前記複数の信号線を介して表示画素に画像信号を供給する信号線駆動回路と、
極性の異なる信号線間のそれぞれに設けられたスイッチ素子と、
前記走査線駆動回路及び前記スイッチ素子を制御するコントローラと、を備えた平面表示装置の駆動方法であって、
前記コントローラは、前記走査線駆動回路を制御して前記複数の走査線を一本以上の間隔で走査し、
前記走査線駆動回路が前記走査線を非走査状態の期間に、前記スイッチ素子をオンして前記極性の異なる信号線間を短絡させる平面表示装置の駆動方法。
An effective display section in which a plurality of display pixels are arranged;
A plurality of scanning lines arranged along a row in which the plurality of display pixels are arranged;
A plurality of signal lines arranged along a column in which the plurality of display pixels are arranged;
A scanning line driving circuit for scanning the plurality of scanning lines;
A signal line driving circuit for supplying an image signal to a display pixel via the plurality of signal lines;
A switch element provided between each of the signal lines having different polarities;
A driving method of a flat display device comprising: the scanning line driving circuit; and a controller for controlling the switch element,
The controller controls the scanning line driving circuit to scan the plurality of scanning lines at one or more intervals;
A driving method of a flat display device, wherein the scanning line driving circuit turns on the switch element to short-circuit between the signal lines having different polarities during a period in which the scanning line is in a non-scanning state.
前記コントローラは、前記走査線駆動回路に、前記複数の走査線のうち次に画像信号が供給される表示画素に対応した走査線を、画像信号を書き込む期間に先立って前記スイッチ素子をオンにする期間に走査させる請求項4記載の平面表示装置の駆動方法。   The controller turns on the switch element prior to a period during which an image signal is written to a scanning line corresponding to a display pixel to which an image signal is next supplied among the plurality of scanning lines. The flat panel display device driving method according to claim 4, wherein scanning is performed during a period. 前記複数の信号線のそれぞれに設けられた第2スイッチ素子をさらに有する平面表示装置の駆動方法であって、
前記コントローラは、前記スイッチ素子をオンにする期間に前記第2スイッチ素子をオフにする請求項4記載の平面表示装置の駆動方法。
A driving method of a flat display device further comprising a second switch element provided on each of the plurality of signal lines,
The flat panel display driving method according to claim 4, wherein the controller turns off the second switch element during a period in which the switch element is turned on.
JP2005293928A 2005-10-06 2005-10-06 Flat display device and driving method of the flat display device Pending JP2007102022A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005293928A JP2007102022A (en) 2005-10-06 2005-10-06 Flat display device and driving method of the flat display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005293928A JP2007102022A (en) 2005-10-06 2005-10-06 Flat display device and driving method of the flat display device

Publications (1)

Publication Number Publication Date
JP2007102022A true JP2007102022A (en) 2007-04-19

Family

ID=38029018

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005293928A Pending JP2007102022A (en) 2005-10-06 2005-10-06 Flat display device and driving method of the flat display device

Country Status (1)

Country Link
JP (1) JP2007102022A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009075301A (en) * 2007-09-20 2009-04-09 Seiko Epson Corp Electro-optical device and electronic apparatus
JP2009075300A (en) * 2007-09-20 2009-04-09 Seiko Epson Corp Electro-optical device and electronic apparatus
US10438543B2 (en) 2016-12-09 2019-10-08 Japan Display Inc. Liquid crystal display apparatus

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09212137A (en) * 1996-02-02 1997-08-15 Matsushita Electric Ind Co Ltd Liquid crystal driving device
JPH1165533A (en) * 1997-08-22 1999-03-09 Hitachi Ltd Image display device and its drive method
JP2001134245A (en) * 1999-11-10 2001-05-18 Sony Corp Liquid crystal display device
JP2005196133A (en) * 2003-12-08 2005-07-21 Renesas Technology Corp Driving circuit for display

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09212137A (en) * 1996-02-02 1997-08-15 Matsushita Electric Ind Co Ltd Liquid crystal driving device
JPH1165533A (en) * 1997-08-22 1999-03-09 Hitachi Ltd Image display device and its drive method
JP2001134245A (en) * 1999-11-10 2001-05-18 Sony Corp Liquid crystal display device
JP2005196133A (en) * 2003-12-08 2005-07-21 Renesas Technology Corp Driving circuit for display

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009075301A (en) * 2007-09-20 2009-04-09 Seiko Epson Corp Electro-optical device and electronic apparatus
JP2009075300A (en) * 2007-09-20 2009-04-09 Seiko Epson Corp Electro-optical device and electronic apparatus
US10438543B2 (en) 2016-12-09 2019-10-08 Japan Display Inc. Liquid crystal display apparatus

Similar Documents

Publication Publication Date Title
US20070063952A1 (en) Driving methods and devices using the same
US20030142054A1 (en) Flat-panel display device
KR101635670B1 (en) Display device
US7586358B2 (en) Level shifter and driving method
JP2009036945A (en) Scanning line driving circuit, electro-optical device and electronic apparatus
KR100550595B1 (en) Liquid crystal display device
JP2010128183A (en) Active matrix type display device, and method for driving the same
TW200820188A (en) Driving method for a display panel and the related image displaying systems
WO2012133281A1 (en) Display device
US7053876B2 (en) Flat panel display device having digital memory provided in each pixel
JP2007102022A (en) Flat display device and driving method of the flat display device
JP4957169B2 (en) Electro-optical device, scanning line driving circuit, and electronic apparatus
WO2009148006A1 (en) Display device
JP2009053427A (en) Flat panel display device and method for driving flat panel display device
US20060290622A1 (en) Active matrix display device and method of driving active matrix display device
JP2009103819A (en) Display device
JP2014132320A (en) Liquid crystal display device
JP2002099256A (en) Planar display device
JP2005062484A (en) Display device and driving method of display device
JP4612349B2 (en) Liquid crystal display device
JP2014006417A (en) Liquid crystal display device
JP2008216349A (en) Display driving device and display apparatus
JP2011150261A (en) Display device
JP2009139649A (en) Liquid crystal display and method of driving liquid crystal display
JP2007133251A (en) Liquid crystal display device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080929

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110621

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120207