JP2006344306A - Shift register - Google Patents

Shift register Download PDF

Info

Publication number
JP2006344306A
JP2006344306A JP2005169339A JP2005169339A JP2006344306A JP 2006344306 A JP2006344306 A JP 2006344306A JP 2005169339 A JP2005169339 A JP 2005169339A JP 2005169339 A JP2005169339 A JP 2005169339A JP 2006344306 A JP2006344306 A JP 2006344306A
Authority
JP
Japan
Prior art keywords
output
shift register
pull
terminal
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005169339A
Other languages
Japanese (ja)
Inventor
Yoichi Hida
洋一 飛田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2005169339A priority Critical patent/JP2006344306A/en
Publication of JP2006344306A publication Critical patent/JP2006344306A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Shift Register Type Memory (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To obtain a shift register for preventing variations in the threshold voltage of a transistor. <P>SOLUTION: When a control signal VFR is high and a control signal /VFR is low, transistors Q2, Q5, Q12 are biased positively and transistors Q3, Q6, Q11 are biased negatively. Conversely, when the control signal VFR is low and the control signal /VFR is high, the transistors Q2, Q5, Q12 are biased negatively and the transistors Q3, Q6, Q11 are biased positively. Thus, by alternating high/low in the levels of the control signals VFR, /VFR at each frame, a threshold voltage Vth can be shifted up and down alternately regarding respective transistors Q2, Q5, Q12, Q3, Q6, Q11. <P>COPYRIGHT: (C)2007,JPO&INPIT

Description

本発明は、シフトレジスタに関し、特に、液晶表示装置が備える複数のゲート線を順次に駆動するためのシフトレジスタに関する。   The present invention relates to a shift register, and more particularly to a shift register for sequentially driving a plurality of gate lines included in a liquid crystal display device.

非晶質シリコンを用いた薄膜トランジスタ(以下「a−SiTFT」と称す)によって構成されたシフトレジスタにおいては、a−SiTFTが継続的に(つまり直流的に)バイアスされた場合、a−SiTFTのしきい値電圧が比較的大きくシフトするという問題がある。かかる問題を解決するための従来のシフトレジスタが、例えば下記特許文献1〜4に開示されている。   In a shift register constituted by a thin film transistor using amorphous silicon (hereinafter referred to as “a-Si TFT”), when the a-Si TFT is continuously biased (ie, DC), There is a problem that the threshold voltage shifts relatively large. Conventional shift registers for solving such problems are disclosed in, for example, Patent Documents 1 to 4 below.

特開2002−175695号公報JP 2002-175695 A 特開平8−263027号公報JP-A-8-263027 特開2004−246358号公報JP 2004-246358 A 特開2002−197885号公報JP 2002-197885 A

上記特許文献1に開示された従来のシフトレジスタは、ゲートバイアスレベルを制御することによって、ゲートにかかる電圧ストレスを低減し、トランジスタのしきい値電圧の上昇を低減している。   The conventional shift register disclosed in Patent Document 1 controls the gate bias level, thereby reducing the voltage stress applied to the gate and reducing the increase in the threshold voltage of the transistor.

上記特許文献2に開示された従来のシフトレジスタは、使用開始時にトランジスタのゲートバイアスを低くするとともに、トランジスタのしきい値電圧の変動を検出し、変動に応じた電源電圧を供給することによって、しきい値電圧の変動に対応している。   The conventional shift register disclosed in Patent Document 2 lowers the gate bias of the transistor at the start of use, detects a change in the threshold voltage of the transistor, and supplies a power supply voltage corresponding to the change. It corresponds to the fluctuation of the threshold voltage.

上記特許文献3に開示された従来のシフトレジスタは、周期的に変化する電圧を電源電圧として与え、ゲートバイアスを変化させることによって、しきい値電圧の上昇を抑制している。   The conventional shift register disclosed in Patent Document 3 suppresses a rise in threshold voltage by applying a periodically changing voltage as a power supply voltage and changing a gate bias.

上記特許文献4に開示された従来のシフトレジスタは、積算電圧調整動作期間を設けることによって、この期間内にしきい値電圧の上昇分が引き下げられている。   In the conventional shift register disclosed in Patent Document 4, an increase in threshold voltage is reduced within this period by providing an integrated voltage adjustment operation period.

しかしながら、上記特許文献1〜3に開示された従来のシフトレジスタによると、ゲートバイアスのレベルを低減することはできるが、一定のバイアスはかかるので、時間の経過とともにしきい値電圧は上昇し、回路の誤動作を招くという問題がある。   However, according to the conventional shift registers disclosed in Patent Documents 1 to 3, the gate bias level can be reduced, but since a constant bias is applied, the threshold voltage increases as time passes. There is a problem of causing malfunction of the circuit.

特に、上記特許文献2に開示された従来のシフトレジスタによると、しきい値電圧の変動を検出するための回路を装置の外部に配設しなければならないという問題もある。また、上記特許文献3に開示された従来のシフトレジスタによると、電源電圧を周期的に変化させるため、消費電力が増大するという問題もある。   In particular, the conventional shift register disclosed in Patent Document 2 has a problem in that a circuit for detecting fluctuations in threshold voltage must be provided outside the apparatus. Further, according to the conventional shift register disclosed in Patent Document 3, since the power supply voltage is periodically changed, there is a problem that power consumption increases.

また、上記特許文献4に開示された従来のシフトレジスタによると、積算電圧調整動作期間内には表示が行えないため、積算電圧調整動作期間を長くとることができないという問題がある。   Further, according to the conventional shift register disclosed in Patent Document 4, since the display cannot be performed within the integrated voltage adjustment operation period, there is a problem that the integrated voltage adjustment operation period cannot be made long.

本発明はかかる問題を解決するために成されたものであり、上記特許文献1〜4に開示された従来のシフトレジスタとは異なる方法によって、トランジスタのしきい値電圧の変動を防止し得るシフトレジスタを得ることを目的とする。   The present invention has been made to solve such a problem, and a shift capable of preventing fluctuations in the threshold voltage of a transistor by a method different from the conventional shift register disclosed in Patent Documents 1 to 4 above. The purpose is to obtain a register.

本発明に係るシフトレジスタは、複数の単位シフトレジスタが縦続接続され、位相が異なる複数のクロック信号に同期して動作するシフトレジスタであって、前記複数の単位シフトレジスタの各々は、出力端子と、前記出力端子とクロック入力端子との間に接続され、前記出力端子を充電する出力プルアップ駆動部と、前記出力端子と、第1の制御信号が入力される端子との間に接続され、前記出力端子を放電する第1の出力プルダウン駆動部と、前記出力端子と、前記第1の制御信号と相補的な第2の制御信号が入力される端子との間に接続され、前記出力端子を放電する第2の出力プルダウン駆動部とを有することを特徴とする。   A shift register according to the present invention is a shift register in which a plurality of unit shift registers are connected in cascade and operates in synchronization with a plurality of clock signals having different phases, each of the plurality of unit shift registers including an output terminal , Connected between the output terminal and the clock input terminal, connected between the output pull-up driving unit for charging the output terminal, the output terminal, and a terminal to which the first control signal is input, A first output pull-down driver for discharging the output terminal; the output terminal; and a terminal to which a second control signal complementary to the first control signal is input; And a second output pull-down driving unit that discharges.

本発明に係るシフトレジスタによれば、トランジスタのしきい値電圧の変動を防止することができる。   The shift register according to the present invention can prevent the threshold voltage of the transistor from fluctuating.

以下、本発明の実施の形態について、図面を用いて詳細に説明する。なお、異なる図面において同一の符号を付した要素は、同一又は相当する要素を示すものとする。   Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. In addition, the element which attached | subjected the same code | symbol in different drawing shall show the same or equivalent element.

実施の形態1.
図1は、本発明に係るシフトレジスタの全体構成を示すブロック図である。図面の簡略化のため、図1には、4個の単位シフトレジスタSR1〜SR4がこの順に縦続接続された例を示している。図1に示したシフトレジスタの全体構成は、後述する実施の形態2〜4においても共通する。シフトレジスタSR1は、クロック信号CLKが入力される端子と、開始信号INが入力される端子と、後段の単位シフトレジスタSR2の出力信号G2が入力される端子と、電源電圧VDDが入力される端子と、接地電圧VSSが入力される端子と、制御信号VFRが入力される端子と、制御信号VFRに相補する制御信号/VFRが入力される端子と、出力信号G1が出力される端子とを有している。なお、電源電圧VDD及び接地電圧VSSは、説明のための便宜的に設定したものであり、電源電圧VDD及び接地電圧VSSの各レベルは、シフトレジスタの出力信号G1〜G4によって駆動される表示素子(図示せず)の特性に応じて設定される。クロック信号CLK、開始信号IN、及び制御信号VFR,/VFRについても同様である。
Embodiment 1 FIG.
FIG. 1 is a block diagram showing the overall configuration of a shift register according to the present invention. In order to simplify the drawing, FIG. 1 shows an example in which four unit shift registers SR1 to SR4 are cascaded in this order. The entire configuration of the shift register shown in FIG. 1 is common to Embodiments 2 to 4 described later. The shift register SR1 has a terminal to which the clock signal CLK is input, a terminal to which the start signal IN is input, a terminal to which the output signal G2 of the subsequent unit shift register SR2 is input, and a terminal to which the power supply voltage VDD is input. A terminal to which the ground voltage VSS is input, a terminal to which the control signal VFR is input, a terminal to which a control signal / VFR complementary to the control signal VFR is input, and a terminal to which the output signal G1 is output. is doing. Note that the power supply voltage VDD and the ground voltage VSS are set for convenience of explanation, and each level of the power supply voltage VDD and the ground voltage VSS is a display element driven by output signals G1 to G4 of the shift register. It is set according to the characteristics (not shown). The same applies to the clock signal CLK, the start signal IN, and the control signals VFR and / VFR.

同様に、シフトレジスタSR2,SR3は、クロック信号CLKが入力される端子と、前段の単位シフトレジスタSR1,SR2の出力信号G1,G2が入力される端子と、後段の単位シフトレジスタSR3,SR4の出力信号G3,G4が入力される端子と、電源電圧VDDが入力される端子と、接地電圧VSSが入力される端子と、制御信号VFRが入力される端子と、制御信号/VFRが入力される端子と、出力信号G2,G3が出力される端子とを有している。   Similarly, the shift registers SR2 and SR3 have a terminal to which the clock signal CLK is input, a terminal to which the output signals G1 and G2 of the preceding unit shift registers SR1 and SR2 are input, and the subsequent unit shift registers SR3 and SR4. A terminal to which output signals G3 and G4 are input, a terminal to which power supply voltage VDD is input, a terminal to which ground voltage VSS is input, a terminal to which control signal VFR is input, and a control signal / VFR are input. And a terminal from which output signals G2 and G3 are output.

同様に、シフトレジスタSR4は、クロック信号CLKが入力される端子と、前段の単位シフトレジスタSR3の出力信号G3が入力される端子と、後段のダミーの単位シフトレジスタSR5の出力信号G5が入力される端子と、電源電圧VDDが入力される端子と、接地電圧VSSが入力される端子と、制御信号VFRが入力される端子と、制御信号/VFRが入力される端子と、出力信号G4が出力される端子とを有している。   Similarly, the shift register SR4 receives a terminal to which the clock signal CLK is input, a terminal to which the output signal G3 of the previous unit shift register SR3 is input, and an output signal G5 of the subsequent dummy unit shift register SR5. A terminal to which the power supply voltage VDD is input, a terminal to which the ground voltage VSS is input, a terminal to which the control signal VFR is input, a terminal to which the control signal / VFR is input, and an output signal G4 is output. Terminal.

奇数段の単位シフトレジスタSR1,SR3にはクロック信号C1が入力され、偶数段の単位シフトレジスタSR2,SR4には、クロック信号C1とは逆相のクロック信号C2が入力される。   The clock signal C1 is input to the odd-numbered unit shift registers SR1 and SR3, and the clock signal C2 having a phase opposite to that of the clock signal C1 is input to the even-numbered unit shift registers SR2 and SR4.

図2は、図1に示したシフトレジスタの動作波形を示すタイミングチャートである。図1,2を参照して、単位シフトレジスタSR1は、開始信号INが入力された後にクロック信号C1が入力されることにより、出力信号G1を出力する。出力信号G1は、単位シフトレジスタSR2に入力される。   FIG. 2 is a timing chart showing operation waveforms of the shift register shown in FIG. 1 and 2, the unit shift register SR1 outputs the output signal G1 when the clock signal C1 is input after the start signal IN is input. The output signal G1 is input to the unit shift register SR2.

単位シフトレジスタSR2は、出力信号G1が入力された後にクロック信号C2が入力されることにより、出力信号G2を出力する。出力信号G2は、単位シフトレジスタSR1,SR3に入力される。単位シフトレジスタSR1は、出力信号G2が入力されたことを受けて、その後にクロック信号C1が入力されても出力信号G1を出力しない。   The unit shift register SR2 outputs the output signal G2 when the clock signal C2 is input after the output signal G1 is input. The output signal G2 is input to the unit shift registers SR1 and SR3. In response to the input of the output signal G2, the unit shift register SR1 does not output the output signal G1 even if the clock signal C1 is input thereafter.

同様に、単位シフトレジスタSR3は、出力信号G2が入力された後にクロック信号C1が入力されることにより、出力信号G3を出力する。出力信号G3は、単位シフトレジスタSR2,SR4に入力される。単位シフトレジスタSR2は、出力信号G3が入力されたことを受けて、その後にクロック信号C2が入力されても出力信号G2を出力しない。   Similarly, the unit shift register SR3 outputs the output signal G3 when the clock signal C1 is input after the output signal G2 is input. The output signal G3 is input to the unit shift registers SR2 and SR4. In response to the input of the output signal G3, the unit shift register SR2 does not output the output signal G2 even if the clock signal C2 is input thereafter.

同様に、単位シフトレジスタSR4は、出力信号G4が入力された後にクロック信号C2が入力されることにより、出力信号G4を出力する。出力信号G4は、単位シフトレジスタSR3,SR5に入力される。単位シフトレジスタSR3は、出力信号G4が入力されたことを受けて、その後にクロック信号C1が入力されても出力信号G3を出力しない。   Similarly, the unit shift register SR4 outputs the output signal G4 when the clock signal C2 is input after the output signal G4 is input. The output signal G4 is input to the unit shift registers SR3 and SR5. In response to the input of the output signal G4, the unit shift register SR3 does not output the output signal G3 even if the clock signal C1 is input thereafter.

このようにして、2相のクロック信号C1,C2に同期して、4個の単位シフトレジスタSR1〜SR4から出力信号G1〜G4が順番に出力される。   In this manner, the output signals G1 to G4 are sequentially output from the four unit shift registers SR1 to SR4 in synchronization with the two-phase clock signals C1 and C2.

図1,2には、2相のクロック信号C1,C2に同期して動作するシフトレジスタを示したが、3相以上のクロック信号を用いて駆動することも可能である。図3は、本発明に係るシフトレジスタの他の全体構成を示すブロック図であり、3相のクロック信号C1〜C3に同期して動作するシフトレジスタを示している。単位シフトレジスタSR1,SR4にはクロック信号C3が入力され、単位シフトレジスタSR2にはクロック信号C1が入力され、単位シフトレジスタSR3にはクロック信号C2が入力される。   Although FIGS. 1 and 2 show a shift register that operates in synchronization with the two-phase clock signals C1 and C2, the shift register can be driven using three-phase or more clock signals. FIG. 3 is a block diagram showing another overall configuration of the shift register according to the present invention, and shows a shift register that operates in synchronization with three-phase clock signals C1 to C3. The clock signal C3 is input to the unit shift registers SR1 and SR4, the clock signal C1 is input to the unit shift register SR2, and the clock signal C2 is input to the unit shift register SR3.

図4は、図3に示したシフトレジスタの動作波形を示すタイミングチャートである。図3,4を参照して、単位シフトレジスタSR1は、開始信号INが入力された後にクロック信号C3が入力されることにより、出力信号G1を出力する。出力信号G1は、単位シフトレジスタSR2に入力される。単位シフトレジスタSR2は、出力信号G1が入力された後にクロック信号C1が入力されることにより、出力信号G2を出力する。出力信号G2は、単位シフトレジスタSR3に入力される。同様にして、単位シフトレジスタSR3は出力信号G3を出力し、その後、単位シフトレジしたSR4は出力信号G4を出力する。このようにして、3相のクロック信号C1〜C3に同期して、4個の単位シフトレジスタSR1〜SR4から出力信号G1〜G4が順番に出力される。   FIG. 4 is a timing chart showing operation waveforms of the shift register shown in FIG. 3 and 4, the unit shift register SR1 outputs the output signal G1 when the clock signal C3 is input after the start signal IN is input. The output signal G1 is input to the unit shift register SR2. The unit shift register SR2 outputs the output signal G2 when the clock signal C1 is input after the output signal G1 is input. The output signal G2 is input to the unit shift register SR3. Similarly, the unit shift register SR3 outputs the output signal G3, and thereafter, the unit shift-registered SR4 outputs the output signal G4. In this manner, the output signals G1 to G4 are sequentially output from the four unit shift registers SR1 to SR4 in synchronization with the three-phase clock signals C1 to C3.

図5は、本発明の実施の形態1に係る単位シフトレジスタSR(各シフトレジスタSR1〜SR4)の構成を示す回路図である。トランジスタQ1〜Q12は、いずれもN型のa−SiTFTである。トランジスタQ1のドレイン電極は、クロック信号CLKが入力される端子N4に接続されており、ソース電極は、出力信号Gnを出力する出力端子N3に接続されており、ゲート電極はノードN9に接続されている。トランジスタQ1は、出力端子N3を充電するための出力プルアップ駆動部として機能する。   FIG. 5 is a circuit diagram showing a configuration of unit shift register SR (respective shift registers SR1 to SR4) according to the first embodiment of the present invention. The transistors Q1 to Q12 are all N-type a-Si TFTs. The drain electrode of the transistor Q1 is connected to the terminal N4 to which the clock signal CLK is input, the source electrode is connected to the output terminal N3 that outputs the output signal Gn, and the gate electrode is connected to the node N9. Yes. The transistor Q1 functions as an output pull-up driving unit for charging the output terminal N3.

トランジスタQ2のドレイン電極は出力端子N3に接続されており、ソース電極は、制御信号/VFRが入力される端子に接続されており、ゲート電極はノードN10に接続されている。トランジスタQ3のドレイン電極は出力端子N3に接続されており、ソース電極は、制御信号VFRが入力される端子に接続されており、ゲート電極はノードN11に接続されている。トランジスタQ2,Q3は、出力端子N3を放電するための出力プルダウン駆動部として機能する。   The drain electrode of the transistor Q2 is connected to the output terminal N3, the source electrode is connected to a terminal to which the control signal / VFR is input, and the gate electrode is connected to the node N10. The drain electrode of the transistor Q3 is connected to the output terminal N3, the source electrode is connected to a terminal to which the control signal VFR is input, and the gate electrode is connected to the node N11. The transistors Q2 and Q3 function as an output pull-down driving unit for discharging the output terminal N3.

トランジスタQ4のドレイン電極は、電源電圧VDDが入力される端子N1に接続されており、ソース電極はノードN9に接続されており、ゲート電極は、出力信号Gn−1(又は開始信号IN)が入力される端子N6に接続されている。トランジスタQ4は、出力信号Gn−1に応答して出力プルアップ駆動部(トランジスタQ1)を活性化するための、プルアップ駆動部の一部として機能する。   The drain electrode of the transistor Q4 is connected to the terminal N1 to which the power supply voltage VDD is input, the source electrode is connected to the node N9, and the output signal Gn-1 (or the start signal IN) is input to the gate electrode. Connected to the terminal N6. The transistor Q4 functions as a part of the pull-up driving unit for activating the output pull-up driving unit (transistor Q1) in response to the output signal Gn-1.

トランジスタQ5のドレイン電極はノードN9に接続されており、ソース電極は、制御信号/VFRが入力される端子に接続されており、ゲート電極はノードN10に接続されている。トランジスタQ6のドレイン電極はノードN9に接続されており、ソース電極は、制御信号VFRが入力される端子に接続されており、ゲート電極はノードN11に接続されている。トランジスタQ5,Q6は、上記プルアップ駆動部の他の一部として機能する。   The drain electrode of the transistor Q5 is connected to the node N9, the source electrode is connected to a terminal to which the control signal / VFR is input, and the gate electrode is connected to the node N10. The drain electrode of the transistor Q6 is connected to the node N9, the source electrode is connected to a terminal to which the control signal VFR is input, and the gate electrode is connected to the node N11. The transistors Q5 and Q6 function as another part of the pull-up driving unit.

トランジスタQ7のドレイン電極は、制御信号VFRが入力される端子N7に接続されており、ソース電極はノードN10に接続されており、ゲート電極は、出力信号Gn+1が入力される端子N5に接続されている。トランジスタQ9のドレイン電極は、制御信号/VFRが入力される端子N8に接続されており、ソース電極はノードN11に接続されており、ゲート電極は端子N5に接続されている。トランジスタQ7,Q9は、出力信号Gn+1に応答して出力プルダウン駆動部(トランジスタQ2,Q3)を活性化するための、プルダウン駆動部として機能する。   The drain electrode of the transistor Q7 is connected to the terminal N7 to which the control signal VFR is input, the source electrode is connected to the node N10, and the gate electrode is connected to the terminal N5 to which the output signal Gn + 1 is input. Yes. The drain electrode of the transistor Q9 is connected to the terminal N8 to which the control signal / VFR is input, the source electrode is connected to the node N11, and the gate electrode is connected to the terminal N5. The transistors Q7 and Q9 function as a pull-down drive unit for activating the output pull-down drive unit (transistors Q2 and Q3) in response to the output signal Gn + 1.

トランジスタQ8のドレイン電極はノードN10に接続されており、ソース電極は、接地電圧VSSが入力される端子N2に接続されており、ゲート電極は端子N6に接続されている。トランジスタQ10のドレイン電極はノードN11に接続されており、ソース電極は端子N2に接続されており、ゲート電極は端子N6に接続されている。   The drain electrode of the transistor Q8 is connected to the node N10, the source electrode is connected to the terminal N2 to which the ground voltage VSS is input, and the gate electrode is connected to the terminal N6. The drain electrode of the transistor Q10 is connected to the node N11, the source electrode is connected to the terminal N2, and the gate electrode is connected to the terminal N6.

トランジスタQ11のドレイン電極はノードN10に接続されており、ソース電極は、制御信号VFRが入力される端子に接続されており、ゲート電極はノードN11に接続されている。トランジスタQ12のドレイン電極はノードN11に接続されており、ソース電極は、制御信号/VFRが入力される端子に接続されており、ゲート電極はノードN10に接続されている。トランジスタQ11,Q12は、フリップフロップ回路を構成し、ノードN10,N11のロウレベル側のノイズの影響を避けることを主目的として配設されている。ノイズ又はリーク電流等によるロウレベルの上昇の問題がなければ、トランジスタQ11,Q12の配設は省略しても構わない。   The drain electrode of the transistor Q11 is connected to the node N10, the source electrode is connected to a terminal to which the control signal VFR is input, and the gate electrode is connected to the node N11. The drain electrode of the transistor Q12 is connected to the node N11, the source electrode is connected to a terminal to which the control signal / VFR is input, and the gate electrode is connected to the node N10. Transistors Q11 and Q12 constitute a flip-flop circuit and are arranged mainly for the purpose of avoiding the influence of noise on the low level side of nodes N10 and N11. If there is no problem of an increase in low level due to noise or leakage current, the transistors Q11 and Q12 may be omitted.

図6は、図5に示した単位シフトレジスタSRの動作波形を示すタイミングチャートである。図6に示した電圧VAは、図5に示した制御信号VFR,/VFRのハイレベル電圧である。電圧VAは、トランジスタQ2,Q5,Q12がオンする任意の電圧であり、説明の簡単化のため、オン状態のトランジスタQ7,Q9が非飽和領域で動作し得る電圧とする。また、図6に示したVthは、トランジスタQ1〜Q12のしきい値電圧である。図5,6において、制御信号VFRはハイレベルであり、制御信号/VFRはロウレベル(例えば接地電圧VSS)であるものとする。   FIG. 6 is a timing chart showing operation waveforms of the unit shift register SR shown in FIG. The voltage VA shown in FIG. 6 is a high level voltage of the control signals VFR and / VFR shown in FIG. The voltage VA is an arbitrary voltage at which the transistors Q2, Q5, and Q12 are turned on. For simplicity of explanation, the voltage VA is a voltage at which the transistors Q7 and Q9 in the on state can operate in the non-saturated region. Further, Vth shown in FIG. 6 is a threshold voltage of the transistors Q1 to Q12. 5 and 6, it is assumed that the control signal VFR is at the high level and the control signal / VFR is at the low level (for example, the ground voltage VSS).

図5,6を参照して、初期状態では、ノードN10の電位は電圧VAに設定されており、ノードN11の電位は接地電圧VSSに設定されている。ノードN10の電位が電圧VAに設定されているため、トランジスタQ5はオンしており、ノードN9の電位は接地電圧VSSに設定されている。また、ノードN10の電位が電圧VAに設定されているため、トランジスタQ2はオンしており、ノードN3の電位は接地電圧VSSに設定されている。   5 and 6, in the initial state, the potential of node N10 is set to voltage VA, and the potential of node N11 is set to ground voltage VSS. Since the potential of the node N10 is set to the voltage VA, the transistor Q5 is turned on, and the potential of the node N9 is set to the ground voltage VSS. Further, since the potential of the node N10 is set to the voltage VA, the transistor Q2 is turned on, and the potential of the node N3 is set to the ground voltage VSS.

時刻t0で前段の単位シフトレジスタSRの出力信号Gn−1がハイレベル(電源電圧VDD)になると、トランジスタQ8がオンすることにより、ノードN10の電位は接地電圧VSSとなる。その結果、トランジスタQ5がオフする。また、トランジスタQ4がオンすることにより、ノードN9の電位はVDD−Vthとなる。その結果、トランジスタQ1がオンする。   When the output signal Gn-1 of the previous unit shift register SR becomes high level (power supply voltage VDD) at time t0, the transistor Q8 is turned on, so that the potential of the node N10 becomes the ground voltage VSS. As a result, the transistor Q5 is turned off. Further, when the transistor Q4 is turned on, the potential of the node N9 becomes VDD-Vth. As a result, the transistor Q1 is turned on.

時刻t1で前段の単位シフトレジスタSRの出力信号Gn−1がロウレベル(接地電圧VSS)になると、トランジスタQ4,Q8はオフするが、ノードN9の電位(VDD−Vth)及びノードN10の電位(接地電圧VSS)は、それぞれのノードN9,N10の寄生容量(図示しない)によって保持される。   When the output signal Gn-1 of the preceding unit shift register SR becomes low level (ground voltage VSS) at time t1, the transistors Q4 and Q8 are turned off, but the potential of the node N9 (VDD-Vth) and the potential of the node N10 (ground) The voltage VSS) is held by parasitic capacitances (not shown) of the respective nodes N9 and N10.

時刻t2でクロック信号CLKがハイレベル(電源電圧VDD)になると、トランジスタQ1がオンしているため、出力端子N3(出力信号Gn)の電位が上昇する。また、トランジスタQ1がオンしているため、ノードN9と、トランジスタQ1のチャネルとの間の容量(図示しない)によって、クロック信号CLKがノードN9に容量結合し、その結果、クロック信号CLKの電位の上昇とともにノードN9の電位も上昇する。ノードN9の寄生容量値に比べて、トランジスタQ1のゲート電極−チャネル間の容量値は十分に大きいため、ノードN9の電位は、ほぼクロック信号CLKの電位の変化分(VDD)だけ上昇し、2VDD−Vthとなる。   When the clock signal CLK becomes high level (power supply voltage VDD) at time t2, since the transistor Q1 is turned on, the potential of the output terminal N3 (output signal Gn) rises. Further, since the transistor Q1 is turned on, the clock signal CLK is capacitively coupled to the node N9 by a capacitance (not shown) between the node N9 and the channel of the transistor Q1, and as a result, the potential of the clock signal CLK is reduced. As the voltage rises, the potential at the node N9 also rises. Since the capacitance value between the gate electrode and the channel of the transistor Q1 is sufficiently larger than the parasitic capacitance value of the node N9, the potential of the node N9 rises by almost the amount of change (VDD) in the potential of the clock signal CLK. −Vth.

ノードN9の電位(2VDD−Vth)は、トランジスタQ1を非飽和領域で動作させる条件を満たしている。そのため、トランジスタQ1のしきい値電圧Vth分の電圧降下は起こらず、出力端子N3の電位は、クロック信号CLKのハイレベルと同じ、電源電圧VDDとなる。   The potential (2VDD−Vth) of the node N9 satisfies the condition for operating the transistor Q1 in the non-saturation region. Therefore, a voltage drop corresponding to the threshold voltage Vth of the transistor Q1 does not occur, and the potential of the output terminal N3 becomes the power supply voltage VDD which is the same as the high level of the clock signal CLK.

時刻t3でクロック信号CLKがロウレベル(接地電圧VSS)になると、トランジスタQ1はオンしているため、クロック信号CLKの電位の降下に従って出力端子N3の電位も降下し、出力端子N3の電位は接地電圧VSSとなる。また、クロック信号CLKに容量結合されているノードN9の電位は、ほぼクロック信号CLKの電位の変化分(VDD)だけ降下し、VDD−Vthとなる。   When the clock signal CLK becomes low level (ground voltage VSS) at time t3, the transistor Q1 is turned on, so that the potential of the output terminal N3 also decreases as the potential of the clock signal CLK decreases, and the potential of the output terminal N3 is equal to the ground voltage. It becomes VSS. Further, the potential of the node N9 that is capacitively coupled to the clock signal CLK drops by the amount of change (VDD) of the potential of the clock signal CLK and becomes VDD-Vth.

時刻t4で後段の単位シフトレジスタSRの出力信号Gn+1がハイレベル(電源電圧VDD)になると、トランジスタQ7がオンすることにより、ノードN10の電位が電圧VAとなる。その結果、トランジスタQ5がオンすることにより、ノードN9の電位が接地電圧VSSとなる。この時、トランジスタQ9もオンするが、制御信号/VFRの電位は接地電圧VSSであるため、ノードN11の電位は接地電圧VSSのままである。   When the output signal Gn + 1 of the subsequent unit shift register SR becomes high level (power supply voltage VDD) at time t4, the transistor Q7 is turned on, so that the potential of the node N10 becomes the voltage VA. As a result, when the transistor Q5 is turned on, the potential of the node N9 becomes the ground voltage VSS. At this time, the transistor Q9 is also turned on, but since the potential of the control signal / VFR is the ground voltage VSS, the potential of the node N11 remains at the ground voltage VSS.

後段の単位シフトレジスタSRの出力信号Gn+1は、時刻t5でロウレベル(接地電圧VSS)になる。   The output signal Gn + 1 of the subsequent unit shift register SR becomes low level (ground voltage VSS) at time t5.

時刻t4以降、単位シフトレジスタSRは非選択状態となる。非選択状態においては、トランジスタQ2,Q5,Q12の各ゲート電極には電圧VAが継続的に印加され、トランジスタQ2,Q5,Q12の各ソース電極には接地電圧VSSが印加されている。そのため、トランジスタQ2,Q5,Q12は正バイアスがなされている状態となる。正バイアスがなされている状態が長時間継続すると、トランジスタQ2,Q5,Q12の各しきい値電圧Vthがシフトしてしまう。   After time t4, the unit shift register SR is in a non-selected state. In the non-selected state, the voltage VA is continuously applied to the gate electrodes of the transistors Q2, Q5, and Q12, and the ground voltage VSS is applied to the source electrodes of the transistors Q2, Q5, and Q12. Therefore, the transistors Q2, Q5, and Q12 are in a positive bias state. When the positive bias state continues for a long time, the threshold voltages Vth of the transistors Q2, Q5, and Q12 shift.

ところで、トランジスタQ3,Q6,Q11は、トランジスタQ2,Q5,Q12とそれぞれ対を成し、トランジスタQ2,Q5,Q12のバイアスに対して相補的なバイアスがなされるトランジスタである。つまり、制御信号VFRがハイレベル、制御信号/VFRがロウレベルである場合は、トランジスタQ2,Q5,Q12は正バイアスがなされ、トランジスタQ3,Q6,Q11は負バイアスがなされる。逆に、制御信号VFRがロウレベル、制御信号/VFRがハイレベルである場合は、トランジスタQ2,Q5,Q12は負バイアスがなされ、トランジスタQ3,Q6,Q11は正バイアスがなされる。   By the way, the transistors Q3, Q6, and Q11 are paired with the transistors Q2, Q5, and Q12, respectively, and are biased complementary to the bias of the transistors Q2, Q5, and Q12. That is, when the control signal VFR is at a high level and the control signal / VFR is at a low level, the transistors Q2, Q5, and Q12 are positively biased, and the transistors Q3, Q6, and Q11 are negatively biased. Conversely, when the control signal VFR is at a low level and the control signal / VFR is at a high level, the transistors Q2, Q5, and Q12 are negatively biased, and the transistors Q3, Q6, and Q11 are positively biased.

従って、図7のタイミングチャートに示すように、制御信号VFR,/VFRのレベルのハイ/ロウを1フレーム毎に交番させることによって、各トランジスタQ2,Q5,Q12,Q3,Q6,Q11に関して、しきい値電圧Vthの上昇方向へのシフトと低下方向へのシフトとを交互に起こさせることができる。その結果、上昇方向へのシフト量と低下方向へのシフト量とが互いに等しければ、結果として、初期値からのしきい値電圧Vthの変動は生じない。   Therefore, as shown in the timing chart of FIG. 7, the high and low levels of the control signals VFR, / VFR are alternated every frame, so that the transistors Q2, Q5, Q12, Q3, Q6, Q11 are related. The threshold voltage Vth can be shifted alternately in the upward direction and in the downward direction. As a result, if the shift amount in the upward direction and the shift amount in the downward direction are equal to each other, as a result, the threshold voltage Vth does not vary from the initial value.

ここで、制御信号VFR,/VFRのレベルのハイ/ロウの交番の周期は、1フレーム毎に限らず、1フレーム以下毎、あるいは2フレーム以上毎であってもよい。交番の周期を短くするほど、制御信号VFR,/VFRを駆動する回路の消費電力が増大することになる。また、交番の周期を長くするほど、通常は、パルス長が長いパルスを生成するための外部駆動回路の構成が複雑となる。   Here, the cycle of alternating high / low levels of the control signals VFR, / VFR is not limited to one frame, but may be every one frame or less, or every two frames or more. As the alternating cycle is shortened, the power consumption of the circuit driving the control signals VFR, / VFR increases. In addition, the longer the alternating period, the more complicated the configuration of the external drive circuit for generating a pulse having a long pulse length.

図8は、図5に示した単位シフトレジスタSRの構成の変形例を示す回路図である。トランジスタQ4のドレイン電極は、電源電圧VDDが入力される端子N1ではなく、出力信号Gn−1(又は開始信号IN)が入力される端子N6に接続されている。トランジスタQ4は飽和領域で動作するため、ノードN9の電位はトランジスタQ4のゲート電圧によって決まる。出力信号Gn−1のハイレベルは電源電圧VDDであるため、トランジスタQ4のドレイン電極を端子N1ではなく端子N6に接続した場合であっても、ノードN9の電位を図5に示した回路と同様の値に設定することができる。   FIG. 8 is a circuit diagram showing a modification of the configuration of the unit shift register SR shown in FIG. The drain electrode of the transistor Q4 is connected not to the terminal N1 to which the power supply voltage VDD is input but to the terminal N6 to which the output signal Gn-1 (or the start signal IN) is input. Since the transistor Q4 operates in the saturation region, the potential of the node N9 is determined by the gate voltage of the transistor Q4. Since the high level of the output signal Gn-1 is the power supply voltage VDD, even when the drain electrode of the transistor Q4 is connected to the terminal N6 instead of the terminal N1, the potential of the node N9 is the same as that of the circuit shown in FIG. Value can be set.

図8に示した単位シフトレジスタSRによると、端子N1とトランジスタQ4のドレイン電極とを互いに接続するための配線を省略することができるため、図5に示した単位シフトレジスタSRと比較して、回路の占有面積を縮小することができる。   According to the unit shift register SR shown in FIG. 8, since the wiring for connecting the terminal N1 and the drain electrode of the transistor Q4 can be omitted, compared with the unit shift register SR shown in FIG. The area occupied by the circuit can be reduced.

実施の形態2.
図9は、本発明の実施の形態2に係る単位シフトレジスタSRの構成を示す回路図である。トランジスタQ2のソース電極は、制御信号/VFR’が入力される端子に接続されており、トランジスタQ3のソース電極は、制御信号VFR’が入力される端子に接続されている。トランジスタQ5のソース電極は、制御信号/VFR’が入力される端子N8’に接続されており、トランジスタQ6のソース電極は、制御信号VFR’が入力される端子N7’に接続されている。トランジスタQ11のソース電極は、制御信号VFR’が入力される端子に接続されており、トランジスタQ12のソース電極は、制御信号/VFR’が入力される端子に接続されている。本実施の形態2に係る単位シフトレジスタSRのその他の構成は、図5に示した構成と同様である。
Embodiment 2. FIG.
FIG. 9 is a circuit diagram showing a configuration of the unit shift register SR according to the second embodiment of the present invention. The source electrode of the transistor Q2 is connected to a terminal to which a control signal / VFR ′ is input, and the source electrode of the transistor Q3 is connected to a terminal to which a control signal VFR ′ is input. The source electrode of the transistor Q5 is connected to the terminal N8 ′ to which the control signal / VFR ′ is input, and the source electrode of the transistor Q6 is connected to the terminal N7 ′ to which the control signal VFR ′ is input. The source electrode of the transistor Q11 is connected to a terminal to which a control signal VFR ′ is input, and the source electrode of the transistor Q12 is connected to a terminal to which a control signal / VFR ′ is input. Other configurations of the unit shift register SR according to the second embodiment are the same as those shown in FIG.

図10は、図7に対応させて、制御信号VFR,/VFR,VFR’,/VFR’の交番タイミングを示すタイミングチャートである。図10に示すように、制御信号VFR’,/VFR’のハイレベルの電圧値VBは、制御信号VFR,/VFRのハイレベルの電圧値VAよりも高く設定されている。   FIG. 10 is a timing chart showing the alternating timing of the control signals VFR, / VFR, VFR ′, / VFR ′, corresponding to FIG. As shown in FIG. 10, the high level voltage value VB of the control signals VFR ′ and / VFR ′ is set higher than the high level voltage value VA of the control signals VFR and / VFR.

つまり、トランジスタQ2,Q5,Q12の各ソース電極に入力される制御信号/VFR’のハイレベルの電圧値VBは、後段の単位シフトレジスタSRの出力信号Gn+1に応答してトランジスタQ9から出力されるハイレベルの電圧値VAよりも高く、同様に、トランジスタQ3,Q6,Q11の各ソース電極に入力される制御信号VFR’のハイレベルの電圧値VBは、後段の単位シフトレジスタSRの出力信号Gn+1に応答してトランジスタQ7から出力されるハイレベルの電圧値VAよりも高い。換言すれば、各トランジスタQ2,Q5,Q12,Q3,Q6,Q11に関して、負バイアスがなされる時のバイアス電圧値VBは、正バイアスがなされる時のバイアス電圧値VAよりも高く設定されている。   That is, the high level voltage value VB of the control signal / VFR ′ input to each source electrode of the transistors Q2, Q5, and Q12 is output from the transistor Q9 in response to the output signal Gn + 1 of the unit shift register SR in the subsequent stage. Similarly, the high level voltage value VB of the control signal VFR ′ input to the source electrodes of the transistors Q3, Q6, and Q11 is higher than the high level voltage value VA, and the output signal Gn + 1 of the subsequent unit shift register SR. In response to the high level voltage value VA output from the transistor Q7. In other words, for each of the transistors Q2, Q5, Q12, Q3, Q6, and Q11, the bias voltage value VB when the negative bias is made is set higher than the bias voltage value VA when the positive bias is made. .

通常、N型のa−SiTFTに関しては、負バイアスがなされることに起因するしきい値電圧Vthのシフト量よりも、正バイアスがなされることに起因するしきい値電圧Vthのシフト量のほうが大きい。しきい値電圧Vthのシフト量はバイアス電圧の大きさに依存するため、本実施の形態2に係る単位シフトレジスタSRによれば、負バイアスがなされる時のバイアス電圧値VBを、正バイアスがなされる時のバイアス電圧値VAよりも高く設定することにより、しきい値電圧Vthの上昇方向へのシフト量と低下方向へのシフト量とを互いに等しくすることができる。   Normally, for an N-type a-Si TFT, the shift amount of the threshold voltage Vth due to the positive bias is greater than the shift amount of the threshold voltage Vth due to the negative bias. large. Since the shift amount of the threshold voltage Vth depends on the magnitude of the bias voltage, according to the unit shift register SR according to the second embodiment, the bias voltage value VB when the negative bias is applied is expressed by the positive bias. By setting it higher than the bias voltage value VA at the time of being made, the shift amount in the increasing direction and the shift amount in the decreasing direction of the threshold voltage Vth can be made equal to each other.

実施の形態3.
図11は、本発明の実施の形態3に係る単位シフトレジスタSRの構成を示す回路図である。トランジスタQ13は、N型のa−SiTFTである。トランジスタQ7のゲート電極は、制御信号VFRが入力される端子N7に接続されており、トランジスタQ9のゲート電極は、制御信号/VFRが入力される端子N8に接続されている。トランジスタQ8,Q10の各ゲート電極はノードN9に接続されている。トランジスタQ13のドレイン電極はノードN9に接続されており、ソース電極は、接地電圧VSSが入力される端子N2に接続されており、ゲート電極は、出力信号Gn+1が入力される端子N5に接続されている。本実施の形態3に係る単位シフトレジスタSRのその他の構成は、図5に示した構成と同様である。
Embodiment 3 FIG.
FIG. 11 is a circuit diagram showing a configuration of a unit shift register SR according to the third embodiment of the present invention. The transistor Q13 is an N-type a-Si TFT. The gate electrode of the transistor Q7 is connected to the terminal N7 to which the control signal VFR is input, and the gate electrode of the transistor Q9 is connected to the terminal N8 to which the control signal / VFR is input. The gate electrodes of the transistors Q8 and Q10 are connected to the node N9. The drain electrode of the transistor Q13 is connected to the node N9, the source electrode is connected to the terminal N2 to which the ground voltage VSS is input, and the gate electrode is connected to the terminal N5 to which the output signal Gn + 1 is input. Yes. Other configurations of the unit shift register SR according to the third embodiment are the same as those shown in FIG.

図12は、図11に示した単位シフトレジスタSRの動作波形を示すタイミングチャートである。図11,12において、制御信号VFRはハイレベルであり、制御信号/VFRはロウレベルであるものとする。   FIG. 12 is a timing chart showing operation waveforms of the unit shift register SR shown in FIG. 11 and 12, it is assumed that the control signal VFR is at a high level and the control signal / VFR is at a low level.

初期状態では、ノードN10の電位は電圧VA−Vthに設定されており、ノードN11の電位は接地電圧VSSに設定されている。ノードN10の電位が電圧VA−Vthに設定されているため、トランジスタQ5はオンしており、ノードN9の電位は接地電圧VSSに設定されている。また、ノードN10の電位が電圧VA−Vthに設定されているため、トランジスタQ2はオンしており、ノードN3の電位は接地電圧VSSに設定されている。   In the initial state, the potential of the node N10 is set to the voltage VA-Vth, and the potential of the node N11 is set to the ground voltage VSS. Since the potential of the node N10 is set to the voltage VA-Vth, the transistor Q5 is turned on, and the potential of the node N9 is set to the ground voltage VSS. Further, since the potential of the node N10 is set to the voltage VA-Vth, the transistor Q2 is turned on, and the potential of the node N3 is set to the ground voltage VSS.

時刻t0で前段の単位シフトレジスタSRの出力信号Gn−1がハイレベル(電源電圧VDD)になると、トランジスタQ4がオンする。この時、トランジスタQ5もオンしているが、トランジスタQ4のオン抵抗をトランジスタQ5のオン抵抗よりも十分小さくすることにより、ノードN9の電位は上昇してVDD−Vthとなる。その結果、トランジスタQ1がオンする。また、トランジスタQ8がオンすることにより、ノードN10の電位は接地電圧VSSとなる。   When the output signal Gn-1 of the previous unit shift register SR becomes high level (power supply voltage VDD) at time t0, the transistor Q4 is turned on. At this time, the transistor Q5 is also turned on, but by making the on-resistance of the transistor Q4 sufficiently smaller than the on-resistance of the transistor Q5, the potential of the node N9 rises to VDD−Vth. As a result, the transistor Q1 is turned on. Further, when the transistor Q8 is turned on, the potential of the node N10 becomes the ground voltage VSS.

時刻t1で前段の単位シフトレジスタSRの出力信号Gn−1がロウレベル(接地電圧VSS)になると、トランジスタQ4はオフするが、ノードN9の電位(VDD−Vth)は、ノードN9の寄生容量(図示しない)によって保持される。また、トランジスタQ8がオンしていることにより、ノードN10の電位は接地電圧VSSに維持される。   When the output signal Gn-1 of the previous unit shift register SR becomes low level (ground voltage VSS) at time t1, the transistor Q4 is turned off, but the potential (VDD-Vth) of the node N9 is equal to the parasitic capacitance (not shown) of the node N9. Not). Further, since the transistor Q8 is turned on, the potential of the node N10 is maintained at the ground voltage VSS.

時刻t2でクロック信号CLKがハイレベル(電源電圧VDD)になると、トランジスタQ1がオンしているため、出力端子N3(出力信号Gn)の電位が上昇する。また、トランジスタQ1がオンしているため、ノードN9と、トランジスタQ1のチャネルとの間の容量(図示しない)によって、クロック信号CLKがノードN9に容量結合し、その結果、クロック信号CLKの電位の上昇とともにノードN9の電位も上昇する。ノードN9の寄生容量値に比べて、トランジスタQ1のゲート電極−チャネル間の容量値は十分に大きいため、ノードN9の電位は、ほぼクロック信号CLKの電位の変化分(VDD)だけ上昇し、2VDD−Vthとなる。   When the clock signal CLK becomes high level (power supply voltage VDD) at time t2, since the transistor Q1 is turned on, the potential of the output terminal N3 (output signal Gn) rises. Further, since the transistor Q1 is turned on, the clock signal CLK is capacitively coupled to the node N9 by a capacitance (not shown) between the node N9 and the channel of the transistor Q1, and as a result, the potential of the clock signal CLK is reduced. As the voltage rises, the potential at the node N9 also rises. Since the capacitance value between the gate electrode and the channel of the transistor Q1 is sufficiently larger than the parasitic capacitance value of the node N9, the potential of the node N9 rises by almost the amount of change (VDD) in the potential of the clock signal CLK. −Vth.

ノードN9の電位(2VDD−Vth)は、トランジスタQ1を非飽和領域で動作させる条件を満たしている。そのため、トランジスタQ1のしきい値電圧Vth分の電圧降下は起こらず、出力端子N3の電位は、クロック信号CLKのハイレベルと同じ、電源電圧VDDとなる。   The potential (2VDD−Vth) of the node N9 satisfies the condition for operating the transistor Q1 in the non-saturation region. Therefore, a voltage drop corresponding to the threshold voltage Vth of the transistor Q1 does not occur, and the potential of the output terminal N3 becomes the power supply voltage VDD which is the same as the high level of the clock signal CLK.

時刻t3でクロック信号CLKがロウレベル(接地電圧VSS)になると、トランジスタQ1はオンしているため、クロック信号CLKの電位の降下に従って出力端子N3の電位も降下し、出力端子N3の電位は接地電圧VSSとなる。また、クロック信号CLKに容量結合されているノードN9の電位は、ほぼクロック信号CLKの電位の変化分(VDD)だけ降下し、VDD−Vthとなる。   When the clock signal CLK becomes low level (ground voltage VSS) at time t3, the transistor Q1 is turned on, so that the potential of the output terminal N3 also decreases as the potential of the clock signal CLK decreases, and the potential of the output terminal N3 is equal to the ground voltage. It becomes VSS. Further, the potential of the node N9 that is capacitively coupled to the clock signal CLK drops by the amount of change (VDD) of the potential of the clock signal CLK and becomes VDD-Vth.

時刻t4で後段の単位シフトレジスタSRの出力信号Gn+1がハイレベル(電源電圧VDD)になると、トランジスタQ13がオンすることにより、ノードN9の電位が接地電圧VSSとなる。その結果、トランジスタQ8がオフすることにより、ノードN10の電位がVA−Vthとなる。この時、ノードN11の電位は接地電圧VSSのままである。   When the output signal Gn + 1 of the subsequent unit shift register SR becomes high level (power supply voltage VDD) at time t4, the transistor Q13 is turned on, so that the potential of the node N9 becomes the ground voltage VSS. As a result, the transistor Q8 is turned off, so that the potential of the node N10 becomes VA-Vth. At this time, the potential of the node N11 remains at the ground voltage VSS.

後段の単位シフトレジスタSRの出力信号Gn+1は、時刻t5でロウレベル(接地電圧VSS)になる。   The output signal Gn + 1 of the subsequent unit shift register SR becomes low level (ground voltage VSS) at time t5.

時刻t4以降、単位シフトレジスタSRは非選択状態となる。非選択状態においては、トランジスタQ2,Q5,Q12の各ゲート電極には電圧VA−Vthが継続的に印加され、トランジスタQ2,Q5,Q12の各ソース電極には接地電圧VSSが印加されている。そのため、トランジスタQ2,Q5,Q12は正バイアスがなされている状態となる。正バイアスがなされている状態が長時間継続すると、トランジスタQ2,Q5,Q12の各しきい値電圧Vthがシフトしてしまう。   After time t4, the unit shift register SR is in a non-selected state. In the non-selected state, the voltage VA-Vth is continuously applied to the gate electrodes of the transistors Q2, Q5, and Q12, and the ground voltage VSS is applied to the source electrodes of the transistors Q2, Q5, and Q12. Therefore, the transistors Q2, Q5, and Q12 are in a positive bias state. When the positive bias state continues for a long time, the threshold voltages Vth of the transistors Q2, Q5, and Q12 shift.

ところで、トランジスタQ3,Q6,Q11は、トランジスタQ2,Q5,Q12とそれぞれ対を成し、トランジスタQ2,Q5,Q12のバイアスに対して相補的なバイアスがなされるトランジスタである。つまり、制御信号VFRがハイレベル、制御信号/VFRがロウレベルである場合は、トランジスタQ2,Q5,Q12は正バイアスがなされ、トランジスタQ3,Q6,Q11は負バイアスがなされる。逆に、制御信号VFRがロウレベル、制御信号/VFRがハイレベルである場合は、トランジスタQ2,Q5,Q12は負バイアスがなされ、トランジスタQ3,Q6,Q11は正バイアスがなされる。   By the way, the transistors Q3, Q6, and Q11 are paired with the transistors Q2, Q5, and Q12, respectively, and are biased complementary to the bias of the transistors Q2, Q5, and Q12. That is, when the control signal VFR is at a high level and the control signal / VFR is at a low level, the transistors Q2, Q5, and Q12 are positively biased, and the transistors Q3, Q6, and Q11 are negatively biased. Conversely, when the control signal VFR is at a low level and the control signal / VFR is at a high level, the transistors Q2, Q5, and Q12 are negatively biased, and the transistors Q3, Q6, and Q11 are positively biased.

従って、図7のタイミングチャートに示したように、制御信号VFR,/VFRのレベルのハイ/ロウを1フレーム毎に交番させることによって、各トランジスタQ2,Q5,Q12,Q3,Q6,Q11に関して、しきい値電圧Vthの上昇方向へのシフトと低下方向へのシフトとを交互に起こさせることができる。その結果、上昇方向へのシフト量と低下方向へのシフト量とが互いに等しければ、結果として、初期値からのしきい値電圧Vthの変動は生じない。   Therefore, as shown in the timing chart of FIG. 7, by alternating the high / low levels of the control signals VFR, / VFR for each frame, the transistors Q2, Q5, Q12, Q3, Q6, Q11 are related. The threshold voltage Vth can be shifted alternately in the upward direction and in the downward direction. As a result, if the shift amount in the upward direction and the shift amount in the downward direction are equal to each other, as a result, the threshold voltage Vth does not vary from the initial value.

本実施の形態3に係る単位シフトレジスタSRによると、常時オンされているトランジスタQ7又はトランジスタQ9から、ノードN10又はノードN11のハイレベル電圧VA−Vthが供給される。そのため、非選択状態において、トランジスタQ8,Q11又はトランジスタQ10,Q12にリーク電流が生じたとしても、図5に示した構成に比べて、ノードN10又はノードN11をハイレベル電圧VA−Vthに維持することが容易となる。   According to the unit shift register SR according to the third embodiment, the high level voltage VA-Vth at the node N10 or the node N11 is supplied from the transistor Q7 or the transistor Q9 that is always turned on. Therefore, even if a leakage current occurs in the transistors Q8 and Q11 or the transistors Q10 and Q12 in the non-selected state, the node N10 or the node N11 is maintained at the high level voltage VA−Vth as compared with the configuration illustrated in FIG. It becomes easy.

一方、図11に示した構成によると、トランジスタQ8がオンすると、端子N7からトランジスタQ7,Q8を介して端子N2に貫通電流が流れ、トランジスタQ10がオンすると、端子N8からトランジスタQ9,Q10を介して端子N2に貫通電流が流れる。これに対し、図5に示した構成によると、トランジスタQ7とトランジスタQ8とが同時にオンすることはなく、トランジスタQ9とトランジスタQ10とが同時にオンすることはないため、図11に示した構成よりも消費電力が小さいという利点がある。   On the other hand, according to the configuration shown in FIG. 11, when the transistor Q8 is turned on, a through current flows from the terminal N7 through the transistors Q7 and Q8 to the terminal N2, and when the transistor Q10 is turned on, the terminal N8 is passed through the transistors Q9 and Q10. Through current flows through the terminal N2. On the other hand, according to the configuration shown in FIG. 5, the transistor Q7 and the transistor Q8 are not turned on at the same time, and the transistor Q9 and the transistor Q10 are not turned on at the same time. There is an advantage that power consumption is small.

図13は、図11に示した単位シフトレジスタSRの構成の変形例を示す回路図である。トランジスタQ4のドレイン電極は、電源電圧VDDが入力される端子N1ではなく、出力信号Gn−1(又は開始信号IN)が入力される端子N6に接続されている。トランジスタQ4は飽和領域で動作するため、ノードN9の電位はトランジスタQ4のゲート電圧によって決まる。出力信号Gn−1のハイレベルは電源電圧VDDであるため、トランジスタQ4のドレイン電極を端子N1ではなく端子N6に接続した場合であっても、ノードN9の電位を図11に示した回路と同様の値に設定することができる。   FIG. 13 is a circuit diagram showing a modification of the configuration of the unit shift register SR shown in FIG. The drain electrode of the transistor Q4 is connected not to the terminal N1 to which the power supply voltage VDD is input but to the terminal N6 to which the output signal Gn-1 (or the start signal IN) is input. Since the transistor Q4 operates in the saturation region, the potential of the node N9 is determined by the gate voltage of the transistor Q4. Since the high level of the output signal Gn-1 is the power supply voltage VDD, even when the drain electrode of the transistor Q4 is connected to the terminal N6 instead of the terminal N1, the potential of the node N9 is the same as that of the circuit shown in FIG. Value can be set.

図13に示した単位シフトレジスタSRによると、端子N1とトランジスタQ4のドレイン電極とを互いに接続するための配線を省略することができるため、図11に示した単位シフトレジスタSRと比較して、回路の占有面積を縮小することができる。   According to the unit shift register SR shown in FIG. 13, since the wiring for connecting the terminal N1 and the drain electrode of the transistor Q4 can be omitted, compared with the unit shift register SR shown in FIG. The area occupied by the circuit can be reduced.

実施の形態4.
図14は、本発明の実施の形態4に係る単位シフトレジスタSRの構成を示す回路図である。トランジスタQ2のソース電極は、制御信号/VFR’が入力される端子に接続されており、トランジスタQ3のソース電極は、制御信号VFR’が入力される端子に接続されている。トランジスタQ5のソース電極は、制御信号/VFR’が入力される端子N8’に接続されており、トランジスタQ6のソース電極は、制御信号VFR’が入力される端子N7’に接続されている。トランジスタQ11のソース電極は、制御信号VFR’が入力される端子に接続されており、トランジスタQ12のソース電極は、制御信号/VFR’が入力される端子に接続されている。本実施の形態4に係る単位シフトレジスタSRのその他の構成は、図11に示した構成と同様である。
Embodiment 4 FIG.
FIG. 14 is a circuit diagram showing a configuration of a unit shift register SR according to the fourth embodiment of the present invention. The source electrode of the transistor Q2 is connected to a terminal to which a control signal / VFR ′ is input, and the source electrode of the transistor Q3 is connected to a terminal to which a control signal VFR ′ is input. The source electrode of the transistor Q5 is connected to the terminal N8 ′ to which the control signal / VFR ′ is input, and the source electrode of the transistor Q6 is connected to the terminal N7 ′ to which the control signal VFR ′ is input. The source electrode of the transistor Q11 is connected to a terminal to which a control signal VFR ′ is input, and the source electrode of the transistor Q12 is connected to a terminal to which a control signal / VFR ′ is input. Other configurations of the unit shift register SR according to the fourth embodiment are the same as those shown in FIG.

図10に示したように、制御信号VFR’,/VFR’のハイレベルの電圧値VBは、制御信号VFR,/VFRのハイレベルの電圧値VAよりも高く設定されている。   As shown in FIG. 10, the high level voltage value VB of the control signals VFR ′ and / VFR ′ is set higher than the high level voltage value VA of the control signals VFR and / VFR.

つまり、トランジスタQ2,Q5,Q12の各ソース電極に入力される制御信号/VFR’のハイレベルの電圧値VBは、後段の単位シフトレジスタSRの出力信号Gn+1に応答してトランジスタQ9から出力されるハイレベルの電圧値VAよりも高く、同様に、トランジスタQ3,Q6,Q11の各ソース電極に入力される制御信号VFR’のハイレベルの電圧値VBは、後段の単位シフトレジスタSRの出力信号Gn+1に応答してトランジスタQ7から出力されるハイレベルの電圧値VAよりも高い。換言すれば、各トランジスタQ2,Q5,Q12,Q3,Q6,Q11に関して、負バイアスがなされる時のバイアス電圧値VBは、正バイアスがなされる時のバイアス電圧値VAよりも高く設定されている。   That is, the high level voltage value VB of the control signal / VFR ′ input to each source electrode of the transistors Q2, Q5, and Q12 is output from the transistor Q9 in response to the output signal Gn + 1 of the unit shift register SR in the subsequent stage. Similarly, the high-level voltage value VB of the control signal VFR ′ input to the source electrodes of the transistors Q3, Q6, and Q11 is higher than the high-level voltage value VA. In response to the high level voltage value VA output from the transistor Q7. In other words, for each of the transistors Q2, Q5, Q12, Q3, Q6, and Q11, the bias voltage value VB when the negative bias is made is set higher than the bias voltage value VA when the positive bias is made. .

通常、N型のa−SiTFTに関しては、負バイアスがなされることに起因するしきい値電圧Vthのシフト量よりも、正バイアスがなされることに起因するしきい値電圧Vthのシフト量のほうが大きい。しきい値電圧Vthのシフト量はバイアス電圧の大きさに依存するため、本実施の形態4に係る単位シフトレジスタSRによれば、負バイアスがなされる時のバイアス電圧値VBを、正バイアスがなされる時のバイアス電圧値VAよりも高く設定することにより、しきい値電圧Vthの上昇方向へのシフト量と低下方向へのシフト量とを互いに等しくすることができる。   Normally, for an N-type a-Si TFT, the shift amount of the threshold voltage Vth due to the positive bias is greater than the shift amount of the threshold voltage Vth due to the negative bias. large. Since the shift amount of the threshold voltage Vth depends on the magnitude of the bias voltage, according to the unit shift register SR according to the fourth embodiment, the bias voltage value VB when the negative bias is applied is expressed by the positive bias. By setting it higher than the bias voltage value VA at the time of being made, the shift amount in the increasing direction and the shift amount in the decreasing direction of the threshold voltage Vth can be made equal to each other.

本発明に係るシフトレジスタの全体構成を示すブロック図である。It is a block diagram which shows the whole structure of the shift register which concerns on this invention. 図1に示したシフトレジスタの動作波形を示すタイミングチャートである。2 is a timing chart showing operation waveforms of the shift register shown in FIG. 1. 本発明に係るシフトレジスタの他の全体構成を示すブロック図である。It is a block diagram which shows the other whole structure of the shift register which concerns on this invention. 図3に示したシフトレジスタの動作波形を示すタイミングチャートである。4 is a timing chart showing operation waveforms of the shift register shown in FIG. 3. 本発明の実施の形態1に係る単位シフトレジスタの構成を示す回路図である。1 is a circuit diagram illustrating a configuration of a unit shift register according to a first embodiment of the present invention. 図5に示した単位シフトレジスタの動作波形を示すタイミングチャートである。6 is a timing chart showing operation waveforms of the unit shift register shown in FIG. 5. 制御信号の交番タイミングを示すタイミングチャートである。It is a timing chart which shows the alternating timing of a control signal. 図5に示した単位シフトレジスタの構成の変形例を示す回路図である。FIG. 6 is a circuit diagram illustrating a modification of the configuration of the unit shift register illustrated in FIG. 5. 本発明の実施の形態2に係る単位シフトレジスタの構成を示す回路図である。It is a circuit diagram which shows the structure of the unit shift register which concerns on Embodiment 2 of this invention. 図7に対応させて、制御信号の交番タイミングを示すタイミングチャートである。FIG. 8 is a timing chart showing alternating timing of control signals in correspondence with FIG. 7. FIG. 本発明の実施の形態3に係る単位シフトレジスタの構成を示す回路図である。It is a circuit diagram which shows the structure of the unit shift register which concerns on Embodiment 3 of this invention. 図11に示した単位シフトレジスタの動作波形を示すタイミングチャートである。12 is a timing chart showing operation waveforms of the unit shift register shown in FIG. 図11に示した単位シフトレジスタの構成の変形例を示す回路図である。FIG. 12 is a circuit diagram illustrating a modification of the configuration of the unit shift register illustrated in FIG. 11. 本発明の実施の形態4に係る単位シフトレジスタの構成を示す回路図である。It is a circuit diagram which shows the structure of the unit shift register which concerns on Embodiment 4 of this invention.

符号の説明Explanation of symbols

Q1〜Q13 トランジスタ、N3 出力端子、N4 端子、VFR,/VFR,VFR’,/VFR’ 制御信号。
Q1-Q13 transistor, N3 output terminal, N4 terminal, VFR, / VFR, VFR ′, / VFR ′ control signals.

Claims (9)

複数の単位シフトレジスタが縦続接続され、位相が異なる複数のクロック信号に同期して動作するシフトレジスタであって、
前記複数の単位シフトレジスタの各々は、
出力端子と、
前記出力端子とクロック入力端子との間に接続され、前記出力端子を充電する出力プルアップ駆動部と、
前記出力端子と、第1の制御信号が入力される端子との間に接続され、前記出力端子を放電する第1の出力プルダウン駆動部と、
前記出力端子と、前記第1の制御信号と相補的な第2の制御信号が入力される端子との間に接続され、前記出力端子を放電する第2の出力プルダウン駆動部と
を有する、シフトレジスタ。
A plurality of unit shift registers are cascaded and operate in synchronization with a plurality of clock signals having different phases,
Each of the plurality of unit shift registers is
An output terminal;
An output pull-up driver connected between the output terminal and the clock input terminal and charging the output terminal;
A first output pull-down driver connected between the output terminal and a terminal to which a first control signal is input, and discharging the output terminal;
A shift having a second output pull-down driver connected between the output terminal and a terminal to which a second control signal complementary to the first control signal is input, and discharges the output terminal. register.
前記複数の単位シフトレジスタの各々は、
前段の単位シフトレジスタの出力信号に応答して前記出力プルアップ駆動部を活性化するプルアップ駆動部と、
後段の単位シフトレジスタの出力信号に応答して前記第1又は第2の出力プルダウン駆動部を活性化するプルダウン駆動部と
をさらに有する、請求項1に記載のシフトレジスタ。
Each of the plurality of unit shift registers is
A pull-up driver that activates the output pull-up driver in response to the output signal of the unit shift register of the previous stage;
2. The shift register according to claim 1, further comprising a pull-down driver that activates the first or second output pull-down driver in response to an output signal of a subsequent unit shift register.
前記プルダウン駆動部は、
前記後段の単位シフトレジスタの前記出力信号に応答して、前記第1の制御信号の電圧に応じた電圧を前記第2の出力プルダウン駆動部に印加する第1のプルダウン駆動部と、
前記後段の単位シフトレジスタの前記出力信号に応答して、前記第2の制御信号の電圧に応じた電圧を前記第1の出力プルダウン駆動部に印加する第2のプルダウン駆動部と
を含む、請求項2に記載のシフトレジスタ。
The pull-down driver is
A first pull-down driver that applies a voltage corresponding to the voltage of the first control signal to the second output pull-down driver in response to the output signal of the unit shift register at the subsequent stage;
A second pull-down driver that applies a voltage corresponding to the voltage of the second control signal to the first output pull-down driver in response to the output signal of the unit shift register at the subsequent stage. Item 3. The shift register according to Item 2.
前記第1の出力プルダウン駆動部は、
前記出力端子に接続された第1電極と、
前記第1の制御信号が入力される端子に接続された第2電極と、
前記第2のプルダウン駆動部の出力ノードに接続された制御電極と
を含む第1のトランジスタを有し、
前記第2の出力プルダウン駆動部は、
前記出力端子に接続された第1電極と、
前記第2の制御信号が入力される端子に接続された第2電極と、
前記第1のプルダウン駆動部の出力ノードに接続された制御電極と
を含む第2のトランジスタを有する、請求項3に記載のシフトレジスタ。
The first output pull-down driver is
A first electrode connected to the output terminal;
A second electrode connected to a terminal to which the first control signal is input;
A first transistor including a control electrode connected to an output node of the second pull-down driver,
The second output pull-down driver is
A first electrode connected to the output terminal;
A second electrode connected to a terminal to which the second control signal is input;
The shift register according to claim 3, further comprising: a second transistor including a control electrode connected to an output node of the first pull-down driver.
前記第1のトランジスタの前記第2電極に入力される前記第1の制御信号のハイレベル電圧値は、前記後段の単位シフトレジスタの前記出力信号に応答して前記第1のプルダウン駆動部から出力される前記電圧のハイレベル電圧値よりも高く、
前記第2のトランジスタの前記第2電極に入力される前記第2の制御信号のハイレベル電圧値は、前記後段の単位シフトレジスタの前記出力信号に応答して前記第2のプルダウン駆動部から出力される前記電圧のハイレベル電圧値よりも高い、請求項4に記載のシフトレジスタ。
The high level voltage value of the first control signal input to the second electrode of the first transistor is output from the first pull-down driving unit in response to the output signal of the unit shift register at the subsequent stage. Higher than the high level voltage value of the voltage
The high level voltage value of the second control signal input to the second electrode of the second transistor is output from the second pull-down driving unit in response to the output signal of the unit shift register at the subsequent stage. The shift register according to claim 4, wherein the shift register is higher than a high level voltage value of the voltage to be applied.
前記プルアップ駆動部は、
前記出力プルアップ駆動部に接続された第1電極と、
前記前段の単位シフトレジスタの前記出力信号が入力される端子に接続された制御電極と、
当該制御電極、又は電源電位が入力される電源端子に接続された第2電極と
を含む第3のトランジスタと、
前記出力プルアップ駆動部に接続された第1電極と、
前記第1の制御信号が入力される端子に接続された第2電極と、
前記第2のプルダウン駆動部の出力ノードに接続された制御電極と
を含む第4のトランジスタと、
前記出力プルアップ駆動部に接続された第1電極と、
前記第2の制御信号が入力される端子に接続された第2電極と、
前記第1のプルダウン駆動部の出力ノードに接続された制御電極と
を含む第5のトランジスタと
を有する、請求項3〜5のいずれか一つに記載のシフトレジスタ。
The pull-up drive unit is
A first electrode connected to the output pull-up driver;
A control electrode connected to a terminal to which the output signal of the preceding unit shift register is input;
A third transistor including the control electrode or a second electrode connected to a power supply terminal to which a power supply potential is input;
A first electrode connected to the output pull-up driver;
A second electrode connected to a terminal to which the first control signal is input;
A fourth transistor including a control electrode connected to the output node of the second pull-down driver;
A first electrode connected to the output pull-up driver;
A second electrode connected to a terminal to which the second control signal is input;
The shift register according to claim 3, further comprising: a fifth transistor including a control electrode connected to an output node of the first pull-down driver.
前記第4のトランジスタの前記第2電極に入力される前記第1の制御信号のハイレベル電圧値は、前記後段の単位シフトレジスタの前記出力信号に応答して前記第1のプルダウン駆動部から出力される前記電圧のハイレベル電圧値よりも高く、
前記第5のトランジスタの前記第2電極に入力される前記第2の制御信号のハイレベル電圧値は、前記後段の単位シフトレジスタの前記出力信号に応答して前記第2のプルダウン駆動部から出力される前記電圧のハイレベル電圧値よりも高い、請求項6に記載のシフトレジスタ。
The high level voltage value of the first control signal input to the second electrode of the fourth transistor is output from the first pull-down driver in response to the output signal of the unit shift register at the subsequent stage. Higher than the high level voltage value of the voltage
The high level voltage value of the second control signal input to the second electrode of the fifth transistor is output from the second pull-down driving unit in response to the output signal of the unit shift register at the subsequent stage. The shift register according to claim 6, wherein the shift register is higher than a high level voltage value of the voltage to be applied.
前記第1のプルダウン駆動部の出力ノードに接続された第1電極と、
前記第1の制御信号が入力される端子に接続された第2電極と、
前記第2のプルダウン駆動部の出力ノードに接続された制御電極と
を含む第6のトランジスタと、
前記第2のプルダウン駆動部の出力ノードに接続された第1電極と、
前記第2の制御信号が入力される端子に接続された第2電極と、
前記第1のプルダウン駆動部の出力ノードに接続された制御電極と
を含む第7のトランジスタと
をさらに備える、請求項3〜7のいずれか一つに記載のシフトレジスタ。
A first electrode connected to an output node of the first pull-down driver;
A second electrode connected to a terminal to which the first control signal is input;
A sixth transistor including a control electrode connected to the output node of the second pull-down driver;
A first electrode connected to an output node of the second pull-down driver;
A second electrode connected to a terminal to which the second control signal is input;
The shift register according to claim 3, further comprising a seventh transistor including a control electrode connected to an output node of the first pull-down driver.
前記第6のトランジスタの前記第2電極に入力される前記第1の制御信号のハイレベル電圧値は、前記後段の単位シフトレジスタの前記出力信号に応答して前記第1のプルダウン駆動部から出力される前記電圧のハイレベル電圧値よりも高く、
前記第7のトランジスタの前記第2電極に入力される前記第2の制御信号のハイレベル電圧値は、前記後段の単位シフトレジスタの前記出力信号に応答して前記第2のプルダウン駆動部から出力される前記電圧のハイレベル電圧値よりも高い、請求項8に記載のシフトレジスタ。
The high level voltage value of the first control signal input to the second electrode of the sixth transistor is output from the first pull-down driving unit in response to the output signal of the unit shift register at the subsequent stage. Higher than the high level voltage value of the voltage
The high-level voltage value of the second control signal input to the second electrode of the seventh transistor is output from the second pull-down driver in response to the output signal of the subsequent unit shift register. The shift register according to claim 8, wherein the shift register is higher than a high-level voltage value of the voltage.
JP2005169339A 2005-06-09 2005-06-09 Shift register Pending JP2006344306A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005169339A JP2006344306A (en) 2005-06-09 2005-06-09 Shift register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005169339A JP2006344306A (en) 2005-06-09 2005-06-09 Shift register

Publications (1)

Publication Number Publication Date
JP2006344306A true JP2006344306A (en) 2006-12-21

Family

ID=37641147

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005169339A Pending JP2006344306A (en) 2005-06-09 2005-06-09 Shift register

Country Status (1)

Country Link
JP (1) JP2006344306A (en)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007250052A (en) * 2006-03-15 2007-09-27 Mitsubishi Electric Corp Shift register circuit and image display device provided with the same
JP2008130139A (en) * 2006-11-20 2008-06-05 Mitsubishi Electric Corp Shift register circuit and image display device with the same, and signal generating circuit
JP2011181172A (en) * 2011-04-07 2011-09-15 Mitsubishi Electric Corp Shift register circuit and image display device equipped with the same
US8023610B2 (en) 2007-02-07 2011-09-20 Mitsubishi Electric Corporation Semiconductor device and shift register circuit
JP2012068592A (en) * 2010-09-27 2012-04-05 Hitachi Displays Ltd Drive circuit and image display device
US8194817B2 (en) 2009-12-11 2012-06-05 Mitsubishi Electric Corporation Shift register circuit
JP2015181083A (en) * 2009-02-12 2015-10-15 株式会社半導体エネルギー研究所 drive circuit
JP2016027520A (en) * 2009-03-26 2016-02-18 株式会社半導体エネルギー研究所 Shift register and display device
CN105513530A (en) * 2015-12-23 2016-04-20 友达光电股份有限公司 Shift register and control method thereof
JP2016076286A (en) * 2008-11-14 2016-05-12 株式会社半導体エネルギー研究所 Shift register
CN107909960A (en) * 2018-01-02 2018-04-13 京东方科技集团股份有限公司 Shift register cell, shift-register circuit and display panel

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007250052A (en) * 2006-03-15 2007-09-27 Mitsubishi Electric Corp Shift register circuit and image display device provided with the same
JP2008130139A (en) * 2006-11-20 2008-06-05 Mitsubishi Electric Corp Shift register circuit and image display device with the same, and signal generating circuit
US8023610B2 (en) 2007-02-07 2011-09-20 Mitsubishi Electric Corporation Semiconductor device and shift register circuit
JP2016076286A (en) * 2008-11-14 2016-05-12 株式会社半導体エネルギー研究所 Shift register
US12013617B2 (en) 2008-11-14 2024-06-18 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US11604391B2 (en) 2008-11-14 2023-03-14 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US10416517B2 (en) 2008-11-14 2019-09-17 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US10901283B2 (en) 2008-11-14 2021-01-26 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JP2018010709A (en) * 2008-11-14 2018-01-18 株式会社半導体エネルギー研究所 Semiconductor device
JP6190559B1 (en) * 2008-11-14 2017-08-30 株式会社半導体エネルギー研究所 Semiconductor device
JP2015181083A (en) * 2009-02-12 2015-10-15 株式会社半導体エネルギー研究所 drive circuit
US10964281B2 (en) 2009-03-26 2021-03-30 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device, driving method of the same, and electronic device including the same
KR101782328B1 (en) 2009-03-26 2017-09-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Liquid crystal display device, driving method of the same, and electronic device including the same
US11514871B2 (en) 2009-03-26 2022-11-29 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device, driving method of the same, and electronic device including the same
JP2016027520A (en) * 2009-03-26 2016-02-18 株式会社半導体エネルギー研究所 Shift register and display device
US8194817B2 (en) 2009-12-11 2012-06-05 Mitsubishi Electric Corporation Shift register circuit
US9336897B2 (en) * 2009-12-11 2016-05-10 Mitsubishi Electric Corporation Shift register circuit
JP2012068592A (en) * 2010-09-27 2012-04-05 Hitachi Displays Ltd Drive circuit and image display device
JP2011181172A (en) * 2011-04-07 2011-09-15 Mitsubishi Electric Corp Shift register circuit and image display device equipped with the same
CN105513530B (en) * 2015-12-23 2018-08-24 友达光电股份有限公司 Shift register and control method thereof
CN105513530A (en) * 2015-12-23 2016-04-20 友达光电股份有限公司 Shift register and control method thereof
CN107909960B (en) * 2018-01-02 2020-06-09 京东方科技集团股份有限公司 Shift register unit, shift register circuit and display panel
CN107909960A (en) * 2018-01-02 2018-04-13 京东方科技集团股份有限公司 Shift register cell, shift-register circuit and display panel

Similar Documents

Publication Publication Date Title
US10217427B2 (en) Gate drive unit circuit, gate drive circuit, display device and driving method
JP2006344306A (en) Shift register
KR100847091B1 (en) Shift register circuit and image display apparatus equipped with the same
JP4990034B2 (en) Shift register circuit and image display apparatus including the same
JP5241724B2 (en) Shift register
JP5665299B2 (en) Shift register circuit
JP4993544B2 (en) Shift register circuit
JP5188382B2 (en) Shift register circuit
JP4912186B2 (en) Shift register circuit and image display apparatus including the same
JP5528084B2 (en) Shift register circuit
JP5078533B2 (en) Gate line drive circuit
EP3217383A1 (en) Array substrate gate drive unit, method and circuit and display device
JP5527647B2 (en) Shift register
WO2009084272A1 (en) Semiconductor device and display device
JP5496270B2 (en) Gate line drive circuit
JP2007257813A (en) Shift register circuit and image display apparatus
US20160240159A1 (en) Shift register and display device
JP2005285168A (en) Shift register and liquid crystal driving circuit using the same
JPWO2009034750A1 (en) Shift register
US10410597B2 (en) Shift register
JP2008287753A (en) Shift register circuit and image display device provided with the same
JP2008251094A (en) Shift register circuit and image display apparatus with the same
JP2010086640A (en) Shift register circuit
CN107533866B (en) Shift register
JP4969322B2 (en) Voltage generating circuit and image display device including the same