JP2006209646A - 分散制御システム - Google Patents
分散制御システム Download PDFInfo
- Publication number
- JP2006209646A JP2006209646A JP2005023694A JP2005023694A JP2006209646A JP 2006209646 A JP2006209646 A JP 2006209646A JP 2005023694 A JP2005023694 A JP 2005023694A JP 2005023694 A JP2005023694 A JP 2005023694A JP 2006209646 A JP2006209646 A JP 2006209646A
- Authority
- JP
- Japan
- Prior art keywords
- transmitted
- synchronization
- control
- signal
- external device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P90/00—Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
- Y02P90/02—Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]
Landscapes
- General Factory Administration (AREA)
- Numerical Control (AREA)
- Programmable Controllers (AREA)
Abstract
【課題】 すべての外部機器が動作準備完了状態であることが確認された段階で同期信号がすべての外部機器に送信される分散制御システムを提供する。
【解決手段】 上位制御装置2と、複数の下位制御装置31,32,…とがシリアル回線5によって接続され、それぞれの下位制御装置には外部機器41,42,…が接続されることによって分散制御システム1が構成される。下位制御装置31,32,…には、CPU311,321,…と同期制御回路313,323,…が少なくとも内臓されており、各同期制御回路は相互に接続されている。シリアル回線5を介して各CPUに動作指令が送信されてきた段階で、各CPUは対応する外部機器が動作準備完了か否かを判断し、準備完了の場合には同期制御回路へ動作準備完了信号を送信する。すべての同期制御回路に動作準備完了信号が送信された段階で、各外部機器へ同期信号が送信される。
【選択図】 図2
【解決手段】 上位制御装置2と、複数の下位制御装置31,32,…とがシリアル回線5によって接続され、それぞれの下位制御装置には外部機器41,42,…が接続されることによって分散制御システム1が構成される。下位制御装置31,32,…には、CPU311,321,…と同期制御回路313,323,…が少なくとも内臓されており、各同期制御回路は相互に接続されている。シリアル回線5を介して各CPUに動作指令が送信されてきた段階で、各CPUは対応する外部機器が動作準備完了か否かを判断し、準備完了の場合には同期制御回路へ動作準備完了信号を送信する。すべての同期制御回路に動作準備完了信号が送信された段階で、各外部機器へ同期信号が送信される。
【選択図】 図2
Description
本発明は、上位制御装置からの動作指令を複数の下位制御装置に送信し、それぞれの下位制御装置に繋げられた外部機器が同期動作することのできる分散制御システムに係り、特に、すべての外部機器が動作準備完了状態であることが確認された段階で同期信号がすべての外部機器に送信される分散制御システムに関するものである。
電化製品の生産ラインや車両の生産ラインにおける部品の組付けや、各種部品や装置の性能試験などにおける各部品や部位の挙動データの収集などの際には、複数の機器の同期動作が必要とされる場合が多分にある。この場合、複数の機器(アクチュエータなど)に信号を送る上位の制御装置があり、この上位の制御装置と回線で接続された複数の下位の制御装置があり、それぞれの下位制御装置に動作対象の機器が接続されることによって構成された、いわゆる分散制御システムが構築されるのが一般的である。
上記する分散制御システムに関する技術としては、例えば特許文献1,2などにその開示がある。特許文献1は、ホスト制御装置と複数の制御装置とをシリアル通信ケーブルで結合してなる分散制御システムに関する発明である。かかる分散制御システムにおいては、複数の制御装置の中から1つの基準となる制御装置を任意に設定し、ホスト制御装置からの同期信号はこの基準となる制御装置に送信され、基準となる制御装置から順次他の制御装置へ同期信号が送信される構成となっている。
一方、特許文献2に開示の発明は、信号を送信する制御回路(上位の制御回路)と、この信号を受信する1つの制御回路(下位の制御回路)が通信線によって繋げられ、この制御回路から他の一つの制御回路(下位の制御回路)へといった具合に、順次下位の制御回路が通信線によって繋げられ、最後に信号を受信する下位の制御回路と上位の制御回路が繋げられることで、すべての回路がループ状に繋げられた構成の通信方式に関する発明である。
特開平11−167406号公報
特開平6−319184号公報
上記する2つの特許文献には、ともに複数の下位制御装置(制御回路)に繋げられた複数の外部機器が同期動作できる旨の記載がある。しかし、これらの制御システムにおいては、各下位の制御装置に対して信号が順次送られる構成でることから、精度のよい同期制御は実質的に不可能であるものと考えられる。また、極めて高速に信号が送信されることでほぼ同時に各外部機器が動作できるとしても、実際にすべての外部機器の動作準備が完了しているか否かの判断はできない。この動作準備とは、外部機器に直接動作指令を送信するCPUや外部機器に故障などがなく、外部機器に動作指令信号が送信された段階で該外部機器が所要の動作を実現できる状態のことである。したがって、仮に同期信号がそれぞれの外部機器に送信されたとしても実際に作動しない外部機器がある場合には、信号送信後に作動しない外部機器の存在を作業員が認識し、その後にすべての機器の動作をストップさせる必要が生じ、生産ラインなどにおいては大きなタイムロスの原因となる。また、動作開始が遅れる外部機器が存在する場合には、所定の動きが実現できない。さらには、信号が順次送信される構成であるため、下位の制御装置が追加された場合には、信号を送信する側の制御装置における制御プログラムの変更が余儀なくされるといった問題も生じ得る。
本発明は、上記する問題に鑑みてなされたものであり、複数の外部機器の同期動作を極めて精度よくおこなうことのできる分散制御システムを提供することを目的とする。また、複数の外部機器すべての動作準備が完了していることを確認した後にすべての外部機器が同期動作することのできる分散制御システムを提供することを目的とする。
前記目的を達成すべく、本発明による分散制御システムは、上位制御装置と、複数の下位制御装置とが回線によって接続され、それぞれの下位制御装置には外部機器が繋げられており、それぞれの下位制御装置にはCPUと同期制御回路が少なくとも内臓されている分散制御システムにおいて、それぞれの同期制御回路同士は相互に接続されており、上位制御装置から回線を介して動作指令がそれぞれのCPUに送信され、外部機器が動作準備完了の場合にはそれぞれのCPUから動作準備完了信号がそれぞれの同期制御回路に送信され、すべての同期制御回路に動作準備完了信号が送信された段階ですべての同期制御回路からそれぞれの外部機器に同期信号が送信されることを特徴とする。
本発明の分散制御システムは、上位制御装置と、この上位制御装置に回線で接続された複数の下位制御装置とから大略構成されている。すなわち、本発明のシステムは、上位制御装置からの動作指令信号が、同時に各下位制御装置に送信される構成となっており、下位制御装置の中で一つの基準となる制御装置が設定されていて、この基準となる制御装置と上位制御装置のみが接続されている構成ではない。
下位制御装置には、CPUと同期制御回路が少なくとも内臓されているが、その他、上位制御装置から送られてくる信号を直接受け取るインターフェイスが内臓されており、このインターフェイスとCPUが接続され、CPUと同期制御回路が接続された構成となっている。このCPUは外部機器と接続されており、CPUから送信された同期信号に基づいて複数の外部機器が同期動作するものである。外部機器は特に限定するものではないが、例えば、部品の製作段階に応じた適宜のアクチュエータなどが実施形態としてある。
CPUと同期制御回路は、双方向の信号の授受が可能となっている。また、上位制御装置に接続された複数の下位制御装置内にある同期制御回路同士は、相互に接続された構成となっている。
上位制御装置から各下位制御装置へ送られた動作指令は、それぞれの下位制御装置において、まず、インターフェイスを介してCPUに送信される。ここで、CPUは、外部機器に故障等がなく、該外部機器に動作指令を送信すれば稼動可能な状態か否かを確認する。外部機器が稼動可能な状態であることが確認できた場合には、CPUから同期制御回路へ動作準備完了信号が送信される。一方、外部機器が稼動できない状態の場合には、CPUから同期制御回路へ動作準備完了信号は送信されない。
すべての下位制御装置の同期制御回路へ動作準備完了信号が送信された場合、各同期制御回路同士は相互に接続されていることからすべての同期制御回路に動作準備完了信号が送信されたことが確認可能となる。このすべての同期制御回路に動作準備完了信号が送信された段階で、各同期制御回路から各CPUへ同期信号が送信される。この同期信号を受信した各CPUは、それぞれに接続された外部機器へ同期信号を送信することにより、各外部機器は同期して稼動することが可能となる。
同期制御回路のうち、一つでも動作準備完了信号の受信がない回路が存在する場合には、他のCPUにおいても同期信号が送信されない。したがって、上位制御装置から動作準備完了信号が送信された際には、すべての外部機器が同期して稼動するか、すべての外部機器が全く稼動しないかのどちらかの状態となる。したがって、一つでも稼動できない外部機器が存在する場合には、すべての外部機器が稼動しないことを作業員もしくはセンサーが確認し、同期制御回路へ動作準備完了信号が送信されていない下位制御装置を特定してその下位制御装置に接続された外部機器の状態を検査することができる。
従来は、すべての外部機器が動作準備完了となっているか否かの確認がなされることなく、同期信号が各外部機器に送信されていたため、稼動できない外部機器が存在する場合でも他の外部機器は稼動を開始してしまい、作業がしばらく進んだ段階で他の外部機器の稼動をストップさせる必要が生じていた。その結果、組付け部品等を外部機器稼動前の状態に戻す等、大きな作業時間のロスが招来されていた。本発明の分散制御システムによれば、かかる問題は生じ得ず、高い生産ライン等の管理体制を構築することができる。また、上位制御装置からの信号を同時に並行して各下位制御装置(に接続された外部機器)に送信することができるため、複数の外部機器が精度よく(タイムラグなく)同期動作することが可能となる。
また、本発明による分散制御システムの他の実施形態において、前記同期制御回路は、スイッチトランジスタから構成されており、すべての下位制御装置におけるスイッチトランジスタがONした段階ですべての同期制御回路からそれぞれの外部機器に同期信号が送信されることを特徴とする。
本発明は、同期制御回路の一実施形態として、該同期制御回路が公知のスイッチトランジスタから構成されている分散制御システムに関するものである。
各スイッチトランジスタにおいては、対応するCPUから動作準備完了信号が送信された段階で、ベースからエミッタ(アース)への電流の流れが遮断される構成となっている。エミッタへの電流の流れが遮断された段階で、同期信号はスイッチトランジスタ(同期制御回路)から対応するCPUへ送信される。すべてのスイッチトランジスタは相互に接続されているため、一つでもエミッタへの電流の流れがある場合には、すべての電流(同期信号)は一つのエミッタへ流れ込んでしまい、結果としてすべてのCPUへ同期信号が送信されないこととなる。
このように、公知のスイッチトランジスタを同期制御回路として使用することで、安価に本発明の分散制御システムを構築することが可能となる。
また、本発明による分散制御システムの他の実施形態において、相互に接続された前記同期制御回路はリレーから構成されており、すべての同期制御回路に動作準備完了信号が送信された段階で、それぞれの外部機器に同期信号が送信されることを特徴とする。
本発明は、同期制御回路として上記するスイッチトランジスタ以外の他の実施形態として、公知のリレー(リレーシーケンス)を適用して構築された分散制御システムに関するものである。例えば、各同期制御回路に動作準備完了信号が送信された段階で各同期制御回路に接続されたコイルに電流が流れ、コイルに電流が流れることによってコイル内に配設されたスイッチがOFF状態からON状態となり、各CPUへ同時に電流(同期信号)が流れる形態である。
また、本発明による分散制御システムの好ましい実施形態において、前記回線はシリアル回線からなり、前記動作指令は、それぞれの外部機器に固有のデータの集合体からなり、下位制御装置にはそれぞれに固有のアドレスが設定されており、シリアル回線を介してそれぞれの下位制御装置に動作指令が送信された際に、それぞれの下位制御装置は固有のアドレスに対応したデータを受信可能であることを特徴とする。
シリアル回線は、複数種類の情報(データ)を一気に送受信できる特性を有している。分散制御システムは、受信するデータがそれぞれ異なる外部機器に同時にデータを送信して同期動作をおこなわせるシステムであることから、上位制御装置から下位制御装置へのデータを送信する回線はシリアル回線であることが望ましく、かかる通信方式としては、公知のRS485マルチドロップ方式を使用することができる。
まず、各下位制御装置にはアドレス設定器が内臓されていて、固有のアドレス情報がCPUへ書き込まれる。上記するマルチドロップ方式を使用する際の動作指令データ(コマンドフレーム)の実施形態としては、開始コードが書き込まれる開始フィールド、各下位制御装置すべてに情報を送信するのか任意のアドレスのみに情報を送信するのかを選択するためのアドレスフィールド、順番に下位制御装置ごとの詳細な動作指令データが書き込まれる情報フィールド、終了コードが書き込まれる終了フィールドなどから構成される実施形態がある。各下位制御装置のCPUには、一気に送信されてくる動作指令データのうちの何番目のデータを読み取ればよいかが予め決められているため、各CPUは固有のアドレスに対応したデータを誤読なく、かつ同時に読み取ることができる。
以上の説明から理解できるように、本発明の分散制御システムによれば、上位制御装置の下に複数の下位制御装置が併設していて、上位制御装置から各下位制御装置に同時に動作指令データが送信される構成となっているため、精度のよい(タイムラグのない)複数の外部機器の同期動作を実現することができる。また、本発明の分散制御システムによれば、各下位制御装置に内臓された同期制御回路同士が相互に接続され、すべての同期制御回路に動作準備完了信号が送信されたことを確認した上で同期信号が各外部機器に送信される構成となっているため、稼動しない外部機器が存在することによって事後的に各外部機器の稼動をストップさせる必要性を排除することができる。そのため、部品組付けの生産ライン等においては、かかる外部機器の稼動ストップによってもたらされる作業時間のロスの発生を解消することができる。さらに、本発明の分散制御システムによれば、同期制御回路を公知のスイッチトランジスタやリレーにて構成するため、比較的安価にシステムを構築することができる。
以下、図面を参照して本発明の実施の形態を説明する。図1は、本発明の分散制御システムの構成を示したブロック図を、図2は、同期制御回路の構成を示したブロック図をそれぞれ示したものである。図3は、分散制御システムにおける動作指令、動作準備完了信号、同期信号の流れを示したフローである。図4は、同期制御回路がスイッチトランジスタから構成される実施形態において、すべての同期制御回路に動作準備完了信号が送信された場合の同期信号の流れを示したブロック図を、図5は、同期制御回路がスイッチトランジスタから構成される実施形態において、一つの同期制御回路に動作準備完了信号が送信されない場合の信号の流れを示したブロック図を、図6は、同期制御回路がリレーから構成される実施形態において、すべての同期制御回路に動作準備完了信号が送信された場合の同期信号の流れを示したブロック図をそれぞれ示したものである。図7は、シリアル回線で送信される動作指令(フレームコマンド)の一実施形態を示した図である。なお、図示する実施形態においては、上位制御装置と複数の下位制御装置とを繋ぐ回線にシリアル回線を使用しているが、その他のパラレル回線を使用してもよいことは勿論のことである。
図1は、分散制御システムの一実施形態を示したブロック図である。分散制御システム1は、上位制御装置2と、複数の下位制御装置31,32,33,34,35,…、3nとがそれぞれシリアル回線5にて接続されており、各下位制御装置31,32,…には、それぞれ外部機器41,42,…が接続されることによって構成されている。また、各下位制御装置31,32,…はその内部の同期制御回路同士が回線6にて接続されている。外部機器41,42,…としては、例えば生産ラインの各組付け工程に対応した適宜のアクチュエータ等の実施形態がある。
下位制御装置31,32,…の内部を詳細に説明したものが図2である。例えば、下位制御装置31を取り上げて説明すると、下位制御装置31内には、シリアル回線5と直接接続されたインターフェイス311(シリアル通信インターフェイス)と、このインターフェイス311と接続されるCPU312、CPU312と接続されるアドレス設定器314とおよび同期制御回路313が内臓されている。アドレス設定器314に外部から固有のアドレスが入力されると、このアドレスがCPU312に書き込まれ、CPU312において、シリアル回線5を介して送られてくる情報フィールドの中から、自身のアドレスに対応した動作指令情報(データ)の取り込みがおこなわれる。
CPU312に動作指令情報が入力されると、CPU312は、外部機器41に故障等がなく、稼動できるか否かを判断する。これは、仮指令データを外部機器41に送信し、外部機器41から稼動準備ができている旨の回答データを得る等の形態でおこなわれ得る。
CPU312が、外部機器41の稼動準備完了を確認した段階で、CPU312から同期制御回路313へ動作準備完了信号が送信される。
以上の信号の流れが他の下位制御装置32,33,…においても同様におこなわれる。ここで、同期制御回路313,323,…はそれぞれ回線6にて接続されており、すべての同期制御回路313,323,…に動作準備完了信号が送信された段階で、各同期制御回路313,323,…から対応する外部機器41,42,…に同期信号が送信される。この同期制御回路の実施形態は後述する。
以上に説明した動作指令、動作準備完了信号、同期信号の流れをフローで示したものが図3である。まず、上位制御装置2から各下位制御装置31,32,…のインターフェイス311,321,…へ動作指令が送信され、インターフェイス311,321,…を介して各CPU312,322,…へ動作指令が送信される(S1)。CPU312,322,…へ動作指令が送信された後、各CPU312,322,…は対応する外部機器41,42,…が動作準備完了か否か(外部機器に故障等がないか)を判断する(S2)。外部機器41,42,…が動作準備完了の場合には、各CPU312,322,…から対応する同期制御回路313,323,…へ動作準備完了信号が送信される(S3)。
すべての同期制御回路313,323,…は相互に接続されており、すべての同期制御回路313,323,…に動作準備完了信号が送信されたか否かの判断をおこなう(S4)。同期制御回路のうちで、一つでも動作準備完了信号が受信できていない回路が存在する場合には、すべての外部機器に同期信号が送信されず、また、同時にどの同期制御回路に不備があるのかが特定され、作業員は特定された同期制御回路におけるCPUや外部機器の点検をおこなう(S7)。
一方、すべての同期制御回路に動作準備完了信号が送信されている場合には、各同期制御回路から各CPUへ同期信号が送信され(S5)、各CPUから各外部機器へ同期信号が送信される(S6)。
この同期制御回路をスイッチトランジスタによって形成した実施形態が図4,5に示されている。なお、図4はすべてのスイッチトランジスタに動作準備完了信号が送信された場合を、図5は、スイッチトランジスタ323に動作準備完了信号が送信されない場合を示したものである。
図4に戻り、例えば、スイッチトランジスタ313に動作準備完了信号が送信されると(X方向)、コレクタ端子からベースを介してエミッタ端子へ流れる順電流の流れが遮断される。すべてのスイッチトランジスタ323,333,…で同様に順電流の流れが遮断されると、各スイッチトランジスタでは、コレクタ端子からCPUへの電流の流れ(Y方向)が生じ(スイッチトランジスタからCPUへの同期信号が送信される)、CPUから外部機器へ同期信号(Y方向)が送信されることになる。
一方、図5に示すように、例えば一つのスイッチトランジスタ(図ではスイッチトランジスタ323)に動作準備完了信号が送信されない場合には、スイッチトランジスタへ動作準備完了信号が送信されている同期制御回路から電流がスイッチトランジスタ323に流れ込み(Y方向)、スイッチトランジスタ323においてエミッタ端子への順電流の流れが生じることとなる(Z方向)。
上記するように各同期制御回路としてスイッチトランジスタを使用することにより、すべてのスイッチトランジスタに動作準備完了信号が送信される場合には、すべてのCPUへ同期信号を送信させることができるし、一つでも動作準備完了信号が送信されないスイッチトランジスタが存在する場合には、すべてのCPUへ同期信号が送信されないようにすることができる。
一方、同期制御回路として上記するスイッチトランジスタ以外の実施形態としてリレー(リレーシーケンス)を適用した場合を図6に示している。ここでは、すべての同期制御回路に動作準備完了信号が送信されることにより、一つの直列回路が構成されて電流がコイル7へ流れ込み(X方向)、電流が流れ込むことによってコイル7の内部に配設されたスイッチがONされ、各CPUを介して各外部機器へ同期信号が送信されることとなる。
次に、シリアル回線5を介して上位制御装置2から各下位制御装置31,32,…へ送信される動作指令データ(コマンドフレーム)の一実施形態を図7を基に説明する。コマンドフレームの構成としては、左から順に、開始コードが書き込まれる開始フィールド(f1)、各下位制御装置すべてに情報を送信するのか任意のアドレスのみに情報を送信するのかを選択するためのアドレスフィールド(f2)、コマンドの略号が書き込まれるヘッダフィールド(f3)、各下位制御装置のアドレスに対応したコマンド詳細データD1,D2,…、Dnが書き込まれる情報フィールド(f41、f42、…、f4n)、水平パリティデータが書き込まれるパリティフィールド(f5)、終了コードが書き込まれる終了フィールド(f6)などから構成される。例えば、すべての下位制御装置へ一気にデータを送信する場合には、アドレスフィールド(f2)に0を、任意の下位制御装置のみにデータを送信する場合には該下位制御装置に対応したアドレスナンバーが書き込まれている。なお、各フィールドデータは、微小な一定間隔を置いて順次連続的に送信され、各下位制御装置には、予め読み取るべき情報フィールドの順番が取り決められている。
上記するように、上位制御装置と各下位制御装置とをシリアル回線で接続することにより、複数のデータを一気に送信することが可能となり、同期制御回路として公知のスイッチトランジスタやリレーを適用することにより、本発明特有の性能を具備した分散制御システムを安価に構築することが可能となる。
以上、本発明の実施の形態を図面を用いて詳述してきたが、具体的な構成はこの実施形態に限定されるものではなく、本発明の要旨を逸脱しない範囲における設計変更等があっても、それらは本発明に含まれるものである。
1…分散制御システム、2…上位制御装置、31,32,33,34,35,3n…下位制御装置、311,321…インターフェイス、312,322…CPU、313,323…同期制御回路、314,324…アドレス設定器、41,42,43,44,45,4n…外部機器、5…シリアル回線、6…回線、7…コイル
Claims (4)
- 上位制御装置と、複数の下位制御装置とが回線によって接続され、それぞれの下位制御装置には外部機器が繋げられており、それぞれの下位制御装置にはCPUと同期制御回路が少なくとも内臓されている分散制御システムにおいて、
それぞれの同期制御回路同士は相互に接続されており、上位制御装置から回線を介して動作指令がそれぞれのCPUに送信され、外部機器が動作準備完了の場合にはそれぞれのCPUから動作準備完了信号がそれぞれの同期制御回路に送信され、すべての同期制御回路に動作準備完了信号が送信された段階ですべての同期制御回路からそれぞれの外部機器に同期信号が送信されることを特徴とする分散制御システム。 - 前記同期制御回路は、スイッチトランジスタから構成されており、すべての下位制御装置におけるスイッチトランジスタがONした段階ですべての同期制御回路からそれぞれの外部機器に同期信号が送信されることを特徴とする請求項1に記載の分散制御システム。
- 相互に接続された前記同期制御回路はリレーから構成されており、すべての同期制御回路に動作準備完了信号が送信された段階で、それぞれの外部機器に同期信号が送信されることを特徴とする請求項1に記載の分散制御システム。
- 前記回線はシリアル回線からなり、前記動作指令は、それぞれの外部機器に固有のデータの集合体からなり、下位制御装置にはそれぞれに固有のアドレスが設定されており、シリアル回線を介してそれぞれの下位制御装置に動作指令が送信された際に、それぞれの下位制御装置は固有のアドレスに対応したデータを受信可能であることを特徴とする請求項1〜3のいずれかに記載の分散制御システム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005023694A JP2006209646A (ja) | 2005-01-31 | 2005-01-31 | 分散制御システム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005023694A JP2006209646A (ja) | 2005-01-31 | 2005-01-31 | 分散制御システム |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2006209646A true JP2006209646A (ja) | 2006-08-10 |
Family
ID=36966404
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005023694A Pending JP2006209646A (ja) | 2005-01-31 | 2005-01-31 | 分散制御システム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2006209646A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4726988B2 (ja) * | 2007-08-31 | 2011-07-20 | 株式会社 エニイワイヤ | アドレスを表示可能な子局ターミナル |
DE102015002837A1 (de) | 2014-04-16 | 2015-10-22 | Hitachi, Ltd. | Verteiltes Steuerungssystem |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01161503A (ja) * | 1987-12-18 | 1989-06-26 | Hitachi Seiko Ltd | 工作機械の位置決め制御装置 |
JPH04233005A (ja) * | 1990-06-08 | 1992-08-21 | Philips Gloeilampenfab:Nv | 計装システムとそのようなシステムでの使用に適応した計装デバイス |
JPH0656801U (ja) * | 1992-12-28 | 1994-08-05 | オリンパス光学工業株式会社 | 位置決め制御装置 |
JP2002073127A (ja) * | 2000-09-04 | 2002-03-12 | Fanuc Ltd | ロボット制御装置 |
JP2002297203A (ja) * | 2001-03-30 | 2002-10-11 | Sanyo Denki Co Ltd | 多軸サーボシステム |
-
2005
- 2005-01-31 JP JP2005023694A patent/JP2006209646A/ja active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01161503A (ja) * | 1987-12-18 | 1989-06-26 | Hitachi Seiko Ltd | 工作機械の位置決め制御装置 |
JPH04233005A (ja) * | 1990-06-08 | 1992-08-21 | Philips Gloeilampenfab:Nv | 計装システムとそのようなシステムでの使用に適応した計装デバイス |
JPH0656801U (ja) * | 1992-12-28 | 1994-08-05 | オリンパス光学工業株式会社 | 位置決め制御装置 |
JP2002073127A (ja) * | 2000-09-04 | 2002-03-12 | Fanuc Ltd | ロボット制御装置 |
JP2002297203A (ja) * | 2001-03-30 | 2002-10-11 | Sanyo Denki Co Ltd | 多軸サーボシステム |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4726988B2 (ja) * | 2007-08-31 | 2011-07-20 | 株式会社 エニイワイヤ | アドレスを表示可能な子局ターミナル |
DE102015002837A1 (de) | 2014-04-16 | 2015-10-22 | Hitachi, Ltd. | Verteiltes Steuerungssystem |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6477161B2 (ja) | 情報処理装置、情報処理プログラムおよび情報処理方法 | |
US9697164B2 (en) | Method and control device for the operation of a contact-free transmission system for an IO link | |
JP6600518B2 (ja) | バスシステム | |
US20100114334A1 (en) | Method and device for accessing a functional module of automation sytem | |
US8543370B2 (en) | Multiple PLC simulation system | |
EP3376316B1 (en) | Slave device, control method of slave device, information processing program and computer readable recording medium | |
JP5876240B2 (ja) | インターフェース信号を操作する装置及び制御装置 | |
CN103081414A (zh) | 用于实时等时数据传输的通信系统和方法 | |
EP3026556A1 (en) | Event generation management for an industrial controller | |
EP3594768B1 (en) | Management device, relay device, field wireless system, setting method, program, and recording medium | |
US20210167990A1 (en) | Relay device and multi-split control system | |
US10277719B2 (en) | RTU serial communication mechanism | |
KR101492910B1 (ko) | 이더캣 기반의 분산 시계 동기화를 위한 방법 및 시스템 | |
CN110309649B (zh) | 支持装置、非易失性的计算机可读记录介质以及设定方法 | |
JP2006209646A (ja) | 分散制御システム | |
JP5301088B2 (ja) | モータ制御用シリアル通信装置 | |
JP5921781B2 (ja) | プログラマブルコントローラおよびプログラマブルコントローラの制御方法 | |
JP2005195307A (ja) | データ収集方法および中継装置 | |
US20130311695A1 (en) | Flexray Gateway and Method for Operating a Flexray Gateway | |
JP4042790B2 (ja) | 電気機器および電気機器における通信機能正常判定方法 | |
TWI571712B (zh) | 多重容錯控制系統及其同步方法 | |
WO2021010166A1 (ja) | シリアル通信方法及びシリアル通信システム | |
JP4873220B2 (ja) | フィールド通信システム | |
KR101845125B1 (ko) | 가상 슬레이브 디바이스를 내장한 이더켓 기반의 모션 제어모듈 및 제어방법 | |
KR101214280B1 (ko) | 통신 인터락 장치를 포함하는 자동화 설비 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070308 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100323 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20100713 |