JP2006143246A - Tool for storage, and semi-conductor manufacturing method using the same - Google Patents

Tool for storage, and semi-conductor manufacturing method using the same Download PDF

Info

Publication number
JP2006143246A
JP2006143246A JP2004332904A JP2004332904A JP2006143246A JP 2006143246 A JP2006143246 A JP 2006143246A JP 2004332904 A JP2004332904 A JP 2004332904A JP 2004332904 A JP2004332904 A JP 2004332904A JP 2006143246 A JP2006143246 A JP 2006143246A
Authority
JP
Japan
Prior art keywords
semiconductor chip
storage jig
pocket
tray
pocket portions
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2004332904A
Other languages
Japanese (ja)
Inventor
Akira Nozaki
明 野崎
Takayasu Sugai
孝安 菅井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Solutions Technology Ltd
Original Assignee
Hitachi ULSI Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi ULSI Systems Co Ltd filed Critical Hitachi ULSI Systems Co Ltd
Priority to JP2004332904A priority Critical patent/JP2006143246A/en
Publication of JP2006143246A publication Critical patent/JP2006143246A/en
Withdrawn legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To reduce the cost price of a semi-conductor product by providing a plurality of pocket parts capable of storing semi-conductor chips. <P>SOLUTION: A tool for storage has a tray body part 4a in which a plurality of the pocket parts 4c capable of storing the semi-conductor chips respectively are arrayed in a lattice, and three kinds of recesses of different opening areas from each other are formed in a plurality of the pocket parts 4c in a stepped manner. Thus, the semi-conductor chips of three kinds of sizes, including a first semi-conductor chip 1, a second semi-conductor chip 2 and a third semi-conductor chip 3 of different sizes from each other can be stored in each pocket part 4c. Since the semi-conductor chips of a plurality of kinds of sizes can be stored in a tray of one kind, the kinds of trays 4 can be reduced, and the cost price of the semi-conductor products can be reduced thereby. <P>COPYRIGHT: (C)2006,JPO&NCIPI

Description

本発明は、半導体製造技術に関し、特に、トレイを用いた半導体チップの収容技術に適用して有効な技術に関する。   The present invention relates to a semiconductor manufacturing technique, and more particularly to a technique effective when applied to a semiconductor chip accommodation technique using a tray.

従来のトレー(トレイ)は、上面に被収容物(半導体チップ)を収容する窪んだ収容窪を有する板状のトレーと、前記トレーの上面に重ねられ前記収容窪内の被収容物を保護する保護シートと、前記トレーの上面に重ねられるカバーと、前記保護シート付きトレーを所定枚数重ね合わせかつ最上層トレー上に前記カバーを重ねたものを一体的に固定する着脱自在の固定具とを有し、前記トレーは相互に嵌合して重なる構成となる(例えば、特許文献1参照)。
特開平10−194376号公報(図1)
A conventional tray (tray) has a plate-shaped tray having a recessed receiving recess for storing an object (semiconductor chip) on the upper surface, and an object in the receiving recess that is stacked on the upper surface of the tray. A protective sheet, a cover overlaid on the upper surface of the tray, and a detachable fixture that integrally fixes a predetermined number of trays with protective sheets and a stack of the cover on the uppermost tray. And the said tray becomes a structure which mutually fits and overlaps (for example, refer patent document 1).
JP-A-10-194376 (FIG. 1)

個片化された半導体チップは、半導体パッケージに実装する工程に搬送するため、主に樹脂製の専用治具(トレイなどの収納用治具)に収納されて搬送される。搬送時には、揺れや振動が生じるため、半導体チップが治具内で移動して破損したり回転したりすることの無いように、収納する半導体チップのサイズに合わせてポケット部の大きさを決めて半導体チップの品種ごとにトレイが製造されている。   The separated semiconductor chips are mainly stored and transported in a resin-made dedicated jig (storage jig such as a tray) in order to be transported to a process of mounting on a semiconductor package. The size of the pocket is determined according to the size of the semiconductor chip to be stored so that the semiconductor chip does not move or break in the jig during transportation. A tray is manufactured for each type of semiconductor chip.

したがって、様々なサイズの半導体チップを収納するためには、それぞれのチップサイズに合わせた大きさのポケット部を有するトレイを製造しなければならないため、コストパフォーマンスが非常に悪いことが問題である。   Therefore, in order to accommodate various sizes of semiconductor chips, it is necessary to manufacture a tray having a pocket portion having a size corresponding to each chip size, so that the cost performance is very bad.

本発明の目的は、原価の低減化を図ることができる技術を提供することにある。   An object of the present invention is to provide a technique capable of reducing the cost.

本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。   The above and other objects and novel features of the present invention will be apparent from the description of this specification and the accompanying drawings.

本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、以下のとおりである。   Of the inventions disclosed in this application, the outline of typical ones will be briefly described as follows.

すなわち、本発明は、それぞれに半導体チップを収納可能な複数のポケット部を有したものであり、前記複数のポケット部それぞれに複数種類の大きさの凹部が段差状に形成され、かつ前記段差において下段に向かうにつれて前記凹部の大きさが小さくなるように形成された前記複数のポケット部を有しているものである。   That is, the present invention has a plurality of pocket portions each capable of accommodating a semiconductor chip, and each of the plurality of pocket portions is formed with a plurality of types of recesses in a step shape, and It has the plurality of pocket portions formed so that the size of the concave portion becomes smaller toward the lower stage.

また、本発明は、複数のポケット部それぞれに複数種類の大きさの凹部が段差状に形成され、かつ前記段差において下段に向かうにつれて前記凹部の大きさが小さくなるように形成された前記複数のポケット部を有する収納用治具を準備する工程と、前記収納用治具の前記複数のポケット部に対して、前記複数のポケット部において同一の大きさまたは異なった大きさの半導体チップを収納する工程とを有するものである。   Further, the present invention provides the plurality of recesses having a plurality of types of sizes in each of the plurality of pocket portions, and the plurality of recesses formed so that the size of the recesses decreases toward the lower level in the step. A step of preparing a storage jig having a pocket portion, and storing the same size or different sizes of semiconductor chips in the plurality of pocket portions with respect to the plurality of pocket portions of the storage jig. It has a process.

本願において開示される発明のうち、代表的なものによって得られる効果を簡単に説明すれば、以下のとおりである。   Of the inventions disclosed in the present application, effects obtained by typical ones will be briefly described as follows.

収納用治具において、複数のポケット部それぞれに複数種類の大きさの凹部が段差状に形成され、かつ前記段差において下段に向かうにつれて前記凹部の大きさが小さくなるように形成された前記複数のポケット部を有していることにより、1種類の収納用治具で複数種類のサイズの半導体チップを収納することができ、したがって、半導体製品の原価の低減化を図ることができる。   In the storage jig, a plurality of types of recesses are formed in a step shape in each of the plurality of pocket portions, and the plurality of recesses are formed such that the size of the recesses decreases toward the lower stage in the step. By having the pocket portion, it is possible to store a plurality of types of semiconductor chips with one type of storage jig, and therefore it is possible to reduce the cost of the semiconductor product.

以下の実施の形態では特に必要なとき以外は同一または同様な部分の説明を原則として繰り返さない。   In the following embodiments, the description of the same or similar parts will not be repeated in principle unless particularly necessary.

さらに、以下の実施の形態では便宜上その必要があるときは、複数のセクションまたは実施の形態に分割して説明するが、特に明示した場合を除き、それらはお互いに無関係なものではなく、一方は他方の一部または全部の変形例、詳細、補足説明などの関係にある。   Further, in the following embodiment, when it is necessary for the sake of convenience, the description will be divided into a plurality of sections or embodiments, but they are not irrelevant to each other unless otherwise specified. The other part or all of the modifications, details, supplementary explanations, and the like are related.

また、以下の実施の形態において、要素の数など(個数、数値、量、範囲などを含む)に言及する場合、特に明示した場合および原理的に明らかに特定の数に限定される場合などを除き、その特定の数に限定されるものではなく、特定の数以上でも以下でも良いものとする。   Also, in the following embodiments, when referring to the number of elements (including the number, numerical value, quantity, range, etc.), particularly when clearly indicated and when clearly limited to a specific number in principle, etc. Except, it is not limited to the specific number, and it may be more or less than the specific number.

以下、本発明の実施の形態を図面に基づいて詳細に説明する。なお、実施の形態を説明するための全図において、同一の機能を有する部材には同一の符号を付し、その繰り返しの説明は省略する。   Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. Note that components having the same function are denoted by the same reference symbols throughout the drawings for describing the embodiments, and the repetitive description thereof will be omitted.

(実施の形態)
図1は本発明の実施の形態の半導体製造方法で用いられる収納用治具の構造の一例を示す平面図と、そのA−A線に沿って切断した断面図と、ポケット部に収納可能な3種類のサイズの半導体チップの平面図、図2は図1に示す収納用治具における大型の半導体チップを搭載した構造の一例を示す断面図、図3は図1に示す収納用治具における小型の半導体チップを搭載した構造の一例を示す断面図、図4は図1に示す収納用治具において層間材の配置方法の一例を示す断面図、図5は図4に示す層間材を用いた収納用治具の積層構造の一例を示す断面図、図6は本発明の実施の形態の変形例の層間材の配置方法を示す断面図、図7は図6に示す層間材を用いた収納用治具の積層構造の一例を示す断面図、図8は本発明の実施の形態の変形例の収納用治具の構造を示す平面図、図9は図8に示す収納用治具のポケット部の構造と、このポケット部に収納可能な3種類のサイズの半導体チップの平面図である。
(Embodiment)
FIG. 1 is a plan view showing an example of the structure of a storage jig used in the semiconductor manufacturing method of the embodiment of the present invention, a cross-sectional view cut along the line AA, and can be stored in a pocket portion. FIG. 2 is a cross-sectional view showing an example of a structure in which a large-sized semiconductor chip is mounted in the storage jig shown in FIG. 1, and FIG. 3 is a plan view of the storage jig shown in FIG. 4 is a cross-sectional view showing an example of a structure in which a small semiconductor chip is mounted, FIG. 4 is a cross-sectional view showing an example of a method for arranging an interlayer material in the storage jig shown in FIG. 1, and FIG. 5 uses the interlayer material shown in FIG. 6 is a cross-sectional view showing an example of a laminated structure of the storage jig, FIG. 6 is a cross-sectional view showing a method of arranging an interlayer material according to a modification of the embodiment of the present invention, and FIG. 7 uses the interlayer material shown in FIG. Sectional drawing which shows an example of the laminated structure of a storage jig, FIG. 8 is a modification of embodiment of this invention Plan view showing a structure of a housing jig, FIG. 9 is the structure of the pocket portion of the housing jig shown in FIG. 8 is a plan view of a semiconductor chip of three sizes that can be accommodated in the pocket portion.

本実施の形態は、複数の半導体チップを収納可能な収納用治具であるトレイ4と、このトレイ4を用いた半導体製造方法について説明するものである。   In the present embodiment, a tray 4 that is a storage jig capable of storing a plurality of semiconductor chips and a semiconductor manufacturing method using the tray 4 will be described.

まず、トレイ4の構造について説明すると、図1に示すように半導体チップを収納する凹部である複数のポケット部4cが格子状に配列されたトレイ本体部4aと、その外周部に設けられた枠部4bとからなり、複数のポケット部4cそれぞれに複数種類の大きさの凹部が段差状に形成され、かつ前記段差において下段に向かうにつれて前記凹部の大きさが小さくなるように形成されているものである。   First, the structure of the tray 4 will be described. As shown in FIG. 1, a tray main body 4a in which a plurality of pockets 4c, which are recesses for housing semiconductor chips, are arranged in a lattice shape, and a frame provided on the outer periphery thereof. And a plurality of pockets 4c each having a plurality of types of recesses formed in a stepped shape, and the recesses are formed such that the size of the recesses decreases toward the lower step. It is.

すなわち、各ポケット部4cには、上段側から最も開口面積の大きな凹部である第1凹部4dと、中段の2番目に大きな開口面積の凹部である第2凹部4eと、下段の最も小さな開口面積の凹部である第3凹部4fとが、ポケット部4cの中心の同心上に段差を付けた状態で形成されており、さらに下段の第3凹部4fの中央に底面4gが形成されている。   That is, in each pocket 4c, the first recess 4d that is the recess having the largest opening area from the upper stage side, the second recess 4e that is the recess having the second largest opening area in the middle stage, and the smallest opening area in the lower stage The third concave portion 4f is formed in a state where a step is provided concentrically at the center of the pocket portion 4c, and a bottom surface 4g is formed at the center of the lower third concave portion 4f.

つまり、本実施の形態のトレイ4は、各ポケット部4cにそれぞれ異なった開口面積の3種類の凹部が階段状に形成されているものである。   That is, the tray 4 of the present embodiment has three types of recesses having different opening areas formed in steps in the respective pocket portions 4c.

これにより、各ポケット部4cにそれぞれ異なった大きさの半導体チップである第1半導体チップ1、第2半導体チップ2および第3半導体チップ3の3種類の大きさの半導体チップを収納することが可能である。ここでは、最も大きい大型の半導体チップが第1半導体チップ1であり、第1半導体チップ1よりは小さい中型の半導体チップが第2半導体チップ2であり、最も小さい小型の半導体チップが第3半導体チップ3である。   As a result, it is possible to store three types of semiconductor chips of the first semiconductor chip 1, the second semiconductor chip 2, and the third semiconductor chip 3, which are semiconductor chips of different sizes, in each pocket portion 4 c. It is. Here, the largest semiconductor chip is the first semiconductor chip 1, the medium semiconductor chip smaller than the first semiconductor chip 1 is the second semiconductor chip 2, and the smallest semiconductor chip is the third semiconductor chip. 3.

ここで、ポケット部4cにおける各凹部の1辺の長さを、それぞれ第1凹部4dをE、第2凹部4eをF、第3凹部4fをGとし、それぞれの凹部に収納可能な半導体チップの1辺の長さをXとすると、第1凹部4dに収納可能な半導体チップの1辺の長さXは、E>X≧Fであり、第2凹部4eに収納可能な半導体チップの1辺の長さXは、F>X≧Gであり、第3凹部4fに収納可能な半導体チップの1辺の長さXは、X<Gである。   Here, the length of one side of each concave portion in the pocket portion 4c is defined as E for the first concave portion 4d, F for the second concave portion 4e, and G for the third concave portion 4f, respectively. When the length of one side is X, the length X of one side of the semiconductor chip that can be stored in the first recess 4d is E> X ≧ F, and one side of the semiconductor chip that can be stored in the second recess 4e. The length X of the semiconductor chip is F> X ≧ G, and the length X of one side of the semiconductor chip that can be accommodated in the third recess 4f is X <G.

このように、大きさの異なった半導体チップを各ポケット部4cにおいて、それぞれの大きさに対応した凹部に収納することを可能にするものである。例えば、図2は、最も大きい第1半導体チップ1を最上段の最も大きな開口面積の第1凹部4dに収納した状態を示しており、また、図3は、最も小さい第3半導体チップ3を下段の最も小さな開口面積の第3凹部4fに収納した状態を示している。第3凹部4fでは、第3半導体チップ3をその底面4gで支持している。   In this way, semiconductor chips having different sizes can be stored in the recesses corresponding to the respective sizes in each pocket portion 4c. For example, FIG. 2 shows a state in which the largest first semiconductor chip 1 is accommodated in the first recess 4d having the largest opening area at the uppermost stage, and FIG. 3 shows the smallest third semiconductor chip 3 at the lower stage. Is shown in a state of being housed in the third recess 4f having the smallest opening area. In the third recess 4f, the third semiconductor chip 3 is supported by its bottom surface 4g.

なお、各凹部の深さは、そこに収納される半導体チップの厚さとほぼ同じかそれより若干深い程度のものである。   It should be noted that the depth of each recess is approximately the same as or slightly deeper than the thickness of the semiconductor chip housed therein.

また、トレイ4は、例えば、帯電防止が可能なABS(アクリロニトリル−ブタジエン−スチレン)樹脂などによって形成されていることが好ましい。   The tray 4 is preferably formed of, for example, an ABS (acrylonitrile-butadiene-styrene) resin capable of preventing charging.

本実施の形態のトレイ4(収納用治具)では、複数のポケット部4cそれぞれに複数種類の大きさの凹部(第1凹部4d、第2凹部4eおよび第3凹部4f)が段差状に形成され、かつ前記段差において下段に向かうにつれて前記凹部の大きさが小さくなるように形成されていることにより、ポケット部4cに複数種類の半導体チップを収納することが可能になり、これにより、1種類のトレイ4で複数種類のサイズの半導体チップを収納することができる。   In the tray 4 (storage jig) of the present embodiment, a plurality of sizes of recesses (first recess 4d, second recess 4e, and third recess 4f) are formed in a stepped shape in each of the plurality of pockets 4c. In addition, since the size of the concave portion becomes smaller as it goes downward in the step, it becomes possible to store a plurality of types of semiconductor chips in the pocket portion 4c. The plurality of sizes of semiconductor chips can be stored in the tray 4.

なお、トレイ4は、積層可能なものでもある。すなわち、図5に示すようにトレイ4を積層した際には、上層側のトレイ4が下層側のトレイ4の上蓋の役目を果たす構造となっている。さらに、トレイ4を積層して複数の半導体チップを多段に収納して搬送など行う場合、半導体チップが凹部内で振動したりガタつかないように図4および図5に示すように層間材5を介在させることが好ましい。   The tray 4 can also be stacked. That is, as shown in FIG. 5, when the trays 4 are stacked, the upper tray 4 serves as an upper lid of the lower tray 4. Furthermore, when stacking trays 4 and storing a plurality of semiconductor chips in multiple stages and carrying them, the interlayer material 5 is formed as shown in FIGS. 4 and 5 so that the semiconductor chips do not vibrate or rattle in the recesses. It is preferable to interpose.

すなわち、トレイ4を積層する際に、その各層において、下層側のトレイ4のポケット部4cに収納された半導体チップと上層側のトレイ4との間に層間材5を介在させる。層間材5は、例えば、ポリエステルフィルムの基材の表裏両面に保護層が形成された薄膜の柔軟なシート状のものであり、厚さは、例えば、50μm程度である。   That is, when stacking the trays 4, the interlayer material 5 is interposed between the semiconductor chip housed in the pocket portion 4 c of the lower tray 4 and the upper tray 4 in each layer. The interlayer material 5 is, for example, a thin and flexible sheet-like material in which protective layers are formed on both front and back surfaces of a polyester film substrate, and the thickness is, for example, about 50 μm.

本実施の形態のトレイ4の場合、ポケット部4cに3段の凹部が形成されているため、層間材5における各ポケット部4cに対応した箇所に凸部5aが形成されており、この凸部5aによってポケット部4cに収納された半導体チップの振動やガタつきを防ぐことができる。図4に示すように、層間材5に形成された複数の凸部5aは、全て同じ突出量であり、例えば、凸部5aの凸量Qは、ポケット部4cの表面から最下段の凹部の1つ上の段(ここでは、中段の第2凹部4e)の支持面までの深さPとほぼ等しいことが好ましい。   In the case of the tray 4 according to the present embodiment, the pocket portion 4c is formed with the three-step concave portion, and thus the convex portion 5a is formed at a location corresponding to each pocket portion 4c in the interlayer material 5. By virtue of 5a, it is possible to prevent the semiconductor chip housed in the pocket portion 4c from vibrating or rattling. As shown in FIG. 4, the plurality of convex portions 5a formed on the interlayer material 5 all have the same amount of protrusion. For example, the convex amount Q of the convex portion 5a is the height of the concave portion at the lowest level from the surface of the pocket portion 4c. It is preferable that the depth P is approximately equal to the support surface of the upper step (here, the second recess 4e in the middle step).

これにより、最下段の凹部(ここでは第3凹部4f)に収納された半導体チップは、凸部5aが半導体チップに接触するかしないかのぎりぎりであるため、搬送時に半導体チップが振動したりガタついたとしても凸部5aによってこれらを抑制することができる。さらに、最上段の凹部(ここでは第1凹部4d)や中段の凹部(ここでは第2凹部4e)に収納された半導体チップは、凸部5aが半導体チップに接触するため、半導体チップの振動やガタつきを確実に防ぐことができる。   As a result, the semiconductor chip housed in the lowermost concave portion (here, the third concave portion 4f) is the limit as to whether or not the convex portion 5a comes into contact with the semiconductor chip. Even if it continues, these can be suppressed by the convex part 5a. Furthermore, the semiconductor chip housed in the uppermost concave portion (here, the first concave portion 4d) or the middle concave portion (here, the second concave portion 4e) has the convex portion 5a in contact with the semiconductor chip. The rattling can be surely prevented.

このように層間材5に、その各ポケット部4cに対応した箇所に凸部5aが形成されており、さらに、凸部5aの凸量が、ポケット部4cの表面から最下段の凹部の1つ上の段(ここでは、中段の第2凹部4e)の支持面までの深さとほぼ等しい程度であることにより、全ての段の凹部に対してこれら凹部に収納された半導体チップに対して、搬送時などの半導体チップの振動やガタつきを凸部5aにより抑制または防ぐことができる。   Thus, the convex part 5a is formed in the location corresponding to each pocket part 4c in the interlayer material 5, and also the convex amount of the convex part 5a is one of the concave parts at the lowest level from the surface of the pocket part 4c. Since the depth to the support surface of the upper step (here, the second concave portion 4e in the middle step) is approximately equal to the support surface, all the concave portions are transported to the semiconductor chips accommodated in these concave portions. The vibration or backlash of the semiconductor chip such as time can be suppressed or prevented by the convex portion 5a.

すなわち、層間材5は薄膜で、かつ柔軟なシート状のものであるため、半導体チップの大きさにより層間材5の反り量が変化した際にも、半導体チップに対してかかる圧力は、十分に小さいものであり、したがって、半導体チップに損傷が形成されることはない。また、半導体チップが搬送時などにポケット部4cから飛び出すこともなく、半導体チップと凹部の位置関係がずれることもない。。   That is, since the interlayer material 5 is a thin and flexible sheet, even when the amount of warpage of the interlayer material 5 varies depending on the size of the semiconductor chip, the pressure applied to the semiconductor chip is sufficiently high. Therefore, no damage is formed on the semiconductor chip. Further, the semiconductor chip does not jump out of the pocket portion 4c during transportation or the like, and the positional relationship between the semiconductor chip and the recess does not shift. .

なお、例えば、厚さ300μmの半導体チップの場合、外部からうける圧力が2MPa程度以下であれば、半導体チップが層間材5から受ける荷重で損傷することはなく、したがって、半導体チップが凸部5aから受ける荷重を、2MPaより十分に小さくすることが好ましい。   For example, in the case of a semiconductor chip having a thickness of 300 μm, if the pressure applied from the outside is about 2 MPa or less, the semiconductor chip is not damaged by the load received from the interlayer material 5, and therefore the semiconductor chip is removed from the protrusion 5 a. It is preferable that the load received is sufficiently smaller than 2 MPa.

次に、本実施の形態の半導体製造方法は、図1に示すトレイ4の各ポケット部4cに半導体チップを収納し、さらに、図5に示すようにその各層において、下層側のトレイ4のポケット部4cに収納された半導体チップと上層側のトレイ4との間に層間材5を介在させて複数のトレイ4を多段に積層し、その後、トレイ4を積層した状態で次工程に搬送するものである。   Next, in the semiconductor manufacturing method of the present embodiment, the semiconductor chip is accommodated in each pocket portion 4c of the tray 4 shown in FIG. 1, and further, in each layer as shown in FIG. A plurality of trays 4 are stacked in multiple layers with an interlayer material 5 interposed between the semiconductor chip housed in the portion 4c and the upper layer side tray 4, and then transported to the next process in a state where the trays 4 are stacked. It is.

これにより、半導体チップの搬送時であっても、全ての段の凹部に対してこれら凹部に収納された半導体チップの振動やガタつきを抑制または防ぐことができる。その結果、搬送時に、半導体チップが破損したり損傷したりすることを防止できる。   Thereby, even when the semiconductor chip is transported, it is possible to suppress or prevent the vibration and backlash of the semiconductor chip accommodated in the concave portions of all the steps. As a result, it is possible to prevent the semiconductor chip from being broken or damaged during transportation.

なお、図5に示すようにトレイ4を多段に積層して搬送する際には、多段に積み重ねたトレイ4を束ねて搬送することが好ましい。   When the trays 4 are stacked and transported in multiple stages as shown in FIG. 5, it is preferable to bundle and transport the trays 4 stacked in multiple stages.

本実施の形態のトレイ4およびそれを用いた半導体製造方法によれば、複数のポケット部4cそれぞれに複数種類の大きさの凹部が段差状に形成され、かつ前記段差において下段に向かうにつれて前記凹部の大きさが小さくなるように形成されていることにより、ポケット部4cに複数種類の半導体チップを収納することが可能になり、その結果、1種類(1仕様)のトレイ4で複数種類のサイズの半導体チップを収納することができる。   According to the tray 4 and the semiconductor manufacturing method using the same according to the present embodiment, a plurality of types of recesses are formed in a step shape in each of the plurality of pockets 4c, and the recesses become lower in the step. Is formed so that the size of the plurality of semiconductor chips can be accommodated in the pocket portion 4c. As a result, a plurality of types of sizes can be stored in one type (one specification) of the tray 4. The semiconductor chip can be accommodated.

したがって、トレイ4の種類(仕様)を減らすことができ、その結果、半導体製品の原価の低減化を図ることができる。   Therefore, the types (specifications) of the tray 4 can be reduced, and as a result, the cost of the semiconductor product can be reduced.

次に、本実施の形態の変形例の収納用治具(トレイ)について説明する。   Next, a storage jig (tray) according to a modification of the present embodiment will be described.

図6は、変形例の層間材6を示すものである。層間材6は、ほぼ一様な厚さに形成されており、かつ柔軟で十分な伸縮性を有した素材によって形成されていることが好ましい。材質は、例えば、低反発ウレタンなどである。さらに、厚さは、例えば、図4に示す長さPと同様に、ポケット部4cの表面から最下段の凹部の1つ上の段(ここでは、中段の第2凹部4e)の支持面までの深さとほぼ等しいことが好ましい。   FIG. 6 shows a modified interlayer material 6. The interlayer material 6 is preferably formed of a material having a substantially uniform thickness and being flexible and having sufficient stretchability. The material is, for example, low-resilience urethane. Further, the thickness is, for example, similar to the length P shown in FIG. 4, from the surface of the pocket portion 4 c to the support surface of the step one level above the lowermost recess (here, the second recess 4 e in the middle step). It is preferable to be approximately equal to the depth of.

このような層間材6を用いることにより、図7に示すように、トレイ4を積層する際に、その各層において、下層側のトレイ4のポケット部4cに収納された半導体チップと上層側のトレイ4との間に層間材6を介在させ、複数のトレイ4を多段に積層し、この状態で搬送などを行う。これにより、図5に示す積層状態の場合と同様に、全ての段の凹部に対してこれら凹部に収納された半導体チップの振動やガタつきを抑制または防ぐことができる。その結果、搬送時に、半導体チップが破損したり損傷したりすることを防止できる。   By using such an interlayer material 6, as shown in FIG. 7, when stacking the tray 4, in each layer, the semiconductor chip housed in the pocket portion 4 c of the lower layer side tray 4 and the upper layer side tray are disposed. Interlayer material 6 is interposed between the plurality of trays 4 and a plurality of trays 4 are stacked in multiple stages, and transport or the like is performed in this state. As a result, as in the case of the stacked state shown in FIG. 5, the vibration and backlash of the semiconductor chips housed in these recesses can be suppressed or prevented with respect to the recesses of all steps. As a result, it is possible to prevent the semiconductor chip from being broken or damaged during transportation.

次に、図8は、変形例の収納用治具であるトレイ7を示すものである。トレイ7は、トレイ4と同様に、トレイ本体部7aと枠部7bとからなり、トレイ本体部7aには、格子状に配列された複数のポケット部7cが形成されている。さらに、それぞれのポケット部7cには、複数種類の大きさの凹部である第1凹部7d、第2凹部7eおよび第3凹部7fが、それぞれ同一の底面7gを有した状態で、かつ底面7gに水平な方向に前記種類ごとに回転方向にずれて形成されている。   Next, FIG. 8 shows a tray 7 which is a storage jig of a modified example. Like the tray 4, the tray 7 includes a tray main body portion 7a and a frame portion 7b, and the tray main body portion 7a has a plurality of pocket portions 7c arranged in a lattice pattern. Further, in each pocket portion 7c, a first concave portion 7d, a second concave portion 7e, and a third concave portion 7f, which are concave portions of a plurality of sizes, have the same bottom surface 7g, and the bottom surface 7g Each of the types is formed in a horizontal direction so as to be shifted in the rotation direction.

すなわち、各ポケット部7cにおいて、複数種類の大きさの凹部が、共通な底面7gに対して少しずつ回転方向に角度を変えて形成されているものである。   That is, in each pocket portion 7c, concave portions of a plurality of types of sizes are formed by changing the angle in the rotational direction little by little with respect to the common bottom surface 7g.

これにより、トレイ4と同様に、トレイ7の各ポケット部7cには、それぞれ3種類の凹部の大きさに対応した3種類の大きさの半導体チップ(第1半導体チップ1、第2半導体チップ2および第3半導体チップ3)を収納することができる。   As a result, like the tray 4, each pocket portion 7c of the tray 7 has three types of semiconductor chips (first semiconductor chip 1 and second semiconductor chip 2) corresponding to the sizes of the three types of recesses. And the third semiconductor chip 3) can be accommodated.

なお、図9に示すように、ポケット部7cにおける各凹部の1辺の長さを、それぞれ第1凹部7dをE、第2凹部7eをF、第3凹部7fをGとし、さらに第1凹部7dと第3凹部7fのそれぞれの辺の2つの交点間の距離をHとし、それぞれの凹部に収納可能な半導体チップの1辺の長さをXとすると、第1凹部7dに収納可能な半導体チップの1辺の長さXは、E>X≧Fであり、第2凹部7eに収納可能な半導体チップの1辺の長さXは、F>X≧Gであり、第3凹部7fに収納可能な半導体チップの1辺の長さXは、G>X≧Hである。   As shown in FIG. 9, the length of one side of each recess in the pocket portion 7c is set to E for the first recess 7d, F for the second recess 7e, and G for the third recess 7f, respectively. A semiconductor that can be stored in the first recess 7d, where H is the distance between the two intersections of each side of 7d and the third recess 7f, and X is the length of one side of the semiconductor chip that can be stored in each recess. The length X of one side of the chip is E> X ≧ F, and the length X of one side of the semiconductor chip that can be stored in the second recess 7e is F> X ≧ G, and the third recess 7f The length X of one side of the storable semiconductor chip is G> X ≧ H.

このように、大きさの異なった半導体チップを各ポケット部4cにおいて、それぞれの半導体チップの大きさに対応した凹部に収納することが可能になる。   In this way, semiconductor chips having different sizes can be stored in the recesses corresponding to the size of each semiconductor chip in each pocket portion 4c.

したがって、変形例のトレイ7においても、トレイ4と同様に、ポケット部7cに複数種類の半導体チップを収納することが可能になるため、1種類(1仕様)のトレイ7で複数種類のサイズの半導体チップを収納することができる。   Accordingly, in the tray 7 according to the modified example, similarly to the tray 4, it is possible to store a plurality of types of semiconductor chips in the pocket portion 7 c, so that one type (one specification) of the tray 7 has a plurality of types of sizes. A semiconductor chip can be accommodated.

これにより、トレイ7の種類(仕様)を減らすことができ、その結果、半導体製品の原価の低減化を図ることができる。   As a result, the types (specifications) of the tray 7 can be reduced, and as a result, the cost of the semiconductor product can be reduced.

以上、本発明者によってなされた発明を発明の実施の形態に基づき具体的に説明したが、本発明は前記発明の実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることは言うまでもない。   Although the invention made by the present inventor has been specifically described based on the embodiments of the invention, the present invention is not limited to the embodiments of the invention, and various modifications can be made without departing from the scope of the invention. It goes without saying that it is possible.

例えば、前記実施の形態では、トレイ4やトレイ7のポケット部4c,7cに形成された凹部の数が3個の場合について説明したが、1つのポケット部4c,7cに形成される凹部の数は、2個以上であれば何個であってもよい。   For example, in the above-described embodiment, the case where the number of the recessed portions formed in the pocket portions 4c and 7c of the tray 4 and the tray 7 is three has been described. However, the number of the recessed portions formed in one pocket portion 4c and 7c. May be any number as long as it is two or more.

また、前記実施の形態では、収納用治具が積層可能な収納用治具(トレイ4,7)の場合について説明したが、前記収納用治具は、各ポケット部に複数種類の凹部が形成されていれば、積層できない単層構造型のものであってもよい。   Further, in the above-described embodiment, the case of the storage jig (tray 4, 7) in which the storage jig can be stacked has been described, but the storage jig has a plurality of types of recesses formed in each pocket portion. If it is, it may be of a single layer structure type that cannot be laminated.

さらに、積層可能な収納用治具であっても、あるいは積層することができない単層構造型の収納用治具であっても、搬送時や収納時などに、最上層に配置される収納用治具の上側に専用の蓋8(図5および図7参照)を配置してもよい。   Furthermore, even if it is a stackable storage jig or a single layer structure type storage jig that cannot be stacked, it is stored in the uppermost layer during transportation or storage. A dedicated lid 8 (see FIGS. 5 and 7) may be disposed on the upper side of the jig.

本発明は、半導体製造方法に好適である。   The present invention is suitable for a semiconductor manufacturing method.

本発明の実施の形態の半導体製造方法で用いられる収納用治具の構造の一例を示す平面図と、そのA−A線に沿って切断した断面図と、ポケット部に収納可能な3種類のサイズの半導体チップの平面図である。The top view which shows an example of the structure of the storage jig | tool used with the semiconductor manufacturing method of embodiment of this invention, sectional drawing cut | disconnected along the AA line, and three types which can be accommodated in a pocket part It is a top view of a semiconductor chip of size. 図1に示す収納用治具における大型の半導体チップを搭載した構造の一例を示す断面図である。It is sectional drawing which shows an example of the structure which mounted the large sized semiconductor chip in the storage jig | tool shown in FIG. 図1に示す収納用治具における小型の半導体チップを搭載した構造の一例を示す断面図である。It is sectional drawing which shows an example of the structure which mounted the small semiconductor chip in the storage jig | tool shown in FIG. 図1に示す収納用治具において層間材の配置方法の一例を示す断面図である。It is sectional drawing which shows an example of the arrangement | positioning method of an interlayer material in the storage jig | tool shown in FIG. 図4に示す層間材を用いた収納用治具の積層構造の一例を示す断面図である。It is sectional drawing which shows an example of the laminated structure of the storage jig | tool using the interlayer material shown in FIG. 本発明の実施の形態の変形例の層間材の配置方法を示す断面図である。It is sectional drawing which shows the arrangement | positioning method of the interlayer material of the modification of embodiment of this invention. 図6に示す層間材を用いた収納用治具の積層構造の一例を示す断面図である。It is sectional drawing which shows an example of the laminated structure of the storage jig | tool using the interlayer material shown in FIG. 本発明の実施の形態の変形例の収納用治具の構造を示す平面図である。It is a top view which shows the structure of the storage jig | tool of the modification of embodiment of this invention. 図8に示す収納用治具のポケット部の構造と、このポケット部に収納可能な3種類のサイズの半導体チップの平面図である。It is a top view of the structure of the pocket part of the storage jig | tool shown in FIG. 8, and the semiconductor chip of three types of sizes which can be accommodated in this pocket part.

符号の説明Explanation of symbols

1 第1半導体チップ
2 第2半導体チップ
3 第3半導体チップ
4 トレイ(収納用治具)
4a トレイ本体部
4b 枠部
4c ポケット部
4d 第1凹部
4e 第2凹部
4f 第3凹部
4g 底面
5 層間材
5a 凸部
6 層間材
7 トレイ(収納用治具)
7a トレイ本体部
7b 枠部
7c ポケット部
7d 第1凹部
7e 第2凹部
7f 第3凹部
7g 底面
8 蓋
DESCRIPTION OF SYMBOLS 1 1st semiconductor chip 2 2nd semiconductor chip 3 3rd semiconductor chip 4 Tray (storage jig | tool)
4a Tray body part 4b Frame part 4c Pocket part 4d 1st recessed part 4e 2nd recessed part 4f 3rd recessed part 4g Bottom face 5 Interlayer material 5a Convex part 6 Interlayer material 7 Tray (storage jig)
7a Tray body part 7b Frame part 7c Pocket part 7d 1st recessed part 7e 2nd recessed part 7f 3rd recessed part 7g Bottom face 8 Lid

Claims (5)

それぞれに半導体チップを収納可能な複数のポケット部を有した収納用治具であって、前記複数のポケット部それぞれに複数種類の大きさの凹部が段差状に形成され、かつ前記段差において下段に向かうにつれて前記凹部の大きさが小さくなるように形成された前記複数のポケット部を有していることを特徴とする収納用治具。   A storage jig having a plurality of pocket portions each capable of storing a semiconductor chip, wherein each of the plurality of pocket portions is formed with a plurality of types of recesses in a step shape, and at the bottom of the step. A storage jig comprising the plurality of pocket portions formed so that the size of the concave portion decreases as it goes. それぞれに半導体チップを収納可能な複数のポケット部を有するとともに、積層可能な収納用治具であって、前記複数のポケット部それぞれに複数種類の大きさの凹部が段差状に形成され、かつ前記段差において下段に向かうにつれて前記凹部の大きさが小さくなるように形成された前記複数のポケット部を有しており、前記収納用治具を積層した際に、下層側の前記収納用治具の前記ポケット部に収納された半導体チップと、上層側の前記収納用治具との間に層間材を介在させることを特徴とする収納用治具。   Each of the plurality of pockets has a plurality of pockets, each of which has a plurality of pockets capable of storing a semiconductor chip, and each of the plurality of pockets has a plurality of types of recesses formed in a step shape, and In the step, the plurality of pocket portions are formed so that the size of the concave portion becomes smaller toward the lower step, and when the storage jig is stacked, the storage jig on the lower layer side A storage jig, wherein an interlayer material is interposed between the semiconductor chip stored in the pocket portion and the storage jig on the upper layer side. それぞれに半導体チップを収納可能な複数のポケット部を有した収納用治具であって、前記複数のポケット部それぞれに、複数種類の大きさの凹部が、それぞれ同一の底面を有し、かつ前記底面に水平な方向に前記種類ごとに回転方向にずれて形成されていることを特徴とする収納用治具。   A storage jig having a plurality of pocket portions each capable of storing a semiconductor chip, each of the plurality of pocket portions having a plurality of types of recesses, each having the same bottom surface, and A storage jig characterized by being formed so as to be shifted in the rotational direction for each of the types in a direction horizontal to the bottom surface. (a)複数のポケット部それぞれに複数種類の大きさの凹部が段差状に形成され、かつ前記段差において下段に向かうにつれて前記凹部の大きさが小さくなるように形成された前記複数のポケット部を有する収納用治具を準備する工程と、
(b)前記収納用治具の前記複数のポケット部に対して、前記複数のポケット部において同一の大きさまたは異なった大きさの半導体チップを収納する工程とを有することを特徴とする半導体製造方法。
(A) The plurality of pocket portions each having a plurality of types of recesses formed in a step shape in each of the plurality of pocket portions, and the recesses becoming smaller in size toward the lower step in the step. A step of preparing a storage jig having,
(B) A step of storing a semiconductor chip of the same size or a different size in the plurality of pocket portions with respect to the plurality of pocket portions of the storage jig. Method.
(a)複数のポケット部それぞれに複数種類の大きさの凹部が段差状に形成され、かつ前記段差において下段に向かうにつれて前記凹部の大きさが小さくなるように形成された前記複数のポケット部を有し、さらに積層可能な収納用治具を準備する工程と、
(b)前記収納用治具の前記複数のポケット部に対して、前記複数のポケット部において同一の大きさまたは異なった大きさの半導体チップを収納する工程と、
(c)前記収納用治具のポケット部に収納された半導体チップ上に層間材を配置し、下層側の前記収納用治具のポケット部に収納された半導体チップと、上層側の前記収納用治具との間に前記層間材を介在させて前記収納用治具を積層する工程と、
(d)前記(c)の工程後、前記収納用治具を積層した状態で搬送する工程とを有することを特徴とする半導体製造方法。
(A) The plurality of pocket portions each having a plurality of types of recesses formed in a step shape in each of the plurality of pocket portions, and the recesses becoming smaller in size toward the lower step in the step. And a step of preparing a stackable storage jig,
(B) storing a semiconductor chip of the same size or a different size in the plurality of pocket portions with respect to the plurality of pocket portions of the storage jig;
(C) An interlayer material is disposed on the semiconductor chip stored in the pocket portion of the storage jig, the semiconductor chip stored in the pocket portion of the storage jig on the lower layer side, and the storage layer on the upper layer side Laminating the storage jig with the interlayer material interposed between the jig,
(D) After the step (c), the method includes a step of transporting the storage jig in a stacked state.
JP2004332904A 2004-11-17 2004-11-17 Tool for storage, and semi-conductor manufacturing method using the same Withdrawn JP2006143246A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004332904A JP2006143246A (en) 2004-11-17 2004-11-17 Tool for storage, and semi-conductor manufacturing method using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004332904A JP2006143246A (en) 2004-11-17 2004-11-17 Tool for storage, and semi-conductor manufacturing method using the same

Publications (1)

Publication Number Publication Date
JP2006143246A true JP2006143246A (en) 2006-06-08

Family

ID=36623376

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004332904A Withdrawn JP2006143246A (en) 2004-11-17 2004-11-17 Tool for storage, and semi-conductor manufacturing method using the same

Country Status (1)

Country Link
JP (1) JP2006143246A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009051510A (en) * 2007-08-23 2009-03-12 Haruchika Seimitsu:Kk Lens conveying container
CN102815465A (en) * 2012-08-16 2012-12-12 深圳市华星光电技术有限公司 Liquid crystal glass packaging device
JP2013091499A (en) * 2011-10-24 2013-05-16 Nippon Electric Glass Co Ltd Storage tray for reflector base body, and piled reflectors using the storage tray, and package therefor
KR20170004148A (en) * 2015-07-01 2017-01-11 (주)테크윙 Loading jig
JP2018177238A (en) * 2017-04-04 2018-11-15 株式会社羽根 Transport container of fruits and vegetables
JP2019172402A (en) * 2018-03-27 2019-10-10 日清食品ホールディングス株式会社 Article storage frame body

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009051510A (en) * 2007-08-23 2009-03-12 Haruchika Seimitsu:Kk Lens conveying container
JP2013091499A (en) * 2011-10-24 2013-05-16 Nippon Electric Glass Co Ltd Storage tray for reflector base body, and piled reflectors using the storage tray, and package therefor
CN102815465A (en) * 2012-08-16 2012-12-12 深圳市华星光电技术有限公司 Liquid crystal glass packaging device
WO2014026395A1 (en) * 2012-08-16 2014-02-20 深圳市华星光电技术有限公司 Packaging apparatus for liquid crystal glass
KR20170004148A (en) * 2015-07-01 2017-01-11 (주)테크윙 Loading jig
KR102502065B1 (en) 2015-07-01 2023-02-22 (주)테크윙 Loading jig
JP2018177238A (en) * 2017-04-04 2018-11-15 株式会社羽根 Transport container of fruits and vegetables
JP2019172402A (en) * 2018-03-27 2019-10-10 日清食品ホールディングス株式会社 Article storage frame body
JP7194504B2 (en) 2018-03-27 2022-12-22 日清食品ホールディングス株式会社 article storage frame
JP7478217B2 (en) 2018-03-27 2024-05-02 日清食品ホールディングス株式会社 Item storage frame

Similar Documents

Publication Publication Date Title
KR20040019065A (en) 300mm single stackable film frame carrier
JP5983988B2 (en) Transport tray, transport material and transport method using the same
JP2007084124A (en) Apparatus for packing panel
WO2010064342A1 (en) Transfer tray
JP2007109763A (en) Semiconductor chip housing tray and semiconductor chip conveying method
JP2006143246A (en) Tool for storage, and semi-conductor manufacturing method using the same
US6857524B2 (en) Tray for semiconductors
JP2008184186A (en) Spacer sheet and plate-like object package
JP4941224B2 (en) Method for laminating a tray for a plate and a plate
JP2012043914A (en) Accommodation tray and substrate handling method
JP2008159893A (en) Manufacturing method of semiconductor device and housing jig used for it
JP2009224364A (en) Container of semiconductor chip, and process for manufacturing semiconductor device
JP2007230585A (en) Tray
JP4630925B2 (en) Storage tray and storage body
JP2003155091A (en) Packaging tray for conveying component
JP5678494B2 (en) Electronic device storage container
JP7346604B2 (en) Packaging containers for transporting ceramic substrates
KR200157451Y1 (en) Tray for storing semiconductor chip
KR101710578B1 (en) Semiconductor chip tray
JP2005212797A (en) Tray for transferring semiconductor chip
KR101389273B1 (en) Packing material used for transporting works
JP2010269853A (en) Storage tray and storage body
JP5191305B2 (en) Wafer transport container
KR101255582B1 (en) Heat radiating plate storage tray
JP4591679B2 (en) Semiconductor chip storage tray, semiconductor chip storage method, and semiconductor chip carrier

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20080205