JP2005529430A - バスシステム、バスシステム内で用いるためのステーション、及びバスインタフェース - Google Patents
バスシステム、バスシステム内で用いるためのステーション、及びバスインタフェース Download PDFInfo
- Publication number
- JP2005529430A JP2005529430A JP2004513949A JP2004513949A JP2005529430A JP 2005529430 A JP2005529430 A JP 2005529430A JP 2004513949 A JP2004513949 A JP 2004513949A JP 2004513949 A JP2004513949 A JP 2004513949A JP 2005529430 A JP2005529430 A JP 2005529430A
- Authority
- JP
- Japan
- Prior art keywords
- request
- format
- response
- controller
- station
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/387—Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/102—Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Bus Control (AREA)
- Information Transfer Systems (AREA)
- Small-Scale Networks (AREA)
- Traffic Control Systems (AREA)
- Communication Control (AREA)
Abstract
Description
Claims (21)
- 第一のステーションと信号を転送するためのバスによって接続された第二のステーションとを備えるバスシステムであって、前記バスシステムは、前記第一のステーションがデータに対するリクエストを前記第二のステーションに向けて繰返して送るプロトコルに従って動作するように構成され、前記プロトコルは、前記リクエストを第一のリクエストフォーマットにて第一の通信速度にて転送するための第一のモードと、前記リクエストを第二のリクエストフォーマットにて第二の速度にて転送するための少なくとも第二のモードを含み、前記第二のステーションは、前記第一と第二のモードを含む一群のモードから選択されたあるモードにてリクエストを受信するように構成され、かつ、それが前記第一のモードに従って動作するように構成されているときは第一の指標を前記第一のステーションに対して与え、それが前記第二のモードに従って動作するように構成されているときは第二の指標を与えるように構成され、前記第一のステーションは、プロセッサと、コントローラと、トランスレータとを備え、前記プロセッサは、リクエストに対するリクエストプロパティを前記第一のリクエストフォーマットにて作成するよう動作可能であり、前記コントローラは、前記リクエストプロパティから前記リクエストを前記第一のリクエストフォーマットにて作成するよう動作可能であり、更に、前記第一の指標が検出された場合は、前記リクエストを前記第一のフォーマットにて前記第二のステーションに送信し、前記第二の指標が検出された場合は、前記リクエストを前記トランスレータに転送するよう動作可能であり、前記トランスレータは、前記リクエストを前記第二のフォーマットにて前記第二のステーションに送信するよう動作可能である、ことを特徴とするバスシステム。
- 前記バスシステムは、USBシステムから成る、ことを特徴とする請求項1記載のバスシステム。
- 前記リクエストプロパティはモード情報を含み、前記コントローラは、前記モード情報から、前記リクエストが、それぞれ、前記第一のフォーマット或いは第二のフォーマットのいずれによって送信されるべきかを決定するよう動作可能である、ことを特徴とする請求項1記載のバスシステム。
- 前記第二のステーションはあるアドレスを割当てられ、前記リクエストプロパティはアドレス情報を含み、前記コントローラは、前記アドレス情報から、前記リクエストが、それぞれ、前記第一のフォーマット或いは第二のフォーマットのいずれによって送信されるべきかを決定するよう動作可能である、ことを特徴とする請求項1記載のバスシステム。
- 前記第一のステーションは、更に、それぞれ、前記コントローラと前記トランスレータによって、前記第一と第二のモードにて送信された前記リクエストを、前記バスにルーティングするためのルータを備える、ことを特徴とする請求項1記載のバスシステム。
- 前記第一のモードは、応答を第一の応答フォーマットにて前記第一の通信速度にて転送するためにも用いられ、前記第二のモードは、前記応答を第二の応答フォーマットにて前記第二の速度にて転送するためにも用いられ、前記第二のステーションは、応答を前記第一のステーションに向けて、前記第一と第二のモードを含む一群のモードから選択されたあるモードにて送信するよう動作可能であり、前記トランスレータは、前記応答を前記第二の応答フォーマットにて受信し、前記応答を前記コントローラに転送するよう動作可能であり、前記コントローラは、前記応答を前記第一のフォーマットにて受信し、前記応答から応答プロパティを前記第一の応答フォーマットにて生成するよう動作可能であり、前記プロセッサは前記コントローラによって生成された前記応答プロパティを扱うよう動作可能である、ことを特徴とする請求項1記載のバスシステム。
- 前記第一のステーションは、更に、前記第二のステーションによって送信された前記応答を、前記トランスレータと前記コントローラにルーティングするためのルータを備え、前記ルータは、前記第一の指標が検出された場合は、前記応答を前記コントローラにルーティングし、前記第二の指標が検出された場合は、前記トランスレータにルーティングするよう動作可能である、ことを特徴とする請求項6記載のバスシステム。
- バスシステム内で用いるためのバスに対する接続を備えるステーションであって、前記ステーションは、前記ステーションがリクエストを前記接続に向けて繰返して送るプロトコルに従って動作するように構成され、前記プロトコルは、前記リクエストを第一のリクエストフォーマットにて第一の通信速度にて転送するための第一のモードと、前記リクエストを第二のリクエストフォーマットにて第二の速度にて転送するための少なくとも第二のモードを含み、前記ステーションは、プロセッサと、コントローラと、トランスレータとを備え、前記トランスレータは、リクエストに対するリクエストプロパティを前記第一のリクエストフォーマットにて生成するよう動作可能であり、前記コントローラは、前記リクエストプロパティから前記リクエストを前記第一のリクエストフォーマットにて作成するよう動作可能であり、更に、前記コントローラは、前記リクエストを前記第一のフォーマットにて前記接続に送信し、又は、前記リクエストを前記トランスレータに転送するよう動作可能であり、前記トランスレータは、前記リクエストを前記第二のフォーマットにて前記接続に送信するよう動作可能である、ことを特徴とするステーション。
- 前記ステーションは、USBホストから成る、ことを特徴とする請求項8記載のステーション。
- 前記リクエストプロパティはモード情報を含み、前記コントローラは、前記モード情報から、前記リクエストが、それぞれ、前記第一のフォーマット或いは第二のフォーマットのいずれによって送信されるべきかを決定するよう動作可能である、ことを特徴とする請求項8記載のステーション。
- 前記リクエストプロパティはアドレス情報を含み、前記コントローラは、前記アドレス情報から、前記リクエストが、それぞれ、前記第一のフォーマット或いは第二のフォーマットのいずれによって送信されるべきかを決定するよう動作可能である、ことを特徴とする請求項8記載のステーション。
- 前記ステーションは、更に、それぞれ、前記コントローラと前記トランスレータによって、前記第一と第二のモードにて送信された前記リクエストを、前記接続にルーティングするためのルータを備える、ことを特徴とする請求項8記載のステーション。
- 前記第一のモードは、応答を第一の応答フォーマットにて前記第一の通信速度にて転送するためにも用いられ、前記第二のモードは、前記応答を第二の応答フォーマットにて前記第二の速度にて転送するためにも用いられ、前記トランスレータは、前記応答を前記接続から前記第二の応答フォーマットにて受信し、前記応答を前記コントローラに前記第一のフォーマットにて転送するよう動作可能であり、前記コントローラは、前記応答を前記接続から前記第一のフォーマットにて受信し、前記応答から応答プロパティを前記第一の応答フォーマットにて作成するよう動作可能であり、前記プロセッサは、前記コントローラによって生成された前記応答プロパティを扱うよう動作可能である、ことを特徴とする請求項8記載のステーション。
- 前記第一のステーションは、更に、前記接続の所で受信される前記応答を、前記トランスレータと前記コントローラにルーティングするためのルータを備え、前記ルータは、前記応答を、前記応答が前記第一のフォーマットにて受信された場合は、前記コントローラに、前記応答が前記第二のフォーマットにて受信された場合は、前記トランスレータにルーティングするよう動作可能である、ことを特徴とする請求項13記載のステーション。
- バスシステム内で用いるためのバスに対する接続とプロセッサからリクエストプロパティを受信するための入力を備えるバスインタフェースであって、前記バスインタフェースは、前記バスインタフェースがリクエストを前記接続に向けて繰返して送るプロトコルに従って動作するように構成され、前記プロトコルは、前記リクエストを第一のリクエストフォーマットにて第一の通信速度にて転送するための第一のモードと、前記リクエストを第二のリクエストフォーマットにて第二の速度にて転送するための少なくとも第二のモードを含み、前記バスインタフェースは、コントローラと、トランスレータとを備え、前記入力はリクエストに対するリクエストプロパティを前記第一のリクエストフォーマットにて受信するよう動作可能であり、前記コントローラは、前記リクエストプロパティから前記リクエストを前記第一のリクエストフォーマットにて作成するよう動作可能であり、更に、前記コントローラは、前記リクエストを前記第一のフォーマットにて前記接続に送信し、および前記リクエストを前記トランスレータに転送するよう動作可能であり、前記トランスレータは、前記リクエストを前記第二のフォーマットにて前記接続に送信するよう動作可能である、ことを特徴とするバスインタフェース。
- 前記バスインタフェースは、USBホストに対するバスインタフェースから成る、ことを特徴とする請求項15記載のバスインタフェース。
- 前記リクエストプロパティはモード情報を含み、前記コントローラは、前記リクエストが、それぞれ、前記第一のフォーマット或いは第二のフォーマットのいずれによって送信されるべきかを前記モード情報から決定するよう動作可能である、ことを特徴とする請求項15記載のバスインタフェース。
- 前記リクエストプロパティはアドレス情報を含み、前記コントローラは、前記リクエストが、それぞれ、前記第一のフォーマット或いは第二のフォーマットのいずれによって送信されるべきかを前記アドレス情報から決定するよう動作可能である、ことを特徴とする請求項17記載のバスインタフェース。
- 前記バスインタフェースは、更に、それぞれ、前記コントローラと前記トランスレータによって、前記第一と第二のモードにて送信された前記リクエストを、前記接続にルーティングするためのルータを備える、ことを特徴とする請求項15記載のバスインタフェース。
- 前記第一のモードは、応答を第一の応答フォーマットにて前記第一の通信速度にて転送するためにも用いられ、前記第二のモードは、前記応答を第二の応答フォーマットにて前記第二の速度にて転送するためにも用いられ、前記トランスレータは、前記応答を前記接続から前記第二の応答フォーマットにて受信し、前記応答を前記コントローラに前記第一のフォーマットにて転送するよう動作可能であり、前記コントローラは、前記接続から前記応答を前記第一のフォーマットにて受信し、前記応答から応答プロパティを前記第一の応答フォーマットにて作成するよう動作可能であり、前記バスインタフェースは、前記リクエストプロパティを前記プロセッサに送信するための出力を備える、ことを特徴とする請求項15記載のバスインタフェース。
- 前記ステーションは、更に、前記接続の所で受信される前記応答を、前記トランスレータと前記コントローラにルーティングするためのルータを備え、前記ルータは、前記応答を、前記応答が前記第一のフォーマットにて受信された場合は、前記コントローラに、前記応答が前記第二のフォーマットにて受信された場合は、前記トランスレータに、ルーティングするよう動作可能である、ことを特徴とする請求項20記載のバスインタフェース。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SG0200162 | 2002-06-12 | ||
PCT/IB2003/002196 WO2003107199A2 (en) | 2002-06-12 | 2003-05-21 | Bus system, station for use in a bus system, and bus interface |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005529430A true JP2005529430A (ja) | 2005-09-29 |
JP4444101B2 JP4444101B2 (ja) | 2010-03-31 |
Family
ID=29729281
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004513949A Expired - Fee Related JP4444101B2 (ja) | 2002-06-12 | 2003-05-21 | バスシステム、バスシステム内で用いるためのステーション、及びバスインタフェース |
Country Status (10)
Country | Link |
---|---|
US (1) | US7383372B2 (ja) |
EP (1) | EP1516261B1 (ja) |
JP (1) | JP4444101B2 (ja) |
KR (1) | KR20050010906A (ja) |
CN (1) | CN100343840C (ja) |
AT (1) | ATE403906T1 (ja) |
AU (1) | AU2003228060A1 (ja) |
DE (1) | DE60322702D1 (ja) |
TW (1) | TWI313814B (ja) |
WO (1) | WO2003107199A2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007208963A (ja) * | 2006-01-06 | 2007-08-16 | Fujitsu Ltd | パケット処理装置及びパケット処理方法 |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10239814B4 (de) * | 2002-08-29 | 2008-06-05 | Advanced Micro Devices, Inc., Sunnyvale | Erweiterte Testmodusunterstützung für Hostcontroller |
WO2005125093A2 (en) * | 2004-06-15 | 2005-12-29 | Koninklijke Philips Electronics N.V. | Bus controller for handling split transactions |
DE102004057756B4 (de) * | 2004-11-30 | 2009-08-06 | Advanced Micro Devices Inc., Sunnyvale | USB-Steuerungseinrichtung mit OTG-Steuerungseinheit |
US8103813B2 (en) | 2005-07-08 | 2012-01-24 | Broadcom Corporation | Method and system for hardware based implementation of USB 1.1 over a high speed link |
US7984228B2 (en) * | 2006-02-28 | 2011-07-19 | Microsoft Corporation | Device connection routing for controller |
ES2329091T3 (es) * | 2007-05-24 | 2009-11-20 | Research In Motion Limited | Sistema y metodo para la interconexion de un dispositivo electronico con un sistema de ordenador principal. |
US7631126B2 (en) | 2007-05-24 | 2009-12-08 | Research In Motion Limited | System and method for interfacing an electronic device with a host system |
US7840733B2 (en) * | 2008-07-03 | 2010-11-23 | Intel Corporation | Power optimized dynamic port association |
KR101256942B1 (ko) * | 2009-10-06 | 2013-04-25 | 한국전자통신연구원 | 직렬 버스 통신 방법 및 이를 위한 버스 인터페이스 장치 |
CN101788972B (zh) * | 2010-03-08 | 2012-07-11 | 威盛电子股份有限公司 | 一种数据传输的系统与方法 |
CN101854314B (zh) * | 2010-06-09 | 2013-11-06 | 中兴通讯股份有限公司 | 一种适配通用串行总线无线数据卡的家庭网关及方法 |
CN103988433B (zh) | 2011-12-16 | 2017-12-08 | 株式会社村田制作所 | 触摸式操作输入装置 |
US11087801B1 (en) | 2020-02-06 | 2021-08-10 | Micron Technology, Inc. | Configuring a host interface of a memory device based on mode of operation |
US11243896B2 (en) * | 2020-03-25 | 2022-02-08 | Micron Technology, Inc. | Multiple pin configurations of memory devices |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11127215A (ja) * | 1997-10-23 | 1999-05-11 | Fujitsu Ltd | 通信制御装置及び通信制御プログラムを記憶した記憶媒体 |
US6611552B2 (en) * | 1999-01-28 | 2003-08-26 | Intel Corporation | Universal serial bus transceiver and associated methods |
US6901471B2 (en) * | 2001-03-01 | 2005-05-31 | Synopsys, Inc. | Transceiver macrocell architecture allowing upstream and downstream operation |
US6775733B2 (en) * | 2001-06-04 | 2004-08-10 | Winbond Electronics Corp. | Interface for USB host controller and root hub |
US6721815B1 (en) * | 2001-09-27 | 2004-04-13 | Intel Corporation | Method and apparatus for iTD scheduling |
TW538364B (en) * | 2001-12-10 | 2003-06-21 | Via Tech Inc | USB control circuit capable of automatically switching paths |
US7000057B1 (en) * | 2002-02-11 | 2006-02-14 | Cypress Semiconductor Corp. | Method and apparatus for adding OTG dual role device capability to a USB peripheral |
DE10224163B4 (de) * | 2002-05-31 | 2005-05-04 | Advanced Micro Devices, Inc., Sunnyvale | Transaktionsdauermanagement in einem USB-Hostcontroller |
DE10234991B4 (de) * | 2002-07-31 | 2008-07-31 | Advanced Micro Devices, Inc., Sunnyvale | Hostcontrollerdiagnose für einen seriellen Bus |
US6959355B2 (en) * | 2003-02-24 | 2005-10-25 | Standard Microsystems Corporation | Universal serial bus hub with shared high speed handler |
-
2003
- 2003-05-21 EP EP03725529A patent/EP1516261B1/en not_active Expired - Lifetime
- 2003-05-21 CN CNB038134306A patent/CN100343840C/zh not_active Expired - Fee Related
- 2003-05-21 AT AT03725529T patent/ATE403906T1/de not_active IP Right Cessation
- 2003-05-21 DE DE60322702T patent/DE60322702D1/de not_active Expired - Lifetime
- 2003-05-21 JP JP2004513949A patent/JP4444101B2/ja not_active Expired - Fee Related
- 2003-05-21 KR KR10-2004-7020256A patent/KR20050010906A/ko active IP Right Grant
- 2003-05-21 US US10/517,513 patent/US7383372B2/en not_active Expired - Fee Related
- 2003-05-21 AU AU2003228060A patent/AU2003228060A1/en not_active Abandoned
- 2003-05-21 WO PCT/IB2003/002196 patent/WO2003107199A2/en active IP Right Grant
- 2003-06-09 TW TW092115526A patent/TWI313814B/zh not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007208963A (ja) * | 2006-01-06 | 2007-08-16 | Fujitsu Ltd | パケット処理装置及びパケット処理方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI313814B (en) | 2009-08-21 |
US20050216650A1 (en) | 2005-09-29 |
CN1659533A (zh) | 2005-08-24 |
TW200404215A (en) | 2004-03-16 |
WO2003107199A3 (en) | 2004-03-18 |
WO2003107199A2 (en) | 2003-12-24 |
JP4444101B2 (ja) | 2010-03-31 |
ATE403906T1 (de) | 2008-08-15 |
KR20050010906A (ko) | 2005-01-28 |
DE60322702D1 (de) | 2008-09-18 |
CN100343840C (zh) | 2007-10-17 |
AU2003228060A1 (en) | 2003-12-31 |
EP1516261A2 (en) | 2005-03-23 |
EP1516261B1 (en) | 2008-08-06 |
US7383372B2 (en) | 2008-06-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3497834B2 (ja) | ルートリピータ、usb通信システム、usb通信制御方法 | |
JP5917474B2 (ja) | 統合マルチ転送媒体コネクタを利用するシステム及びルーティング方法 | |
US7949816B2 (en) | Method and apparatus for enhancing universal serial bus applications | |
US7945721B1 (en) | Flexible control and/or status register configuration | |
US20070005867A1 (en) | Virtual peripheral device interface and protocol for use in peripheral device redirection communication | |
JP4444101B2 (ja) | バスシステム、バスシステム内で用いるためのステーション、及びバスインタフェース | |
US7752376B1 (en) | Flexible configuration space | |
JP2001358733A (ja) | ユニバーサルシリアルバス(usb)をピアツーピアネットワークとして用いる方法 | |
US9009378B2 (en) | Method and apparatus for enhancing universal serial bus applications | |
CA2657827A1 (en) | Method and apparatus for distributing usb hub functions across a network | |
KR100579203B1 (ko) | 능률화된 ata 장치 초기화 방법 및 장치 | |
CN112380152A (zh) | 一种NVMe-oF异构存储访问控制器及访问方法 | |
KR100757223B1 (ko) | 버스 브리지 | |
JP4987376B2 (ja) | リンクブリッジ | |
KR100757224B1 (ko) | 컴퓨터 도킹 시스템 및 방법 | |
KR20050057635A (ko) | Dma를 지원하는지를 나타내는 정보를 전송하는 수단을구비하는 디바이스 | |
JP2011018358A (ja) | リンクブリッジ | |
JP2006323869A (ja) | 結合システムおよび方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060519 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20080626 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090526 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090825 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20091215 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100113 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130122 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130122 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |