JP2005310799A - Display panel, electronic apparatus with the same, and method of manufacturing the same - Google Patents

Display panel, electronic apparatus with the same, and method of manufacturing the same Download PDF

Info

Publication number
JP2005310799A
JP2005310799A JP2005149333A JP2005149333A JP2005310799A JP 2005310799 A JP2005310799 A JP 2005310799A JP 2005149333 A JP2005149333 A JP 2005149333A JP 2005149333 A JP2005149333 A JP 2005149333A JP 2005310799 A JP2005310799 A JP 2005310799A
Authority
JP
Japan
Prior art keywords
layer
display panel
black layer
light emitting
forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005149333A
Other languages
Japanese (ja)
Inventor
Yasushi Karasawa
康史 柄沢
Shigeo Nojima
重男 野島
Ryoichi Nozawa
陵一 野澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2005149333A priority Critical patent/JP2005310799A/en
Publication of JP2005310799A publication Critical patent/JP2005310799A/en
Pending legal-status Critical Current

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide a display panel capable of enhancing visibility even outdoors which can be easily manufactured. <P>SOLUTION: The display panel has at least black layer 11 having a function to mitigate and flatten an uneven step at a lower part, and a light emitting element disposed on the black layer 11. The reflection rate of the black layer 11 is reduced and visibility is enhanced by absorbing light from the outside. By making the black layer 11 flat, it is possible to improve the uniformity of the film thicknesses of a film to be the light-emitting element and improve the in-plane uniformity of light emission. <P>COPYRIGHT: (C)2006,JPO&NCIPI

Description

本発明は表示パネル等に関するものである。特に外部からの光が反射することによって低くなる視認性を改善するためのものである。   The present invention relates to a display panel and the like. In particular, it is for improving the visibility that is lowered by reflection of light from the outside.

近年、液晶表示装置(LCD)、有機電界発光素子(以下、有機EL素子という)を利用した表示装置等の表示装置は、携帯電話機をはじめとしてコンピュータ、電子手帳、携帯ゲーム機等といった様々な電子機器に利用されている。そのため、利用者は屋内において装置の表示画面を見るだけでなく、屋外においても画面を見る機会が多くなっている。   In recent years, display devices such as liquid crystal display devices (LCDs) and display devices using organic electroluminescent elements (hereinafter referred to as organic EL elements) have various electronic devices such as mobile phones, computers, electronic notebooks, and portable game machines. Used for equipment. For this reason, users not only see the display screen of the apparatus indoors but also have an opportunity to see the screen outdoors.

この場合に問題になるのが、外部からの光が表示画面に入射する場合である。入射した光は画面で反射されて視認されるが、通常、屋内よりも屋外の方がはるかに強い光が画面に入射し、反射され、視認される。そのため、表示装置のコントラストが低下し、表示画面が見にくくなる。   In this case, a problem arises when light from the outside enters the display screen. The incident light is reflected and visually recognized on the screen. Usually, light that is much stronger outdoors than the indoor is incident on the screen, reflected, and visually recognized. As a result, the contrast of the display device is reduced, making it difficult to see the display screen.

ここで、以下、特に有機EL素子を利用した場合について考える。有機EL素子は、自己発光であるため視認性がよく、応答速度が速いので、その素子を利用した表示装置は動画を表示するために有望な装置である。ところが、現在の有機EL素子は、長寿命を確保した上で、高い輝度を得ることが難しいものである。そのため、屋外では外部からの光の影響による視認性の低下は避けられない。   Here, the case where an organic EL element is used will be considered below. Since the organic EL element is self-luminous and has good visibility and quick response speed, a display device using the element is a promising device for displaying a moving image. However, it is difficult for current organic EL elements to obtain high luminance while ensuring a long life. For this reason, a decrease in visibility due to the influence of light from the outside is inevitable outdoors.

そこで、コントラストの向上を図るため、表示装置の封止用カバーの内面及び外面にTiO2 とSiO2 の積層膜等からなる反射防止膜を形成した構造の表示装置が提案されている(例えば特許文献1参照)。また、カバー表面に円偏光板を取り付け、外部からの光の反射を抑えた構造の表示装置が提案されている(例えば特許文献2参照)。また、反応性雰囲気又はCVDにより成層したTaOx (酸化タンタル)を吸収層として光を吸収することで高コントラストを実現している(例えば特許文献3参照)。また、光吸収拡散性を有する電荷注入層を設けた構造の有機EL素子(例えば特許文献4参照)、黒色吸収体を底面側に形成した表示パネル(例えば特許文献5参照)や、黒色の多層膜を電極に用いた有機EL素子(例えば特許文献6参照)も提案されている。
特開2001−230072号公報 特開平8−321381号公報 特許2901370号公報 特許2931229号公報 米国特許5986401号明細書 特開2003−17274号公報
Therefore, in order to improve contrast, a display device having a structure in which an antireflection film made of a laminated film of TiO 2 and SiO 2 or the like is formed on the inner and outer surfaces of a sealing cover of the display device has been proposed (for example, a patent). Reference 1). In addition, a display device having a structure in which a circularly polarizing plate is attached to the cover surface and reflection of light from the outside is suppressed has been proposed (for example, see Patent Document 2). Further, high contrast is realized by absorbing light using a reactive atmosphere or TaO x (tantalum oxide) layered by CVD as an absorption layer (see, for example, Patent Document 3). In addition, an organic EL element having a structure in which a charge injection layer having light absorption and diffusibility is provided (see, for example, Patent Document 4), a display panel in which a black absorber is formed on the bottom side (see, for example, Patent Document 5), and a black multilayer An organic EL element using a film as an electrode (for example, see Patent Document 6) has also been proposed.
Japanese Patent Laid-Open No. 2001-230072 Japanese Patent Laid-Open No. 8-322138 Japanese Patent No. 2901370 Japanese Patent No. 293229 US Pat. No. 5,986,401 JP 2003-17274 A

しかし、このような従来の表示装置の場合、例えば円偏光板のような高価な部材を表示装置に取り付けなければならないため、その分の費用、手間等が費やされる。したがってコストアップとなる。また、円偏光板のようなフィルタを取り付けることにより、有機EL素子が発光してもその光が外部に出力されず、実際上の輝度が小さくなって視認性が低下することになる。   However, in the case of such a conventional display device, for example, an expensive member such as a circularly polarizing plate must be attached to the display device. Therefore, the cost increases. In addition, by attaching a filter such as a circularly polarizing plate, even if the organic EL element emits light, the light is not output to the outside, and the actual luminance is reduced and the visibility is lowered.

また、アルミニウム反射膜、酸化シリコンとアルミニウム膜及びアルミニウム半透過膜の3層膜により反射率を抑えるようにした表示装置が提案されている。しかし、この場合、構造が複雑で製造が難しい。更に、実際に陽極に用いる場合には、別に仕事関数の高い導電膜を成膜しなければならなくなる。   There has also been proposed a display device in which the reflectance is suppressed by a three-layer film of an aluminum reflective film, silicon oxide and an aluminum film, and an aluminum semi-transmissive film. In this case, however, the structure is complicated and difficult to manufacture. Furthermore, when actually used as an anode, it is necessary to form a conductive film having a high work function.

そこで、本発明はこのような問題点を解決するためになされたものであり、屋外であっても視認性を高めることができ、しかも製造方法がより簡単な表示パネル等を得ることを目的とする。   Therefore, the present invention has been made to solve such problems, and it is possible to improve visibility even outdoors and to obtain a display panel with a simpler manufacturing method. To do.

本発明に係る表示パネルは、下部の段差を緩和する機能を有する黒色層と、該黒色層上に設けられた発光素子とを少なくとも備えたものである。
本発明においては、例えばスピンコーティング等の方法で基板上に黒色の層を成層する。この黒色層により外部からの光を吸収することによって反射率の低減を図ったものである。スピンコーティングによって黒色層を成層することにより、下部の制御素子、配線等による段差を緩和することが出来る。このため、例えば、有機EL表示パネルのように有機発光素子をこの黒色層上に形成する場合も、発光層の膜厚の均一性の向上を図ることが可能で、発光の面内均一性を向上することができる。
The display panel according to the present invention includes at least a black layer having a function of relaxing a lower step and a light emitting element provided on the black layer.
In the present invention, a black layer is formed on the substrate by a method such as spin coating. The black layer is intended to reduce reflectance by absorbing light from the outside. By forming the black layer by spin coating, steps due to the lower control element, wiring, etc. can be relaxed. For this reason, for example, even when an organic light emitting element is formed on this black layer as in an organic EL display panel, it is possible to improve the uniformity of the thickness of the light emitting layer and to improve the in-plane uniformity of light emission. Can be improved.

また、本発明に係る表示パネルは、基板上へ成層した導電性を有する黒色層と、該黒色層上に成層され、供給される電荷に基づいて発光する発光素子とを少なくとも備えたものである。
本発明においては、例えば導電性を有する樹脂に、黒色の染料を加えたもの或はカーボンブラック等を分散させたもの等のような導電性を有する黒色層を各画素の位置に合わせて成層する。したがって、黒色層には外部からの光を吸収する効果に加え、電荷を供給するための電極を兼用させることができるので、あらためて電極を形成する必要がなくなる。
The display panel according to the present invention includes at least a conductive black layer formed on a substrate and a light emitting element that is formed on the black layer and emits light based on supplied charges. .
In the present invention, for example, a conductive black layer formed by adding a black dye or carbon black or the like to a conductive resin is formed in accordance with the position of each pixel. . Therefore, in addition to the effect of absorbing light from the outside, the black layer can also be used as an electrode for supplying charges, so that it is not necessary to form another electrode.

また、本発明に係る表示パネルは、黒色層を炭素の同素体で成層する。
本発明においては、グラファイト、ダイヤモンドライクカーボン、アモルファスカーボン等のような炭素の同素体で黒色層を成層する。したがって、黒色層には外部からの光を吸収する効果に加え、電荷を供給するための電極を兼用させることができるので、あらためて電極を形成する必要が無くなる。更に、黒色層に高い導電性が得られるため、発光素子の特性の低下を抑えることが可能である。
In the display panel according to the present invention, the black layer is formed of an allotrope of carbon.
In the present invention, the black layer is formed of an allotrope of carbon such as graphite, diamond-like carbon, amorphous carbon or the like. Therefore, in addition to the effect of absorbing light from the outside, the black layer can also be used as an electrode for supplying electric charges, so that it is not necessary to form another electrode. Furthermore, since high conductivity is obtained in the black layer, it is possible to suppress deterioration in characteristics of the light-emitting element.

また、本発明に係る表示パネルは、基板上に発光素子への電荷供給を制御する制御素子を形成するとともに、基板上の表示部分以外の部分にペルチェ素子を形成する。
本発明においては、吸収された光により発生した熱をパネルから逃がすために、ペルチェ素子と制御素子とを共通の工程を用いて形成する。制御素子の能動領域となる、多結晶或は微結晶或はアモルファスシリコン層を、ペルチェ素子の一部として用いることも可能である。したがって、例えば有機ELを用いた表示装置の場合、有機EL素子の温度上昇を防ぎ、実際上の発光寿命の向上を図ることができる。また、ペルチェ素子を基板上に一体形成することにより、コストの低減及び全体としての小型化を図ることができる。
In the display panel according to the present invention, a control element for controlling charge supply to the light emitting element is formed on the substrate, and a Peltier element is formed in a portion other than the display portion on the substrate.
In the present invention, the Peltier element and the control element are formed using a common process in order to release the heat generated by the absorbed light from the panel. It is also possible to use a polycrystalline, microcrystalline or amorphous silicon layer, which becomes the active region of the control element, as part of the Peltier element. Therefore, for example, in the case of a display device using organic EL, the temperature rise of the organic EL element can be prevented and the actual light emission lifetime can be improved. Further, by integrally forming the Peltier element on the substrate, the cost can be reduced and the overall size can be reduced.

また、本発明に係る電子機器は、上述に記載の表示パネルを備え、表示機能を行わせる。
本発明においては、携帯電話機、デジタルカメラ等の電子機器の表示部分に本発明の表示パネルを用いる。これにより、外部からの光の反射を抑え、視認性を高めることができる。したがって、屋外で用いる場合には特に有効である。
In addition, an electronic apparatus according to the present invention includes the display panel described above and performs a display function.
In the present invention, the display panel of the present invention is used for a display portion of an electronic device such as a mobile phone or a digital camera. Thereby, reflection of the light from the outside can be suppressed and visibility can be improved. Therefore, it is particularly effective when used outdoors.

また、本発明に係る表示パネルの製造方法は、基板の表示面と反対の面に画素毎に表示制御をするための制御素子を形成する工程と、制御素子を形成した面側に黒色顔料を含む感光性樹脂を塗布して黒色膜を成膜する工程と、画素の位置に合わせ、電荷供給のための貫通穴又は溝を黒色膜に形成する工程とを少なくとも有するものである。
本発明においては、基板上に成膜したシリコンに制御素子を形成し、その面に黒色顔料を含む感光性樹脂を例えばスピンコーティング等により塗布して黒色膜を成膜し、その膜に貫通穴、溝を画素位置に基づいて形成する。したがって、黒色層が外部からの光を吸収することによって反射される光を少なくし、反射率を低減させるようにしたものである。また、スピンコーティングによって黒色層を成層することに依り、下部の制御素子、配線等による段差を緩和することが出来る。このため、例えば有機EL表示パネルのように有機発光素子をこの黒色層に形成する場合も、発光層の膜厚の均一性を向上することが可能で、発光の均一性を向上することができる。また、貫通穴又は溝により、制御素子により電化供給を制御する電極と発光素子とを直接接続することができる。
Further, the method of manufacturing a display panel according to the present invention includes a step of forming a control element for controlling display for each pixel on a surface opposite to the display surface of the substrate, and a black pigment on the surface side on which the control element is formed. At least a step of forming a black film by applying a photosensitive resin, and a step of forming a through hole or a groove for supplying a charge in the black film in accordance with the position of the pixel.
In the present invention, a control element is formed on silicon deposited on a substrate, a photosensitive resin containing a black pigment is applied to the surface by, for example, spin coating, etc., to form a black film, and a through hole is formed in the film. The groove is formed based on the pixel position. Accordingly, the black layer absorbs light from the outside to reduce the reflected light and reduce the reflectance. Further, by forming the black layer by spin coating, the step due to the lower control element, wiring, etc. can be reduced. For this reason, even when an organic light emitting element is formed on this black layer as in an organic EL display panel, for example, the uniformity of the thickness of the light emitting layer can be improved and the uniformity of light emission can be improved. . Further, the electrode for controlling the electrification supply by the control element and the light emitting element can be directly connected by the through hole or the groove.

また、本発明に係る表示パネルの製造方法は、基板の表示面と反対の側になる面に画素毎に表示制御をするための制御素子を形成する工程と、制御素子を形成した面側に、各画素の位置に合わせて導電性を有する黒色層を成層する工程とを少なくとも有するものである。
本発明においては、例えば導電性を有する樹脂に、黒色の染料を加えたもの或はカーボンブラック等を分散させたもの等のような導電性を有する黒色層を各画素の位置に合わせて成層する。したがって、黒色層には外部からの光を吸収する効果に加え、電荷を供給するための電極を兼用させることができるので、あらためて電極を形成する必要がなくなる。
Further, the method for manufacturing a display panel according to the present invention includes a step of forming a control element for performing display control for each pixel on a surface opposite to the display surface of the substrate, and a surface side on which the control element is formed. And at least a step of forming a conductive black layer in accordance with the position of each pixel.
In the present invention, for example, a conductive black layer formed by adding a black dye or carbon black or the like to a conductive resin is formed in accordance with the position of each pixel. . Therefore, in addition to the effect of absorbing light from the outside, the black layer can also be used as an electrode for supplying charges, so that it is not necessary to form another electrode.

また、本発明に係る表示パネルの製造方法において、制御素子の能動領域はシリコンで形成されており、前記制御素子を形成する際には、ペルチェ素子も基板上の表示部分以外の部分に形成するようにする。
本発明においては、吸収された外部からの光により発生した熱をパネルから逃がすために、ペルチェ素子を制御素子とを共通の工程を用いて形成する。制御素子の能動領域となる、多結晶或は微結晶或はアモルファスシリコン層を、ペルチェ素子の一部として用いることも可能である。したがって、例えば有機ELを用いた表示装置の場合、有機EL素子の温度上昇を防ぎ、実際上の発光寿命の向上を図ることができる。
In the display panel manufacturing method according to the present invention, the active region of the control element is formed of silicon, and when the control element is formed, the Peltier element is also formed in a portion other than the display portion on the substrate. Like that.
In the present invention, the Peltier element and the control element are formed using a common process in order to release the heat generated by the absorbed external light from the panel. It is also possible to use a polycrystalline, microcrystalline or amorphous silicon layer, which becomes the active region of the control element, as part of the Peltier element. Therefore, for example, in the case of a display device using organic EL, the temperature rise of the organic EL element can be prevented and the actual light emission lifetime can be improved.

また、本発明に係る表示パネルの製造方法において、黒色層を成層する工程は、真空蒸着又はスパッタによる方法でグラファイトの黒色層を成層するものである。
本発明においては、真空蒸着又はスパッタによる方法でグラファイトの黒色層を成層する。したがって、黒色層には外部からの光を吸収する効果に加え、電荷を供給するための電極を兼用させることが出来るので、あらためて電極を形成する必要が無くなる。更に、黒色層に高い導電性が得られるため、発光素子の特性の低下を抑えることが可能である。
In the method for manufacturing a display panel according to the present invention, the step of stratifying the black layer is to form a black layer of graphite by a method by vacuum deposition or sputtering.
In the present invention, a black layer of graphite is formed by a method by vacuum deposition or sputtering. Therefore, in addition to the effect of absorbing light from the outside, the black layer can also be used as an electrode for supplying electric charges, so that it is not necessary to form another electrode. Furthermore, since high conductivity is obtained in the black layer, it is possible to suppress deterioration in characteristics of the light-emitting element.

また、本発明に係る表示パネルの製造方法において、黒色層を成層する工程は、化学的気相堆積による方法で、ダイヤモンドライクカーボンの黒色層を成層するものである。
本発明においては、化学的気相堆積による方法で、ダイヤモンドライクカーボンの黒色層を成層する。したがって、黒色層には外部からの光を吸収する効果に加え、電荷を供給するための電極を兼用させることが出来るので、あらためて電極を形成する必要が無くなる。更に、黒色層に高い導電性が得られるため、発光素子の特性の低下を抑えることが可能である。ダイヤモンドライクカーボンは硬く、取扱時に傷が付きにくい。そのため、信頼性が上がり、歩留まりも向上する。
In the method for manufacturing a display panel according to the present invention, the step of forming a black layer is a method of forming a black layer of diamond-like carbon by a method by chemical vapor deposition.
In the present invention, a black layer of diamond-like carbon is formed by a chemical vapor deposition method. Therefore, in addition to the effect of absorbing light from the outside, the black layer can also be used as an electrode for supplying electric charges, so that it is not necessary to form another electrode. Furthermore, since high conductivity is obtained in the black layer, it is possible to suppress deterioration in characteristics of the light-emitting element. Diamond-like carbon is hard and not easily damaged when handled. Therefore, reliability is improved and yield is improved.

また、本発明に係る表示パネルの製造方法は、黒色層を成層した後に、画素となる位置に合わせて発光素子を形成する工程と、黒色層側から供給される電荷と反対の極性を有する電荷を発光素子に供給する導電膜を発光素子上に成膜する工程と、封止部材により封止を行う工程とを備えたものである。
本発明においては、黒色層の上に、例えば有機EL等の発光素子、導電膜及び封止部材を形成する。したがって、黒色層の凹凸吸収機能によって封止部材が密着よく接合できるため、信頼性が高く、効果的に反射を抑え、かつ、屋外においても表示画面の視認性を高めることができる。
In addition, the method for manufacturing a display panel according to the present invention includes a step of forming a light emitting element in accordance with a pixel position after forming a black layer, and a charge having a polarity opposite to the charge supplied from the black layer side. The method includes a step of forming a conductive film for supplying light to the light emitting element on the light emitting element and a step of sealing with a sealing member.
In the present invention, a light emitting element such as an organic EL, a conductive film, and a sealing member are formed on the black layer. Therefore, since the sealing member can be bonded with good adhesion by the unevenness absorption function of the black layer, the reliability is high, the reflection is effectively suppressed, and the visibility of the display screen can be enhanced even outdoors.

また、本発明に係る表示パネルの製造方法において、発光素子を形成する工程は、発光素子となる高分子化合物の溶液が画素となる位置に溜まるように隔壁を形成した後に、溶液を液滴吐出方式により画素となる位置に吐出し、定着させて形成するものである。
本発明においては、発光素子の形成に際し、液滴吐出方式(インクジェット方式)を用いて行う場合には、画素となる位置に溶液が溜まるようにするために、隔壁を形成した後に、発光素子となる高分子化合物の溶液を吐出し、定着させて、発光素子を形成する。したがって、液滴吐出方式により、無駄なく、簡便に発光素子を形成することができる。この隔壁は、例えば、真空蒸着等の方法で発光素子を形成する場合にも有効である。
In the method for manufacturing a display panel according to the present invention, the step of forming the light emitting element includes the step of forming the partition so that the polymer solution that becomes the light emitting element is accumulated at the pixel position, and then discharging the liquid droplets. It is formed by discharging and fixing to a position to be a pixel by a method.
In the present invention, when a light emitting element is formed using a droplet discharge method (ink jet method), a light emitting element is formed after a partition wall is formed so that a solution is accumulated at a position to be a pixel. A polymer compound solution is discharged and fixed to form a light emitting element. Therefore, a light emitting element can be easily formed without waste by a droplet discharge method. This partition is also effective when the light emitting element is formed by a method such as vacuum deposition.

実施の形態1.
図1は本発明の第1の実施の形態に係る表示パネルの構成を表すための一部の断面図である。図1において1は基板である。本実施の形態では、基板1には制御素子(駆動素子)となる薄膜トランジスタ(以下、TFT(Thin Film Transistor)という)が設けられている(図1では後述する第2のTFT30しか示していない)。
Embodiment 1 FIG.
FIG. 1 is a partial cross-sectional view for illustrating the configuration of the display panel according to the first embodiment of the present invention. In FIG. 1, reference numeral 1 denotes a substrate. In the present embodiment, the substrate 1 is provided with a thin film transistor (hereinafter referred to as TFT (Thin Film Transistor)) serving as a control element (drive element) (FIG. 1 shows only a second TFT 30 described later). .

図2は表示パネルを構成する1つの画素を示す平面図である。図2は、主に第2低反射層4(第1低反射層3)と基板との間に設けられた素子を示している。第1のTFT20は、そのゲート電極に走査線gateを介して走査信号が供給されている。保持容量capは、第1のTFT20を介してデータ線sigから供給される画像信号を保持する様に構成されている。第2のTFT30には、保持容量capによって保持された画像信号がゲート電極31に供給されている。   FIG. 2 is a plan view showing one pixel constituting the display panel. FIG. 2 mainly shows an element provided between the second low reflection layer 4 (first low reflection layer 3) and the substrate. The first TFT 20 is supplied with a scanning signal via a scanning line gate at its gate electrode. The storage capacitor cap is configured to hold an image signal supplied from the data line sig via the first TFT 20. In the second TFT 30, the image signal held by the holding capacitor cap is supplied to the gate electrode 31.

第1のTFT20及び第2のTFT30は島状の半導体膜に形成されている。第1のTFT20はゲート電極21が走査線gateの一部として構成され、走査信号が供給される。第1のTFT20のソース・ドレイン領域の一方には層間絶縁膜51のスルーホールを介してデータ線sigが電気的に接続され、他方には、ドレイン電極22が電気的に接続されている。ドレイン電極22は第2のTFT30のゲート電極31が層間絶縁膜51のスルーホールを介して電気的に接続されている。第2のTFT30はそのソース・ドレイン領域の一方において層間絶縁膜51のスルーホールを介してデータ線sigと同時形成された電極2と電気的に接続されている。電極2は、さらに平坦化絶縁膜52のスルーホールを介して第1低反射層3、第2低反射層4、EL層5と電気的に接続されている。   The first TFT 20 and the second TFT 30 are formed in an island-shaped semiconductor film. In the first TFT 20, the gate electrode 21 is configured as a part of the scanning line gate, and a scanning signal is supplied. The data line sig is electrically connected to one of the source / drain regions of the first TFT 20 through the through hole of the interlayer insulating film 51, and the drain electrode 22 is electrically connected to the other. The drain electrode 22 is electrically connected to the gate electrode 31 of the second TFT 30 through the through hole of the interlayer insulating film 51. The second TFT 30 is electrically connected to the electrode 2 formed simultaneously with the data line sig through the through hole of the interlayer insulating film 51 in one of the source / drain regions. The electrode 2 is further electrically connected to the first low reflection layer 3, the second low reflection layer 4, and the EL layer 5 through the through hole of the planarization insulating film 52.

第2のTFT30はそのソース・ドレイン領域のもう一方に層間絶縁膜51のスルーホールを介して共通給電線comが電気的に接続されている。共通給電線comの延設部分39は、第2のTFT30のゲート電極31の延設部分36に対して、層間絶縁膜51を誘電体膜として挟んで対向し、保持容量capを構成している。なお、保持容量capについては共通給電線comとの間に形成した上記構造の他、走査線gateと並列に形成した容量線との間に形成してもよい。また、第1のTFT20のドレイン領域と第2のTFT30のゲート電極31とを利用して保持容量capを構成してもよい。ここでは、各画素の発光を制御する素子としてTFT(第1のTFT20、第2のTFT30)を用いるが、これに限定されるものではなく、他の制御素子を用いるようにしてもよい。また、本実施の形態では、基板1としてアルカリガラスを用いることとする。   The second TFT 30 is electrically connected to the other of the source / drain regions via a through hole in the interlayer insulating film 51 through a common feed line com. The extended portion 39 of the common power supply line com is opposed to the extended portion 36 of the gate electrode 31 of the second TFT 30 with the interlayer insulating film 51 interposed therebetween as a dielectric film, thereby forming a storage capacitor cap. . Note that the storage capacitor cap may be formed between the scanning line gate and the capacitance line formed in parallel with the above structure formed between the common feeding line com. Further, the storage capacitor cap may be configured using the drain region of the first TFT 20 and the gate electrode 31 of the second TFT 30. Here, TFTs (first TFT 20 and second TFT 30) are used as elements for controlling light emission of each pixel, but the present invention is not limited to this, and other control elements may be used. In this embodiment, alkali glass is used as the substrate 1.

2はEL層5に正孔又は電子(電荷)を注入(供給)するための電極である。電極2は例えばアルミニウム(Al)、マグネシウム(Mg)等の金属を材料として構成している。ただし、これに限定するものではなく、例えば酸化錫を不純物としてドープした酸化インジウム膜である透明のITO(Indium Tin Oxide:インジウム酸化錫)を用いてもよい。また、ITOの代わりに、例えばIZO(インジウム酸化亜鉛)、GZO(ガリウム酸化亜鉛)、ICO(InCeO:インジウム酸化セリウム)を用いてもよい。なお、本実施の形態では、電極2側を陽極とし、後述する導電膜6側を陰極とする。   Reference numeral 2 denotes an electrode for injecting (supplying) holes or electrons (charges) into the EL layer 5. The electrode 2 is made of a metal such as aluminum (Al) or magnesium (Mg). However, the present invention is not limited to this. For example, transparent ITO (Indium Tin Oxide), which is an indium oxide film doped with tin oxide as an impurity, may be used. Instead of ITO, for example, IZO (indium zinc oxide), GZO (gallium zinc oxide), or ICO (InCeO: indium cerium oxide) may be used. In this embodiment, the electrode 2 side is an anode, and the conductive film 6 side described later is a cathode.

3は第1低反射層である。本実施の形態では第1低反射層3の材料として純チタン(以下、Ti)を用いるものとする。ただし、窒化チタン(TiN)やチタン・タングステンの合金(TiW)を用いるようにしてもよい。また、第1低反射層と第2低反射層の間に酸化チタン(TiOx 。Ti2 3 、Ti2 5 も含む)の層を用いるようにしてもよい。これは、TiOx がそれぞれ固有に有する色によって特定の波長領域の、反射率を低減させることができるからである。本実施の形態では、第2低反射層4として前述したITO(又はIZO、GZO、ICO)を用いるものとする。本実施の形態において、第1低反射層3及び第2低反射層4は実際には発光素子の電極も兼ねている。また、第1低反射層3であるTiを電極2として用いることもできる。 Reference numeral 3 denotes a first low reflection layer. In the present embodiment, pure titanium (hereinafter referred to as Ti) is used as the material of the first low reflection layer 3. However, titanium nitride (TiN) or an alloy of titanium and tungsten (TiW) may be used. A layer of titanium oxide (TiO x, including Ti 2 O 3 and Ti 2 O 5 ) may be used between the first low reflection layer and the second low reflection layer. This is because the reflectance in a specific wavelength region can be reduced by the color inherent to each TiOx. In the present embodiment, the above-described ITO (or IZO, GZO, ICO) is used as the second low reflection layer 4. In the present embodiment, the first low reflection layer 3 and the second low reflection layer 4 also actually serve as electrodes of the light emitting element. Further, Ti which is the first low reflection layer 3 can be used as the electrode 2.

5は有機EL素子(発光素子)を構成するEL層である。本実施の形態ではEL層5を、例えばチオフェン系導電性高分子からなる正孔注入(輸送)層5A及び発光ポリマー(LEP)の発光層5Bで構成する。EL層5の構造は、他にも、正孔(電子)注入層と輸送層とを区別した構造、電子注入層、正孔(ホール)注入層、発光層の3層で構成した構造、異なる構成でEL層5が成層されている構造を用いても良い。また、ITO等の第2低反射層4が正孔注入層を兼ね、チオフェン系導電性高分子は正孔輸送層の機能を有するものとしても良い。6はEL層5に正孔又は電子を注入(供給)するための他方の電極となる導電膜である。本実施の形態では導電膜6として第2低反射層4と同じく、可視光領域で透明なITO(又はIZO、GZO、ICO)を用いることとする。ここで、ITOは仕事関数の数値が比較的高いので、このような場合には、EL層5の電子注入層の界面層に、例えば、BCP(バソックプロイン)にセシウム(Cs)を添加したものやマグネシウム(Mg)と銀(Ag)を蒸着したものを用いるようにして、電子が注入されやすいようにする。また、表示パネルの各画素のEL層5の発光制御(電荷供給制御)は、各々の画素に設けられたTFT(第1のTFT20、第2のTFT30)により、各画素のEL層5に対応する電極2を介して行われるので、導電膜6は各画素のEL層5に対して別々に設ける必要はない。また、ICOは仕事関数の上で電子を注入し易く、また、ITOに比べるとシート抵抗が低いので、表示パネル全体の電荷供給を低電圧で行うことができる。   Reference numeral 5 denotes an EL layer constituting an organic EL element (light emitting element). In this embodiment, the EL layer 5 includes a hole injection (transport) layer 5A made of, for example, a thiophene-based conductive polymer and a light emitting layer 5B made of a light emitting polymer (LEP). In addition, the structure of the EL layer 5 is different from the structure in which the hole (electron) injection layer and the transport layer are distinguished from each other, the structure composed of the electron injection layer, the hole (hole) injection layer, and the light emitting layer. A structure in which the EL layer 5 is formed in a configuration may be used. The second low reflection layer 4 such as ITO may also serve as a hole injection layer, and the thiophene conductive polymer may have a function of a hole transport layer. Reference numeral 6 denotes a conductive film serving as the other electrode for injecting (supplying) holes or electrons into the EL layer 5. In the present embodiment, ITO (or IZO, GZO, ICO) transparent in the visible light region is used as the conductive film 6 in the same manner as the second low reflection layer 4. Here, since ITO has a relatively high work function value, in such a case, for example, BCP (Bassock Proin) with cesium (Cs) added to the interface layer of the electron injection layer of the EL layer 5 A material in which magnesium (Mg) and silver (Ag) are deposited is used so that electrons are easily injected. Further, the light emission control (charge supply control) of the EL layer 5 of each pixel of the display panel corresponds to the EL layer 5 of each pixel by TFTs (first TFT 20 and second TFT 30) provided in each pixel. Therefore, the conductive film 6 does not need to be provided separately for the EL layer 5 of each pixel. Further, the ICO easily injects electrons on the work function, and has a lower sheet resistance than the ITO, so that the entire display panel can be supplied with a low voltage.

7は例えばインクジェットプリンタ等に用いられる液滴吐出方式により高分子有機化合物のEL層5を形成する場合に、いわゆる堰(隔壁)としてEL層5を形成する領域に溶液を溜める囲いとなるバンクである。バンク7は、例えばポリイミド、アクリル等、フォトリソグラフィ法でパターン形成できる感光性の有機材料で構成される。8は封止部材となる封止膜である。封止膜8は、例えば窒化シリコン(SiN)、ITO等を材料とする。有機EL素子は、水分、酸素等に触れると、発光寿命が短くなるため、封止膜8は、EL層5に水分、酸素等が浸入するのを防止するために設けられる。   Reference numeral 7 denotes a bank which is used as a so-called dam (partition) for storing a solution in a region where the EL layer 5 is formed when the EL layer 5 of a polymer organic compound is formed by a droplet discharge method used for an ink jet printer or the like. is there. The bank 7 is made of a photosensitive organic material that can be patterned by a photolithography method, such as polyimide or acrylic. Reference numeral 8 denotes a sealing film serving as a sealing member. The sealing film 8 is made of, for example, silicon nitride (SiN), ITO, or the like. When the organic EL element is exposed to moisture, oxygen, or the like, the light emission lifetime is shortened. Therefore, the sealing film 8 is provided in order to prevent moisture, oxygen, and the like from entering the EL layer 5.

本実施の形態の表示パネルは、EL層5よりも下部の層である陽極部分に第1低反射層3と第2低反射層4の2層の層を用いて、各層及びその界面の相互作用により低反射化したものである。これにより、構造及び製造が簡単な上に、外部からの光の反射を抑えることができ、屋外でも視認性を高めた表示パネルを得ることができる。   In the display panel of the present embodiment, two layers of the first low reflection layer 3 and the second low reflection layer 4 are used in the anode portion, which is a lower layer than the EL layer 5, and each layer and its interface are mutually connected. Low reflection due to action. Thereby, in addition to simple structure and manufacture, reflection of light from the outside can be suppressed, and a display panel with improved visibility even outdoors can be obtained.

次に本実施の形態の表示パネルを製造する方法について説明する。まず、基板1に、例えばプラズマCVD法により厚さが約30〜70nmのアモルファスのシリコンからなる半導体膜を成膜する。次にアモルファスのシリコン膜からなる半導体膜に、固相結晶成長法、レーザアニール等の結晶化工程を行い、多結晶シリコン膜とする。次に、半導体膜をパターニングして島状とし、その表面に厚さが約60〜150nmのシリコン酸化膜又はシリコン窒化膜からなるゲート絶縁膜37を形成する。   Next, a method for manufacturing the display panel of the present embodiment will be described. First, a semiconductor film made of amorphous silicon having a thickness of about 30 to 70 nm is formed on the substrate 1 by, for example, plasma CVD. Next, the semiconductor film made of an amorphous silicon film is subjected to a crystallization process such as solid phase crystal growth and laser annealing to form a polycrystalline silicon film. Next, the semiconductor film is patterned into an island shape, and a gate insulating film 37 made of a silicon oxide film or silicon nitride film having a thickness of about 60 to 150 nm is formed on the surface thereof.

次に、チタン(Ti)、タングステン(W)等の金属膜からなる導電膜をスパッタ法により形成した後パターニングし、ゲート電極21、31及びゲート電極31の延設部分36を形成する。また、走査線gateも形成する。   Next, a conductive film made of a metal film such as titanium (Ti) or tungsten (W) is formed by sputtering and then patterned to form the gate electrodes 21 and 31 and the extended portion 36 of the gate electrode 31. A scanning line gate is also formed.

この状態で、高濃度のリンイオンをドープし、ゲート電極に対して自己整合的にソース・ドレイン領域を形成する。次に層間絶縁膜51を形成した後、各スルーホールを形成し、データ線sig、ドレイン電極22、共通給電線com、共通給電線comの延設部分39及び電極2(ここでは一部)を形成する。その結果、第1のTFT20、第2のTFT30及び保持容量capが形成される。ここでは特に示さないが、表示部分以外の部分に駆動回路等、他の回路を同時に形成しても良い。   In this state, high concentration phosphorous ions are doped to form source / drain regions in a self-aligned manner with respect to the gate electrode. Next, after forming the interlayer insulating film 51, each through hole is formed, and the data line sig, the drain electrode 22, the common power supply line com, the extended portion 39 of the common power supply line com, and the electrode 2 (here, a part) are formed. Form. As a result, the first TFT 20, the second TFT 30, and the storage capacitor cap are formed. Although not particularly shown here, other circuits such as a drive circuit may be formed at the same time in a portion other than the display portion.

そして、第1低反射層3等を成層する前に、制御素子形成により生じた段差による影響を低減するため、平坦化絶縁膜52を形成する。ここで、平坦化絶縁膜52は例えばポリイミドやアクリルをスピンコート法によって塗布することにより成膜する。そして、この平坦化層間絶縁膜52の電極2と第2のTFT30との接続部に相当する部分にスルーホールを形成する。次に表面全体に電極2となる導電膜を成膜した後、パターニングして、第1の低反射層3と第2のTFT30のソース・ドレイン領域を接続する。なお、ここではスピンコート法により平坦化絶縁膜52を形成したが、例えばシリコン酸化膜、シリコン窒化膜等をCVD法によって成膜した後に、アクリルやレジスト等をスピンコート法によって成膜し、エッチバックを施して平坦にするようにしてもよい。   Then, before the first low reflection layer 3 and the like are formed, the planarization insulating film 52 is formed in order to reduce the influence of the step caused by the control element formation. Here, the planarization insulating film 52 is formed by, for example, applying polyimide or acrylic by spin coating. Then, a through hole is formed in a portion corresponding to the connection portion between the electrode 2 and the second TFT 30 of the planarization interlayer insulating film 52. Next, after forming a conductive film to be the electrode 2 on the entire surface, patterning is performed to connect the first low reflection layer 3 and the source / drain regions of the second TFT 30. Here, the planarization insulating film 52 is formed by a spin coating method. However, for example, after a silicon oxide film, a silicon nitride film, or the like is formed by a CVD method, an acrylic film, a resist, or the like is formed by a spin coating method and etched. You may make it flat by giving a back | bag.

図3は第1低反射層3であるチタンの厚さ、スパッタ時の圧力と反射率との関係を表す図である。図3は入出射角度が20゜における反射率を表している。また、図4は第1低反射層3であるTiの膜厚、スパッタ時の圧力と最大反射率との関係を表す図である。ここで最大反射率とは、可視光領域(400〜700nm)における反射率の最大値のことである。一般的に最大反射率が低いと可視光領域全般について反射が低いということが考えられる。図3及び図4によれば、反射率はTi(第1低反射層3)の厚さ、スパッタ時の圧力にも依存することになる。   FIG. 3 is a diagram showing the relationship between the thickness of titanium, which is the first low reflection layer 3, the pressure during sputtering, and the reflectance. FIG. 3 shows the reflectance at an incident / exit angle of 20 °. FIG. 4 is a diagram showing the relationship between the film thickness of Ti, which is the first low reflection layer 3, the pressure during sputtering, and the maximum reflectance. Here, the maximum reflectance is the maximum value of the reflectance in the visible light region (400 to 700 nm). In general, when the maximum reflectance is low, it can be considered that reflection is low in the entire visible light region. According to FIGS. 3 and 4, the reflectivity also depends on the thickness of Ti (first low reflection layer 3) and the pressure during sputtering.

基板1上に制御素子及び電極2を形成すると、次に直流マグネトロン方式のスパッタ法により、第1低反射層3となるTiの薄層を成層する。本実施の形態では、例えば、アルゴン雰囲気で圧力を0.3Pa、電力を500Wとして成膜を行った。本実施の形態では直流マグネトロン方式のスパッタ法を用いているが、その方法はスパッタ法に限定されるものでは無く、イオンビーム蒸着法等を用いても良い。ここで、第1低反射層3の厚さは、30nm〜400nmの範囲で成層するようにする。膜厚が30nm以下の場合には反射率が高くなり、400nm以上の場合は内部応力が発生し易く、基板の反りや膜の剥離の原因となったり、素子を破壊する可能性がある。また、加工も難しくなる。   When the control element and the electrode 2 are formed on the substrate 1, a thin Ti layer to be the first low reflection layer 3 is then formed by a direct current magnetron sputtering method. In this embodiment, for example, the film was formed in an argon atmosphere at a pressure of 0.3 Pa and a power of 500 W. In this embodiment, a DC magnetron sputtering method is used, but the method is not limited to the sputtering method, and an ion beam evaporation method or the like may be used. Here, the thickness of the first low reflection layer 3 is formed in the range of 30 nm to 400 nm. When the film thickness is 30 nm or less, the reflectance is high, and when it is 400 nm or more, internal stress is likely to occur, which may cause the substrate to warp or peel off the film, or may destroy the element. Moreover, processing becomes difficult.

図5は第2低反射層4の層厚と反射率との関係を表す図である。図5は第2低反射層4の層厚が116nmの場合と78nmの場合について記載している。第1低反射層3と同様にして、直流マグネトロン方式のスパッタ法により第2低反射層4となるITOの薄層を成層する。本実施の形態では、スパッタ圧力を0.3Pa、電力を100Wとした。また、アルゴンガスと酸素ガスの流量比を100:1とし、4インチサイズのターゲットでスパッタした。ここで、図5のように層厚が変わることにより反射率の波長依存性が変化する。第2低反射層4の層厚を60〜100nmとすると全波長領域で低い反射率が得られる。特に80nm以下とした場合には、外部から入射する光で影響の大きい450〜500nmの光の反射率が減少する。   FIG. 5 is a diagram showing the relationship between the layer thickness of the second low reflective layer 4 and the reflectance. FIG. 5 describes the case where the thickness of the second low reflective layer 4 is 116 nm and 78 nm. In the same manner as the first low reflection layer 3, a thin ITO layer to be the second low reflection layer 4 is formed by a direct current magnetron sputtering method. In the present embodiment, the sputtering pressure is 0.3 Pa and the power is 100 W. Further, the flow rate ratio of argon gas and oxygen gas was 100: 1, and sputtering was performed with a 4-inch target. Here, the wavelength dependence of the reflectance changes as the layer thickness changes as shown in FIG. When the thickness of the second low reflection layer 4 is 60 to 100 nm, a low reflectance is obtained in the entire wavelength region. In particular, when the thickness is 80 nm or less, the reflectance of light having a wavelength of 450 to 500 nm, which is greatly affected by light incident from the outside, is reduced.

ここで、第2低反射層4を、高温でスパッタして結晶化させることにより表面を平滑にならない様にする。この第2低反射層4の表面はは、例えば触針式の段差測定装置で計測した時の算術平均粗さRaが4から11nmとなるように成層する。また、基板1、第2低反射層4を含む算術平均粗さRaが10〜100nmとなるようにする。これにより、更なる反射率の低減を図ることができる。所望の箇所だけに第1低反射層3と第2低反射層4とを残すため、感光性樹脂を塗布し、フォトリソグラフィ法によりパターンを形成する。そして、この感光性樹脂をマスクとして第2低反射層4(ITO)を王水でエッチングする。さらに、第1低反射層3(Ti)は、フッ酸とフッ化アンモニウムとの比が1:6の緩衝フッ酸液(BHF)でエッチングする。ここでは、第1低反射層3と第2低反射層4とは各EL層5を成層する領域よりも広い領域で残すようにする。つまり、バンク7が形成される下部の領域まで伸長させ、各第1低反射層3、第2低反射層4の間隔(隙間)をできるだけ狭くしておくようにする。これにより第1低反射層よりも基板よりの層及び基板裏面からの反射に起因する視認性の低下を抑制できる。なお、現在、フォトリソグラフィ法によりパターニングする際、隙間の最小値は加工する層の厚さにほぼ一致する値となっており、例えば、第1低反射層3と第2低反射層4の2層の合計厚さが0.1μmであれば、隙間の最小値はほぼ0.1μmとなる。ここで、第1低反射層3と第2低反射層4の成層工程については、例えばマスク蒸着法により、所望の箇所だけに成層するようにしてもよい。マスク蒸着は、所望の場所に開口部を設けた例えばステンレススチール製の厚さ40〜100μm程度のマスクを基板に密着させた状態で、真空蒸着を行いパターンを形成する方法である。また、クロム(Cr:仕事関数4.5eV)を第2低反射層4の上にさらに成層してもよい。   Here, the surface of the second low reflection layer 4 is not smoothed by sputtering and crystallizing at a high temperature. The surface of the second low reflection layer 4 is layered such that the arithmetic average roughness Ra is 4 to 11 nm as measured by, for example, a stylus type step difference measuring device. Further, the arithmetic average roughness Ra including the substrate 1 and the second low reflection layer 4 is set to 10 to 100 nm. As a result, the reflectance can be further reduced. In order to leave the first low reflection layer 3 and the second low reflection layer 4 only at desired locations, a photosensitive resin is applied and a pattern is formed by photolithography. Then, the second low reflection layer 4 (ITO) is etched with aqua regia using this photosensitive resin as a mask. Further, the first low reflection layer 3 (Ti) is etched with a buffered hydrofluoric acid solution (BHF) having a ratio of hydrofluoric acid to ammonium fluoride of 1: 6. Here, the first low reflection layer 3 and the second low reflection layer 4 are left in a region wider than the region where the EL layers 5 are formed. That is, it extends to the lower region where the bank 7 is formed, and the interval (gap) between the first low reflection layer 3 and the second low reflection layer 4 is made as narrow as possible. Thereby, the fall of the visibility resulting from the reflection from the layer from a board | substrate and a substrate back surface can be suppressed rather than a 1st low reflection layer. Currently, when patterning is performed by photolithography, the minimum value of the gap is substantially the same as the thickness of the layer to be processed. For example, the first low reflection layer 3 and the second low reflection layer 4 are 2 If the total thickness of the layers is 0.1 μm, the minimum gap is approximately 0.1 μm. Here, about the layering process of the 1st low reflection layer 3 and the 2nd low reflection layer 4, you may make it laminate only in a desired location by mask vapor deposition, for example. Mask vapor deposition is a method of forming a pattern by performing vacuum vapor deposition in a state in which a mask made of, for example, stainless steel having a thickness of about 40 to 100 μm having an opening at a desired location is in close contact with a substrate. Further, chromium (Cr: work function 4.5 eV) may be further formed on the second low reflection layer 4.

次に平坦化絶縁膜52の表面にPECVD法等で無機材料からなる膜を形成し、バンク7が形成される領域及び第2低反射層4の周縁部分の領域を残したパターニングを行い、絶縁保護膜61を形成する。絶縁保護膜61の厚さは、例えば、発光層5を0.05μm〜0.2μmの厚みに形成するなら、絶縁保護膜61は0.2μm〜1.0μm程度の厚みに形成する。   Next, a film made of an inorganic material is formed on the surface of the planarization insulating film 52 by PECVD or the like, and patterning is performed so as to leave the region where the bank 7 is formed and the peripheral portion of the second low reflection layer 4. A protective film 61 is formed. For example, when the light emitting layer 5 is formed to a thickness of 0.05 μm to 0.2 μm, the insulating protective film 61 is formed to a thickness of about 0.2 μm to 1.0 μm.

そして、走査線gate及びデータ線sigに沿って有機材料のバンク7を形成する。バンク7は、液滴吐出方式により成膜する場合に、材料となる有機化合物を含む液体が、隣に溢れ出さないための堰となる部分であるため、例えば、発光層5を0.05μm〜0.2μmの厚みで形成するなら、1μm〜2μm程度の高さに形成する。バンクの形成は例えばフォトリソグラフィ法、印刷法等、その他の任意の方法で行うことができる。   Then, the organic material bank 7 is formed along the scanning line gate and the data line sig. The bank 7 is a portion that serves as a weir to prevent a liquid containing an organic compound as a material from overflowing next when forming a film by a droplet discharge method. If it is formed with a thickness of 0.2 μm, it is formed with a height of about 1 μm to 2 μm. The bank can be formed by any other method such as a photolithography method or a printing method.

バンク7により区画された領域に対し、液滴吐出(インクジェット)方式により高分子有機化合物を含む溶液を吐出し、EL層5(正孔注入輸送層5A及び発光層5B)を成層する。EL層5は、有機化合物材料を含む液体の充填と乾燥を層毎に繰り返す。発光層5Bの具体例として、赤色発光層材料としては、上記PPV前駆体をインク化したものにローダミン、ベリレン等の色素をドープしたもの、あるいはPPV前駆体(MHE−PPV)をインク化したものを用いる。青色発光層のための材料としては、ポリフルオレン誘導体をキシレン等の芳香族系溶媒に溶解しインク化したものを用いる。ついで、PPV前駆体溶液(PPV前駆体溶液をDMF希釈し、インク化したもの)の場合は、減圧下で溶媒を除去し、摂氏150度の加熱処理により共役化させて定着させる。あるいは、各画素に共通して用いることができる材料に関しては、スピンコート法、ディップ法等を用いてEL層5の各層を成層してもよい。また、EL層5の有機EL素子を低分子有機化合物で構成する場合には、EL層5を成層する領域を残して、他の領域をマスクした上で、各層の有機化合物を蒸着させることにより成層してもよい。なお、導電膜6からの電子注入効率をよくするために、例えば、マグネシウム/銀(Mg/Ag)からなる電子注入層を蒸着法等で成層する場合もある。EL層5が成層されたら、蒸着法を用いて少なくとも表示部分となる個所の全面にITOの導電膜6を成膜する。   A solution containing a polymer organic compound is ejected to the region partitioned by the bank 7 by a droplet ejection (inkjet) method, and the EL layer 5 (the hole injection transport layer 5A and the light emitting layer 5B) is formed. The EL layer 5 repeats filling and drying of a liquid containing an organic compound material for each layer. As a specific example of the light emitting layer 5B, as a red light emitting layer material, the above PPV precursor in an ink is doped with a dye such as rhodamine or berylene, or a PPV precursor (MHE-PPV) is in an ink. Is used. As a material for the blue light emitting layer, a material obtained by dissolving a polyfluorene derivative in an aromatic solvent such as xylene to form an ink is used. Next, in the case of a PPV precursor solution (in which the PPV precursor solution is diluted with DMF to form an ink), the solvent is removed under reduced pressure, and it is conjugated and fixed by a heat treatment at 150 degrees Celsius. Or regarding the material which can be used in common with each pixel, you may laminate | stack each layer of EL layer 5 using a spin coat method, a dip method, etc. FIG. In the case where the organic EL element of the EL layer 5 is composed of a low molecular organic compound, by leaving the region where the EL layer 5 is formed and masking other regions, the organic compound of each layer is deposited. You may stratify. In addition, in order to improve the electron injection efficiency from the conductive film 6, for example, an electron injection layer made of magnesium / silver (Mg / Ag) may be formed by vapor deposition or the like. When the EL layer 5 is formed, an ITO conductive film 6 is formed on the entire surface of at least the display portion by vapor deposition.

ここで、第1低反射層3がチタン(酸化チタンも含む)の場合、反射率を低減するには、正孔注入輸送層5A、発光層5B(LEP)及び導電膜6(ITO)のそれぞれの厚さの組み合わせを、以下の表1のように成層することが好ましい。   Here, when the first low reflection layer 3 is titanium (including titanium oxide), in order to reduce the reflectance, each of the hole injection transport layer 5A, the light emitting layer 5B (LEP), and the conductive film 6 (ITO). The thickness combinations are preferably stratified as shown in Table 1 below.

Figure 2005310799
Figure 2005310799

そして、導電膜6の上に、透明な樹脂又は薄層による封止膜8を装置全体に形成する。これにより、水分、空気等に触れることにより性質が変化し、発光寿命が短くなってしまうEL層5(有機EL素子)を保護する。封止膜8としては、例えばSiON(窒酸化シリコン)やMgO(酸化マグネシウム)を可視光を透過するような膜厚で蒸着法を用いて成膜した後、例えばポリビニルフロライド等の高分子フィルムを接着剤で接着したり、熱を用いて融着させたりする。また、後述するような透明基板で表示部分を覆うこともできる。   Then, a sealing film 8 made of a transparent resin or a thin layer is formed on the conductive film 6 over the entire device. This protects the EL layer 5 (organic EL element) whose properties change when exposed to moisture, air, etc., and whose light emission lifetime is shortened. As the sealing film 8, for example, SiON (silicon nitride oxide) or MgO (magnesium oxide) is formed using a vapor deposition method so as to transmit visible light, and then a polymer film such as polyvinyl fluoride is used. Are bonded with an adhesive or fused with heat. Further, the display portion can be covered with a transparent substrate as will be described later.

図6は第1低反射層3及び第2低反射層4を成層した場合の波長毎の反射率及び光入出射角との関係を表す図である。図6(a)は第1低反射層3となるチタンをスパッタし、第2低反射層4を室温(Room Tempareture)でスパッタした78nmのITOとしたものである。図6(b)は同条件でスパッタした後、280℃で1時間、大気中で処理したものである。また、図6(c)は第1低反射層3である純チタンだけをスパッタしたものである。そして、図6(d)はAl、ITO、Alの3層の層で構成したものである。ここで、図6(d)については、ITOの層厚等の条件を図6(a)の場合と同じようにしている。そのため、効果が最大に発揮された反射率とはいえない可能性があるが参考に示している。   FIG. 6 is a diagram showing the relationship between the reflectance for each wavelength and the light incident / exit angle when the first low reflection layer 3 and the second low reflection layer 4 are formed. FIG. 6A shows 78 nm ITO obtained by sputtering titanium to be the first low reflection layer 3 and sputtering the second low reflection layer 4 at room temperature. FIG. 6B shows the result of sputtering in the same condition at 280 ° C. for 1 hour after sputtering under the same conditions. FIG. 6C shows the case where only pure titanium as the first low reflection layer 3 is sputtered. FIG. 6D shows a structure composed of three layers of Al, ITO, and Al. Here, with respect to FIG. 6D, the conditions such as the ITO layer thickness are the same as in FIG. 6A. For this reason, the reflectivity may not be the maximum effect, but is shown for reference.

図7は第1低反射層3をTi、第2低反射層4をICOで成層した場合の波長毎の反射率及び光入出射角との関係を表す図である。図7(a)は第2低反射層4となるICOを38nmで成層したものである。また、図7(b)は第2低反射層4となるICOを76nmで成層したものである。ICOは酸化セリウムを20at%(原子(分子)数の割合(比率))含むインジウム酸化セリウムをターゲットとしてスパッタ法により成膜したものである。厚さにより、反射率を低減できる層及びその光入出射角には差があるが、どちらの場合も視感度の高い500nm付近の反射率を低減させていることがわかる。また、図6、図7によれば、第1低反射層3をTiで構成した場合方が反射率が低い傾向に有ることがわかる。   FIG. 7 is a diagram showing the relationship between the reflectance and the light incident / exit angle for each wavelength when the first low reflection layer 3 is formed of Ti and the second low reflection layer 4 is formed of ICO. FIG. 7A shows an ICO layer that is the second low reflection layer 4 formed at 38 nm. FIG. 7B shows an ICO layer that is the second low reflection layer 4 formed at 76 nm. ICO is formed by sputtering using indium cerium oxide containing 20 at% of cerium oxide (ratio (ratio) of the number of atoms (molecules)) as a target. Although there is a difference in the layer that can reduce the reflectance and the light incident / exit angle depending on the thickness, it can be seen that in both cases, the reflectance near 500 nm with high visibility is reduced. Moreover, according to FIG. 6, FIG. 7, when the 1st low reflection layer 3 is comprised with Ti, it turns out that there exists a tendency for a reflectance to be low.

以上のように第1の実施の形態によれば、第1低反射層3、第2低反射層4及びEL層5各層及びそれらの界面の相互作用により、効果的に反射率を低減することが出来る。そのため、屋外においても表示パネルに表示された画面の視認性を高めることができる。これは、特に自己発光であり、有機EL素子を用いた表示パネル(表示装置)に有効である。また、第1低反射層3としてTi、TiN又はTiWを用い、また第2低反射層4としてITO膜を用いるようにしたので、反射抑制を効果的に発揮させることができる。しかも、低反射の基本的構造を第1低反射層3及び第2低反射層4の2層で構成しており、製造が容易である。   As described above, according to the first embodiment, the reflectance is effectively reduced by the interaction between the first low reflection layer 3, the second low reflection layer 4, the EL layer 5, and their interfaces. I can do it. Therefore, the visibility of the screen displayed on the display panel can be improved even outdoors. This is particularly self-luminous and is effective for a display panel (display device) using an organic EL element. In addition, since Ti, TiN or TiW is used as the first low reflection layer 3 and an ITO film is used as the second low reflection layer 4, reflection suppression can be effectively exhibited. In addition, the basic structure of low reflection is composed of two layers of the first low reflection layer 3 and the second low reflection layer 4 and is easy to manufacture.

実施の形態2.
図8は本発明の第2の実施の形態に係る表示パネルの構成を表すための一部の断面図である。図8において、図1と同じ符号を付しているものは第1の実施の形態で説明したものに相当するものであるので説明を省略する。図8は簡略化し、本実施の形態の説明に必要な部分について構成しているが、基本的には図1の構成と変わるものではない。11は黒色顔料を含む絶縁性の感光性樹脂が固化して形成される黒色層である(上述した平坦化絶縁膜52も兼ねることができる)。また、5Aは正孔注入輸送層、5Bは発光層であり、EL層5の一部をなす層である。なお、第2低反射層4として用いたITOを正孔注入輸送層5Aとして用いることもできる。
Embodiment 2. FIG.
FIG. 8 is a partial cross-sectional view for illustrating the configuration of the display panel according to the second embodiment of the present invention. In FIG. 8, the same reference numerals as those in FIG. 1 correspond to those described in the first embodiment, and thus description thereof is omitted. Although FIG. 8 is simplified and it has comprised about the part required for description of this Embodiment, it is not fundamentally different from the structure of FIG. Reference numeral 11 denotes a black layer formed by solidifying an insulating photosensitive resin containing a black pigment (can also serve as the above-described planarization insulating film 52). 5A is a hole injecting and transporting layer, and 5B is a light emitting layer, which is a part of the EL layer 5. In addition, ITO used as the second low reflection layer 4 can also be used as the hole injection transport layer 5A.

本実施の形態は、黒色層11が外部からの光を吸収することによって反射される光を抑え、反射率を低減させるようにしたものである。ここで、本実施の形態ではスピンコーティングによって黒色層11を成層するので、駆動素子、配線等による段差の影響を低減できる。   In the present embodiment, the black layer 11 suppresses the light reflected by absorbing light from the outside, and reduces the reflectance. Here, in this embodiment, since the black layer 11 is formed by spin coating, the influence of a step due to a drive element, wiring, or the like can be reduced.

次に本実施の形態の表示パネルを製造する方法について説明する。基板1上にTFT30及び電極2を形成するまでの工程については、第1の実施の形態で説明したことと同様であるので説明を省略する。所定の回転速度で基板を回転させ、その上に黒色顔料を分散させた絶縁性の感光性樹脂を落とし、更に所定の回転速度で所定の時間だけ基板を回転させて、てスピンコーティングする。感光性樹脂として、例えば富士フイルムアーチ社製COLOR MOSAIC CK CK−A029(商品名)を用いた。この感光性樹脂は厚さが1μmにおいて、OD値3(-log(反射率又は透過率)で表される値)の材料である。この層厚を約1μmとするように、回転数、時間、樹脂量を調整する(例えば、滴下後の回転数を1000rpm、時間を30秒とし、4インチ基板で樹脂滴下量を2mlとする)。その後、110℃、120sのプリベークを行う。そして、電極2(正孔注入層5A)のパターンで露光した後(例えば400mJ/cm2 の紫外線を照射する)、富士フイルムアーチ社製現像液CD(商品名)の20%溶液(26℃)に45秒漬けて現像し、水洗、乾燥(220℃、60分)を行う。図9は基板1の上にパターニングした黒色層11を100倍に拡大したものである。ここでは溝で構成しているが、最も効果を発揮するためには、各画素の位置に合わせて貫通穴が形成されるようにパターニングすればよい。このようなパターニングを行うことにより、正孔注入輸送層5Aと電極2との接点を確保する。 Next, a method for manufacturing the display panel of the present embodiment will be described. Since the steps until the TFT 30 and the electrode 2 are formed on the substrate 1 are the same as those described in the first embodiment, the description thereof is omitted. The substrate is rotated at a predetermined rotation speed, an insulating photosensitive resin in which a black pigment is dispersed is dropped thereon, and the substrate is further rotated at a predetermined rotation speed for a predetermined time to perform spin coating. As the photosensitive resin, for example, COLOR MOSAIC CK CK-A029 (trade name) manufactured by Fuji Film Arch Co., Ltd. was used. This photosensitive resin is a material having an OD value of 3 (value represented by -log (reflectance or transmittance)) at a thickness of 1 μm. The number of revolutions, time, and amount of resin are adjusted so that the layer thickness is about 1 μm (for example, the number of revolutions after dropping is 1000 rpm, the time is 30 seconds, and the amount of resin dripping is 4 ml on a 4-inch substrate). . Thereafter, pre-baking is performed at 110 ° C. for 120 s. And after exposing with the pattern of the electrode 2 (hole injection layer 5A) (for example, irradiating ultraviolet rays of 400 mJ / cm 2 ), a 20% solution (26 ° C.) of developer CD (trade name) manufactured by Fuji Film Arch Co., Ltd. For 45 seconds, develop, wash with water and dry (220 ° C., 60 minutes). FIG. 9 is an enlarged view of the black layer 11 patterned on the substrate 1 100 times. Here, the grooves are formed. However, in order to achieve the most effect, patterning may be performed so that through holes are formed in accordance with the positions of the respective pixels. By performing such patterning, a contact point between the hole injection transport layer 5A and the electrode 2 is secured.

そして、高分子有機化合物を用いてEL層5を形成する場合には、第1の実施の形態と同様にバンク7を形成した後、正孔注入輸送層5Aとなる高分子有機化合物を含む溶液を液滴吐出方式により吐出し、固化させて正孔注入輸送層5Aを形成する。更に、発光層5Bとなる高分子有機化合物を含む溶液を液滴吐出方式により吐出し、固化させて、EL層5を形成する。   When the EL layer 5 is formed using a high molecular organic compound, a solution containing the high molecular organic compound that becomes the hole injecting and transporting layer 5A after forming the bank 7 as in the first embodiment. Are discharged by a droplet discharge method and solidified to form the hole injection transport layer 5A. Further, the EL layer 5 is formed by discharging and solidifying a solution containing a polymer organic compound to be the light emitting layer 5B by a droplet discharge method.

図10は黒色層11の反射率と光入出射角との関係を表す図である。EL層5を形成した後の、導電膜6及び封止膜8の形成方法は、第1の実施の形態と同様である。このような方法で形成した表示パネルの黒色層11では、図10に示すように可視光領域の反射率に殆ど波長依存性が見られない。   FIG. 10 is a diagram showing the relationship between the reflectance of the black layer 11 and the light incident / exit angle. The method for forming the conductive film 6 and the sealing film 8 after forming the EL layer 5 is the same as in the first embodiment. In the black layer 11 of the display panel formed by such a method, as shown in FIG. 10, the wavelength dependence is hardly seen in the reflectance in the visible light region.

以上のように第2の実施の形態によれば、黒色層11が外部からの光を吸収することによって反射される光を少なくし、反射率を低減したものである。また、スピンコーティングによって黒色層11を成層するので、駆動素子、配線等による段差酸の影響を低減できEL層5の膜厚の均一性を向上することが可能で、発光の面内均一性を向上することができる。   As described above, according to the second embodiment, the black layer 11 absorbs light from the outside, thereby reducing the amount of reflected light and reducing the reflectance. Further, since the black layer 11 is formed by spin coating, it is possible to reduce the influence of the step acid due to the driving element, wiring, etc., and to improve the uniformity of the film thickness of the EL layer 5, and to improve the in-plane uniformity of light emission. Can be improved.

実施の形態3.
図11は本発明の第3の実施の形態に係る表示パネルの構成を表すための一部の断面図である。図11において、図8と同じ符号を付しているものは第1及び第2の実施の形態で説明したものに相当するものであるので説明を省略する。11Aは導電性を有する炭素の同素体により成層された黒色層である。
Embodiment 3 FIG.
FIG. 11 is a partial cross-sectional view for illustrating a configuration of a display panel according to the third embodiment of the present invention. In FIG. 11, the same reference numerals as those in FIG. 8 correspond to those described in the first and second embodiments, and thus description thereof is omitted. 11A is a black layer formed by an allotrope of conductive carbon.

本実施の形態は、第2の実施の形態と同様に黒色層11Aにより外部からの光を吸収することにより反射光を減衰させ、反射率を低減させるようにしたものである。その際、本実施の形態においては、炭素の同素体を材料として用い、黒色層11Aを形成する。導電性のある炭素を黒色層11Aとすることにより、電極2と正孔注入輸送層5Aとの間を直接に電気的接続する必要がない。   In the present embodiment, the reflected light is attenuated and the reflectance is reduced by absorbing light from the outside by the black layer 11A as in the second embodiment. At this time, in this embodiment, carbon allotrope is used as a material to form the black layer 11A. By using conductive carbon as the black layer 11A, there is no need to directly connect the electrode 2 and the hole injection transport layer 5A.

次に本実施の形態の表示パネルを製造する方法について説明する。基板1上にTFT30及び電極2を形成するまでの工程については、第1の実施の形態で説明したことと同様であるので説明を省略する。次に炭素を用いて黒色層11Aを成層する。ここで、黒色層11Aは、DLC(Diamond Like Carbon :ダイヤモンドライクカーボン)を用いるものとする。DLCとは、イオンを利用した気相合成法により合成されるダイヤモンドに類似した高硬度、赤外線透過性等を有するカーボン薄層の総称である。DLCの場合は、例えばスパッタ、CVD等により成層する。これにより、第2の実施の形態のようなスピンコーティングを行う場合に比べて、より薄い層を形成することができ、発光素子への影響を低減することができる。   Next, a method for manufacturing the display panel of the present embodiment will be described. Since the steps until the TFT 30 and the electrode 2 are formed on the substrate 1 are the same as those described in the first embodiment, the description thereof is omitted. Next, the black layer 11A is formed using carbon. Here, DLC (Diamond Like Carbon) is used for the black layer 11A. DLC is a general term for a thin carbon layer having high hardness, infrared transparency, and the like similar to diamond synthesized by a gas phase synthesis method using ions. In the case of DLC, for example, the layers are formed by sputtering, CVD, or the like. As a result, a thinner layer can be formed and the influence on the light emitting element can be reduced as compared with the case where spin coating is performed as in the second embodiment.

図12は黒色層11Aの反射率と光入出射角との関係を表す図である。その後のバンク7の形成並びにEL層5、導電膜6及び封止膜8の成層については、第1及び第2の実施の形態で説明したことと同様の動作を行うので説明を省略する。ただし、最初にバンク7を形成しておいてから黒色層11Aを成層するようにしてもよい。   FIG. 12 is a diagram showing the relationship between the reflectance of the black layer 11A and the light incident / exit angle. Subsequent formation of the bank 7 and formation of the EL layer 5, the conductive film 6, and the sealing film 8 perform the same operations as those described in the first and second embodiments, and thus description thereof is omitted. However, the black layer 11A may be formed after the bank 7 is formed first.

なお、上記では黒色層11AをDLCで成層したが、その他、例えばアモルファスカーボン、グラファイト等の炭素の同素体により成層することができる。グラファイトの場合は真空蒸着又はスパッタ法を用いて成層する。スパッタ法を用いる場合、炭素原子をスパッタできればどのような同素体によるものをターゲットとしてもよい。   In the above description, the black layer 11A is formed by DLC. However, the black layer 11A can be formed by an allotrope of carbon such as amorphous carbon or graphite. In the case of graphite, stratification is performed using vacuum deposition or sputtering. In the case of using the sputtering method, any allotrope may be used as a target as long as carbon atoms can be sputtered.

以上のように第3の実施の形態によれば、導電体である炭素の同素体による黒色層11Aをスパッタ法、真空蒸着法等の方法により成層するようにしたので、より薄い層とすることが出来、発光素子の特性への影響を低減することができる。   As described above, according to the third embodiment, the black layer 11A made of carbon allotrope, which is a conductor, is formed by a method such as sputtering or vacuum vapor deposition. Thus, the influence on the characteristics of the light emitting element can be reduced.

実施の形態4.
第2、第3の実施の形態では、反射を抑えるために黒色層11又は11Aにより入射した外部からの光を吸収する。この吸収した光は熱に変換される。そのため、表示パネルの温度が上昇し、この熱によりEL層5を構成する有機化合物の発光寿命が影響を受ける。これを防ぐために、ペルチェ効果(Peltier effect)を有する素子(以下、ペルチェ素子という)を形成する。ペルチェ効果とは電流による吸熱・発熱現象である。P型、N型といった異なった半導体を結合したものに直流電流を流すと、接合部分において吸熱、発熱現象が発生することを利用し、装置の冷却を行うようにした素子がペルチェ素子である。駆動電流の制御だけで精度の高い温度コントロールを行うことができる。
Embodiment 4 FIG.
In the second and third embodiments, external light incident on the black layer 11 or 11A is absorbed in order to suppress reflection. This absorbed light is converted into heat. Therefore, the temperature of the display panel rises, and the light emission lifetime of the organic compound constituting the EL layer 5 is affected by this heat. In order to prevent this, an element having a Peltier effect (hereinafter referred to as a Peltier element) is formed. The Peltier effect is an endothermic / exothermic phenomenon caused by electric current. A Peltier element is an element that cools the device by utilizing the fact that heat absorption and heat generation occur at the junction when a direct current is passed through a combination of different semiconductors such as P-type and N-type. Accurate temperature control can be performed only by controlling the drive current.

図13はペルチェ素子を設けた表示パネルを表す図である。金属電極100、N型半導体層103、P型半導体層104及び放熱電極105でペルチェ素子を構成する。次に、ペルチェ素子の製造方法について説明する。まず、基板1に例えばシリコン酸化膜を保護膜(図示せず)として成膜する。そして、その上に、例えば金属電極100となる金属をスパッタ法により例えば200nm成膜する。金属電極100となる材料には、例えばクロム(Cr)を用いる。その後、フォトリソグラフィ法によりパターニングを行い、所望の形状の金属電極100を形成する。   FIG. 13 shows a display panel provided with a Peltier element. The metal electrode 100, the N-type semiconductor layer 103, the P-type semiconductor layer 104, and the heat dissipation electrode 105 constitute a Peltier element. Next, a method for manufacturing a Peltier element will be described. First, for example, a silicon oxide film is formed on the substrate 1 as a protective film (not shown). Then, for example, a metal to be the metal electrode 100 is formed into a film of, for example, 200 nm by sputtering. For example, chromium (Cr) is used as a material for the metal electrode 100. Thereafter, patterning is performed by photolithography to form a metal electrode 100 having a desired shape.

さらに、金属電極100上の所望の個所に絶縁膜101となるシリコン酸化膜をCVD法等を用いて成膜する。ついで、第1の実施形態と同様な方法で駆動素子を形成する。発光素子は、発光層5への影響等からペルチェ素子を製造してから製造する方がよい。   Further, a silicon oxide film to be the insulating film 101 is formed at a desired location on the metal electrode 100 using a CVD method or the like. Next, a drive element is formed by the same method as in the first embodiment. It is better to manufacture the light emitting element after manufacturing the Peltier element from the influence on the light emitting layer 5 and the like.

次にフォトリソグラフィ法により、絶縁膜101をパターニングした後に所望の部分をエッチングし、N型半導体層103及びP型半導体層104を成層する。ここで、N型半導体層103には例えばSe(セレン)をドープ(添加)したBiTe(ビスマス・テルル)を材料として用いる。また、P型半導体層104には例えばSb(アンチモン)をドープしたBiTeを材料として用いる。そして、これらの材料を例えばスパッタ法により各々500nm堆積する。その後、放熱電極105となる例えばアルミニウム(Al)を500nmの厚さで堆積させ、フォトリソグラフィ法によりパターニングをした後、所望の部分を残してエッチングする。その後、150℃(BiTeの焼成温度)を1時間保ち、N型半導体層103、P型半導体層104及び放熱電極105を形成し、ペルチェ素子を製造する。N型半導体層103及びP型半導体層104は、駆動素子の能動領域となる半導体層に夫々、N型の不純物、P型の不純物を高濃度にドープすることにより作成しても良い。また、放熱電極105は、駆動素子の配線層と同じ層を用いて作製しても良い。   Next, after patterning the insulating film 101 by photolithography, a desired portion is etched to form an N-type semiconductor layer 103 and a P-type semiconductor layer 104. Here, for example, BiTe (bismuth tellurium) doped (added) with Se (selenium) is used for the N-type semiconductor layer 103 as a material. The P-type semiconductor layer 104 is made of, for example, BiTe doped with Sb (antimony). Then, each of these materials is deposited to a thickness of 500 nm by, for example, a sputtering method. Thereafter, for example, aluminum (Al) serving as the heat radiation electrode 105 is deposited with a thickness of 500 nm, patterned by photolithography, and then etched while leaving a desired portion. Thereafter, the N-type semiconductor layer 103, the P-type semiconductor layer 104, and the heat radiation electrode 105 are formed by maintaining 150 ° C. (BiTe firing temperature) for 1 hour, and a Peltier device is manufactured. The N-type semiconductor layer 103 and the P-type semiconductor layer 104 may be formed by doping an N-type impurity and a P-type impurity at a high concentration, respectively, into a semiconductor layer serving as an active region of the driving element. The heat radiation electrode 105 may be manufactured using the same layer as the wiring layer of the drive element.

以上のように第4の実施の形態によれば、黒色層11又は11Aにより吸収された光が変換した熱をペルチェ素子を用いて外部に逃がすようにしたので、温度による影響を受けやすい有機EL素子の発光寿命を長くすることができる。また、TFT30とともにペルチェ素子を形成するようにしたので、回路(素子)の配置効率をよくすることができる。   As described above, according to the fourth embodiment, since the heat converted by the light absorbed by the black layer 11 or 11A is released to the outside using the Peltier element, the organic EL that is easily influenced by temperature. The light emission lifetime of the element can be extended. In addition, since the Peltier element is formed together with the TFT 30, the arrangement efficiency of the circuit (element) can be improved.

実施の形態5.
上述の第2及び第3の実施の形態では、特に説明しなかったが、黒色層11、11Aの上に、さらに第1の実施の形態で説明したような第2低反射層4を成層した上で、EL層5を成層するようにしてもよい。
Embodiment 5 FIG.
Although not specifically described in the second and third embodiments, the second low reflection layer 4 as described in the first embodiment is further formed on the black layers 11 and 11A. Above, the EL layer 5 may be laminated.

実施の形態6.
図14は本発明の第6の実施の形態に係る封止方法を表す図である。本実施の形態では、第1の実施の形態の封止膜8の代わりに用いる封止方法について説明する。図14(a)は、封止をするために、例えばガラス基板等の凹部を有する透明基板8Aを用い、表示部分周辺(場合によっては、表示制御回路も含む)の枠部分を接着剤等で接着し、缶封止をする。その際は水分等が入らないように真空中で作業を行うようにする。また、接着剤等を介して入ってくる水分を吸収するための乾燥剤を封入するようにしてもよい。ここで、第2低反射層4を成層する際に、枠部分にもITOの層を成層しておくことにより、その粗面効果により接着剤ののびをよくし、密着性を上げることができる。これにより、水分、酸素の侵入を、より確実に防止できる。また、図14(b)はその透明基板8Aと導電膜6との空間を接着剤12で満たした上で、全体を接着するようにしたものである。接着剤12により、水分により有機EL素子が侵されることを防ぐことができる。
Embodiment 6 FIG.
FIG. 14 is a diagram showing a sealing method according to the sixth embodiment of the present invention. In the present embodiment, a sealing method used instead of the sealing film 8 of the first embodiment will be described. In FIG. 14A, for example, a transparent substrate 8A having a recess such as a glass substrate is used for sealing, and the frame portion around the display portion (including the display control circuit in some cases) is covered with an adhesive or the like. Adhere and seal the can. In that case, work should be performed in a vacuum to prevent moisture and the like from entering. Moreover, you may make it enclose the desiccant for absorbing the water | moisture content which enters through an adhesive agent etc. Here, when the second low-reflection layer 4 is formed, an ITO layer is also formed on the frame portion, thereby improving the adhesive spread and improving the adhesion due to the rough surface effect. . Thereby, the penetration | invasion of a water | moisture content and oxygen can be prevented more reliably. FIG. 14B is a diagram in which the space between the transparent substrate 8A and the conductive film 6 is filled with the adhesive 12, and then the whole is bonded. The adhesive 12 can prevent the organic EL element from being attacked by moisture.

以上のように第6の実施の形態によれば、封止膜8の代わりに凹部を有する透明基板8Aを接着して封止するようにしたり、透明基板8Aの凹部を接着剤で満たして接着するようにしたので、水分が入り込むのを防ぎ、EL層5の発光寿命を長くすることができる。   As described above, according to the sixth embodiment, instead of the sealing film 8, the transparent substrate 8A having a recess is bonded and sealed, or the recess of the transparent substrate 8A is filled with an adhesive and bonded. Thus, moisture can be prevented from entering, and the light emission lifetime of the EL layer 5 can be extended.

実施の形態7.
上述の実施の形態では、アクティブマトリクス方式の表示パネルとして説明したが、本発明はこれに限定するものではなく、パッシブマトリクス方式の表示パネルにも適用することができる。
Embodiment 7 FIG.
In the above-described embodiment, the active matrix display panel has been described. However, the present invention is not limited to this and can be applied to a passive matrix display panel.

実施の形態8.
上述の実施の形態は、全て有機EL素子を用いた表示パネルについて説明したが、本発明はこれに限定されるものではなく、例えば、無機EL素子を用いた表示パネル、LCD、PDPのように、他の同様な平面の表示パネルを用いた表示パネルでも実現することができる。また、上述の実施の形態は、発光層5Bの発光光を基板1の発光素子を形成した面側から取り出す、いわゆるトップエミッション構造の表示パネルについて説明したが、本発明はこれに限定されるものではなく、発光層5Bの発光光を基板1の発光素子を形成した面と反対側の面から取り出す、いわゆるボトムエミッション構造の表示パネルについても適用することができる。さらに、光を取り出す面がガラスで覆われている場合、ガラスの反射率が4%あることを考え、塗布剤を用いて多層薄膜の反射防止膜の成膜、反射防止フィルムを貼り付け等のAR(Anti Reflection )処理を施すようにしてもよい。
Embodiment 8 FIG.
In the above-described embodiments, the display panel using the organic EL element has been described. However, the present invention is not limited to this, and for example, a display panel using an inorganic EL element, an LCD, a PDP, or the like. It can also be realized by a display panel using other similar flat display panels. Moreover, although the above-mentioned embodiment demonstrated the display panel of what is called a top emission structure which takes out the emitted light of the light emitting layer 5B from the surface side in which the light emitting element of the board | substrate 1 was formed, this invention is limited to this. Instead, the present invention can also be applied to a so-called bottom emission display panel in which the light emitted from the light emitting layer 5B is extracted from the surface of the substrate 1 opposite to the surface on which the light emitting elements are formed. Furthermore, when the surface from which light is extracted is covered with glass, considering that the reflectance of the glass is 4%, using a coating agent, a multilayer thin film antireflection film is formed, an antireflection film is attached, etc. AR (Anti Reflection) processing may be performed.

実施の形態9.
図15は本発明の第9の実施の形態に係る電子機器を表す図である。図15(a)はPDA(Personal Digital Assistant)、図15(b)は携帯電話、図15(c)はデジタルカメラを表す。また、本実施の形態では図示していないが、コンピュータ、ゲーム機等、表示機能を有し、表示パネルを用いる電子機器に本発明の表示パネルを利用することができる。屋外で使用する機器において特に効果を発揮する。
Embodiment 9 FIG.
FIG. 15 is a diagram illustrating an electronic apparatus according to a ninth embodiment of the present invention. 15A shows a PDA (Personal Digital Assistant), FIG. 15B shows a mobile phone, and FIG. 15C shows a digital camera. Although not illustrated in this embodiment mode, the display panel of the present invention can be used for an electronic device that has a display function and uses a display panel, such as a computer or a game machine. This is particularly effective for equipment used outdoors.

第1の実施の形態に係る表示パネルの一部の断面図。FIG. 3 is a partial cross-sectional view of the display panel according to the first embodiment. 表示パネルを構成する1つの画素を示す平面図。The top view which shows one pixel which comprises a display panel. 第1低反射層3であるチタンの厚さ、スパッタ時の圧力と反射率との関係を表す図。The figure showing the relationship between the thickness of the titanium which is the 1st low reflection layer 3, the pressure at the time of sputtering, and a reflectance. 第1低反射層3であるTiの膜厚、スパッタ時の圧力と最大反射率との関係を表す図。The figure showing the relationship between the film thickness of Ti which is the 1st low reflection layer 3, the pressure at the time of sputtering, and the maximum reflectance. 第2低反射層4の層厚と反射率との関係を表す図。The figure showing the relationship between the layer thickness of the 2nd low reflective layer 4, and a reflectance. 第1低反射層3及び第2低反射層4を成層した場合の波長毎の反射率及び光入出射角との関係を表す図。The figure showing the relationship between the reflectance for every wavelength at the time of laminating | stacking the 1st low reflection layer 3 and the 2nd low reflection layer 4, and a light incident / exit angle. 第1低反射層3をTi、第2低反射層4をICOで成層した場合の波長毎の反射率及び光入出射角との関係を表す図。The figure showing the relationship between the reflectance for every wavelength at the time of laminating | stacking the 1st low reflection layer 3 by Ti, and the 2nd low reflection layer 4 by ICO, and a light incident / exit angle. 第2の実施の形態に係る表示パネルの一部の断面図。Sectional drawing of a part of display panel which concerns on 2nd Embodiment. 黒色層11をパターニングした図。The figure which patterned the black layer 11. FIG. 黒色層11の反射率と光入出射角との関係を表す図。The figure showing the relationship between the reflectance of the black layer 11, and a light incident / exit angle. 第3の実施の形態に係る表示パネルの一部の断面図。Sectional drawing of a part of display panel concerning a 3rd embodiment. 黒色層11Aの反射率と光入出射角との関係を表す図。The figure showing the relationship between the reflectance of 11 A of black layers, and a light incident / exit angle. ペルチェ素子を設けた表示パネルを表す図。The figure showing the display panel which provided the Peltier device. 本発明の第6の実施の形態に係る封止方法を表す図。The figure showing the sealing method which concerns on the 6th Embodiment of this invention. 本発明の第9の実施の形態に係る電子機器を表す図。FIG. 15 illustrates an electronic device according to a ninth embodiment of the invention.

符号の説明Explanation of symbols

1 基板、2 電極、3 第1低反射層、4 第2低反射層、5 EL層、5A 正孔注入輸送層、5B 発光層、6 導電膜、7 バンク、8 封止膜、8A 透明基板、11、11A 黒色層、12 接着剤、20 第1のTFT、21 ゲート電極、22 ドレイン電極、30 第2のTFT、31 ゲート電極、36 ゲート電極31の延設部分、37 ゲート絶縁膜、39 共通電極comの絶縁部分、51 層間絶縁膜、52 平坦化絶縁膜、61 絶縁保護膜。
DESCRIPTION OF SYMBOLS 1 Substrate, 2 Electrode, 3 1st low reflection layer, 4 2nd low reflection layer, 5 EL layer, 5A Hole injection transport layer, 5B Light emitting layer, 6 Conductive film, 7 Bank, 8 Sealing film, 8A Transparent substrate 11, 11A Black layer, 12 Adhesive, 20 First TFT, 21 Gate electrode, 22 Drain electrode, 30 Second TFT, 31 Gate electrode, 36 Extension part of gate electrode 31, 37 Gate insulating film, 39 Insulating part of common electrode com, 51 interlayer insulating film, 52 planarizing insulating film, 61 insulating protective film.

Claims (12)

下部の段差を緩和する機能を有する黒色層と、
該黒色層上に設けられた発光素子と
を少なくとも備えたことを特徴とする表示パネル。
A black layer having a function of relaxing the lower step,
A display panel comprising at least a light emitting element provided on the black layer.
基板上へ成層した導電性を有する黒色層と、
該黒色層上に設けられた発光素子とを
少なくとも備えたことを特徴とする表示パネル。
A conductive black layer deposited on the substrate;
A display panel comprising at least a light emitting element provided on the black layer.
前記黒色層を炭素の同素体で成層することを特徴とする請求項2記載の表示パネル。   The display panel according to claim 2, wherein the black layer is formed of an allotrope of carbon. 基板上に前記発光素子への電荷供給を制御する制御素子を形成するとともに、前記基板上の表示部分以外の部分にペルチェ素子を形成することを特徴とする請求項1、2又は3のいずれかに記載の表示パネル。   4. A control element for controlling charge supply to the light emitting element is formed on a substrate, and a Peltier element is formed on a portion other than the display portion on the substrate. The display panel described in 1. 請求項1〜4のいずれかに記載の表示パネルを備え、表示機能を行わせることを特徴とする電子機器。   An electronic apparatus comprising the display panel according to claim 1 and having a display function. 基板に画素毎に表示制御をするための制御素子を形成する工程と、
前記基板の前記制御素子を形成した面側に黒色顔料を含む感光性樹脂を塗布して黒色膜を成膜する工程と、
画素の位置に合わせ、電荷供給のための貫通穴又は溝を前記黒色膜に形成する工程と
を少なくとも有することを特徴とする表示パネルの製造方法。
Forming a control element for display control for each pixel on the substrate;
Applying a photosensitive resin containing a black pigment to the surface of the substrate on which the control element is formed to form a black film;
Forming a through hole or a groove for supplying electric charges in the black film in accordance with the position of the pixel.
基板に画素毎に表示制御をするための制御素子を形成する工程と、
前記基板の前記制御素子を形成した面側に、各画素の位置に合わせて導電性を有する黒色層を成層する工程と
を少なくとも有することを特徴とする表示パネルの製造方法。
Forming a control element for display control for each pixel on the substrate;
And a step of forming a conductive black layer on the surface of the substrate on which the control element is formed in accordance with the position of each pixel.
前記制御素子の能動領域はシリコンで形成されており、前記制御素子を形成する際には、ペルチェ素子も前記基板上の表示部分以外の部分に形成することを特徴とする請求項6又は7記載の表示パネルの製造方法。   8. The active region of the control element is formed of silicon, and when the control element is formed, the Peltier element is also formed in a portion other than the display portion on the substrate. Display panel manufacturing method. 前記黒色層を成層する工程は、真空蒸着又はスパッタによる方法でグラファイトの前記黒色層を成層することを特徴とする請求項8記載の表示パネルの製造方法。   9. The method of manufacturing a display panel according to claim 8, wherein the step of forming the black layer comprises forming the black layer of graphite by a method by vacuum deposition or sputtering. 前記黒色層を成層する工程は、化学的気相堆積による方法で、ダイヤモンドライクカーボンの前記黒色層を成層することを特徴とする請求項8記載の表示パネルの製造方法。   9. The method of manufacturing a display panel according to claim 8, wherein the step of forming the black layer comprises forming the black layer of diamond-like carbon by a chemical vapor deposition method. 前記黒色層を成層した後に、前記画素となる位置に合わせて発光素子を形成する工程と、
前記黒色層側から供給される電荷と反対の極性を有する電荷を前記発光素子に供給する導電膜を前記発光素子上に成膜する工程と、
封止部材により封止を行う工程と
を備えたことを特徴とする請求項6〜10のいずれかに記載の表示パネルの製造方法。
Forming a light emitting element in accordance with the position to be the pixel after forming the black layer;
Forming a conductive film on the light emitting element for supplying a charge having a polarity opposite to the charge supplied from the black layer side to the light emitting element;
The method for manufacturing a display panel according to claim 6, further comprising a step of sealing with a sealing member.
前記発光素子を形成する工程は、
前記発光素子となる高分子化合物の溶液が前記画素となる位置に溜まるように隔壁を形成した後に、前記溶液を液滴吐出方式により前記画素となる位置に吐出し、定着させて形成することを特徴とする請求項11記載の表示パネルの製造方法。
The step of forming the light emitting element includes:
After the partition is formed so that the solution of the polymer compound to be the light emitting element is accumulated at the position to be the pixel, the solution is discharged and fixed to the position to be the pixel by a droplet discharge method. The method of manufacturing a display panel according to claim 11, wherein
JP2005149333A 2002-10-03 2005-05-23 Display panel, electronic apparatus with the same, and method of manufacturing the same Pending JP2005310799A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005149333A JP2005310799A (en) 2002-10-03 2005-05-23 Display panel, electronic apparatus with the same, and method of manufacturing the same

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2002291164 2002-10-03
JP2002378850 2002-12-27
JP2002378852 2002-12-27
JP2005149333A JP2005310799A (en) 2002-10-03 2005-05-23 Display panel, electronic apparatus with the same, and method of manufacturing the same

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2003196236A Division JP3705282B2 (en) 2002-10-03 2003-07-14 DISPLAY PANEL, ELECTRONIC DEVICE HAVING THE DISPLAY PANEL, AND DISPLAY PANEL MANUFACTURING METHOD

Publications (1)

Publication Number Publication Date
JP2005310799A true JP2005310799A (en) 2005-11-04

Family

ID=35439261

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005149333A Pending JP2005310799A (en) 2002-10-03 2005-05-23 Display panel, electronic apparatus with the same, and method of manufacturing the same

Country Status (1)

Country Link
JP (1) JP2005310799A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2007060826A1 (en) * 2005-11-24 2009-05-07 コニカミノルタホールディングス株式会社 Organic electroluminescence element, display device and lighting device
JP2013152410A (en) * 2012-01-26 2013-08-08 Sharp Corp Liquid crystal display device, and display device
JP2016146351A (en) * 2010-04-26 2016-08-12 三星ディスプレイ株式會社Samsung Display Co.,Ltd. Organic light emitting display device
WO2022030005A1 (en) * 2020-08-07 2022-02-10 シャープ株式会社 Display device

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08264279A (en) * 1995-03-27 1996-10-11 Tdk Corp Organic thin film luminescent element
JP2000058259A (en) * 1998-08-07 2000-02-25 Mitsubishi Electric Corp Resonant electroluminescence element
JP2002134278A (en) * 2000-10-26 2002-05-10 Sony Corp Organic electroluminescence element and display equipment using it
JP2002164181A (en) * 2000-09-18 2002-06-07 Semiconductor Energy Lab Co Ltd Display device and its manufacturing method
JP2002222695A (en) * 2000-11-27 2002-08-09 Seiko Epson Corp Manufacturing method of organic electroluminescent device, the organic electroluminescent device and electronic equipment
JP2002231447A (en) * 2000-11-28 2002-08-16 Seiko Epson Corp Method of manufacturing organic electroluminescence device and organic electroluminescence device and electronic equipment

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08264279A (en) * 1995-03-27 1996-10-11 Tdk Corp Organic thin film luminescent element
JP2000058259A (en) * 1998-08-07 2000-02-25 Mitsubishi Electric Corp Resonant electroluminescence element
JP2002164181A (en) * 2000-09-18 2002-06-07 Semiconductor Energy Lab Co Ltd Display device and its manufacturing method
JP2002134278A (en) * 2000-10-26 2002-05-10 Sony Corp Organic electroluminescence element and display equipment using it
JP2002222695A (en) * 2000-11-27 2002-08-09 Seiko Epson Corp Manufacturing method of organic electroluminescent device, the organic electroluminescent device and electronic equipment
JP2002231447A (en) * 2000-11-28 2002-08-16 Seiko Epson Corp Method of manufacturing organic electroluminescence device and organic electroluminescence device and electronic equipment

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2007060826A1 (en) * 2005-11-24 2009-05-07 コニカミノルタホールディングス株式会社 Organic electroluminescence element, display device and lighting device
JP2016146351A (en) * 2010-04-26 2016-08-12 三星ディスプレイ株式會社Samsung Display Co.,Ltd. Organic light emitting display device
JP2013152410A (en) * 2012-01-26 2013-08-08 Sharp Corp Liquid crystal display device, and display device
WO2022030005A1 (en) * 2020-08-07 2022-02-10 シャープ株式会社 Display device

Similar Documents

Publication Publication Date Title
JP3705282B2 (en) DISPLAY PANEL, ELECTRONIC DEVICE HAVING THE DISPLAY PANEL, AND DISPLAY PANEL MANUFACTURING METHOD
KR102118920B1 (en) Organic light emitting display device and manufacturing method thereof
KR101432110B1 (en) Organic light emitting display and method for manufacturing the same
KR101094298B1 (en) Organic light emitting diode display
US8963170B2 (en) Organic light emitting device and display unit including the same
KR101002663B1 (en) Organic light emitting diode display
US8415658B2 (en) Organic electroluminescence device, display unit including the same, and method of manufacturing an organic electroluminescence device
KR102015846B1 (en) Organic electro-luminescent device
US8299702B2 (en) Luminescence display panel with auxiliary electrode and method for fabricating the same
KR20150042367A (en) Organic electro luminescent device and method of fabricating the same
US7164228B2 (en) Display panel and electronic apparatus with the same
US7897975B2 (en) Light emitting display device and method for fabricating the same
TW200541386A (en) Method for manufacturing electro-optic device, electro-optic device and electronic apparatus
US7355337B2 (en) Display panel, electronic apparatus with the same, and method of manufacturing the same
JP2007165318A (en) Organic electroluminescence device and method of fabricating the same
JP4222339B2 (en) Display panel and electronic device including the display panel
KR101820166B1 (en) White organic light emitting diode display device and method of fabricating the same
JP3705283B2 (en) Display panel and electronic device including the display panel
JP4556768B2 (en) Organic electroluminescent display
JP2005310799A (en) Display panel, electronic apparatus with the same, and method of manufacturing the same
KR20150067974A (en) Organic electro luminescent device and method of fabricating the same
KR102089248B1 (en) Organic Light Emitting Diode Device And Method Of Fabricating The Same
JP2009009708A (en) Organic el array
KR102122924B1 (en) Organic light emitting display device and method of fabricating the same
KR20150044451A (en) Organic electro-luminescent device and method of fabricating the same

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080902

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081104

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20081209