JP2005286825A - 欠陥画素補正装置及び方法及び撮像装置及びプログラム及び記憶媒体 - Google Patents

欠陥画素補正装置及び方法及び撮像装置及びプログラム及び記憶媒体 Download PDF

Info

Publication number
JP2005286825A
JP2005286825A JP2004099727A JP2004099727A JP2005286825A JP 2005286825 A JP2005286825 A JP 2005286825A JP 2004099727 A JP2004099727 A JP 2004099727A JP 2004099727 A JP2004099727 A JP 2004099727A JP 2005286825 A JP2005286825 A JP 2005286825A
Authority
JP
Japan
Prior art keywords
defective pixel
defective
correction
pixels
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004099727A
Other languages
English (en)
Other versions
JP4471352B2 (ja
JP2005286825A5 (ja
Inventor
Kazuya Inao
和也 稲生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2004099727A priority Critical patent/JP4471352B2/ja
Publication of JP2005286825A publication Critical patent/JP2005286825A/ja
Publication of JP2005286825A5 publication Critical patent/JP2005286825A5/ja
Application granted granted Critical
Publication of JP4471352B2 publication Critical patent/JP4471352B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

【課題】低コストに且つ効果的に欠陥画素の補正を行えるようにする。
【解決手段】複数の画素から出力された各々の信号と、所定値を比較して、欠陥画素を検出する第1の欠陥画素検出部と、前記第1の欠陥画素検出部で検出された欠陥画素からの信号を補正する第1の補正部と、前記第1の欠陥画素検出部によって検出された欠陥画素に対する補正が施された前記複数の画素から出力された各々の信号と、所定値を比較して、欠陥画素を検出する第2の欠陥画素検出部と、前記第2の欠陥画素検出部で検出された欠陥画素からの信号を補正する第2の補正部と、前記第1の欠陥画素検出部と前記第2の欠陥画素検出部とで、それぞれの所定値が異なるように値を設定する設定制御部とを備えたことを特徴とする欠陥画素補正装置を提供する。
【選択図】 図1

Description

本発明は、撮像素子の欠陥画素の補正技術に関するものである。
CCD等の撮像素子においては、二次元に配列された画素の内、その製造過程もしくは製造後において半導体の局部的な感度不良が生ずることが知られている。これらの現象が起きると、入射した光量に応じた電荷出力が得られなくなるため、撮像画像上に被写体とは無関係に白点や黒点が見て取れる、いわゆる欠陥画素となって現れる。
こうした欠陥画素の撮像出力に起因する画質劣化を信号処理によって補正するために、従来、撮像素子に含まれる欠陥画素についての欠陥データを、それを製造した半導体工場で検出して不揮発性メモリに予め記憶させるか、あるいは、撮像素子を用いた撮像装置側において、撮像装置のシャッターを遮光状態としたとき、所定の出力レベルを超える画素(白点欠陥画素)、並びに、撮像装置への入射光量を所定のレベルとしたとき、所定の出力レベルに達しない画素(黒点欠陥画素)の位置データを不揮発性メモリに記憶しておいて、通常撮像時に、この不揮発性メモリに記憶されている位置データに基づいて欠陥画素を特定し、その欠陥画素の撮像出力に代えて例えば1画素前の撮像出力を用いることにより、欠陥画素補正を行っている。
ところで、近年の撮像素子に求められる画素数が、以前の数十万画素程度から数百万画素に増大したこともあり、撮像素子の製造技術の進歩にも拘わらず、撮像素子に現れる欠陥画素の発生確率は増大する傾向にある。特に低コストが求められる民生機器に使用される撮像素子では、その製造歩留まりを上げるためには、欠陥画素数を従来に比して桁違いに多く許容せざるを得なくなってきている。
したがって、従来のように、欠陥画素の位置データを高価な不揮発性メモリに記憶することが困難になってきている。
こうした状況に対して、例えば特開平06−030425号公報(特許文献1)には、通常の撮像時において、ある1画素とそれに隣接する同色画素との各画素信号間のレベル差を検出し、所定の閾値判定をすることで欠陥画素補正を行い、欠陥画素の位置情報をあらかじめ記憶しておくための不揮発性メモリを省く技術が開示されている。同様に、例えば特開2002−027323号公報(特許文献2)には、撮像素子の所定領域に含まれる欠陥画素については不揮発性メモリに記憶し、所定領域外に含まれる欠陥画素については、不揮発性メモリに記憶した欠陥画素の補正を行った後に、通常撮像時に欠陥画素の検出と補正を同時に行うことにより、限られた不揮発性メモリであっても、多数の欠陥画素に対応できるようにする技術が開示されている。
特開平06−030425号公報 特開2002−027323号公報
しかしながら、上記従来の技術においては、通常撮像時に、ある一画素と隣接する同色画素との各画素信号間のレベル差を検出し、所定の閾値判定をすることで欠陥画素補正を行うのであるから、当然ながら被写体エッジ等の高周波成分をも誤検出して補正してしまう場合がある。このことは、正常画素の出力画像の画質を阻害してしまうことになり、この問題について十分検討されているとはいえなかった。
また、所定の閾値だけと比較する場合、ある特定のレベル以上の欠陥画素に対してのみ補正が行われるので、閾値近傍レベルの欠陥画素に対して補正が不安定になったり、実際にはさまざまなレベルで存在する欠陥画素に対して適切な補正が行われなかったりといった問題があった。
従って、本発明は上述した課題に鑑みてなされたものであり、その目的は、低コストに且つ効果的に欠陥画素の補正を行えるようにすることである。
上述した課題を解決し、目的を達成するために、本発明に係わる欠陥画素補正装置は、複数の画素から出力された各々の信号と、所定値を比較して、欠陥画素を検出する第1の欠陥画素検出部と、前記第1の欠陥画素検出部で検出された欠陥画素からの信号を補正する第1の補正部と、前記第1の欠陥画素検出部によって検出された欠陥画素に対する補正が施された前記複数の画素から出力された各々の信号と、所定値を比較して、欠陥画素を検出する第2の欠陥画素検出部と、前記第2の欠陥画素検出部で検出された欠陥画素からの信号を補正する第2の補正部と、前記第1の欠陥画素検出部と前記第2の欠陥画素検出部とで、それぞれの所定値が異なるように値を設定する設定制御部とを備えたことを特徴とする。
また、本発明に係わる欠陥画素補正方法は、複数の画素から出力された各々の信号と、所定値を比較して、欠陥画素を検出する第1の欠陥画素検出工程と、前記第1の欠陥画素検出工程で検出された欠陥画素からの信号を補正する第1の補正工程と、前記第1の欠陥画素検出工程によって検出された欠陥画素に対する補正が施された前記複数の画素から出力された各々の信号と、所定値を比較して、欠陥画素を検出する第2の欠陥画素検出工程と、前記第2の欠陥画素検出工程で検出された欠陥画素からの信号を補正する第2の補正工程と、前記第1の欠陥画素検出工程と前記第2の欠陥画素検出工程とで、それぞれの所定値が異なるように値を設定する設定制御工程とを備えたことを特徴とする。
本発明によれば、低コストに且つ効果的に欠陥画素の補正を行なうことが可能となる。
以下、本発明の好適な実施形態について、図面を参照して詳細に説明する。
(第1の実施形態)
図1は、本発明の第1の実施形態の欠陥画素補正装置を搭載した撮像装置のブロック図である。
図1において、レンズ1を通った被写体からの反射光は、CCD、C−MOS等の撮像素子2上に結像する。撮像素子2上に結像した被写体像は、電気信号に変換された後、読み出され、CDS回路3へ加えられる。CDS回路3で、低周波ノイズが除去され、次にA/D変換器4でアナログ信号がディジタル信号に変換され、欠陥画素検出補正部5に加えられる。欠陥画素検出補正部5において、欠陥画素検出部51は入力された映像信号より、設定された検出感度に従って欠陥画素を検出し、欠陥画素情報を出力する。欠陥画素補正部52は欠陥画素検出部51の出力する欠陥画素情報に従って、入力された映像信号に対して補正を行う。欠陥画素検出補正部5の出力は、同様の構成からなる欠陥画素検出補正部6に入力される。欠陥画素検出補正部6において、欠陥画素検出部61は入力された映像信号より、設定された検出感度に従って欠陥画素を検出し、欠陥画素情報を出力する。欠陥画素補正部62は欠陥画素検出部61の出力する欠陥画素情報に従って、入力された映像信号に対して補正を行う。欠陥画素検出補正部5,6中の欠陥画素検出部51,61に対する欠陥画素の検出感度は制御部8が設定する(制御部8が設定する所定値の値によって、欠陥画素を検出する感度が異なる)。制御部8および欠陥画素検出補正部5,6の詳細については後述する。欠陥画素検出補正部6の出力はカメラ信号処理回路7に入力され、色分離、アパーチャ補正、ガンマ補正、ホワイトバランス等の撮像系の信号処理が施され、画像信号として出力される。
図2は、欠陥画素検出補正部5,6の内部構成の一例を表すブロック図である。
欠陥画素検出補正部では、入力された信号に対して1画素ずつ順番に欠陥画素の検出と補正が行われる。
図2を用いて欠陥画素の検出と補正の処理を説明する。
入力信号は平均回路21に入力され同回路において検出対象となる画素の周囲の画素信号の平均処理が行われる。平均回路の出力は減算器22に入力され、検出対象となる画素信号との差分値が出力される。減算器22から出力された差分値は絶対値回路23によって正負のない差分絶対値として出力される。この差分絶対値が大きければ、検出対象画素の出力信号レベルが周囲の画素信号レベルの平均値と大きく異なっていることになるので、この差分絶対値の大きなものが欠陥画素として扱われる。
欠陥画素比較部24は、絶対値回路23より出力された差分絶対値に対して、制御部8によって設定された所定値に基づいて欠陥画素情報を出力する。
図3は、欠陥画素レベル(すなわち、差分絶対値)と欠陥画素情報の関係を示す図である。
図3を用いて欠陥画素比較部24における欠陥画素情報を決定する方法を説明する。
図3(a),(b)において、横軸は前述した差分絶対値すなわち欠陥画素レベルを表し、縦軸は欠陥画素情報値を表す。欠陥画素情報の値は0から1の間の値であり、1に近いほど欠陥の程度が大きく、0に近いほど欠陥の程度が小さいという意味の信号とする。
THAおよびTHBは制御部8によって設定される値であり、THA以下の差分絶対値の信号は欠陥画素ではないと判断されて欠陥画素情報として0が出力され、THB以上の差分絶対値の信号は欠陥画素であると判断されて欠陥画素情報として1が出力される。THAとTHBの間の差分絶対値に対する欠陥画素情報は、グラフよりもとめられる0から1の間の値として出力される。すなわちTHAとTHBは欠陥画素検出のための検出感度としての意味合いを持つ。
欠陥画素比較部24より出力される欠陥画素情報は乗算器25に加えられ、欠陥画素情報を1から引いた値が乗算器26に加えられる。乗算器25には平均回路21の出力が印加されており、乗算器26には入力信号が印加されている。加算器27は乗算器25と乗算器26の出力を加算して出力する。乗算器25,26,加算器27を数式で表すと、欠陥画素情報をk、入力信号をSin、平均信号をSave、出力信号をSoutとしたとき、
Sout=(1−k)×Sin+k×Save …(1)
として表され、入力信号と平均信号の混合値になる。欠陥画素情報kの大きな値ほど平均値の割合が大きくなるので、欠陥画素が補正された結果となって出力される。
より具体的には、欠陥画素情報kが1である場合には、その対象画素は欠陥画素であるので、その対象画素の入力信号Sinは用いず、(1)式にk=1を代入すればわかるように、対象画素の周囲の画素信号の平均値であるSaveがSoutとして出力される。逆に、欠陥画素情報kが0である場合には、その対象画素は欠陥画素ではないので、対象画素の周囲の画素信号の平均値Saveは用いず、(1)式にk=0を代入すればわかるように、対象画素の入力信号SinがそのままSoutとして出力される。また、欠陥画素情報kが0と1の間の値である場合には、対象画素の欠陥の程度に応じて、対象画素の入力信号と対象画素の周囲の画素信号の平均信号とが混合されて、Soutとして出力される。
なお、本実施形態では、欠陥画素比較部に与えられる所定値を2つとし、出力される欠陥画素情報を多値として、補正方法を入力信号と平均信号の多値補間とした例について説明したが、本発明はこれに限定されることなく、例えば所定値を1つにし、欠陥画素情報を0か1の2値として、それに従って入力信号と平均信号を切り替えるといった構成であってもよい。
図3は前述したように欠陥画素検出補正部5,6中の欠陥画素比較部24で決定する欠陥画素情報を表すグラフであり、制御部8によって設定されるTHA,THBによって制御される。
今、欠陥画素検出補正部5の欠陥画素比較部24のグラフを図3(a)のようにし、欠陥画素検出補正部6の欠陥画素比較部24のグラフを図3(b)のようにし、THA,THBの値を図3(a)のものよりも小さい値にする。すなわち、欠陥画素検出補正部6の検出感度を、欠陥画素検出補正部5の検出感度よりも高く設定する。このように設定することにより、2つの欠陥画素検出補正部で検出できる欠陥画素のレベルが異なり、欠陥画素のレベルに応じて適切な補正処理を行うことが可能になる。
また、本実施形態のように多値補間で補正される場合、前段の補正によって補正された信号には欠陥レベルが小さい画素の信号が若干残ることになるので、その残りとして現れる欠陥画素を、直列に配置した後段の欠陥画素検出補正部の検出感度を高くすることにより、さらに補正してより効果を高めることが可能になる。
本実施形態においては、欠陥画素検出補正部を2つ直列に並べた例について説明したが、同部を3つ以上直列に並べることによってさらに欠陥画素のレベルに応じて細かい制御を行うことも可能である。
(第2の実施形態)
図4は本発明の第2の実施形態の欠陥画素補正装置を搭載した撮像装置のブロック図である。第1の実施形態の構成と重複する部分には同一符号を付して説明を省略する。
図4において、欠陥画素検出補正部5において、欠陥画素検出部51は入力された映像信号より、設定された検出感度と欠陥画素情報記憶部53に記憶された欠陥画素情報に従って欠陥画素を検出し欠陥画素情報を出力する。欠陥画素補正部52は欠陥画素検出部51の出力する欠陥画素情報に従って、入力された映像信号に対して補正を行う。欠陥画素情報記憶部53は欠陥画素検出部51の出力する欠陥画素情報を記憶する。欠陥画素検出補正部5の出力は同様の構成からなる欠陥画素検出補正部6に入力される。
欠陥画素検出補正部6において、欠陥画素検出部61は、入力された映像信号より、設定された検出感度と欠陥画素情報記憶部53および欠陥画素情報記憶部63に記憶された欠陥画素情報に従って欠陥画素を検出し欠陥画素情報を出力する。欠陥画素補正部62は欠陥画素検出部61の出力する欠陥画素情報に従って、入力された映像信号に対して補正を行う。欠陥画素情報記憶部63は欠陥画素検出部61の出力する欠陥画素情報を記憶する。
図5は欠陥画素情報記憶部53,63の動作を表す説明図である。
本実施形態において、欠陥画素情報記憶部53,63は検出対象となる画素に対して数ライン分上の画素情報(例えば、欠陥画素の位置情報)を記憶している。図5は欠陥画素検出部51,61より出力される欠陥画素情報の一部分を表した模式図であり、簡単のため白い画素が欠陥画素、黒い画素が通常の画素を表す。実際には多値なり2値なりの数値データが出力される。
今、図5(a)のように入力信号中のA,B,C,D,Eの画素が周囲より画素信号レベルが大きいものとする。欠陥画素検出部52においては、欠陥画素情報記憶部53に記憶されている過去の欠陥画素情報を参照するのでA,Bの画素に対してはその上部の位置に画素信号レベルの大きな画素が存在しないので、該画素は欠陥画素として判断され補正処理が行われる。C,D,Eについてはその上部に画素信号レベルの大きな画素が存在するので被写体の縦方向のエッジであると判断され補正処理は行われない。よって欠陥画素検出補正部5の出力は図5(b)のようにA,Bのみ補正された画像信号となる。
次に、仮に同構成からなる欠陥画素検出補正部に欠陥画素検出補正部5の出力信号が入力されるとすると、Cの画素に対してはその上部の位置に画素信号レベルの大きな画素が存在しないので、該画素は欠陥画素として判断され補正処理が行われてしまう。しかし実際にはCはB,C,D,Eとつながるエッジの一部であるので、この構成では図5(c)のようにエッジ部の上部が補正されることによる画像劣化を起こしてしまう。
そこで、本実施形態では欠陥画素検出補正部6の欠陥画素検出部62においては、欠陥画素情報記憶部63だけでなく欠陥画素情報記憶部53に記憶された欠陥画素情報を参照するのでCの画素においても、その上部に画素信号レベルの大きな画素が存在するので被写体の縦方向のエッジであると判断され補正処理は行われず図5(d)のように画像劣化を生じさせずに補正することができる。
本実施形態においては欠陥画素検出補正部を2つ直列に並べた例について説明したが、同部を3つ以上直列に並べることによってさらに欠陥画素のレベルに応じて細かい制御を行うことも可能である。
以上説明したように、上記の実施形態によれば、複数直列に配置された各欠陥画素検出補正部の検出感度を制御部がそれぞれ設定するようにしたことにより、撮像素子中に存在するさまざまな信号レベルの欠陥画素に対してそれぞれ適切な補正処理を行うことが可能になる。
また、複数直列に配置された各欠陥画素検出補正部の検出感度を制御部が、より後段に配置された欠陥画素検出補正部に対する検出感度が高くなるように設定することにより、前段で検出される信号レベル近傍の欠陥画素に対しても後段で補正することが可能になる。
また、各欠陥画素検出補正部において検出された欠陥画素情報を記憶しておくことにより、後段の欠陥画素検出補正部では前段の欠陥画素検出補正部の欠陥画素情報も参照することにより、検出された画素が本当に欠陥画素であるのか、被写体エッジであるのかを識別し、被写体エッジであるときは補正を行わないことにより出力画像に対する画質阻害を防止することができる。
(他の実施形態)
また、各実施形態の目的は、前述した実施形態の機能を実現するソフトウェアのプログラムコードを記録した記憶媒体(または記録媒体)を、システムあるいは装置に供給し、そのシステムあるいは装置のコンピュータ(またはCPUやMPU)が記憶媒体に格納されたプログラムコードを読み出し実行することによっても、達成されることは言うまでもない。この場合、記憶媒体から読み出されたプログラムコード自体が前述した実施形態の機能を実現することになり、そのプログラムコードを記憶した記憶媒体は本発明を構成することになる。また、コンピュータが読み出したプログラムコードを実行することにより、前述した実施形態の機能が実現されるだけでなく、そのプログラムコードの指示に基づき、コンピュータ上で稼働しているオペレーティングシステム(OS)などが実際の処理の一部または全部を行い、その処理によって前述した実施形態の機能が実現される場合も含まれることは言うまでもない。
さらに、記憶媒体から読み出されたプログラムコードが、コンピュータに挿入された機能拡張カードやコンピュータに接続された機能拡張ユニットに備わるメモリに書込まれた後、そのプログラムコードの指示に基づき、その機能拡張カードや機能拡張ユニットに備わるCPUなどが実際の処理の一部または全部を行い、その処理によって前述した実施形態の機能が実現される場合も含まれることは言うまでもない。
本発明を上記記憶媒体に適用する場合、その記憶媒体には、先に説明した手順に対応するプログラムコードが格納されることになる。
本発明の第1の実施形態の欠陥画素補正装置を搭載した撮像装置のブロック図である。 欠陥画素検出補正部のブロック図である。 欠陥画素情報決定の動作を説明する図である。 本発明の第2の実施形態の欠陥画素補正装置を搭載した撮像装置のブロック図である。 欠陥画素情報記憶部の動作を表す説明図である。
符号の説明
1 レンズ
2 撮像素子
3 CDS回路
4 A/D
5,6 欠陥画素検出補正部
7 カメラ信号処理回路
8 制御部

Claims (7)

  1. 複数の画素から出力された各々の信号と、所定値を比較して、欠陥画素を検出する第1の欠陥画素検出部と、
    前記第1の欠陥画素検出部で検出された欠陥画素からの信号を補正する第1の補正部と、
    前記第1の欠陥画素検出部によって検出された欠陥画素に対する補正が施された前記複数の画素から出力された各々の信号と、所定値を比較して、欠陥画素を検出する第2の欠陥画素検出部と、
    前記第2の欠陥画素検出部で検出された欠陥画素からの信号を補正する第2の補正部と、
    前記第1の欠陥画素検出部と前記第2の欠陥画素検出部とで、それぞれの所定値が異なるように値を設定する設定制御部とを備えたことを特徴とする欠陥画素補正装置。
  2. 前記第1の欠陥画素検出部において検出された欠陥画素の画素情報を記憶する第1の記憶部と、
    前記記憶部に記憶された欠陥画素の画素情報に基づいて、複数の画素から出力された信号におけるエッジを検出するエッジ検出部とを更に備え、
    前記第2の補正部は、前記第2の欠陥画素検出部で検出された欠陥画素の信号がエッジであると検出された場合には、補正を変更することを特徴とする請求項1に記載の欠陥画素補正装置。
  3. 前記設定制御部は、前記第1の欠陥画素検出部の所定値よりも、前記第2の欠陥画素検出部の所定値を低く設定することを特徴とする請求項1または請求項2に記載の欠陥画素補正装置。
  4. 請求項1乃至請求項3のいずれか1項に記載の欠陥画素補正装置を備えることを特徴とする撮像装置であって、
    前記複数の画素に被写体像を結像するレンズと、
    前記複数の画素から出力された信号をA/D変換し、前記第1の欠陥画素検出部に信号を出力する前記A/D変換器とを更に備えたことを特徴とする撮像装置。
  5. 複数の画素から出力された各々の信号と、所定値を比較して、欠陥画素を検出する第1の欠陥画素検出工程と、
    前記第1の欠陥画素検出工程で検出された欠陥画素からの信号を補正する第1の補正工程と、
    前記第1の欠陥画素検出工程によって検出された欠陥画素に対する補正が施された前記複数の画素から出力された各々の信号と、所定値を比較して、欠陥画素を検出する第2の欠陥画素検出工程と、
    前記第2の欠陥画素検出工程で検出された欠陥画素からの信号を補正する第2の補正工程と、
    前記第1の欠陥画素検出工程と前記第2の欠陥画素検出工程とで、それぞれの所定値が異なるように値を設定する設定制御工程とを備えたことを特徴とする欠陥画素補正方法。
  6. 請求項5に記載の欠陥画素補正方法をコンピュータに実行させることを特徴とするプログラム。
  7. 請求項6に記載のプログラムをコンピュータ読み取り可能に記憶したことを特徴とする記憶媒体。
JP2004099727A 2004-03-30 2004-03-30 欠陥画素補正装置及び方法及び撮像装置及びプログラム及び記憶媒体 Expired - Fee Related JP4471352B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004099727A JP4471352B2 (ja) 2004-03-30 2004-03-30 欠陥画素補正装置及び方法及び撮像装置及びプログラム及び記憶媒体

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004099727A JP4471352B2 (ja) 2004-03-30 2004-03-30 欠陥画素補正装置及び方法及び撮像装置及びプログラム及び記憶媒体

Publications (3)

Publication Number Publication Date
JP2005286825A true JP2005286825A (ja) 2005-10-13
JP2005286825A5 JP2005286825A5 (ja) 2007-05-24
JP4471352B2 JP4471352B2 (ja) 2010-06-02

Family

ID=35184724

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004099727A Expired - Fee Related JP4471352B2 (ja) 2004-03-30 2004-03-30 欠陥画素補正装置及び方法及び撮像装置及びプログラム及び記憶媒体

Country Status (1)

Country Link
JP (1) JP4471352B2 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008104122A (ja) * 2006-10-20 2008-05-01 Toshiba Corp 放射線イメージング装置並びに半導体検出器の補間方法及びその装置
JP2011015157A (ja) * 2009-07-01 2011-01-20 Toshiba Corp 信号処理回路
DE102014218166A1 (de) 2013-09-12 2015-03-26 Canon Kabushiki Kaisha Bildverarbeitungsvorrichtung und zugehöriges steuerverfahren
US9456155B2 (en) 2012-08-27 2016-09-27 Canon Kabushiki Kaisha Image processing apparatus, method, and program, and image pickup apparatus having image processing apparatus
US9571718B2 (en) 2012-09-11 2017-02-14 Canon Kabushiki Kaisha Image processing apparatus, image processing method, non-transitory computer-readable storage medium and image pickup apparatus for processing a picked-up image

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008104122A (ja) * 2006-10-20 2008-05-01 Toshiba Corp 放射線イメージング装置並びに半導体検出器の補間方法及びその装置
JP2011015157A (ja) * 2009-07-01 2011-01-20 Toshiba Corp 信号処理回路
US8411175B2 (en) 2009-07-01 2013-04-02 Kabushiki Kaisha Toshiba Solid-state imaging device and image defect correction processing circuit
US9456155B2 (en) 2012-08-27 2016-09-27 Canon Kabushiki Kaisha Image processing apparatus, method, and program, and image pickup apparatus having image processing apparatus
US9571718B2 (en) 2012-09-11 2017-02-14 Canon Kabushiki Kaisha Image processing apparatus, image processing method, non-transitory computer-readable storage medium and image pickup apparatus for processing a picked-up image
DE102014218166A1 (de) 2013-09-12 2015-03-26 Canon Kabushiki Kaisha Bildverarbeitungsvorrichtung und zugehöriges steuerverfahren
US9253424B2 (en) 2013-09-12 2016-02-02 Canon Kabushiki Kaisha Image processing apparatus and control method thereof
DE102014218166B4 (de) 2013-09-12 2021-09-23 Canon Kabushiki Kaisha Bildverarbeitungsvorrichtung und zugehöriges steuerverfahren

Also Published As

Publication number Publication date
JP4471352B2 (ja) 2010-06-02

Similar Documents

Publication Publication Date Title
US8537253B2 (en) Defect pixel detection apparatus and method for detecting defect pixel
JP4709084B2 (ja) 画像処理装置及び画像処理方法
JP5266957B2 (ja) 欠陥画素検出装置、撮像装置、および欠陥画素検出方法
JP5379601B2 (ja) 欠陥画素データ補正装置、撮像装置及び欠陥画素データ補正方法
JP5141245B2 (ja) 画像処理装置、補正情報生成方法、および撮像装置
US20130229550A1 (en) Defective pixel correction apparatus, method for controlling the apparatus, and program for causing computer to perform the method
US20150195462A1 (en) Image capturing apparatus, control method thereof, and storage medium
US9900533B2 (en) Image processing apparatus and method, and image capturing apparatus
JP4591046B2 (ja) 欠陥検出補正回路及び欠陥検出補正方法
JP2011151792A (ja) 画像処理装置及び方法
JP5262953B2 (ja) 画像処理装置、画像処理方法及びプログラム
JP2010021858A (ja) 画素欠陥補正装置
JP4471352B2 (ja) 欠陥画素補正装置及び方法及び撮像装置及びプログラム及び記憶媒体
JP2020022135A (ja) 欠陥画素補正装置、撮像装置、欠陥画素補正方法
JP4895107B2 (ja) 電子機器、情報処理方法、およびプログラム
JP4331120B2 (ja) 欠陥画素検出方法
JP2010068329A (ja) 撮像装置
JP2006166194A (ja) 画素欠陥検出回路及び画素欠陥検出方法
JP2001251636A (ja) 固体撮像装置および画素欠陥検出方法
JP2000101924A (ja) 画像入力装置における欠陥検出補正装置
JP5028077B2 (ja) 撮像装置、及びその欠陥画素の判別方法、並びにプログラム
JP2009284343A (ja) 撮像装置、欠陥補正装置、欠陥補正方法及びプログラム
JP4394470B2 (ja) 撮像装置
JP6218408B2 (ja) 画像処理装置、画像処理方法及びプログラム
JP2002152601A (ja) 固体撮像装置および欠陥画素補正方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070329

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070329

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20091102

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091120

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100114

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100226

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100301

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130312

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140312

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees