JP2005142955A - 電力検波器 - Google Patents
電力検波器 Download PDFInfo
- Publication number
- JP2005142955A JP2005142955A JP2003378937A JP2003378937A JP2005142955A JP 2005142955 A JP2005142955 A JP 2005142955A JP 2003378937 A JP2003378937 A JP 2003378937A JP 2003378937 A JP2003378937 A JP 2003378937A JP 2005142955 A JP2005142955 A JP 2005142955A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- power
- diode
- voltage
- voltage output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Amplifiers (AREA)
Abstract
【解決手段】入力されたRF信号を所定の電力分配比で分配する不等電力分配回路18と、前記電力分配回路により第1の電力分配比で分配されたRF信号が印加されるダイオード3、及びダイオード3に並列接続され第1の直流電圧を生じる負荷抵抗7から構成された検波回路14と、前記電力分配回路により第2の電力分配比で分配されたRF信号が印加されるダイオード4、及びダイオード4に並列接続され第2の直流電圧を生じる負荷抵抗8から構成された基準電圧出力回路15と、ダイオード3、4にバイアス電流を供給するバイアス回路19と、検波回路14から出力される第1の直流電圧、及び基準電圧出力回路15から出力される第2の直流電圧を入力して両者の差電圧を出力する差動増幅器13とを設けた。
【選択図】図1
Description
この発明の実施の形態1に係る電力検波器について図面を参照しながら説明する。図1は、この発明の実施の形態1に係る電力検波器の構成を示す図である。なお、各図中、同一符号は同一又は相当部分を示す。
この発明の実施の形態2に係る電力検波器について図面を参照しながら説明する。図6は、この発明の実施の形態2に係る電力検波器の構成を示す図である。
この発明の実施の形態3に係る電力検波器について図面を参照しながら説明する。この発明の実施の形態3に係る電力検波器の構成は、図1に示す実施の形態1と同じである。
この発明の実施の形態4に係る電力検波器について図面を参照しながら説明する。図7は、この発明の実施の形態4に係る電力検波器の構成を示す図である。
本実施の形態5は、実施の形態1から3までのいずれかと、実施の形態4を組み合わせたもので、検出下限電力を低下させることなく、入力電力が高い場合に出力電圧Vdiffを低くして電源電圧に起因する差動増幅器13などの飽和を回避して検出上限電力を高めることができるとともに、低入力電力時の出力電圧Vdiffを高くして、差動増幅器13が発生する雑音に埋もれることなく出力電圧Vdiffを検出することで検出の下限電力を低くすることができる。
Claims (5)
- 入力されたRF信号を所定の電力分配比で分配する電力分配回路と、
前記電力分配回路により第1の電力分配比で分配されたRF信号が印加される第1のダイオード、及び前記第1のダイオードに並列接続され第1の直流電圧を生じる第1の負荷抵抗から構成された検波回路と、
前記電力分配回路により第2の電力分配比で分配されたRF信号が印加される第2のダイオード、及び前記第2のダイオードに並列接続され第2の直流電圧を生じる第2の負荷抵抗から構成された基準電圧出力回路と、
前記第1及び第2のダイオードにバイアス電流を供給するバイアス回路と、
前記検波回路から出力される第1の直流電圧、及び前記基準電圧出力回路から出力される第2の直流電圧を入力して両者の差電圧を出力する差動増幅器と
を備えたことを特徴とする電力検波器。 - 入力されたRF信号が印加される第1のダイオード、及び前記第1のダイオードに並列接続され第1の直流電圧を生じる第1の負荷抵抗から構成された検波回路と、
第2のダイオード、及び前記第2のダイオードに並列接続され第2の直流電圧を生じる第2の負荷抵抗から構成された基準電圧出力回路と、
前記第1及び第2のダイオードにバイアス電流を供給するバイアス回路と、
前記検波回路から出力される第1の直流電圧、及び前記基準電圧出力回路から出力される第2の直流電圧を入力して両者の差電圧を出力する差動増幅器とを備え、
前記第1及び第2のダイオードが前記RF信号の周波数において所定の結合度で結合するように近接配置された
ことを特徴とする電力検波器。 - 前記第1及び第2のダイオードが前記RF信号の周波数において所定の結合度で結合するように近接配置された
ことを特徴とする請求項1記載の電力検波器。 - 入力されたRF信号が印加される第1のダイオード、及び前記第1のダイオードに並列接続され第1の直流電圧を生じる第1の負荷抵抗から構成された検波回路と、
第2のダイオード、及び前記第2のダイオードに並列接続され第2の直流電圧を生じる第2の負荷抵抗から構成された基準電圧出力回路と、
前記第1のダイオードに第1のバイアス電流を供給する第1のバイアス回路と、
前記第2のダイオードに第2のバイアス電流を供給する第2のバイアス回路と、
前記検波回路から出力される第1の直流電圧、及び前記基準電圧出力回路から出力される第2の直流電圧を入力して両者の差電圧を出力する差動増幅器とを備え、
前記RF信号を入力しないときに前記検波回路が出力する前記第1の直流電圧、及び前記基準電圧出力回路が出力する前記第2の直流電圧のどちらか一方を高めに設定し、低入力電力時に前記差電圧が高くなるようにした
ことを特徴とする電力検波器。 - 入力されたRF信号が印加される第1のダイオード、及び前記第1のダイオードに並列接続され第1の直流電圧を生じる第1の負荷抵抗から構成された検波回路と、
第2のダイオード、及び前記第2のダイオードに並列接続され第2の直流電圧を生じる第2の負荷抵抗から構成された基準電圧出力回路と、
前記第1のダイオードにバイアス電流を供給するとともに、前記第2のダイオードに抵抗を介してバイアス電流を供給するバイアス回路と、
前記検波回路から出力される第1の直流電圧、及び前記基準電圧出力回路から出力される第2の直流電圧を入力して両者の差電圧を出力する差動増幅器とを備え、
前記RF信号を入力しないときに前記検波回路が出力する前記第1の直流電圧が、前記基準電圧出力回路が出力する前記第2の直流電圧よりも高めに設定し、低入力電力時に前記差電圧が高くなるようにした
ことを特徴とする電力検波器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003378937A JP4220884B2 (ja) | 2003-11-07 | 2003-11-07 | 電力検波器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003378937A JP4220884B2 (ja) | 2003-11-07 | 2003-11-07 | 電力検波器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005142955A true JP2005142955A (ja) | 2005-06-02 |
JP4220884B2 JP4220884B2 (ja) | 2009-02-04 |
Family
ID=34689172
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003378937A Expired - Fee Related JP4220884B2 (ja) | 2003-11-07 | 2003-11-07 | 電力検波器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4220884B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010122611A1 (ja) * | 2009-04-23 | 2010-10-28 | パナソニック株式会社 | 高周波電力検波回路及び無線通信装置 |
US8604837B2 (en) | 2011-03-18 | 2013-12-10 | Fujitsu Semiconductor Limited | Detector circuit |
-
2003
- 2003-11-07 JP JP2003378937A patent/JP4220884B2/ja not_active Expired - Fee Related
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010122611A1 (ja) * | 2009-04-23 | 2010-10-28 | パナソニック株式会社 | 高周波電力検波回路及び無線通信装置 |
JP5355687B2 (ja) * | 2009-04-23 | 2013-11-27 | パナソニック株式会社 | 高周波電力検波回路及び無線通信装置 |
US8736249B2 (en) | 2009-04-23 | 2014-05-27 | Panasonic Corporation | High frequency power detector circuit and radio communication device |
US8604837B2 (en) | 2011-03-18 | 2013-12-10 | Fujitsu Semiconductor Limited | Detector circuit |
US8604836B2 (en) | 2011-03-18 | 2013-12-10 | Fujitsu Semiconductor Limited | Detector circuit |
Also Published As
Publication number | Publication date |
---|---|
JP4220884B2 (ja) | 2009-02-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102454811B1 (ko) | 옵셋 제거 기능이 개선된 엔벨로프-추적 전류 바이어스 회로 및 파워 증폭 장치 | |
US8026765B2 (en) | Audio frequency amplifier | |
US6169452B1 (en) | Gain control, variable gain and automatic gain control amplifiers including differential circuit transistors and current splitter | |
KR20070113520A (ko) | 혼합형 주파수 보상회로 및 이를 구비한 제어회로 | |
TWI633733B (zh) | 電源供應器及電源供應器的操作方法 | |
JP2006319436A (ja) | 利得制御回路 | |
JP5454366B2 (ja) | パワーアンプモジュール及び携帯情報端末 | |
JP4220884B2 (ja) | 電力検波器 | |
US6956428B1 (en) | Base current compensation for a bipolar transistor current mirror circuit | |
US5737111A (en) | Optical receiving apparatus | |
KR102454810B1 (ko) | 옵셋 제거 기능을 갖는 엔벨로프-추적 전류 바이어스 회로 | |
JP2012134612A (ja) | 低雑音増幅器 | |
US11171612B2 (en) | Gain modulation circuit | |
US11223337B2 (en) | Logarithmic power detector | |
JP4813347B2 (ja) | 定電流ドライバ | |
US9949028B2 (en) | Device for measuring an electric current generated by an acoustic amplifier in order to actuate an acoustic speaker | |
US6175226B1 (en) | Differential amplifier with common-mode regulating circuit | |
US20190097545A1 (en) | Mixed-signal full-wave precision rectifier | |
JP4597589B2 (ja) | 光受信器 | |
JP4977829B2 (ja) | Dc−dcコンバータ用の高精度レベルの改良されたウィンドウ・コンパレータ | |
EP4063814A1 (en) | Temperature detector | |
US9564856B2 (en) | Amplifier circuit with improved accuracy | |
US7843229B2 (en) | Signal output circuit | |
JP2007318488A (ja) | アイソレーション装置 | |
JPH10284961A (ja) | 電圧制御型制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Effective date: 20060829 Free format text: JAPANESE INTERMEDIATE CODE: A621 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080520 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080722 |
|
A131 | Notification of reasons for refusal |
Effective date: 20080819 Free format text: JAPANESE INTERMEDIATE CODE: A131 |
|
A521 | Written amendment |
Effective date: 20081016 Free format text: JAPANESE INTERMEDIATE CODE: A523 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20081111 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20081114 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111121 Year of fee payment: 3 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |