JP2004247130A - アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置 - Google Patents

アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置 Download PDF

Info

Publication number
JP2004247130A
JP2004247130A JP2003034863A JP2003034863A JP2004247130A JP 2004247130 A JP2004247130 A JP 2004247130A JP 2003034863 A JP2003034863 A JP 2003034863A JP 2003034863 A JP2003034863 A JP 2003034863A JP 2004247130 A JP2004247130 A JP 2004247130A
Authority
JP
Japan
Prior art keywords
organic light
emitting diode
light emitting
source
uniformity
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2003034863A
Other languages
English (en)
Inventor
Wen-Chun Wang
文俊 王
Bunyu Ryo
文雄 廖
Seiyo Kan
西容 韓
Kenchu Kaku
建忠 郭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHOEN KAGI KOFUN YUGENKOSHI
Original Assignee
SHOEN KAGI KOFUN YUGENKOSHI
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHOEN KAGI KOFUN YUGENKOSHI filed Critical SHOEN KAGI KOFUN YUGENKOSHI
Priority to JP2003034863A priority Critical patent/JP2004247130A/ja
Publication of JP2004247130A publication Critical patent/JP2004247130A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

【課題】製造工程能力及び微小粒子の影響により、画素内の駆動トランジスタに不正常な短絡或いは電流過大現象が発生して電圧源が直接OLEDに加えられて、OLEDが輝き過ぎたり、或いは短絡し、OLEDの短絡により電圧源が直接共同電極部分に加えられて全体のパネルが作業不能となったり、製造工程能力及び微小粒子の影響により画素内の駆動トランジスタとOLEDが同時短絡して画素内のOLED素子が発光不能となり欠陥を発生する現象の解決。
【解決手段】駆動トランジスタとOLEDの間にバラストレジスタを増設し、並びに駆動トランジスタ、バラストレジスタ、OLED、或いはバラストレジスタとOLEDで組成されたカスケード回路を冗長方式で提供し、上述の現象を抑止し、これによりパネルの歩留りを高めると共に、パネルの表示の均一性を増す。
【選択図】 図2

Description

【0001】
【発明の属する技術分野】
本発明は一種のアクティブマトリックス有機発光ダイオード(AMOLED)パネルの歩留りと均一性を向上する装置に係り、特に、伝統的なアクティブマトリックス有機発光ダイオードのアレイパネル中、製造工程能力及び微小粒子(particles)の影響により、画素内の駆動トランジスタに不正常な短絡或いは電流過大現象が発生し、これにより電圧源が直接有機発光ダイオード(OLED)に印加されて、これにより有機発光ダイオードが輝き過ぎたり、或いは短絡し、有機発光ダイオード(OLED)の短絡により電圧源が直接共同電極部分に加えられて、全体のパネルが作業不能となる問題、或いは、製造工程能力及び微小粒子(particles)の影響により、画素内の駆動トランジスタ(2)とOLEDの同時短絡により画素内の有機発光ダイオード素子が発光不能となり欠陥を発生することがある問題を解決するため、駆動トランジスタと有機発光ダイオードの間にバラストレジスタを加え、並びに駆動トランジスタ、バラストレジスタ、有機発光ダイオードを含むカスケード接続回路、或いはバラストレジスタと有機発光ダイオードを含むカスケード接続回路を冗長方式で設け、これにより上述の伝統的な技術における現象を抑止し、パネルの歩留りを高め、パネル表示の均一性を増加するようにした装置に関する。
【0002】
【従来の技術】
周知のとおり、現在アクティブマトリックス有機発光ダイオードパネルに使用されている画素構造には図1に示されるようなもの、及び特許文献1に提出されたものがあり、それらに提示された画素ユニット(10)は、スイッチングトランジスタ(1)、駆動トランジスタ(2)、保存素子(3)及び有機発光ダイオード(5)で組成されている。スイッチングトランジスタ(1)はセレクトライン(6)の信号の大きさにより導通状態とされ、このときデータ信号はデータライン(7)よりスイッチングトランジスタ(1)のドレインとソースを通り保存素子(3)内に保存され(或いはスイッチングトランジスタ導通後に保存コンデンサに対して充電を行う)、このとき、駆動トランジスタ(2)の特性により、保存素子(3)の跨電圧が駆動トランジスタ(2)が有機発光ダイオード(5)を駆動する電流の大きさを決定し、有機発光ダイオード(5)の特性により、異なる駆動電流が有機発光ダイオード(5)に異なる強度の光を発生させる。
【0003】
しかし、製造工程能力及び微小粒子(particles)の影響により、画素内の駆動トランジスタ(2)が不正常な短絡或いは電流過大現象を発生し、これにより電圧源が直接有機発光ダイオード(5)に加わり、これにより有機発光ダイオード(5)が輝き過ぎたり、短絡し、有機発光ダイオード(5)の短絡により電圧源(Vdd)(8)が直接共同電極(common)に加えられ、全体のパネルが画面表示不能となることがある。或いは製造工程能力及び微小粒子(particles)の影響により、画素内で駆動トランジスタと有機発光ダイオードが同時に短絡し、画素内の有機発光ダイオードが発光不能となって欠陥を発生することがある。また、製造工程能力及び微小粒子(particles)の影響により画素内の有機発光ダイオードが短絡して有機発光ダイオードが発光不能となり欠陥を発生することがある。
【0004】
【特許文献1】
米国特許第6157356号明細書
【0005】
【発明が解決しようとする課題】
以上の従来の技術における問題を解決するため、本発明は駆動トランジスタと有機発光ダイオードの間にバラストレジスタを増設し、並びに駆動トランジスタ、バラストレジスタ、OLEDを具えるか、或いはバラストレジスタとOLEDを具えたカスケード回路を冗長方式で提供し、これにより上述の現象を抑止し、これによりパネルの歩留りを高めると共に、パネルの表示の均一性を増す。
【0006】
本発明の主要な目的は、上述の従来の技術の欠点を解決し、欠点の存在を無くすことにあり、即ち、本発明は駆動トランジスタと有機発光ダイオードの間にバラストレジスタを増設し、駆動トランジスタに短絡或いは電流過大現象が発生する時、電圧源Vddが直接有機発光ダイオードに加えられないようにし、先に抵抗を経由させてから有機発光ダイオードに至るようにし、このOLEDにかかる電圧を減らし、有機発光ダイオードが輝き過ぎたり或いは電流過大により短絡を発生するのを防止し、もし有機発光ダイオードに短絡が発生した場合は、バラストレジスタの加入により、電圧源と共同電極が共に直接短絡を発生しないようにし、これにより全体のパネルに点欠陥(point defect)があっても正常に画面表示が行えるようにする。
【0007】
上述の目的を達成するための技術手段として、本発明はバラストレジスタの一端を駆動トランジスタのドレインに連接し、もう一端を有機発光ダイオードの入力端に連接する。
【0008】
【課題を解決するための手段】
請求項1の発明は、アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置において、このパネルが複数の画素ユニット(10)で組成され、各画素ユニット(10)が、
スイッチングトランジスタ(1)とされ、その上にゲート(11)、ドレイン(12)とソース(13)を具え、該ソース(13)とゲート(11)がそれぞれデータライン(7)とセレクトライン(6)に連接された、上記スイッチングトランジスタ(1)と、
駆動トランジスタ(2)とされ、その上に、ゲート(22)、ドレイン(23)とソース(21)を具え、ソース(21)が電圧源(8)入力端に連接され、ゲート(22)がスイッチングトランジスタ(1)のソース(13)に連接された、上記駆動トランジスタ(2)と、
保存素子(3)とされ、その一端が上述の駆動トランジスタ(2)のソース(21)に連接されるか共同電極に連接され、もう一端が上述のスイッチングトランジスタ(1)のソース(13)と駆動トランジスタ(2)のゲート(22)に連接された、上記保存素子(3)と、
バラストレジスタ(4)とされ、その一端が上述の駆動トランジスタ(2)のドレイン(23)に連接された、上記バラストレジスタ(4)と、
有機発光ダイオード(5)とされ、その入力端(51)が上述のバラストレジスタ(4)の一端(42)に連接され、出力端(52)が共同電極に連接された、上記有機発光ダイオード(5)と、
を具え、画素ユニット(10)の駆動トランジスタ(2)及び有機発光ダイオード(5)が短絡時に、バラストレジスタ(4)により電圧源(8)及び共同電極が共に直接短絡するのを防止し、全体のパネルに点欠陥があっても正常に作業できることを特徴とする、アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項2の発明は、前記スイッチングトランジスタ(1)及び駆動トランジスタ(2)がnチャネル或いはpチャネルのMOSFET或いはTFTのいずれかで形成されたことを特徴とする、請求項1に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項3の発明は、前記保存素子(3)がコンデンサで組成されたことを特徴とする、請求項1に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項4の発明は、前記バラストレジスタ(4)が抵抗器で組成されたことを特徴とする、請求項1に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項5の発明は、前記バラストレジスタ(4)が可変抵抗器で組成されたことを特徴とする、請求項1に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項6の発明は、前記バラストレジスタ(4)が抵抗特性を具えた素子で組成されたことを特徴とする、請求項1に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項7の発明は、アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置において、このパネルが複数の画素ユニット(10)で組成され、各画素ユニット(10)が、
スイッチングトランジスタ(1)とされ、その上にゲート(11)、ドレイン(12)とソース(13)を具え、該ドレイン(12)とゲート(11)がそれぞれデータライン(30)とセレクトライン(40)に連接された、上記スイッチングトランジスタ(1)と、
冗長式カスケード接続回路(9)とされ、上述のスイッチングトランジスタ(1)のソース(13)に連接された、上記冗長式カスケード接続回路(9)と、保存素子(3)とされ、その一端が上述の冗長式カスケード接続回路(9)の電圧源(8)入力端に連接され、もう一端が上述のスイッチングトランジスタ(1)のソース(13)に連接された、上記保存素子(3)と、
を具え、上述の冗長式カスケード接続回路(9)がパネルの点欠陥の発生を防止することを特徴とする、アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項8の発明は、前記冗長式カスケード接続回路(9)が駆動トランジスタ(2)、バラストレジスタ(4)及び有機発光ダイオード(5)を直列に連接して組成されたことを特徴とする、請求項7に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項9の発明は、前記駆動トランジスタ(2)がゲート(11)、ドレイン(12)及びソース(13)を具え、ソース(13)が電圧源(8)入力端に連接され、ゲート(11)がスイッチングトランジスタ(1)のソース(13)と保存素子(3)の一端に連接され、ドレイン(12)がバラストレジスタ(4)の一端に連接されたことを特徴とする、請求項8に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項10の発明は、前記バラストレジスタ(4)の一端(41)が駆動トランジスタ(2)のドレイン(23)に連接され、もう一端(42)が有機発光ダイオード(5)の入力端(51)に連接されたことを特徴とする、請求項8に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項11の発明は、前記有機発光ダイオード(5)の入力端(51)がバラストレジスタ(4)の一端(42)に連接され、有機発光ダイオード(5)の出力端(52)が共同電極に連接されたことを特徴とする、請求項8に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としているとしている。
請求項12の発明は、前記画素ユニット(10)それぞれに複数の冗長式カスケード接続回路(9)が連接されたことを特徴とする、請求項7に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項13の発明は、アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置において、このパネルが複数の画素ユニット(10)で組成され、各画素ユニット(10)が、
スイッチングトランジスタ(1)とされ、その上にゲート(11)、ドレイン(12)とソース(13)を具え、該ドレイン(12)とゲート(11)がそれぞれデータライン(30)とセレクトライン(40)に連接された、上記スイッチングトランジスタ(1)と、
駆動トランジスタ(2)とされ、その上に、ゲート(22)、ドレイン(23)とソース(21)を具え、ソース(13)が電圧源(8)入力端に連接され、ゲート(22)がスイッチングトランジスタ(1)のソース(13)に連接された、上記駆動トランジスタ(2)と、
保存素子(3)とされ、その一端が上述の駆動トランジスタ(2)の電圧源(8)入力端或いは共同電極に連接され、もう一端が上述のスイッチングトランジスタ(1)のソース(13)と駆動トランジスタ(2)のゲート(22)に連接された、上記保存素子(3)と、
冗長式カスケード接続回路(20)とされ、上述の駆動トランジスタ(2)のドレイン(23)に連接された、上記冗長式カスケード接続回路(20)と、
を具え、上述の冗長式カスケード接続回路(20)がパネルの点欠陥の発生を防止することを特徴とする、アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項14の発明は、前記冗長式カスケード接続回路(20)がバラストレジスタ(4)と有機発光ダイオード(5)で組成されたことを特徴とする、請求項13に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としているとしている。
請求項15の発明は、前記バラストレジスタ(4)の一端が駆動トランジスタ(2)のドレイン(23)に連接され、もう一端が有機発光ダイオード(5)に連接されたことを特徴とする、請求項14に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項16の発明は、前記有機発光ダイオード(5)が入力端(51)と出力端(52)を具え、が入力端(51)が抵抗素子の一端に連接され、出力端(52)が共同電極に連接されたことを特徴とする、請求項14に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
請求項17の発明は、前記画素ユニット(10)それぞれが、複数の冗長式カスケード接続回路(20)に連接されたことを特徴とする、請求項13に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置としている。
【0009】
【発明の実施の形態】
図2に示されるのは本発明の第1実施例のアクティブマトリックス有機発光ダイオードパネルの画素ユニット表示図である。図示されるように、本発明のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置は、各画素ユニットの駆動トランジスタ及び有機発光ダイオードの間にバラストレジスタ(ballast resistor)が設けられ、このバラストレジスタの存在により駆動トランジスタ及び有機発光ダイオードがいずれも短絡する時に、大量のリーク電流が電圧源Vddより共同電極に注入して全体のパネルが画面表示不能となるのを防止する。
【0010】
上述の装置を達成するため、本発明の採用する画素ユニット(10)は、スイッチングトランジスタ(1)、駆動トランジスタ(2)、保存素子(3)、バラストレジスタ(4)及び有機発光ダイオード(5)で組成される。
【0011】
該スイッチングトランジスタ(1)は、nチャネル或いはpチャネルのMOSFET或いはTFTのいずれかで組成されるが、これに限定されるわけではない。このスイッチングトランジスタ(1)のゲート(11)、ドレイン(12)はそれぞれセレクトライン(6)とデータライン(7)に連接されている。
【0012】
該駆動トランジスタ(2)は、nチャネル或いはpチャネルのMOSFET或いはTFTのいずれかで組成されるが(図2ではpチャネルとされている)、これに限定されるわけではない。この駆動トランジスタ(2)のソース(21)は電圧源(8)に連接され、駆動トランジスタ(2)のゲート(22)は上述のスイッチングトランジスタ(1)のソース(21)に連接されている。
【0013】
該保存素子(3)はコンデンサで組成されるが、これに限定されるわけではない。この保存素子(3)の一端は駆動トランジスタ(2)のソース(21)に連接され、もう一端はスイッチングトランジスタ(1)のソース(13)と駆動トランジスタ(2)のゲート(22)の連接部分に連接されている。
【0014】
該バラストレジスタ(4)は抵抗器或いは抵抗特性を有する素子、抵抗値を調整できる可変抵抗器のいずれかで組成されるが、これに限定されるわけではない。このバラストレジスタ(4)の一端(41)は駆動トランジスタ(2)のドレイン(23)に連接され、もう一端(42)は有機発光ダイオード(5)の入力端(51)に連接される。
【0015】
該有機発光ダイオード(5)の入力端(51)と上述のバラストレジスタ(4)の一端(42)は連接され、有機発光ダイオード(5)の出力端(52)は共同電極(common)に連接される。
【0016】
この画素ユニットが選択される時、スイッチングトランジスタ(1)がセレクトライン(6)の信号の大きさにより導通状態を呈し、このとき、データ信号はデータライン(7)よりスイッチングトランジスタ(1)のドレイン(12)とソース(13)を通過して保存素子(3)内に保存され(またはスイッチングトランジスタ導通後に保存コンデンサに対する充電が行われる)、このとき、駆動トランジスタ(2)の特性により、保存素子(3)に掛けられる電圧が駆動トランジスタ(2)が有機発光ダイオード(5)を駆動する電流の大きさを決定し、有機発光ダイオード(5)の特性により、異なる駆動電流で有機発光ダイオード(5)に異なる強度の光を発射させる。駆動トランジスタ(2)が製造工程能力或いは微小粒子(particles)の影響を受けて、駆動トランジスタ(2)に短絡或いは電流過大現象が発生する時、駆動トランジスタ(2)と有機発光ダイオード(5)の間にバラストレジスタ(4)が設置されて、電圧源Vdd(8)が直接に有機発光ダイオード(5)にかかることがなく、先にバラストレジスタ(4)を経由した後に有機発光ダイオード(5)に加えられ、この有機発光ダイオード(5)に加わる電圧が減らされ、これにより有機発光ダイオード(5)の輝きすぎ或いは電流過大による短絡が防止される。しかしもし有機発光ダイオード(5)に短絡が発生しても、バラストレジスタ(4)の加入により電圧源(8)と共同電極が直接に一緒に短絡することがないため、全体のパネルに点欠陥があっても正常な画面表示が行える。
【0017】
図3に示されるのは本発明の第2実施例である。本実施例では、画素ユニット(10)の駆動トランジスタ(2)、バラストレジスタ(4)及び有機発光ダイオード(5)が冗長式カスケード接続回路(9)は冗長方式で設けられ、そのうち一組の駆動トランジスタ(2)と有機発光ダイオード(5)が短絡する時、バラストレジスタ(4)の加入により電圧源(8)と接地が直接一緒に短絡することがなく、画素内のその他の駆動トランジスタ(2)、バラストレジスタ(4)及び有機発光ダイオード(5)のカスケード接続回路が正常に作業し(画素ユニット内のその他の有機発光ダイオードは発光できる)、これによりパネルの点欠陥の発生を防止できる。
【0018】
図4に示されるのは本発明の第3実施例である。本実施例では、画素ユニット(10)のバラストレジスタ(4)及び有機発光ダイオード(5)が冗長式カスケード接続回路(20)を形成し、この冗長式カスケード接続回路(20)は冗長方式で設けられ、そのうち一つの有機発光ダイオード(5)が短絡する時、バラストレジスタ(4)の加入により駆動トランジスタ(2)のドレイン(23)が直接共同電極に短絡して駆動電流の大きな変異を形成することがなく、画素内のその他のバラストレジスタ(4)と有機発光ダイオード(5)のカスケード接続回路が正常に作業し(画素ユニット内のその他の有機発光ダイオードは発光できる)、これによりパネルの点欠陥の発生を防止できる。
【0019】
図5に示されるのは本発明の第4実施例である。本実施例では、複数の画素ユニット(10)がアレイ配列方式で有機発光ダイオードパネル構造を形成し、並びに同一列の画素ユニット(10)のスイッチングトランジスタ(1)のゲート(11)がセレクトライン(40)に連接され、同一行の画素ユニット(10)のスイッチングトランジスタ(1)のドレイン(12)がデータライン(30)に連接されている。
【0020】
図6は本発明の第5実施例を示す。この実施例では、駆動トランジスタ(2)、バラストレジスタ(4)及び有機発光ダイオード(5)が形成する冗長式カスケード接続回路(9)を具えた画素ユニット(10)が連接されて有機発光ダイオードパネル構造を形成し、並びに同一列の画素ユニット(10)のスイッチングトランジスタ(1)のゲート(11)がセレクトライン(40)に連接され、同一行の画素ユニット(10)のスイッチングトランジスタ(1)のドレイン(12)がデータライン(30)に連接されている。且つ、各画素ユニット(10)の任意の一組の駆動トランジスタ(2)及び有機発光ダイオード(5)に短絡が発生する時、バラストレジスタ(4)の加入により電圧源(8)と共同電極が直接一緒に短絡せず、その他の駆動トランジスタ(2)、バラストレジスタ(4)と有機発光ダイオード(5)のカスケード接続回路は正常に作業し(その他の有機発光ダイオードは発光できる)、こうしてパネルの点欠陥の発生を防止できる。
【0021】
図7は本発明の第6実施例を示す。この実施例では、バラストレジスタ(4)及び有機発光ダイオード(5)が冗長式カスケード接続回路(9)を形成している画素ユニット(10)が連接されて有機発光ダイオードパネル構造が形成され、並びに同一列の画素ユニット(10)のスイッチングトランジスタ(1)のゲート(11)がセレクトライン(40)に連接され、同一行の画素ユニット(10)のスイッチングトランジスタ(1)のドレイン(12)がデータライン(30)に連接されている。且つ、そのうち一つの有機発光ダイオード(5)が短絡する時、バラストレジスタ(4)の加入により駆動トランジスタ(2)のドレイン(23)が直接共同電極と短絡して駆動電流の大きな変異を発生することがなく、その他のバラストレジスタ(4)と有機発光ダイオード(5)のカスケード接続回路は正常に作業し(その他の有機発光ダイオードは発光できる)、こうしてパネルの点欠陥の発生を防止できる。
【0022】
さらに、上述のバラストレジスタ(4)がパッシブタイプ有機発光ダイオードのカソード或いはアノードに応用される時、クロストーク現象を改善できる。
以上の実施例は本発明の実施範囲を限定するものではなく、本発明に基づきなしうる細部の修飾或いは改変は、いずれも本発明の請求範囲に属するものとする。
【0023】
【発明の効果】
本発明はアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置を提供し、それは、従来の技術の欠点を解決し、欠点の存在を無くすことができる。即ち、本発明は駆動トランジスタと有機発光ダイオードの間にバラストレジスタを増設し、駆動トランジスタに短絡或いは電流過大現象が発生する時、電圧源Vddが直接有機発光ダイオードに加えられないようにし、先に抵抗を経由させてから有機発光ダイオードに至るようにし、このOLEDにかかる電圧を減らし、有機発光ダイオードが輝き過ぎたり或いは電流過大により短絡を発生するのを防止し、もし有機発光ダイオードに短絡が発生した場合は、バラストレジスタの加入により、電圧源と共同電極が共に直接短絡を発生しないようにし、これにより全体のパネルに点欠陥(point defect)があっても正常に画面表示が行えるようにする。
【図面の簡単な説明】
【図1】周知のアクティブマトリックス有機発光ダイオードパネルの単一画素ユニットの構造表示図である。
【図2】本発明の第1実施例のアクティブマトリックス有機発光ダイオードパネルの単一画素ユニットの構造表示図である。
【図3】本発明の第2実施例図である。
【図4】本発明の第3実施例図である。
【図5】本発明の第4実施例図である。
【図6】本発明の第5実施例図である。
【図7】本発明の第6実施例図である。
【符号の説明】
10 画素ユニット
1 スイッチングトランジスタ
11 ゲート
12 ドレイン
13 ソース
6 セレクトライン
7 データライン
2 駆動トランジスタ
21 ソース
22 ゲート
23 ドレイン
8 電圧源
3 保存素子
4 バラストレジスタ
41 一端
42 一端
5 有機発光ダイオード
51 入力端
52 出力端
30 データライン
40 セレクトライン
9 冗長式カスケード接続回路

Claims (17)

  1. アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置において、このパネルが複数の画素ユニット(10)で組成され、各画素ユニット(10)が、
    スイッチングトランジスタ(1)とされ、その上にゲート(11)、ドレイン(12)とソース(13)を具え、該ソース(13)とゲート(11)がそれぞれデータライン(7)とセレクトライン(6)に連接された、上記スイッチングトランジスタ(1)と、
    駆動トランジスタ(2)とされ、その上に、ゲート(22)、ドレイン(23)とソース(21)を具え、ソース(21)が電圧源(8)入力端に連接され、ゲート(22)がスイッチングトランジスタ(1)のソース(13)に連接された、上記駆動トランジスタ(2)と、
    保存素子(3)とされ、その一端が上述の駆動トランジスタ(2)のソース(21)に連接されるか共同電極に連接され、もう一端が上述のスイッチングトランジスタ(1)のソース(13)と駆動トランジスタ(2)のゲート(22)に連接された、上記保存素子(3)と、
    バラストレジスタ(4)とされ、その一端が上述の駆動トランジスタ(2)のドレイン(23)に連接された、上記バラストレジスタ(4)と、
    有機発光ダイオード(5)とされ、その入力端(51)が上述のバラストレジスタ(4)の一端(42)に連接され、出力端(52)が共同電極に連接された、上記有機発光ダイオード(5)と、
    を具え、画素ユニット(10)の駆動トランジスタ(2)及び有機発光ダイオード(5)が短絡時に、バラストレジスタ(4)により電圧源(8)及び共同電極が共に直接短絡するのを防止し、全体のパネルに点欠陥があっても正常に作業できることを特徴とする、アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  2. 前記スイッチングトランジスタ(1)及び駆動トランジスタ(2)がnチャネル或いはpチャネルのMOSFET或いはTFTのいずれかで形成されたことを特徴とする、請求項1に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  3. 前記保存素子(3)がコンデンサで組成されたことを特徴とする、請求項1に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  4. 前記バラストレジスタ(4)が抵抗器で組成されたことを特徴とする、請求項1に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  5. 前記バラストレジスタ(4)が可変抵抗器で組成されたことを特徴とする、請求項1に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  6. 前記バラストレジスタ(4)が抵抗特性を具えた素子で組成されたことを特徴とする、請求項1に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  7. アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置において、このパネルが複数の画素ユニット(10)で組成され、各画素ユニット(10)が、
    スイッチングトランジスタ(1)とされ、その上にゲート(11)、ドレイン(12)とソース(13)を具え、該ドレイン(12)とゲート(11)がそれぞれデータライン(30)とセレクトライン(40)に連接された、上記スイッチングトランジスタ(1)と、
    冗長式カスケード接続回路(9)とされ、上述のスイッチングトランジスタ(1)のソース(13)に連接された、上記冗長式カスケード接続回路(9)と、保存素子(3)とされ、その一端が上述の冗長式カスケード接続回路(9)の電圧源(8)入力端に連接され、もう一端が上述のスイッチングトランジスタ(1)のソース(13)に連接された、上記保存素子(3)と、
    を具え、上述の冗長式カスケード接続回路(9)がパネルの点欠陥の発生を防止することを特徴とする、アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  8. 前記冗長式カスケード接続回路(9)が駆動トランジスタ(2)、バラストレジスタ(4)及び有機発光ダイオード(5)を直列に連接して組成されたことを特徴とする、請求項7に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  9. 前記駆動トランジスタ(2)がゲート(11)、ドレイン(12)及びソース(13)を具え、ソース(13)が電圧源(8)入力端に連接され、ゲート(11)がスイッチングトランジスタ(1)のソース(13)と保存素子(3)の一端に連接され、ドレイン(12)がバラストレジスタ(4)の一端に連接されたことを特徴とする、請求項8に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  10. 前記バラストレジスタ(4)の一端(41)が駆動トランジスタ(2)のドレイン(23)に連接され、もう一端(42)が有機発光ダイオード(5)の入力端(51)に連接されたことを特徴とする、請求項8に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  11. 前記有機発光ダイオード(5)の入力端(51)がバラストレジスタ(4)の一端(42)に連接され、有機発光ダイオード(5)の出力端(52)が共同電極に連接されたことを特徴とする、請求項8に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  12. 前記画素ユニット(10)それぞれに複数の冗長式カスケード接続回路(9)が連接されたことを特徴とする、請求項7に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  13. アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置において、このパネルが複数の画素ユニット(10)で組成され、各画素ユニット(10)が、
    スイッチングトランジスタ(1)とされ、その上にゲート(11)、ドレイン(12)とソース(13)を具え、該ドレイン(12)とゲート(11)がそれぞれデータライン(30)とセレクトライン(40)に連接された、上記スイッチングトランジスタ(1)と、
    駆動トランジスタ(2)とされ、その上に、ゲート(22)、ドレイン(23)とソース(21)を具え、ソース(13)が電圧源(8)入力端に連接され、ゲート(22)がスイッチングトランジスタ(1)のソース(13)に連接された、上記駆動トランジスタ(2)と、
    保存素子(3)とされ、その一端が上述の駆動トランジスタ(2)の電圧源(8)入力端或いは共同電極に連接され、もう一端が上述のスイッチングトランジスタ(1)のソース(13)と駆動トランジスタ(2)のゲート(22)に連接された、上記保存素子(3)と、
    冗長式カスケード接続回路(20)とされ、上述の駆動トランジスタ(2)のドレイン(23)に連接された、上記冗長式カスケード接続回路(20)と、
    を具え、上述の冗長式カスケード接続回路(20)がパネルの点欠陥の発生を防止することを特徴とする、アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  14. 前記冗長式カスケード接続回路(20)がバラストレジスタ(4)と有機発光ダイオード(5)で組成されたことを特徴とする、請求項13に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  15. 前記バラストレジスタ(4)の一端が駆動トランジスタ(2)のドレイン(23)に連接され、もう一端が有機発光ダイオード(5)に連接されたことを特徴とする、請求項14に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  16. 前記有機発光ダイオード(5)が入力端(51)と出力端(52)を具え、が入力端(51)が抵抗素子の一端に連接され、出力端(52)が共同電極に連接されたことを特徴とする、請求項14に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
  17. 前記画素ユニット(10)それぞれが、複数の冗長式カスケード接続回路(20)に連接されたことを特徴とする、請求項13に記載のアクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置。
JP2003034863A 2003-02-13 2003-02-13 アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置 Pending JP2004247130A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003034863A JP2004247130A (ja) 2003-02-13 2003-02-13 アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003034863A JP2004247130A (ja) 2003-02-13 2003-02-13 アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置

Publications (1)

Publication Number Publication Date
JP2004247130A true JP2004247130A (ja) 2004-09-02

Family

ID=33020438

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003034863A Pending JP2004247130A (ja) 2003-02-13 2003-02-13 アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置

Country Status (1)

Country Link
JP (1) JP2004247130A (ja)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007286081A (ja) * 2006-04-12 2007-11-01 Hitachi Displays Ltd 有機el表示装置
JP2009133912A (ja) * 2007-11-28 2009-06-18 Sony Corp 表示装置とその製造方法および製造装置
JP2009133913A (ja) * 2007-11-28 2009-06-18 Sony Corp 表示装置
JP2010039363A (ja) * 2008-08-07 2010-02-18 Sony Corp 表示装置
JP2010139966A (ja) * 2008-12-15 2010-06-24 Sony Corp 表示装置
JP2010151879A (ja) * 2008-12-24 2010-07-08 Sony Corp 表示装置
US7855507B2 (en) 2005-04-27 2010-12-21 Samsung Mobile Display Co., Ltd. Organic light emitting display device and fabricating method of the same having organic light emitting diodes stacked in a double layer
CN104123909A (zh) * 2013-04-25 2014-10-29 国际商业机器公司 像素电路、显示系统以及用于操作像素电路的方法
KR101493086B1 (ko) * 2008-05-16 2015-02-13 엘지디스플레이 주식회사 유기발광 표시장치 및 그 제조 방법
JP2022072431A (ja) * 2020-10-29 2022-05-17 聯嘉光電股▲ふん▼有限公司 マイクロ発光ダイオードディスプレイのダイ構造

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7855507B2 (en) 2005-04-27 2010-12-21 Samsung Mobile Display Co., Ltd. Organic light emitting display device and fabricating method of the same having organic light emitting diodes stacked in a double layer
JP2007286081A (ja) * 2006-04-12 2007-11-01 Hitachi Displays Ltd 有機el表示装置
JP2009133912A (ja) * 2007-11-28 2009-06-18 Sony Corp 表示装置とその製造方法および製造装置
JP2009133913A (ja) * 2007-11-28 2009-06-18 Sony Corp 表示装置
KR101493086B1 (ko) * 2008-05-16 2015-02-13 엘지디스플레이 주식회사 유기발광 표시장치 및 그 제조 방법
JP2010039363A (ja) * 2008-08-07 2010-02-18 Sony Corp 表示装置
JP2010139966A (ja) * 2008-12-15 2010-06-24 Sony Corp 表示装置
JP2010151879A (ja) * 2008-12-24 2010-07-08 Sony Corp 表示装置
CN104123909A (zh) * 2013-04-25 2014-10-29 国际商业机器公司 像素电路、显示系统以及用于操作像素电路的方法
CN104123909B (zh) * 2013-04-25 2016-06-15 国际商业机器公司 像素电路、显示系统以及用于操作像素电路的方法
JP2022072431A (ja) * 2020-10-29 2022-05-17 聯嘉光電股▲ふん▼有限公司 マイクロ発光ダイオードディスプレイのダイ構造

Similar Documents

Publication Publication Date Title
US20040227704A1 (en) Apparatus for improving yields and uniformity of active matrix oled panels
US6633270B2 (en) Display device
US9666136B2 (en) Array substrate for discharging rapidly charges stored in the pixel units when display device is powered off and driving method thereof and display device
KR100675622B1 (ko) 전계발광표시장치
DE60130856T2 (de) Treiberschaltung für ein organisches elektrolumineszierendes Element, elektronische Apparatur und elektrooptische Anordnung
JP2953465B1 (ja) 定電流駆動回路
TWI386884B (zh) 顯示裝置以及其之驅動方法
KR100469871B1 (ko) 표시 장치
US6847340B2 (en) Active organic light emitting diode drive circuit
WO2018120679A1 (zh) 一种像素电路、像素驱动方法、显示装置
JP2004326115A (ja) 表示装置に利用される有機発光ダイオード駆動回路
JP2004287376A (ja) アクティブマトリックス有機発光装置の画素回路と駆動方法
US20150379928A1 (en) Pixel unit, pixel circuit and driving method thereof
JP2004302319A (ja) 電子装置、素子基板、電気光学装置、電気光学装置の製造方法及び電子機器
JP2005316474A (ja) アクティブマトリックス方式有機発光ディスプレイ
TW200428328A (en) Display device and a driving method for the display device
WO2019114078A1 (zh) Amoled像素修补方法
US7427970B2 (en) Circuit for driving light emitting element and current-control-type light-emitting display
JP2004247130A (ja) アクティブマトリックス有機発光ダイオードパネルの歩留りと均一性を向上する装置
US6975293B2 (en) Active matrix LED display driving circuit
US20060007070A1 (en) Driving circuit and driving method for electroluminescent display
KR20110103453A (ko) 유기 el 표시 장치 및 그 마더 기판, 및 그 검사 방법
US7782278B2 (en) Intra-pixel convolution for AMOLED
KR20030035195A (ko) 전계발광 디스플레이 패널 및 그의 구동방법
JP4687943B2 (ja) 画像表示装置

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20040702

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20040702

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060606

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20061107