JP2003303514A - 比誘電率が高い物質として特に使用される多層構造体 - Google Patents

比誘電率が高い物質として特に使用される多層構造体

Info

Publication number
JP2003303514A
JP2003303514A JP2002378530A JP2002378530A JP2003303514A JP 2003303514 A JP2003303514 A JP 2003303514A JP 2002378530 A JP2002378530 A JP 2002378530A JP 2002378530 A JP2002378530 A JP 2002378530A JP 2003303514 A JP2003303514 A JP 2003303514A
Authority
JP
Japan
Prior art keywords
layer
multilayer structure
layers
alumina
structure according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2002378530A
Other languages
English (en)
Inventor
Lionel Girardie
ライオネル・ジラルディ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Memscap SA
Original Assignee
Memscap SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from FR0117069A external-priority patent/FR2834387B1/fr
Priority claimed from FR0201618A external-priority patent/FR2835970B1/fr
Priority claimed from FR0202461A external-priority patent/FR2836597B1/fr
Priority claimed from FR0203442A external-priority patent/FR2837622B1/fr
Priority claimed from FR0203445A external-priority patent/FR2837624B1/fr
Priority claimed from FR0203444A external-priority patent/FR2837623B1/fr
Priority claimed from FR0204782A external-priority patent/FR2838868B1/fr
Application filed by Memscap SA filed Critical Memscap SA
Publication of JP2003303514A publication Critical patent/JP2003303514A/ja
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/022Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being a laminate, i.e. composed of sublayers, e.g. stacks of alternating high-k metal oxides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45527Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
    • C23C16/45529Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations specially adapted for making a layer stack of alternating different compositions or gradient compositions
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • C23C16/45523Pulsed gas flow or change of composition over time
    • C23C16/45525Atomic layer deposition [ALD]
    • C23C16/45527Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
    • C23C16/45531Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations specially adapted for making ternary or higher compositions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02194Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing more than one metal element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28194Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation by deposition, e.g. evaporation, ALD, CVD, sputtering, laser deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/314Inorganic layers
    • H01L21/316Inorganic layers composed of oxides or glassy oxides or oxide based glass
    • H01L21/31604Deposition from a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02178Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02181Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing hafnium, e.g. HfO2
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/24Structurally defined web or sheet [e.g., overall dimension, etc.]
    • Y10T428/24942Structurally defined web or sheet [e.g., overall dimension, etc.] including components having same physical characteristic in differing degree
    • Y10T428/2495Thickness [relative or absolute]
    • Y10T428/24967Absolute thicknesses specified
    • Y10T428/24975No layer or component greater than 5 mils thick

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Inorganic Insulating Materials (AREA)
  • Inorganic Compounds Of Heavy Metals (AREA)
  • Physical Vapour Deposition (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

(57)【要約】 【課題】 様々な容量性構造体内において使用可能であ
り、高い比誘電率の値と共に、高電圧耐性及び低レベル
の漏れ電流を有する物質を提供する。 【解決手段】 各々が500Å未満の厚さを有する複数
の別個の層を備え、前記層の幾つかがアルミニウム、ハ
フニウム、及び酸素に基づくことを特徴とする多層構造
体を構成する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、マイクロエレクト
ロニクスの分野に関する。これはとりわけ、比誘電率が
高い物質として特に使用可能な多層構造体に関する。こ
うした物質は、コンデンサーの絶縁層を形成するために
使用しても良い。こうしたコンデンサーは特にデカップ
リングコンデンサーとして、または高周波回路に集積さ
れたフィルターコンデンサー等として、使用しても良
い。
【0002】このタイプの絶縁物質は、埋め込みメモリ
(埋め込みDRAMs)のセルを形成するもの等の容量
性構造体中において使用することも可能である。こうし
たセルは、集積回路自体の中にも製造して良い。
【0003】本発明はまた、ゲート構造体の名でも知ら
れる、特定構造のトランジスターに見られるゲート多層
体(またはゲート積層体)を製造することも可能にす
る。
【0004】
【従来の技術】一般的に、コンデンサーであってもメモ
リセルであっても、容量性構造体の製造のために一般的
に望ましい目的の1つは、該構造の容量を増大させるこ
と、すなわち、単位エリア毎の容量値を増大させて構成
装置のサイズを最小化するようにすることである。
【0005】より高い容量を求めるこの目的は、特に、
出来る限り高い比誘電率を有する誘導体を使用すること
によって達成される。
【0006】容量値はまた、構造体の2つの電極を隔て
る距離に反比例する。これが、一般的に容量性構成体の
2つの電極を隔てる誘電性の層の厚さを減少させること
が求められる所以である。
【0007】しかしながら、この厚さの低減により、使
用する物質によって所定の物理的問題が生じる。これ
は、誘電性層が非常に薄い場合に、所定のトンネル効果
現象が起きて容量性構造体の挙動を変化させ、その特性
を劣化させるためである。
【0008】さらにまた、誘電性層が過度に高い電圧に
曝されると、電気的絶縁破壊現象もまた起こりうる。し
たがって、各物質について、それより大きいと採用不可
能な最大絶縁破壊電界を定義することができる。
【0009】例えば、所定の物質では電圧が数ボルトの
オーダーに限定される一方で、特にデカップリング操作
のために使用されるもの等の絶縁体としては、10ボル
トを上回る程度の電圧に耐えられることが必要とされ
る。
【0010】さらにまた、漏れ電流のレベルもまた、幾
つかの応用に於いて重要となり得るパラメータである。
高周波数で作動するコンデンサーを特に挙げることがで
きるが、これらにとっては、該コンデンサーの動作が出
来る限り広い周波数帯に亘って維持されることが重要で
ある。コンデンサーが特にコードレスの電化器具に埋め
込まれている場合の、高度の自律性を要する応用のため
には、漏れ電流のレベルもまた重要である。
【0011】しかしながら、漏れ電流のレベルは、特に
誘電体の結晶構造に依存する。文献FR2526622には、高
い比誘電率を有する物質を得るために、二酸化チタン
(TiO)及びアルミナ(Al)の基本層を組
み合わせることによる多層構造体の製造が提案されてい
る。
【0012】このタイプの構造体は、二酸化チタン(T
iO)が、低密度と、結晶相に依存する誘電率とを有
する物質であるという欠点を有するが、これは、800
℃までの温度を含む非晶質相を有し、更に高い電気的破
壊電界を有する物質と、カップリングしていなくてはな
らないことを意味する。これが、漏れ電流の増大を防ぐ
ために、前記文献がTiO及びAlの層の重ね
合わせを提案している所以である。前記物質の電気的な
作用特性は、TFT(薄膜トランジスタ)応用に利用さ
れるが、コンデンサーセルデカップリング応用には不十
分である。これは、幾つかの応用については、漏れ電流
が、高周波(RF)操作のため、特にHBT−CMOC
及びHBT−BICMOS技術に基づく装置の発展のた
め、特にUMTSとして既知の移動電話の将来の発展の
ための、決定要因であるからである。デカップリング応
用のためには、デカップリングの標準は、これが6MV/c
mより大なる破壊電界を有することによって、5.5Vの供
給電圧にて10−9A/cm2未満の漏れ電流を与えるよう
なものである。この応用においてこうした誘電体が使用
可能であるためには、5.5eVより大なるバンドギャッ
プエネルギーを有しなければならない。しかしながら、
TiO及びAlの多層積層体は、4eVのバンド
ギャップエネルギー、約3.5MV/cmの破壊電界、及び
10−6A/cm2に近い漏れ電流を有するのみである。前
記文献に記載された物質が、TFT応用のために開発さ
れたものであり、RFデカップリングコンデンサー及び
HBT−CMOS及びHBT−BICMOS技術におい
て集積回路に導入された容量性セルを含む応用にも使用
できるわけではないことは非常に明白である。
【0013】
【発明が解決しようとする課題】本発明の目的の1つ
は、様々な容量性構造体内において使用可能であり、高
い比誘電率の値と共に、高電圧耐性及び低レベルの漏れ
電流を有する物質を提供することである。
【0014】
【課題を解決するための手段】したがって、本発明は、
比誘電率の高い物質として特に使用可能な、多層構造体
に関する。
【0015】
【発明の実施の形態】本発明によれば、この構造体は、
各々が500Å未満の厚さを有する複数の別個の層を備
え、前記層の幾つかがアルミニウム、ハフニウム、及び
酸素に基づくことを特徴とする。これらの層は、例え
ば、二酸化ハフニウム(HfO)及びアルミナ(Al
)に基づいてよい。実際に、ハフニウム及びアル
ミナからなる層は、式HfAlの合金を有利に
形成する。有利には、式HfAlの前記合金の
化学量論が、層毎に相違する。
【0016】換言すれば、本発明によって得られる物質
は、様々な組成及び化学量論を有する薄膜が交互に現れ
る形態であり、厚さは数百Å未満であり、このためナノ
積層構造体を成すものである。実際には、前記層の厚さ
は、好ましくは200Å未満、更に100Å未満、なお
更に50Å未満である。
【0017】驚くべきことに、ハフニウム−酸素−アル
ミナ合金は、前記合金の各成分の最も好ましい特性に類
似する特性を有する。
【0018】したがって、二酸化ハフニウムは、多結晶
構造の物質であることが知られている。この結晶構造の
ため、この物質はアバランシェ現象に対しては非常に非
感受性であるにもかかわらず、二酸化ハフニウムは比較
的に漏れ電流の高い部分となっている。
【0019】しかしながら、二酸化ハフニウムの漏れ電
流は、その原子組成及びその低い酸素空孔密度(oxygen
vacancy density)のために制限される。酸化ハフニウ
ムもまた、特にその高密度、すなわち9.68g/cm2
密度のため、界面不純物拡散及び混合に耐性である。こ
れらの漏れ電流についての機構は、トンネル効果に基づ
いている。
【0020】二酸化ハフニウムもまた、この物質がAL
D(原子層蒸着)によって350℃未満の温度にて蒸着
された場合の、20程度の、幾分高いその比誘電率によ
って知られている。
【0021】電圧耐性に関しては、二酸化ハフニウムは
4MV/cmの破壊電界に対して5.68eVのバンドギャッ
プエネルギーを有する。
【0022】比誘電率の均一性に関しては、電流−電圧
のプロットにより、10ミリボルトの電圧範囲につい
て、1.8ナノメートルのSiO等価厚さまたはEO
T(等価酸化物厚さ)に相当するヒステリシスが示され
る。これは、該物質に適用する電圧の僅かな相違に対し
て、前記物質が全く同等の誘電率を有してはおらず、こ
のため、特に電圧ジャンプに曝された際に、コンデンサ
ーの電気的性質に欠陥をもたらしうる。
【0023】合金の別の成分、即ちアルミナに関して
は、これは非晶質結晶構造を有し、低い漏れ電圧に有利
であり、プール・フレンケル機構に従うことが知られて
いる。アルミナは、8.4の比誘電率を有し、この値は
二酸化ハフニウムの値よりも小さい。
【0024】他方、アルミナは8.7eVのバンドギャッ
プエネルギー及び7MV/cmの破壊電界を有するが、これ
らの値は上述の二酸化ハフニウムのものよりも大きい。
【0025】ここで、驚くべきことに、これら2つの物
質によって形成されるHfAl合金が、とりわ
け約12乃至14の比誘電率に関して特に有利な特性を
有することが見出された。全ての破壊電界が6MV/cm程度
であることから、電圧耐性もまた有利である。
【0026】さらにまた、HfO及びAlに基
づく合金によれば、非晶質アルミナ相によって二酸化ハ
フニウム粒子成長を防ぐことが可能になる。したがっ
て、得られるのは、事前に別々に調べた2つの物質は漏
れ電流に関して共通の機構を有していないにも関わら
ず、漏れ電流の減少によって特徴付けられる結果であ
る。
【0027】ALDによって形成され、蒸着されたHf
Al合金は、連続したHfO及びAl
の層の積層から成るナノ積層構造体を上回る利点を有す
る。これらの利点は、前記合金の粒子の構造と、その密
度と、その生成のエンタルピーと、密接に関連してお
り、これにより漏れ電流は5.5Vにて10−9A/cm2のオ
ーダーとなっている。さらにまた、比誘電率は、別々の
HfO及びAlの層の積層よりも高い。1つの
金属に関する電子遷移(またはバリアー)エネルギー
は、3.4eVより大である。HfAl合金のバ
ンドギャップは、6.5eVより大であり、一方ではHf
及びAlの層からなるナノ積層構造体は、
5.7eVのバンドギャップエネルギーを有する。
【0028】さらにまた、結晶の高い凝集力及び低い酸
素空孔密度は、これをALD技術によって蒸着した際
に、特有の合金の比誘電率に、優れた均一性をもたら
す。観察される漏れ電流は、5ボルトの電圧の下で1cm
2あたり1ナノアンペアのオーダーであるのが典型的で
ある。
【0029】1つの特定の実施態様においては、本発明
の多層構造体には、この場合は、アルミナ、Al
が、高い破壊値を有し、さらに主要金属、特に容量性構
造体の電極の形成のために広く使用されているタングス
テンと比べて比較的に高いバンドギャップエネルギ−を
有することが観察されるため、アルミナのみから成る外
部層を含む。アルミナとタングステンとの遷移電圧の閾
値は約3.4ボルトであり、このためアルミナは、金
属、特にタングステンの電極との界面において特に有利
である。
【0030】
【実施例】下記の様々なナノ積層構造体は、ALD技術
を用いて、320乃至350℃の温度にて、合金の様々
な成分を同時に蒸着することによって製造された。
【0031】この技術を使用することにより、各層の厚
さを制御し、よって第一層の全表面に渡ってこの層の優
れた均一性を保証し、したがって欠陥が生じるのを避け
ることが可能である。
【0032】ALD技術は、幾つかの原料物質、すなわ
ち固体、液体、または気体の材料を使用しても良く、こ
のためこの技術は非常に融通が利き、万能なのである。
さらにまた、これは化学表面反応のベクターであって、
蒸着しようとする物質を運搬する、前駆体を使用する。
とりわけ、この運搬には、被覆しようとする表面上に前
駆体を化学吸着させる処理方法が係わっており、表面原
子と前駆体分子との間の配位子交換を伴う反応を起こ
す。
【0033】この技術の原理は、前駆体の吸着または凝
結を避け、よってこれらの分解を避けることである。核
形成部分が、反応の各相が飽和に達するまで継続して作
り出されるが、反応の各相の間に、不活性ガスを用いる
パージによって前記処理の繰り返しを可能にする。蒸着
均一性は、反応機構によって保証されるのであって、C
VD(化学蒸着)技術の場合のように使用する反応物に
よって保証されるのではない。なぜなら、ALDによっ
て蒸着される層の厚さは、各前駆体化学吸着サイクルに
依存するからである。
【0034】この技術のためには、前駆体として塩化物
及び酸塩化物、例えばHfCl、またはTMA及びオ
ゾンまたはHO、メタロセン、金属アシル、ベータ-
ジケトネート、またはアルコキシドを使用することが好
ましい。
【0035】このように、操作方法の第一の例において
は、下記の工程: ・TMA(トリメチルアルミニウム)を、350℃の温
度にて、層中に所望されるアルミニウム量によって相違
しうる時間Tに亘って注入する工程; ・オゾン、水、または過酸化水素などの酸化剤を、25
0乃至350℃の温度にて1.5Tの時間に亘って注
入する工程; ・HfClを、280℃の温度にて、層中に所望され
るアルミニウム量によって相違しうる時間Tに亘って
注入する工程;及び、 ・酸化剤を、時間2Tに亘って注入する工程;を連続
して実行する。
【0036】したがって、式Alz1Hfz2
に相当する層が製造され、これらの操作を反復して所望
のナノ積層構造体を得ることができる。
【0037】操作方法の第二の例においては、下記の工
程: ・アルミニウムを含む前駆体として、アルコキシドを2
50乃至320℃の温度にて注入する工程; ・アルキル基及びハフニウムを含む前駆体を注入する工
程;及び ・オゾン、水、または過酸化水素などの酸化剤を注入す
る工程;を連続して実行する。
【0038】したがって、式Alz1Hfz2
の層が得られ、これらの操作を反復して所望のナノ積層
構造体を得ることができる。操作方法のこの例の利点
は、注入が全て280℃付近の同一温度で実行されると
いう事実にある。基本層間の移動の現象は、然るに、各
注入において温度が異なる場合よりも、明らかにより制
限される。基本層毎の注入の回数もまた減少するため、
不純物の存在及び酸素cross-diffusionの濃度及び空孔
が減少する。前駆体は、ハフニウム錯体のためのTDE
AH(テトラキス(ジエチルアミノ))配位子に基づ
く、TDEAHであってよいが、これは、Schumacher’
Inc.等の所定の会社によって製造されている。
【0039】製造された様々な例の中でも、下記に注目
すべきである。表中、Å(angstroms)は原文のまま示
した。(実施例A)
【表1】
【0040】このナノ積層構造体は、約14.21の比誘電
率、7.3MV/cmの破壊電界、6.4eVのバンドギャップ、及
び窒化タングステン(WN)に対して4.1eVの電子遷移
エネルギーを有する。
【0041】(実施例B)
【表2】
【0042】このナノ積層構造体は、約12.23の比誘電
率及び6.8MV/cmの破壊電界を有する。
【0043】(実施例C)
【表3】
【0044】このナノ積層構造体は、約12.91の比誘電
率を有する。
【0045】(実施例D)
【表4】
【0046】このナノ積層構造体は、約12.48の比誘電
率を有する。
【0047】(実施例E)
【表5】
【0048】このナノ積層構造体は、約14.46の比誘電
率、7MV/cmの破壊電界、6.3eVのバンドギャップ、及び
窒化タングステン(WN)に対して3.9eVの電子遷移エ
ネルギーを有する。
【0049】むろん、本発明は、これら様々な実施例に
記載された化学量論値に限定されなし(むしろ本発明
は、本発明の原理を尊重する限りにおいては、他の多数
の変形を網羅し、すなわち合金の様々な成分間の層毎の
化学量論における変更を含むことを条件とする)。
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H01G 4/33 H01G 4/06 102 5F140 H01L 21/822 H01L 27/04 C 5G303 21/8242 27/10 651 27/04 29/78 301G 27/108 29/78 (31)優先権主張番号 0203442 (32)優先日 平成14年3月20日(2002.3.20) (33)優先権主張国 フランス(FR) (31)優先権主張番号 0203445 (32)優先日 平成14年3月20日(2002.3.20) (33)優先権主張国 フランス(FR) (31)優先権主張番号 0203444 (32)優先日 平成14年3月20日(2002.3.20) (33)優先権主張国 フランス(FR) (31)優先権主張番号 0204782 (32)優先日 平成14年4月17日(2002.4.17) (33)優先権主張国 フランス(FR) (31)優先権主張番号 0205465 (32)優先日 平成14年4月30日(2002.4.30) (33)優先権主張国 フランス(FR) Fターム(参考) 4G048 AA03 AB01 AC02 AD04 AE05 4K029 BA43 BB02 BD01 CA01 EA01 5E082 AB03 BB05 BB07 BC14 EE05 FF05 FF11 FF15 FG03 PP03 5F038 AC16 AC17 AC18 EZ20 5F083 AD11 AD60 GA06 GA24 JA03 JA39 JA40 PR22 5F140 AA00 AA19 AA24 AB09 BD02 BD13 BE05 BF10 5G303 AA01 AA10 AB06 BA06 CA01 CB01 CB40 DA01

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】 比誘電率が高い物質として特に使用され
    る多層構造体であって、各々が500Å未満の厚さを有
    する複数の別個の層を備え、前記層の幾つかがアルミニ
    ウム、ハフニウム、及び酸素に基づくことを特徴とする
    多層構造体。
  2. 【請求項2】 前記層の幾つかが、二酸化ハフニウム
    (HfO)及びアルミナ(Al)に基づくこと
    を特徴とする、請求項1に記載の多層構造体。
  3. 【請求項3】 二酸化ハフニウム(HfO)及びアル
    ミナ(Al)に基づく前記層が、式HfAl
    の合金から形成されることを特徴とする、請求項1
    に記載の多層構造体。
  4. 【請求項4】 式HfAlの前記合金の化学量
    論が、層毎に異なることを特徴とする、請求項3に記載
    の多層構造体。
  5. 【請求項5】 各層の厚さが、1乃至200Å、好まし
    くは1乃至100Å、更に好ましくは1乃至50Åであ
    ることを特徴とする、請求項1に記載の多層構造体。
  6. 【請求項6】 少なくとも5つの層を備えることを特徴
    とする、請求項1に記載の多層構造体。
  7. 【請求項7】 外部層の少なくとも1つが、アルミナ
    (Al)製であることを特徴とする、請求項1に
    記載の多層構造体。
  8. 【請求項8】 各層が、「原子層蒸着」(ALD)の技
    術によって蒸着されていることを特徴とする、請求項1
    に記載の多層構造体。
JP2002378530A 2001-12-31 2002-12-26 比誘電率が高い物質として特に使用される多層構造体 Withdrawn JP2003303514A (ja)

Applications Claiming Priority (16)

Application Number Priority Date Filing Date Title
FR0117069A FR2834387B1 (fr) 2001-12-31 2001-12-31 Composant electronique incorporant un circuit integre et un micro-condensateur
FR0117069 2001-12-31
FR0201618A FR2835970B1 (fr) 2002-02-11 2002-02-11 Micro-composant electronique incluant une structure capacitive
FR0201618 2002-02-11
FR0202461A FR2836597B1 (fr) 2002-02-27 2002-02-27 Micro-composant electronique incorporant une structure capacitive, et procede de realisation
FR0202461 2002-02-27
FR0203444 2002-03-20
FR0203445 2002-03-20
FR0203442A FR2837622B1 (fr) 2002-03-20 2002-03-20 Micro-composant electronique integrant une structure capacitive, et procede de fabrication
FR0203442 2002-03-20
FR0203445A FR2837624B1 (fr) 2002-03-20 2002-03-20 Micro-composant electronique integrant une structure capacitive, et procede de fabrication
FR0203444A FR2837623B1 (fr) 2002-03-20 2002-03-20 Micro-composant electronique integrant une structure capacitive, et procede de fabrication
FR0204782 2002-04-17
FR0204782A FR2838868B1 (fr) 2002-04-17 2002-04-17 Structure capacitive realisee au dessus d'un niveau de metallisation d'un composant electronique, composants electroniques incluant une telle structure capacitive, et procede de realisation d'une telle structure capacitive
FR0205465 2002-04-30
FR0205465A FR2834242B1 (fr) 2001-12-31 2002-04-30 Structure multicouche, utilisee notamment en tant que materiau de forte permittivite relative

Publications (1)

Publication Number Publication Date
JP2003303514A true JP2003303514A (ja) 2003-10-24

Family

ID=27571066

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002378530A Withdrawn JP2003303514A (ja) 2001-12-31 2002-12-26 比誘電率が高い物質として特に使用される多層構造体

Country Status (5)

Country Link
US (1) US20030138611A1 (ja)
EP (1) EP1324378A1 (ja)
JP (1) JP2003303514A (ja)
CA (1) CA2415324A1 (ja)
FR (1) FR2834242B1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005159271A (ja) * 2003-11-22 2005-06-16 Hynix Semiconductor Inc キャパシタ及びその製造方法

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7154779B2 (en) * 2004-01-21 2006-12-26 Sandisk Corporation Non-volatile memory cell using high-k material inter-gate programming
JP4470831B2 (ja) * 2005-08-01 2010-06-02 株式会社デンソー El素子およびその製造方法
US20070059945A1 (en) * 2005-09-12 2007-03-15 Nima Mohklesi Atomic layer deposition with nitridation and oxidation
WO2007033019A1 (en) * 2005-09-12 2007-03-22 Sandisk Corporation Creating a dielectric layer using ald to deposit multiple components
US7847341B2 (en) 2006-12-20 2010-12-07 Nanosys, Inc. Electron blocking layers for electronic devices
US20080150009A1 (en) * 2006-12-20 2008-06-26 Nanosys, Inc. Electron Blocking Layers for Electronic Devices
US20080150003A1 (en) * 2006-12-20 2008-06-26 Jian Chen Electron blocking layers for electronic devices
US8686490B2 (en) 2006-12-20 2014-04-01 Sandisk Corporation Electron blocking layers for electronic devices
US20080150004A1 (en) * 2006-12-20 2008-06-26 Nanosys, Inc. Electron Blocking Layers for Electronic Devices
TWI373868B (en) * 2009-02-16 2012-10-01 Univ Nat Taiwan Composite layer
CN101962758B (zh) * 2010-09-09 2013-03-27 南京大学 一种在锗衬底上低温原子层沉积Hf基栅介质薄膜的方法
WO2020086891A2 (en) * 2018-10-25 2020-04-30 Greene, Tweed Technologies, Inc. Plasma resistant multi-layer coatings and methods of preparing same

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100275738B1 (ko) * 1998-08-07 2000-12-15 윤종용 원자층 증착법을 이용한 박막 제조방법
US6200893B1 (en) * 1999-03-11 2001-03-13 Genus, Inc Radical-assisted sequential CVD
US6407435B1 (en) * 2000-02-11 2002-06-18 Sharp Laboratories Of America, Inc. Multilayer dielectric stack and method
US6660660B2 (en) * 2000-10-10 2003-12-09 Asm International, Nv. Methods for making a dielectric stack in an integrated circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005159271A (ja) * 2003-11-22 2005-06-16 Hynix Semiconductor Inc キャパシタ及びその製造方法

Also Published As

Publication number Publication date
FR2834242B1 (fr) 2004-07-02
EP1324378A1 (fr) 2003-07-02
FR2834242A1 (fr) 2003-07-04
CA2415324A1 (fr) 2003-06-30
US20030138611A1 (en) 2003-07-24

Similar Documents

Publication Publication Date Title
US9627501B2 (en) Graded dielectric structures
US8765616B2 (en) Zirconium-doped tantalum oxide films
US8497542B2 (en) ZrXHfYSn1-X-YO2 films as high K gate dielectrics
US7183186B2 (en) Atomic layer deposited ZrTiO4 films
US8405167B2 (en) Hafnium tantalum titanium oxide films
US7687409B2 (en) Atomic layer deposited titanium silicon oxide films
US8895442B2 (en) Cobalt titanium oxide dielectric films
US6989573B2 (en) Lanthanide oxide/zirconium oxide atomic layer deposited nanolaminate gate dielectrics
US20080087890A1 (en) Methods to form dielectric structures in semiconductor devices and resulting devices
US20060270147A1 (en) Hafnium titanium oxide films
US7427573B2 (en) Forming composite metal oxide layer with hafnium oxide and titanium oxide
WO2006026716A1 (en) Atomic layer deposited titanium aluminum oxide films
JP2003303514A (ja) 比誘電率が高い物質として特に使用される多層構造体
US6713199B2 (en) Multilayer structure used especially as a material of high relative permittivity
Hwang et al. Characteristics of amorphous Bi2Ti2O7 thin films grown by atomic layer deposition for memory capacitor applications
JP2003309118A (ja) 比誘電率が高い物質として特に使用される多層構造体
US7379322B2 (en) Amorphous high-k thin film and manufacturing method thereof
US20030207097A1 (en) Multilayer structure used especially as a material of high relative permittivity
Kim et al. Effect of buffer layer for HfO2 gate dielectrics grown by remote plasma atomic layer deposition

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20060307