JP2003297887A - Manufacturing method for semiconductor integrated circuit device and semiconductor inspection device - Google Patents

Manufacturing method for semiconductor integrated circuit device and semiconductor inspection device

Info

Publication number
JP2003297887A
JP2003297887A JP2002098519A JP2002098519A JP2003297887A JP 2003297887 A JP2003297887 A JP 2003297887A JP 2002098519 A JP2002098519 A JP 2002098519A JP 2002098519 A JP2002098519 A JP 2002098519A JP 2003297887 A JP2003297887 A JP 2003297887A
Authority
JP
Japan
Prior art keywords
semiconductor
inspection
wafer
contact
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002098519A
Other languages
Japanese (ja)
Inventor
Naoto Ban
直人 伴
Akio Hasebe
昭男 長谷部
Irizou Nanba
入三 難波
Yasuhiro Motoyama
康博 本山
Ryuji Kono
竜治 河野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2002098519A priority Critical patent/JP2003297887A/en
Publication of JP2003297887A publication Critical patent/JP2003297887A/en
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)
  • Measuring Leads Or Probes (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To perform a burn-in inspection and a probe inspection at a wafer level even under a condition that a chip is divided into multiple pins, a test pad is turned to have a narrow pitch and a scribe region between adjacent chips is narrowed. <P>SOLUTION: All the chips 51 within a wafer 4 to be inspected are covered by a semiconductor inspection device by a plurality of times of contacts of the device. By selecting the chips 51 to be inspected per contact by each other column within the main surface of the wafer 4 to be inspected for instance, all the chips 51 within the wafer 4 to be inspected can be covered by twice the contact. <P>COPYRIGHT: (C)2004,JPO

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、半導体集積回路装
置の製造技術および半導体検査装置に関し、特に、半導
体ウェハ状態でのバーンイン検査やプローブ検査に適用
して有効な技術に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor integrated circuit device manufacturing technique and a semiconductor inspection device, and more particularly to a technique effectively applied to burn-in inspection and probe inspection in a semiconductor wafer state.

【0002】[0002]

【従来の技術】たとえば、半導体集積回路装置の検査技
術としては、高温あるいは低温雰囲気中で温度および電
圧ストレスを加えて将来不良に到る可能性のあるチップ
をスクリーニングするバーンイン検査と、所定の機能通
りに動作するか否かを確認する機能テストやDC動作特
性およびAC動作特性のテストを行って良品/不良品を
判別するプローブ検査とがある。
2. Description of the Related Art For example, as a technique for inspecting a semiconductor integrated circuit device, a burn-in inspection for screening a chip which may be defective in the future by applying temperature and voltage stress in a high temperature or low temperature atmosphere, and a predetermined function. There are a function test for confirming whether or not they operate normally, and a probe inspection for performing a DC operation characteristic test and an AC operation characteristic test to determine a non-defective product / defective product.

【0003】近年、半導体集積回路装置のバーンイン検
査およびプローブ検査においては、ウェハ出荷対応(品
質の差別化)、KGD(Known Good Die)対応(MCP
(Multi-Chip Package)の歩留まり向上)、バーンイン
不良品の救済、バーンイン不良テストデータのフィード
バック、トータルコスト低減、などの要求から、ウェハ
状態でバーンイン検査およびプローブ検査を行う技術が
用いられてきている。
In recent years, in burn-in inspection and probe inspection of semiconductor integrated circuit devices, wafer shipment support (quality differentiation), KGD (Known Good Die) support (MCP)
(Multi-Chip Package Yield Improvement), Burn-In Defective Products Relief, Burn-In Defective Test Data Feedback, Total Cost Reduction, etc. have been used to perform burn-in inspection and probe inspection in the wafer state. .

【0004】半導体集積回路装置の検査および製造技術
に関し、バーンイン検査およびプローブ検査に関する技
術について本発明者らが検討したところによれば、たと
えば特開平11−16963号公報、特開平9−283
575号公報、特開平11−121553号公報、特開
平11−121554号公報、特開平3−276656
号公報、特開平7−235572号公報、特開2001
−210685号公報、特開2001−77162号公
報、特開昭64−39559号公報、特開2001−9
1544号公報、特開2001−174078号公報、
および2000年1月1日、日経BP社発行、「日経マ
イクロデバイス 2000年1月号」、P148〜P1
53に記載される技術などが挙げられる。
Regarding the inspection and manufacturing technology of the semiconductor integrated circuit device, the inventors of the present invention have studied the technology related to burn-in inspection and probe inspection. For example, JP-A-11-16963 and JP-A-9-283 disclose.
575, JP-A-11-121535, JP-A-11-121554, and JP-A-3-276656.
Japanese Patent Laid-Open No. 7-235572, Japanese Patent Laid-Open No. 2001-2001
-210685, JP 2001-77162 A, JP 64-39559 A, JP 2001-9 A
1544, JP 2001-174078 A,
And January 1, 2000, published by Nikkei BP, "Nikkei Microdevice 2000 January", P148-P1.
53, and the like.

【0005】特開平11−16963号公報には、複数
の離間した位置に触針群を有するプローブカードを用
い、それに対応するように半導体ウェハ(以後、単にウ
ェハという)内に含まれる複数の半導体チップ(以後、
単にチップという)を複数のブロックに分割し、離間し
た位置にあるチップを複数毎に検査する技術について開
示されている。
Japanese Unexamined Patent Application Publication No. 11-16963 uses a probe card having a plurality of stylus groups at a plurality of spaced positions, and a plurality of semiconductors included in a semiconductor wafer (hereinafter simply referred to as a wafer) corresponding to the probe card. Chip (hereinafter,
A technique of dividing a plurality of chips into a plurality of blocks and inspecting each of the chips at a separated position is disclosed.

【0006】特開平9−283575号公報には、ウェ
ハ上の各チップの電極がX方向とY方向とに配置されて
いる場合において、X方向に延在するプローブユニット
とY方向に延在するプローブユニットとを組み合わせて
形成したプローブカードを用いることにより、ウェハ上
の全てのチップを少数回の同時接触で検査する技術につ
いて開示されている。
In Japanese Patent Laid-Open No. 9-283575, when the electrodes of each chip on the wafer are arranged in the X and Y directions, a probe unit extending in the X direction and a probe unit extending in the Y direction are disclosed. A technique for inspecting all the chips on a wafer by a small number of simultaneous contacts by using a probe card formed by combining with a probe unit is disclosed.

【0007】特開平11−121553号公報には、二
次元的に配列された複数のプローブ電極と、その複数の
プローブ電極に電気的に接続する配線が多層に形成され
た配線基板とからなるプローブカードを用いてウェハ内
に含まれる複数のチップに対してウェハ状態でバーンイ
ン検査などを行う技術についての記載があり、一度に検
査できるチップの数が最適化されるようにウェハを複数
のブロックに分け、複数のチップからブロック単位で一
括してデータを読み出すことができるように前記プロー
ブカードにデータ線を配置することによって、ブロック
毎に一括して検査を行う技術について開示されている。
Japanese Unexamined Patent Publication No. 11-121553 discloses a probe including a plurality of two-dimensionally arranged probe electrodes and a wiring board in which wirings electrically connected to the plurality of probe electrodes are formed in multiple layers. There is a description of a technique that uses a card to perform burn-in inspection, etc., on multiple chips contained in the wafer in a wafer state, and divides the wafer into multiple blocks so that the number of chips that can be inspected at one time is optimized. Disclosed is a technique for collectively performing inspection for each block by arranging data lines on the probe card so that data can be collectively read out in block units from a plurality of chips.

【0008】特開平11−121554号公報には、二
次元的に配列された複数のプローブ電極と、その複数の
プローブ電極に電気的に接続する配線が多層に形成され
た配線基板とからなるプローブカードを用いてウェハ内
に含まれる複数のチップに対してウェハ状態でバーンイ
ン検査などを行う技術についての記載があり、前記配線
基板に形成された配線は複数のチップ選択信号線を含
み、チップ選択信号によって検査対象となる複数チップ
を互いに隣接しないように選択して検査を行う技術につ
いて開示されている。
Japanese Unexamined Patent Publication (Kokai) No. 11-121554 discloses a probe comprising a plurality of two-dimensionally arranged probe electrodes and a wiring board in which wirings electrically connected to the plurality of probe electrodes are formed in multiple layers. There is a description of a technique of performing burn-in inspection in a wafer state on a plurality of chips included in a wafer by using a card. The wiring formed on the wiring board includes a plurality of chip selection signal lines, A technique is disclosed in which a plurality of chips to be inspected are selected so as not to be adjacent to each other by a signal and inspected.

【0009】特開平3−276656号公報には、ウェ
ハ内においてマトリクス状に配列されたチップ領域内の
電極に試験用のプローブ針を位置決めするためのプロー
ブカードを有する半導体試験装置を用いて試験を行う技
術についての記載があり、前記プローブカードは、チッ
プ領域の中心に対応する複数のプローブセンタが少なく
とも1個のチップ領域を挟んで設けられた基板と、それ
ぞれのプローブセンタの周囲に配置された複数のプロー
ブ針とから形成され、このようなプローブカードを有す
る前記半導体試験装置を用いることによって、3個また
は4個のチップ領域を同時に試験する技術について開示
されている。
Japanese Unexamined Patent Publication (Kokai) No. 3-276656 discloses a test using a semiconductor test apparatus having a probe card for positioning test probe needles on electrodes in a chip area arranged in a matrix in a wafer. There is a description of the technique to be carried out, and the probe card has a substrate provided with a plurality of probe centers corresponding to the center of the chip region sandwiching at least one chip region, and arranged around each probe center. A technique for simultaneously testing three or four chip areas by using the semiconductor testing device having a plurality of probe needles and having such a probe card is disclosed.

【0010】特開平7−235572号公報には、ウェ
ハ内において縦に8個、横に2個連続するチップに対応
する複数の垂直プローブ針を有するプローブカードを用
い、このプローブカードで検査する複数のチップ領域を
一つのインデックス区域として設定し、次いで、このイ
ンデックス区域を縦横に敷き詰めてウェハ上の全チップ
を被った場合に形成される最小面積となる領域をコンタ
クト領域としてウェハ上に設定した後、このコンタクト
領域内を最初のインデックス区域から最後のインデック
ス区域までの最短経路に従ってウェハをインデックス送
りすることによって、インデックス送りの回数を軽減
し、検査効率を向上する技術について開示されている。
Japanese Unexamined Patent Publication No. 7-235572 uses a probe card having a plurality of vertical probe needles corresponding to 8 continuous chips in the wafer and 2 continuous chips in the wafer. After setting the chip area of 1 as one index area, and then setting this area on the wafer as the contact area, the area that is the minimum area formed when all the chips on the wafer are covered , A technique for reducing the number of index feeds and improving the inspection efficiency by index-feeding a wafer in the contact region according to the shortest path from the first index region to the last index region is disclosed.

【0011】特開2001−210685号公報には、
プローブカードもしくは検査されるチップが形成される
ウェハ上に検査回路を形成し、検査回路と検査されるチ
ップとを電気的に接続して検査を行うことで、テスタを
用いることなく検査を行う技術についての記載があり、
検査されるウェハとは別個のウェハに形成されたプロー
ブカードに、検査回路モジュールを所定の間隔で配設
し、検査されるウェハ上の複数のチップを対応する一つ
の検査回路モジュールによって検査する技術について開
示されている。
Japanese Patent Laid-Open No. 2001-210685 discloses that
A technology for performing an inspection without using a tester by forming an inspection circuit on a probe card or a wafer on which a chip to be inspected is formed and electrically connecting the inspection circuit and the inspected chip to perform the inspection. There is a description about
A technique of disposing inspection circuit modules at a predetermined interval on a probe card formed on a wafer different from the wafer to be inspected, and inspecting a plurality of chips on the wafer to be inspected by one corresponding inspection circuit module. Is disclosed.

【0012】特開2001−77162号公報には、複
数の外部パッドを有する複数のチップがマトリクス状に
配置されたウェハを用意し、テスタから送信された検査
信号および電源信号を受信する複数の端子を有し、かつ
前記複数の外部パッドに対応して設けられた複数の探針
群を有するプローブカードを少なくとも一つ用意し、テ
スタから探針群へ検査信号および電源信号をそれぞれ独
立に供給することによって、検査信号および電源信号を
2行かつ少なくとも2列以上のチップに独立かつ同時に
供給し、複数のチップの電気特性をそれぞれ独立かつ同
時に測定する技術について開示されている。
In Japanese Unexamined Patent Publication No. 2001-77162, a wafer having a plurality of chips having a plurality of external pads arranged in a matrix is prepared, and a plurality of terminals for receiving an inspection signal and a power supply signal transmitted from a tester are prepared. And at least one probe card having a plurality of probe groups provided corresponding to the plurality of external pads is prepared, and a test signal and a power signal are independently supplied from the tester to the probe groups. In this way, a test signal and a power supply signal are independently and simultaneously supplied to chips in two rows and at least two columns, and electrical characteristics of a plurality of chips are independently and simultaneously measured.

【0013】特開昭64−39559号公報には、ウェ
ハ内にある複数チップのパッドに一度にプロービングで
きるように、導電性の弾性材料で形成された探針が各パ
ッドの主表面に垂直になるように設けられたプローブカ
ードを用いて検査を行う技術についての記載があり、高
圧気体によって前記パッドに均等な針圧を加えることに
よって探針とパッドとの接触を良好に取る技術について
開示されている。
In Japanese Patent Laid-Open No. 64-39559, a probe made of a conductive elastic material is provided perpendicular to the main surface of each pad so that the pads of a plurality of chips in a wafer can be probed at one time. There is a description of a technique for performing an inspection using a probe card provided as described above, and a technique for making good contact between the probe and the pad by applying a uniform stylus pressure to the pad by high-pressure gas is disclosed. ing.

【0014】特開2001−91544号公報には、マ
イクロマシニング技術によりシリコン基板に上下方向に
弾性を保たせた梁を形成し、この梁の先端部にウェハの
電極と対向配列するようにマイクロコンタクトピンを先
端部に導電性薄膜処理して形成する技術が開示されてい
る。
In Japanese Unexamined Patent Publication No. 2001-91544, a beam having elastic properties in the vertical direction is formed on a silicon substrate by a micromachining technique, and microcontacts are arranged at the tip of the beam so as to be opposed to the electrodes of the wafer. A technique for forming a pin by processing a conductive thin film on the tip portion is disclosed.

【0015】特開2001−174078号公報には、
半導体集積回路をウェハ状態で電気的に検査するための
プローブカードにおいて、ウェハ上のパッドまたははん
だボールに接触するための金属バンプを絶縁基板上に一
括に形成する技術についての記載があり、絶縁基板と金
属バンプとの間に金属バンプと1対1で対応する弾性層
を挿入することによって金属バンプを独立懸架とし、絶
縁基板を検査対象となるウェハと同じ熱膨張率の材料に
選定することによって、高温条件下でもパッドと金属バ
ンプとの位置がずれることを防ぐ技術について開示され
ている。
Japanese Patent Laid-Open No. 2001-174078 discloses that
In a probe card for electrically inspecting a semiconductor integrated circuit in a wafer state, there is a description of a technique for collectively forming metal bumps for contacting pads or solder balls on a wafer on an insulating substrate. By inserting an elastic layer corresponding to the metal bump in a one-to-one relationship between the metal bump and the metal bump, the metal bump is independently suspended, and the insulating substrate is selected as a material having the same coefficient of thermal expansion as the wafer to be inspected. A technique for preventing the pad and the metal bump from being displaced from each other even under high temperature conditions is disclosed.

【0016】「日経マイクロデバイス 2000年1月
号」には、多層配線基板とバンプ付き薄膜シートと異方
導電性ゴムの3つの部品からなるTPS(Three Parts
Structure)プローブを用いた方式や、多層配線基板と
プローブ端子からなり、プローブ端子は樹脂シートに銅
ポストを貫通させた構造で、加圧するとこの銅ポストが
つぶれて電極の高さばらつきを吸収する方式が記載され
ている。
"Nikkei Microdevice January 2000" includes a TPS (Three Parts) consisting of three parts: a multilayer wiring board, a thin film sheet with bumps, and an anisotropic conductive rubber.
Structure) A method using a probe, or a multilayer wiring board and a probe terminal. The probe terminal has a structure in which a copper post penetrates through a resin sheet. When pressed, this copper post is crushed and the height variations of the electrodes are absorbed. The method is described.

【0017】[0017]

【発明が解決しようとする課題】ところで、上記のよう
なバーンイン検査およびプローブ検査に関する技術につ
いて、本発明者らが検討した結果、以下のようなことが
明らかとなった。
DISCLOSURE OF THE INVENTION By the way, as a result of the present inventors' examination of the above-mentioned techniques relating to burn-in inspection and probe inspection, the following has been clarified.

【0018】ウェハ状態でバーンイン検査およびプロー
ブ検査を行う技術では、ウェハ全面で1万ピン以上のプ
ローブが必要となるが、LSIテスタおよびバーンイン
装置などの測定装置において測定できるプローブのピン
数に限度があり、その限度を超えたピン数のプローブが
必要なウェハについては測定できなくなってしまう問題
があった。
In the technique of performing the burn-in inspection and the probe inspection in the wafer state, a probe of 10,000 pins or more is required on the entire surface of the wafer, but the number of probe pins that can be measured by a measuring device such as an LSI tester and a burn-in device is limited. However, there is a problem that measurement cannot be performed on a wafer that requires a probe having a pin number exceeding the limit.

【0019】また、ウェハ一括コンタクタの押圧荷重の
最大値には制約があり、たとえば真空吸着によるウェハ
一括コンタクタの場合には、大気圧(1kgf/c
2)の押圧荷重が最大となる。ここで、プローブと検
査用パッドとが電気的接続をするのに必要なプローブへ
のピン荷重が1ピン当たり10gfとすると、1cm2
当たり100ピンを超える場合、すなわち1cm2当た
り100個以上のパッドを有するウェハについては測定
ができなくなってしまう問題がある。
Further, there is a restriction on the maximum value of the pressing load of the wafer batch contactor. For example, in the case of a wafer batch contactor by vacuum suction, the atmospheric pressure (1 kgf / c
The pressing load of m 2 ) becomes maximum. Here, assuming that the pin load on the probe necessary for making electrical connection between the probe and the inspection pad is 10 gf per pin, 1 cm 2
If the number of pins exceeds 100 pins, that is, if the wafer has 100 or more pads per cm 2, there is a problem that measurement cannot be performed.

【0020】また、チップの多ピン化、テストパッドの
狭ピッチ化および隣接するチップ間のスクライブ領域の
狭小化に伴って、ウェハ一括コンタクタの配線シートの
配置、配線基板上の配線パターンの配置および配線間隔
の確保に最低限必要な面積の確保が困難になることか
ら、その配線の引き回しや引き出しが制約されてしまう
問題がある。さらに、ウェハ一括コンタクタが有する引
き出しパッドの数が増加すると、それら引き出しパッド
を配置するために要する面積が増加してしまうので、ウ
ェハ一括コンタクタが外形寸法上の制約を受けてしまう
問題がある。
With the increase in the number of pins on the chip, the narrower pitch of the test pads, and the narrower scribe area between adjacent chips, the wiring sheet of the wafer batch contactor, the wiring pattern on the wiring board, and Since it becomes difficult to secure the minimum required area for securing the wiring interval, there is a problem that the routing and drawing of the wiring are restricted. Further, if the number of the extraction pads included in the wafer batch contactor increases, the area required for arranging the extraction pads also increases, so that there is a problem in that the wafer batch contactor is restricted in external dimensions.

【0021】また、被測定ウェハのコンタクトピン数が
増加すると、ウェハ一括コンタクタが有する配線の引き
回し領域および信号線の分岐が増加することによって、
その配線の抵抗、容量およびノイズの増加などにより、
ウェハ一括コンタクタの電気的特性が劣化し、測定精度
が低下してしまう問題がある。
When the number of contact pins of the wafer to be measured increases, the wiring routing area and the signal line branch of the wafer batch contactor increase,
Due to the increase of resistance, capacitance and noise of the wiring,
There is a problem that the electrical characteristics of the wafer batch contactor deteriorate and the measurement accuracy decreases.

【0022】また、被測定チップが有するテストパッド
が、チップのパッド配置面において周辺部に配置されて
いる場合において、隣接するチップ間のスクライブ領域
が狭小化すると、隣接するチップのテストパッド間の間
隔に対して、コンタクトプローブの梁の長さや配線の引
き回しのための面積確保が困難になる問題がある。
Further, when the test pads of the chip to be measured are arranged in the peripheral portion on the pad arrangement surface of the chip, if the scribe area between the adjacent chips is narrowed, the test pads of the adjacent chips are separated from each other. There is a problem that it is difficult to secure the beam length of the contact probe and the area for routing the wiring with respect to the distance.

【0023】本発明の目的は、チップが多ピン化し、テ
ストパッドが狭ピッチ化し、隣接するチップ間のスクラ
イブ領域が狭小化した状況下でも、ウェハ状態でのバー
ンイン検査およびプローブ検査を行うことのできる技術
を提供することにある。
An object of the present invention is to perform burn-in inspection and probe inspection in a wafer state even in a situation where the number of pins of a chip is increased, the pitch of test pads is narrowed, and the scribe area between adjacent chips is narrowed. It is to provide the technology that can.

【0024】本発明の前記ならびにその他の目的と新規
な特徴は、本明細書の記述および添付図面から明らかに
なるであろう。
The above and other objects and novel features of the present invention will be apparent from the description of this specification and the accompanying drawings.

【0025】[0025]

【課題を解決するための手段】本願において開示される
発明のうち、代表的なものの概要を簡単に説明すれば、
次のとおりである。
Among the inventions disclosed in the present application, a brief description will be given to the outline of typical ones.
It is as follows.

【0026】すなわち、本発明は、複数のチップ領域に
区画され、前記複数のチップ領域の各々には半導体集積
回路が形成され、主面上において前記半導体集積回路と
電気的に接続する複数の端子が形成された半導体ウェハ
を用意する工程と、前記複数の端子に接触させるための
複数の接触機構および前記複数の接触機構と電気的に接
続する第1配線を有し、前記複数の接触機構の各先端が
前記半導体ウェハの主面に向けて突出するように前記複
数の接触機構を保持する第1基板を用意する工程と、前
記複数の接触機構を前記複数の端子に接触させて前記半
導体集積回路の電気的検査を行う工程とを含み、前記半
導体ウェハの前記主面は複数の第1領域に分割され、前
記複数のチップ領域の各々は前記複数の第1領域のいず
れかに配置され、前記電気的検査は前記複数の第1領域
の各々に対して行うものである。
That is, the present invention is divided into a plurality of chip regions, a semiconductor integrated circuit is formed in each of the plurality of chip regions, and a plurality of terminals electrically connected to the semiconductor integrated circuit on the main surface. A step of preparing a semiconductor wafer on which is formed, a plurality of contact mechanisms for contacting the plurality of terminals, and a first wiring electrically connected to the plurality of contact mechanisms, A step of preparing a first substrate holding the plurality of contact mechanisms so that each tip projects toward the main surface of the semiconductor wafer; and the semiconductor integrated circuit by contacting the plurality of contact mechanisms with the plurality of terminals. Performing an electrical inspection of a circuit, the main surface of the semiconductor wafer is divided into a plurality of first regions, each of the plurality of chip regions are arranged in any of the plurality of first regions, Serial electrical testing is performed for each of the plurality of first regions.

【0027】また、本発明は、(a)複数のチップ領域
に区画された半導体ウェハの主面上に配置され、前記複
数のチップ領域の各々に形成された半導体集積回路と電
気的に接続する複数の端子に接触させるための複数の接
触機構と、(b)前記複数の接触機構と電気的に接続す
る第1配線と、(c)前記複数の接触機構の各先端が前
記半導体ウェハの主面に向けて突出するように前記複数
の接触機構を保持する第1基板とを有し、前記複数の接
触機構を前記複数の端子に接触させて前記半導体集積回
路の電気的検査を行い、前記電気的検査は、前記半導体
ウェハの前記主面を複数の第1領域に分割して、前記複
数のチップ領域の各々を前記複数の第1領域のいずれか
に配置した後に、前記複数の第1領域の各々に対して行
うものである。
Further, the present invention (a) is arranged on the main surface of a semiconductor wafer divided into a plurality of chip regions, and is electrically connected to a semiconductor integrated circuit formed in each of the plurality of chip regions. A plurality of contact mechanisms for contacting a plurality of terminals; (b) a first wiring electrically connected to the plurality of contact mechanisms; (c) each tip of the plurality of contact mechanisms is the main part of the semiconductor wafer. A first substrate that holds the plurality of contact mechanisms so as to project toward a surface, and the plurality of contact mechanisms are brought into contact with the plurality of terminals to electrically test the semiconductor integrated circuit; In the electrical inspection, the main surface of the semiconductor wafer is divided into a plurality of first regions, each of the plurality of chip regions is arranged in one of the plurality of first regions, and then the plurality of first regions are arranged. This is done for each of the areas.

【0028】[0028]

【発明の実施の形態】本願発明を詳細に説明する前に、
本願における用語の意味を説明すると次の通りである。
DETAILED DESCRIPTION OF THE INVENTION Before describing the present invention in detail,
The meanings of the terms in the present application are as follows.

【0029】ウェハとは、集積回路の製造に用いる単結
晶シリコン基板(一般にほぼ平面円形状)、SOI(Si
licon On Insulator)基板、サファイア基板、ガラス基
板、その他の絶縁、反絶縁または半導体基板等並びにそ
れらの複合的基板をいう。また、本願において半導体集
積回路装置というときは、シリコンウェハやサファイア
基板等の半導体または絶縁体基板上に作られるものだけ
でなく、特に、そうでない旨明示された場合を除き、T
FT(Thin Film Transistor)およびSTN(Super-Tw
isted-Nematic)液晶等のようなガラス等の他の絶縁基
板上に作られるもの等も含むものとする。
A wafer is a single crystal silicon substrate (generally a substantially circular plane) used for manufacturing integrated circuits, or SOI (Si
licon On Insulator) substrate, sapphire substrate, glass substrate, other insulating, anti-insulating or semiconductor substrate, and a composite substrate thereof. Further, in the present application, the semiconductor integrated circuit device is not limited to a device formed on a semiconductor or an insulating substrate such as a silicon wafer or a sapphire substrate, and unless otherwise specified, T
FT (Thin Film Transistor) and STN (Super-Tw
isted-Nematic) It includes those made on other insulating substrates such as glass such as liquid crystal.

【0030】デバイス面とは、ウェハの主面であって、
その面にリソグラフィにより、複数のチップ領域に対応
するデバイスパターンが形成される面をいう。
The device surface is the main surface of the wafer and
A surface on which a device pattern corresponding to a plurality of chip regions is formed by lithography is referred to.

【0031】接触機構とは、シリコンウェハを半導体集
積回路の製造に用いるのと同様な、ウェハプロセス、す
なわちフォトリソグラフィー技術、CVD(Chemical V
aporDeposition)技術、スパッタリング技術およびエッ
チング技術などを組み合わせたパターニング手法によっ
て、配線層およびそれに接続された先端部を有するテス
ト針を一体的に形成したものの他、ポリイミドフィル
ム、その他のシート状絶縁膜上に印刷配線および針を集
積したものなどを含むものとする。
The contact mechanism is a wafer process similar to that used for manufacturing a semiconductor integrated circuit, that is, a photolithography technique, CVD (Chemical V).
apordeposition) technology, sputtering technology, etching technology, and other patterning techniques are used to integrally form a test needle having a wiring layer and a tip connected to it, as well as on a polyimide film or other sheet-like insulating film. Including printed wiring and needles.

【0032】プローブ針または単に針とは、その先端が
伝統的なプローブ針状のものの他、先端が細くなった針
状の接触端子、先端がピラミッド形状の接触端子、その
他の形状のバンプ電極などを含むものとする。
The probe needle, or simply a needle, is not limited to a traditional probe needle-shaped tip, but also a needle-shaped contact terminal with a narrowed tip, a pyramid-shaped contact terminal, a bump electrode of another shape, etc. Shall be included.

【0033】プローブ検査とは、チップ領域の主面上に
形成された端子にプローブ針の先端を当てて半導体集積
回路の電気的検査を行うことをいい、所定の機能通りに
動作するか否かを確認する機能テストやDC動作特性お
よびAC動作特性のテストを行って良品/不良品を判別
するものである。
The probe inspection is to conduct an electrical inspection of a semiconductor integrated circuit by applying a tip of a probe needle to a terminal formed on the main surface of a chip area, and whether or not the semiconductor integrated circuit operates according to a predetermined function. The non-defective product / defective product is determined by performing a functional test for confirming the above and a DC operation characteristic test and an AC operation characteristic test.

【0034】バーンイン検査とは、高温あるいは低温雰
囲気中で温度および電圧ストレスを加えて将来不良に到
る可能性のあるチップをスクリーニングすることをい
う。
The burn-in test is a screening of chips that may be defective in the future by applying temperature and voltage stress in a high temperature or low temperature atmosphere.

【0035】KGD(Known Good Die)とは、フリップ
チップボンディングなどのようにベアチップ状態で実装
する形態のチップにおいて、良品であることを保証され
たもののことをいう。ここで、良品が保証されていると
いうことは、スクリーニングされているということであ
る。
KGD (Known Good Die) means a chip which is mounted in a bare chip state such as flip chip bonding and is guaranteed to be a good product. Here, the guarantee of non-defective products means that they have been screened.

【0036】ウェハマップとは、ウェハ検査において各
チップの検査結果をチップの配列通りに表示したもので
あり、ウェハの処理状態の分布やウェハ処理の良否など
の判断に用いられるものである。
The wafer map is a display of the inspection results of each chip in the wafer inspection according to the arrangement of the chips, and is used to judge the distribution of the processing state of the wafer and the quality of the wafer processing.

【0037】インデックス時間とは、チップまたはウェ
ハを連続して検査する時に、1枚のチップまたはウェハ
の検査が終了した後、次のチップまたはウェハの位置決
めが完了して検査を開始可能となるまでの時間のことを
いう。
The index time is the time until the inspection of one chip or wafer is completed and the positioning of the next chip or wafer is completed and the inspection can be started when the chips or wafers are continuously inspected. It means the time.

【0038】以下の実施の形態においては便宜上その必
要があるときは、複数のセクションまたは実施の形態に
分割して説明するが、特に明示した場合を除き、それら
はお互いに無関係なものではなく、一方は他方の一部ま
たは全部の変形例、詳細、補足説明等の関係にある。
In the following embodiments, when there is a need for convenience, they will be described by being divided into a plurality of sections or embodiments, but unless otherwise specified, they are not unrelated to each other, One is in the relation of some or all of modifications of the other, details, supplementary explanations, and the like.

【0039】また、以下の実施の形態において、要素の
数等(個数、数値、量、範囲等を含む)に言及する場
合、特に明示した場合および原理的に明らかに特定の数
に限定される場合等を除き、その特定の数に限定される
ものではなく、特定の数以上でも以下でも良い。
In the following embodiments, when referring to the number of elements (including the number, numerical value, quantity, range, etc.) of elements, it is limited to a specific number when explicitly stated and in principle. The number is not limited to the specific number except the case, and may be a specific number or more or less.

【0040】さらに、以下の実施の形態において、その
構成要素(要素ステップ等も含む)は、特に明示した場
合および原理的に明らかに必須であると考えられる場合
等を除き、必ずしも必須のものではないことは言うまで
もない。
Furthermore, in the following embodiments, the constituent elements (including element steps and the like) are not necessarily essential unless otherwise specified or in principle considered to be essential. Needless to say

【0041】同様に、以下の実施の形態において、構成
要素等の形状、位置関係等に言及するときは、特に明示
した場合および原理的に明らかにそうでないと考えられ
る場合等を除き、実質的にその形状等に近似または類似
するもの等を含むものとする。このことは、上記数値お
よび範囲についても同様である。
Similarly, in the following embodiments, when referring to shapes, positional relations, etc. of constituent elements, etc., except when explicitly stated or when it is considered that the principle is not clear, it is substantially the same. In addition, the shape and the like are included or similar. This also applies to the above numerical values and ranges.

【0042】また、本実施の形態を説明するための全図
において同一機能を有するものは同一の符号を付し、そ
の繰り返しの説明は省略する。
Further, components having the same function are denoted by the same reference symbols throughout the drawings for describing the embodiments, and the repetitive description thereof will be omitted.

【0043】また、本実施の形態で用いる図面において
は、平面図であっても図面を見易くするために工程に関
係するチップ領域にハッチングを付す。
Further, in the drawings used in the present embodiment, even in a plan view, the chip regions related to the steps are hatched in order to make the drawings easy to see.

【0044】また、本実施の形態においては、電界効果
トランジスタを代表するMISFET(Metal Insulato
r Semiconductor Field Effect Transistor)をMIS
と略す。
Further, in this embodiment, a MISFET (Metal Insulato) representing a field effect transistor is used.
r Semiconductor Field Effect Transistor)
Abbreviated.

【0045】以下、本発明の実施の形態を図面に基づい
て詳細に説明する(なお、実施の形態を説明するための
全図において同一機能を有するものは同一の符号を付
し、その繰り返しの説明は省略する)。
Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings (note that components having the same function are denoted by the same reference symbols throughout the drawings for describing the embodiments, and the same reference numerals will be repeated. The explanation is omitted).

【0046】(実施の形態1)まず、図1により、本実
施の形態1の半導体集積回路装置の製造方法の一例を説
明する。図1は半導体集積回路装置の製造方法を示すフ
ロー図である。本実施の形態1においては、半導体集積
回路装置としてSRAM(Static Random Access Memor
y)および電気的一括消去型EEPROM(Electric Er
asable Programmable Read Only Memory;以下、フラッ
シュメモリという)を混載するMCP(Multi Chip Pac
kage)を例に説明する。
(Embodiment 1) First, an example of a method of manufacturing the semiconductor integrated circuit device of Embodiment 1 will be described with reference to FIG. FIG. 1 is a flow chart showing a method for manufacturing a semiconductor integrated circuit device. In the first embodiment, an SRAM (Static Random Access Memory) is used as a semiconductor integrated circuit device.
y) and electrical batch erase type EEPROM (Electric Erase
MCP (Multi Chip Pac) with embedded asable Programmable Read Only Memory;
kage) will be described as an example.

【0047】まず、前処理工程により、SRAMおよび
フラッシュメモリのそれぞれを形成する多数の素子をそ
れぞれ別々のウェハのデバイス面(主面)に形成する。
すなわち、この工程では、SRAMおよびフラッシュメ
モリのそれぞれの仕様に基づいて、たとえば単結晶シリ
コンからなる半導体ウェハに対して、酸化、拡散、不純
物注入、配線パターン形成、絶縁層形成および配線層形
成などの各ウェハ処理工程を繰り返して所望の集積回路
を形成するものである(ステップSS1、SF1)。
First, a large number of elements forming each of the SRAM and the flash memory are formed on the device surfaces (main surfaces) of different wafers by the pretreatment process.
That is, in this step, based on the specifications of the SRAM and the flash memory, for example, oxidation, diffusion, impurity implantation, wiring pattern formation, insulation layer formation and wiring layer formation are performed on a semiconductor wafer made of single crystal silicon. Each wafer processing step is repeated to form a desired integrated circuit (steps SS1 and SF1).

【0048】次に、上記ウェハを複数のチップ領域に分
割するスクライブ領域に形成されたTEG(Test Eleme
nt Group)を形成するMISのDC動作特性試験を行
う。すなわち、TEGを形成するMISのしきい値電圧
を測定することにより、SRAMおよびフラッシュメモ
リのそれぞれを形成するMISのしきい値電圧を検査す
るものである(ステップSS2、SF2)。
Next, a TEG (Test Eleme) formed in a scribe area that divides the wafer into a plurality of chip areas.
nt group) to perform DC operation characteristic test of MIS. That is, the threshold voltage of the MIS forming the TEG is measured to measure the threshold voltage of the MIS forming each of the SRAM and the flash memory (steps SS2 and SF2).

【0049】次に、多数の素子が形成されたウェハに対
しての検査(ウェハレベル検査)を行う。ここでは、バ
ーンイン検査およびプローブ検査をその順番に行うもの
であり、必要に応じてバーンイン検査の前に簡易なプロ
ーブ検査を入れる場合もある。バーンイン検査では、た
とえばウェハを高温(たとえば125〜150℃)雰囲
気中において、定格もしくはそれを超える電源電圧を印
加して集積回路に電流を流し、温度および電圧ストレス
を加えて将来不良に到る可能性のあるチップをスクリー
ニングする。このウェハレベルバーンイン検査工程にお
いては、後述する分割コンタクタ一体型によるウェハ全
面一括コンタクト方式の検査装置が用いられる。また、
プローブ検査では、たとえばウェハを高温(たとえば8
5〜95℃)雰囲気中において、SRAMおよびフラッ
シュメモリへの書き込みおよび読み出し動作により所定
のテストパターンを用いてメモリ機能を試験し、所定の
機能通りに動作するか否かを確認する機能テストや、入
出力端子間のオープン/ショート検査、リーク電流検
査、電源電流の測定などのDCテスト、メモリ制御のA
Cタイミングを試験するACテストなどを行う。このウ
ェハレベルプローブ検査工程においても、後述する分割
コンタクタ一体型によるウェハ全面一括コンタクト方式
の検査装置を用いることが可能である(ステップSS
3、SF3)。このようなウェハレベルでの検査を行う
ことにより、バーンイン検査等の不良データを上記前処
理工程へフィードバックすることが可能となる。それに
より、前処理工程の不具合を改善することができる。
Next, an inspection (wafer level inspection) is performed on the wafer on which many elements are formed. Here, the burn-in inspection and the probe inspection are performed in that order, and a simple probe inspection may be inserted before the burn-in inspection if necessary. In the burn-in inspection, for example, in a high temperature (for example, 125 to 150 ° C.) atmosphere of a wafer, a power supply voltage higher than or equal to the rated voltage is applied to cause current to flow through an integrated circuit, and temperature and voltage stress may be applied to cause future defects. Screen for potential chips. In this wafer-level burn-in inspection process, a wafer whole surface contact type inspection device of a divided contactor integrated type described later is used. Also,
In the probe inspection, for example, the wafer is heated to a high temperature (for example, 8
(5 to 95 ° C.) In a atmosphere, a function test for testing the memory function by using a predetermined test pattern by writing and reading operations to the SRAM and the flash memory and confirming whether or not the memory cell operates according to the predetermined function, Open / short test between input / output terminals, leak current test, DC test such as power supply current measurement, memory control A
An AC test for testing the C timing is performed. Also in this wafer level probe inspection process, it is possible to use the inspection apparatus of the integrated wafer whole surface contact method by the division contactor integrated type described later (step SS).
3, SF3). By performing such a wafer level inspection, it becomes possible to feed back defective data such as a burn-in inspection to the pretreatment process. Thereby, the trouble of the pretreatment process can be improved.

【0050】また、上記のようなステップSS3、SF
3において、バーンイン検査時間(8時間〜48時間程
度)と同様に検査時間の長い検査、たとえばロングサイ
クルテストやリフレッシュテスト(1時間〜数10時間
程度)などを行ってもよい。このような検査時間の長い
検査をウェハレベルで行うことにより、そのような検査
を個々のチップに分割してから行う場合に比べて本実施
の形態1の半導体集積回路装置の製造のスループットを
大幅に向上することができる。
Further, the steps SS3 and SF as described above are performed.
In item 3, an inspection having a long inspection time like the burn-in inspection time (about 8 hours to 48 hours), for example, a long cycle test or a refresh test (about 1 hour to several tens of hours) may be performed. By performing such an inspection with a long inspection time at the wafer level, the throughput of manufacturing the semiconductor integrated circuit device according to the first embodiment is significantly increased as compared with the case where such an inspection is performed after dividing into individual chips. Can be improved.

【0051】次に、上記バーンイン検査およびプローブ
検査の結果、不良の素子に対してレーザ光を照射して救
済する。すなわち、この工程では、プローブ検査の結果
を解析してSRAMおよびフラッシュメモリの不良ビッ
トを見つけ出し、この不良ビットに対応する冗長救済ビ
ットのヒューズをレーザ光で切断し、冗長救済処理を施
してリペアを行うものである(ステップSS4、SF
4)。この救済工程後、上記ステップSS3、SF3で
示したウェハレベルバーンイン検査工程およびウェハレ
ベルプローブ検査工程と同様のウェハレベルバーンイン
検査工程およびウェハレベルプローブ検査工程を行って
もよい。この工程は、冗長救済処理により不良ビットを
冗長救済用ビットに切り替えることができたことを確認
するものである。ここで、冗長救済処理後においてのみ
実施可能なSRAMおよびフラッシュメモリのメモリセ
ルの干渉試験、たとえばディスターブリフレッシュテス
トなどを行ってもよい。また、フラッシュメモリのメモ
リセルに対しては、ウェハレベルで書き込みおよび消去
の試験を行ってもよい(ステップSS5、SF5)。
Next, as a result of the burn-in test and the probe test, a defective element is irradiated with laser light to be repaired. That is, in this step, the probe inspection result is analyzed to find the defective bit in the SRAM and the flash memory, the fuse of the redundant repair bit corresponding to this defective bit is blown with laser light, and the redundant repair process is performed to perform repair. This is done (step SS4, SF
4). After this repair process, the same wafer level burn-in inspection process and wafer level probe inspection process as the wafer level burn-in inspection process and wafer level probe inspection process shown in steps SS3 and SF3 may be performed. This step is to confirm that the defective bit can be switched to the redundant relief bit by the redundant relief process. Here, an interference test of the memory cells of the SRAM and the flash memory, which can be performed only after the redundancy repair process, such as a disturb refresh test, may be performed. Further, the memory cells of the flash memory may be tested for writing and erasing at the wafer level (steps SS5 and SF5).

【0052】次に、SRAMが形成されたウェハおよび
フラッシュメモリが形成されたウェハのそれぞれを個々
のチップへ切断する(ステップSS6、SF6)。ここ
で、切断せずに良品のウェハをそのまま製品として出荷
することも可能である(ステップSS7、SF7)。
Next, each of the wafer on which the SRAM is formed and the wafer on which the flash memory is formed is cut into individual chips (steps SS6 and SF6). Here, it is also possible to ship a non-defective wafer as a product as it is without cutting (steps SS7, SF7).

【0053】SRAMが形成されたチップおよびフラッ
シュメモリが形成されたチップをMCPに組み立てる場
合には、SRAMが形成されたチップおよびフラッシュ
メモリが形成されたチップを実装基板上に搭載するダイ
ボンディング工程、各チップのパッドと実装基板上のパ
ッドとをワイヤにより電気的に接続するワイヤボンディ
ング工程、各チップおよびワイヤの部分を保護するため
にレジンによりモールドするレジンモールド工程および
外部リードを成形・表面処理するリード成形工程などを
行う。なお、ワイヤボンディングに限らず、フリップチ
ップボンディングなども可能である(ステップSP
7)。このようにして組み立てたMCPは、製品として
出荷し、ユーザに提供することができる(ステップSP
8)。
When assembling the chip in which the SRAM is formed and the chip in which the flash memory is formed in the MCP, the die bonding step of mounting the chip in which the SRAM is formed and the chip in which the flash memory is formed on the mounting substrate, A wire bonding process for electrically connecting the pads of each chip to the pads on the mounting substrate with wires, a resin molding process for molding with a resin to protect the chip and wire portions, and molding and surface treatment of external leads. Performs lead forming process. Not limited to wire bonding, flip chip bonding or the like is also possible (step SP
7). The MCP assembled in this way can be shipped as a product and provided to the user (step SP
8).

【0054】上記のような本実施の形態1の半導体集積
回路装置の製造方法によれば、MCPを組み立てる前に
バーンイン検査およびプローブ検査を行うので、バーン
イン検査による不良またはプローブ検査による不良が発
見されたチップについても救済することができる。それ
により、KGDによってMCPを組み立てることができ
るようになるので、MCPの歩留りを大幅に向上するこ
とができる。また、MCPに搭載するチップの数が増え
る程効果が大きくなる。
According to the method of manufacturing a semiconductor integrated circuit device of the first embodiment as described above, the burn-in inspection and the probe inspection are performed before the MCP is assembled, so that a defect due to the burn-in inspection or a defect due to the probe inspection is found. It is also possible to remedy chips that have been damaged. As a result, since the MCP can be assembled by KGD, the yield of the MCP can be greatly improved. Further, the effect increases as the number of chips mounted on the MCP increases.

【0055】また、ウェハレベルでのバーンイン検査お
よびプローブ検査の適用によって、合計のインデックス
時間を短縮することができる。さらに、ウェハレベル検
査を実施することにより、同時に検査できるチップの数
を増やすことができる。これらのことから、ウェハ検査
工程のスループットを向上することが可能となるので、
本実施の形態1の半導体集積回路装置の製造コストを低
減することが可能となる。
Further, by applying the burn-in inspection and the probe inspection at the wafer level, the total index time can be shortened. Furthermore, by carrying out the wafer level inspection, the number of chips that can be inspected at the same time can be increased. From these, it is possible to improve the throughput of the wafer inspection process.
It is possible to reduce the manufacturing cost of the semiconductor integrated circuit device of the first embodiment.

【0056】次に、前述したウェハレベルでのバーンイ
ン検査を行う本実施の形態1の半導体検査装置の一例を
図2〜図7を用いて説明する。
Next, an example of the semiconductor inspection apparatus according to the first embodiment for performing the above-mentioned burn-in inspection at the wafer level will be described with reference to FIGS.

【0057】本実施の形態1の半導体検査装置は、機械
的加圧方式でバーンイン検査を行う半導体検査装置であ
る。図2に示すように、本実施の形態1の半導体検査装
置は、たとえば分割された複数のシリコンコンタクタブ
ロック(第1基板)1と、これらのシリコンコンタクタ
ブロック1を高精度に一体化するガイド枠2と、シリコ
ンコンタクタブロック1のプローブの高さばらつきを吸
収するエラストマ3と、ガイド枠2に一体化されたシリ
コンコンタクタブロック1、およびエラストマ3を介
し、被検査ウェハ4を挟んで上下からパッキングするた
めの上蓋(第1保持機構)5および下蓋(第1保持機
構)6などから形成されるウェハカセットとなってい
る。上蓋5の上部には、各シリコンコンタクタブロック
1の多層配線基板にケーブルで電気的に接続され、被検
査ウェハ4をバーンイン検査するための配線基板(第1
配線基板)7が設けられている。
The semiconductor inspection apparatus according to the first embodiment is a semiconductor inspection apparatus for performing burn-in inspection by a mechanical pressure method. As shown in FIG. 2, the semiconductor inspection apparatus according to the first embodiment includes, for example, a plurality of divided silicon contactor blocks (first substrate) 1 and a guide frame that integrates these silicon contactor blocks 1 with high accuracy. 2, the elastomer 3 that absorbs the probe height variation of the silicon contactor block 1, the silicon contactor block 1 integrated with the guide frame 2, and the elastomer 3, and the wafer 4 to be inspected is sandwiched and packed from above and below. Therefore, the wafer cassette is composed of an upper lid (first holding mechanism) 5 and a lower lid (first holding mechanism) 6 for the above. On the upper portion of the upper lid 5, a wiring board electrically connected to the multilayer wiring board of each silicon contactor block 1 by a cable and used for burn-in inspection of the wafer 4 to be inspected (first
A wiring board) 7 is provided.

【0058】図2に示した本実施の形態1の半導体検査
装置は、分割コンタクタ一体型方式を採用しているた
め、分割したシリコンコンタクタブロック1毎でリペア
を行うことができることにより低コスト化を図ることが
可能となっている。たとえば、1個のシリコンコンタク
タブロック1で、チップ数=8チップ×4列=32個取
りを実現している。この本実施の形態1の半導体検査装
置では、1枚の被検査ウェハ4に対して、このシリコン
コンタクタブロック1がウェハ全面で、被検査ウェハ4
のチップ取得数に応じて、たとえば22個必要となる。
Since the semiconductor inspection apparatus according to the first embodiment shown in FIG. 2 adopts the divided contactor integrated type system, repair can be performed for each divided silicon contactor block 1, thereby reducing the cost. It is possible to plan. For example, one silicon contactor block 1 realizes a chip count = 8 chips × 4 rows = 32 chips. In the semiconductor inspection apparatus according to the first embodiment, with respect to one inspected wafer 4, the silicon contactor block 1 covers the entire surface of the inspected wafer 4.
For example, 22 chips are required according to the number of chips acquired.

【0059】各シリコンコンタクタブロック1は、たと
えば図3に示すように、テスト用針が複数設けられたシ
リコンコンタクタ(接触機構)11と、シリコンコンタ
クタ11に電気的に接続されるセラミック基板12と、
シリコンコンタクタ11とセラミック基板12とを接着
するACF(Anisotropic Conductive Film)13と、
セラミック基板12と配線基板7とを電気的に接続する
コネクタ14と、これらを上部から覆うカバー15など
から構成されている。コネクタ14には、配線基板7に
電気的に接続するためのFPC(Flexible Printed Cir
cuit)ケーブルが接続される。
Each silicon contactor block 1 includes, for example, as shown in FIG. 3, a silicon contactor (contact mechanism) 11 having a plurality of test needles, and a ceramic substrate 12 electrically connected to the silicon contactor 11.
An ACF (Anisotropic Conductive Film) 13 for adhering the silicon contactor 11 and the ceramic substrate 12,
It is composed of a connector 14 for electrically connecting the ceramic substrate 12 and the wiring substrate 7, and a cover 15 for covering these from the top. The connector 14 has an FPC (Flexible Printed Circuit) for electrically connecting to the wiring board 7.
cuit) Cable is connected.

【0060】各シリコンコンタクタブロック1のシリコ
ンコンタクタ11は、被検査ウェハ4の複数のチップと
コンタクトを取る部材であり、たとえば被検査ウェハ4
と熱膨張係数が同じ材料であるシリコン基板から形成さ
れている。このシリコンコンタクタ11の表面(図3で
は下側)には、たとえば図4に示すように、プローブ1
7とこのプローブ17を支持する梁18からなる複数
(たとえば32個のチップに形成された検査用パッドに
対応したプローブ数)のプローブ部が設けられている。
この各プローブ17は、被検査ウェハ4の各チップの検
査用パッドに電気的に接触する突起形状からなり、たと
えば異方性エッチングなどのマイクロマシニング技術に
よりピラミッド状に形成されている。さらに、このプロ
ーブ17の周囲の梁18の部分は、機械的加圧方式によ
る圧力により、たとえば図5の状態から図6のように変
形可能となっており、この変形状態においてプローブ1
7が所定の圧力で被検査ウェハ4の各チップの検査用パ
ッドに均一に接触される。なお、図5および図6は、図
4中のA−A線に沿った断面図である。
The silicon contactor 11 of each silicon contactor block 1 is a member that makes contact with a plurality of chips of the wafer 4 to be inspected.
And a silicon substrate which is a material having the same thermal expansion coefficient. On the surface (lower side in FIG. 3) of this silicon contactor 11, for example, as shown in FIG.
A plurality of probe portions (for example, the number of probes corresponding to the inspection pads formed on 32 chips) including 7 and beams 18 that support the probes 17 are provided.
Each probe 17 has a protrusion shape that makes electrical contact with an inspection pad of each chip of the wafer 4 to be inspected, and is formed in a pyramid shape by a micromachining technique such as anisotropic etching. Further, the portion of the beam 18 around the probe 17 can be deformed, for example, from the state of FIG. 5 to the state of FIG. 6 by the pressure by the mechanical pressurizing method.
7 is uniformly contacted with the inspection pad of each chip of the wafer 4 to be inspected at a predetermined pressure. 5 and 6 are cross-sectional views taken along the line AA in FIG.

【0061】また、シリコンコンタクタ11の表面およ
び裏面には、たとえばAu(金)、Cu(銅)、Ni
(ニッケル)、Rh(ロジウム)、Pd(パラジウム)
などの組み合わせからなるめっきによる配線層が形成さ
れ、この表面の配線層と裏面の配線層の配線パターン間
はスルーホールを通じて電気的に接続可能となってい
る。たとえば図4〜図6に示すように、シリコンコンタ
クタ11のプローブ17の突起部は、表面の配線層の配
線パターン(第1配線)21、21A、表面から裏面に
貫通するスルーホール22、裏面の配線層の配線パター
ン(第1配線)23、23Aを通じてパッド24に電気
的に接続されている。このシリコンコンタクタ11の表
面は、プローブ17の突起部が露出するような形で絶縁
膜25で覆われている。なお、表面および裏面の配線パ
ターン21、21A、23、23Aは、たとえば図4に
示すように、信号ラインの配線パターン21、23に比
べて電源、グランドラインの配線パターン21A、23
Aが太い配線幅となっている。また、たとえば図5に示
すように、表面および裏面の配線パターン21(21
A)、23(23A)において、プローブ17の突起部
は薄いめっき厚で、他の部分は抵抗値を低くするために
それに比べて厚いめっき厚となっている。
On the front and back surfaces of the silicon contactor 11, for example, Au (gold), Cu (copper), Ni
(Nickel), Rh (Rhodium), Pd (Palladium)
A wiring layer made of a combination of the above is formed by plating, and the wiring patterns on the front wiring layer and the back wiring layer can be electrically connected through through holes. For example, as shown in FIGS. 4 to 6, the protrusions of the probe 17 of the silicon contactor 11 include the wiring patterns (first wiring) 21 and 21A of the wiring layer on the front surface, the through holes 22 penetrating from the front surface to the rear surface, and the back surface. The wiring pattern (first wiring) 23, 23A of the wiring layer is electrically connected to the pad 24. The surface of the silicon contactor 11 is covered with an insulating film 25 so that the protrusion of the probe 17 is exposed. The wiring patterns 21, 21A, 23, 23A on the front surface and the back surface are, for example, as shown in FIG. 4, compared to the wiring patterns 21, 23 for the signal line, the wiring patterns 21A, 23 for the power supply and ground lines.
A has a thick wiring width. Further, as shown in FIG. 5, for example, the wiring patterns 21 (21
A) and 23 (23A), the protrusion of the probe 17 has a thin plating thickness, and the other portions have a thicker plating thickness in order to lower the resistance value.

【0062】セラミック基板12は、セラミック基材か
らなる多層配線構造の基板部材であり、1個のシリコン
コンタクタ11の複数(たとえば32個)のチップに対
応した多数の配線が引き回されており、また複数のチッ
プからの入力信号を集束(たとえば1/10)できる構
造となっている。また、セラミック基板12の表面(図
3では上側)には、たとえば電源変動、過電流および雑
音に対する保護用のチップ抵抗31およびチップコンデ
ンサ32などが実装され、またコネクタ14も実装可能
となっている(図3参照)。このセラミック基板12
は、チップ抵抗31、チップコンデンサ32およびコネ
クタ14などが実装されるランド(図示は省略)から、
配線パターンおよびスルーホールを通じて裏面のパッド
に電気的に接続されている。このセラミック基板12の
裏面のパッドは、このセラミック基板12の裏面に接着
されたACF13を介してシリコンコンタクタ11のパ
ッド24に電気的に接続され、これによりシリコンコン
タクタ11のプローブ17から、セラミック基板12、
コネクタ14およびFPCケーブルを通じて配線基板7
まで電気的に接続される。
The ceramic substrate 12 is a substrate member having a multilayer wiring structure made of a ceramic base material, in which a large number of wirings corresponding to a plurality (for example, 32) chips of one silicon contactor 11 are routed. Further, it has a structure capable of converging (for example, 1/10) input signals from a plurality of chips. Further, on the surface (upper side in FIG. 3) of the ceramic substrate 12, for example, a chip resistor 31 and a chip capacitor 32 for protection against power fluctuation, overcurrent and noise are mounted, and a connector 14 can also be mounted. (See Figure 3). This ceramic substrate 12
Is a land (not shown) on which the chip resistor 31, the chip capacitor 32, the connector 14 and the like are mounted,
It is electrically connected to the pad on the back surface through the wiring pattern and the through hole. The pad on the back surface of the ceramic substrate 12 is electrically connected to the pad 24 of the silicon contactor 11 via the ACF 13 bonded to the back surface of the ceramic substrate 12, whereby the probe 17 of the silicon contactor 11 is connected to the ceramic substrate 12 ,
Wiring board 7 through connector 14 and FPC cable
Electrically connected up to.

【0063】カバー15は、シリコンコンタクタブロッ
ク1を覆う部材であり、セラミック基板12に接着さ
れ、補強の役目をはたす。このカバー15には、たとえ
ば図3に示すように、セラミック基板12のコネクタ1
4に接続されるFPCケーブルの通し穴33が形成さ
れ、また内部にチップ抵抗31およびチップコンデンサ
32の逃げ空間(図示せず)も形成されている。さら
に、カバー15には螺子穴34が形成され、このカバー
15とセラミック基板12とACF13とシリコンコン
タクタ11とが接着されて一体となった状態で、エラス
トマ3を介して、上蓋5の上部から挿入してカバー15
の螺子穴34に螺合される吊り螺子35により位置決め
されるようになっている(図2参照)。
The cover 15 is a member for covering the silicon contactor block 1 and is adhered to the ceramic substrate 12 to serve as a reinforcement. For example, as shown in FIG. 3, the connector 15 of the ceramic substrate 12 is provided on the cover 15.
A through hole 33 for the FPC cable connected to 4 is formed, and an escape space (not shown) for the chip resistor 31 and the chip capacitor 32 is also formed inside. Further, a screw hole 34 is formed in the cover 15, and the cover 15, the ceramic substrate 12, the ACF 13, and the silicon contactor 11 are bonded and integrated, and are inserted from the upper portion of the upper lid 5 through the elastomer 3. Then cover 15
It is adapted to be positioned by a hanging screw 35 which is screwed into the screw hole 34 (see FIG. 2).

【0064】前記ウェハレベルバーンインカセットのガ
イド枠2は、分割されたシリコンコンタクタブロック1
を一体化し、水平方向の位置を固定する部材であり、被
検査ウェハ4と熱膨張係数が近い材料である、たとえば
42アロイまたはニッケル合金などから形成されてい
る。たとえば、このガイド枠2の複数に区切られた各枠
内に、分割された各シリコンコンタクタブロック1が位
置決めされ、それぞれ個別に上下方向に独立して動く状
態で収納される(図2参照)。これにより、分割コンタ
クタ一体型によるウェハ全面一括コンタクト方式が実現
される。
The guide frame 2 of the wafer level burn-in cassette is divided into silicon contactor blocks 1
Is a member for integrally fixing the horizontal position and is made of a material having a thermal expansion coefficient close to that of the wafer 4 to be inspected, such as 42 alloy or nickel alloy. For example, each of the divided silicon contactor blocks 1 is positioned in each of the guide frames 2 divided into a plurality of frames, and each of the divided silicon contactor blocks 1 is individually housed in a state of independently moving in the vertical direction (see FIG. 2). As a result, a contact method for the entire surface of the wafer is realized by the integrated contactor type.

【0065】エラストマ3(図2参照)は、シリコンコ
ンタクタブロック1のプローブの高さばらつきを吸収す
る部材であり、高分子材料、たとえばシリコンゴムから
形成されている。このエラストマ3によって、ガイド枠
2に一体化されたシリコンコンタクタブロック1はそれ
ぞれ独立に動くことができるので、各シリコンコンタク
タ11のプローブ17(図4〜図6参照)の高さばらつ
きが吸収される。
The elastomer 3 (see FIG. 2) is a member for absorbing the height variation of the probe of the silicon contactor block 1, and is made of a polymer material such as silicon rubber. The elastomer 3 allows the silicon contactor blocks 1 integrated with the guide frame 2 to move independently, so that the height variations of the probes 17 (see FIGS. 4 to 6) of the silicon contactors 11 are absorbed. .

【0066】図2に示した上蓋5および下蓋6は、たと
えばSUSまたはアルミなどから形成されている。図7
に示すように、この上蓋5および下蓋6を用いることに
よって、被検査ウェハ4を挟み、この被検査ウェハ4の
上部にガイド枠2に一体化されたシリコンコンタクタブ
ロック1およびエラストマ3を介して上側および下側か
らパッキングすることができる。この上蓋5および下蓋
6は、上蓋5の上部から挿入して下蓋6に螺合される固
定螺子36で位置決めできるようになっている。また、
下蓋6は、内側面が平坦になっており、被検査ウェハ4
の反りやうねりをならすように吸着するための真空保持
穴37(図2参照)、真空保持溝38(図2参照)およ
びマイクロカプラ39(図2参照)などからなる真空吸
着機構と、温度条件を制御するための面ヒータ40、温
度センサ41、これらの接点42(図2参照)およびコ
ネクタ43(図2参照)などからなる温度制御機構とが
装着されている。
The upper lid 5 and the lower lid 6 shown in FIG. 2 are made of, for example, SUS or aluminum. Figure 7
As shown in FIG. 2, by using the upper lid 5 and the lower lid 6, the wafer 4 to be inspected is sandwiched, and the silicon contactor block 1 and the elastomer 3 integrated with the guide frame 2 are provided above the wafer 4 to be inspected. It can be packed from the top and bottom. The upper lid 5 and the lower lid 6 can be positioned by a fixing screw 36 which is inserted from the upper portion of the upper lid 5 and screwed into the lower lid 6. Also,
The inner surface of the lower lid 6 is flat, and
A vacuum suction mechanism including a vacuum holding hole 37 (see FIG. 2), a vacuum holding groove 38 (see FIG. 2), a micro coupler 39 (see FIG. 2), and the like for sucking so as to evenly warp and swell the same, and temperature conditions. A temperature control mechanism including a surface heater 40, a temperature sensor 41, contacts 42 (see FIG. 2) and a connector 43 (see FIG. 2) for controlling

【0067】配線基板7(図2参照)は、シリコンコン
タクタブロック1の各セラミック基板12(図3参照)
に接続されるとともに、図示しないバーンイン装置に接
続されている。バーンイン検査では、バーンイン装置か
らテスト制御信号が供給され、このテスト結果信号を取
得することでテストが行われる。また、配線基板7に
は、過電流遮断回路(図示せず)などが設けられ、被検
査ウェハ4の各チップ毎の過電流が遮断され、不良チッ
プの切り離しやラッチアップの発生が抑制されている。
The wiring substrate 7 (see FIG. 2) is the ceramic substrate 12 of the silicon contactor block 1 (see FIG. 3).
And a burn-in device (not shown). In the burn-in inspection, a test control signal is supplied from the burn-in device, and the test is performed by acquiring the test result signal. Further, the wiring board 7 is provided with an overcurrent cutoff circuit (not shown) or the like to cut off the overcurrent of each chip of the wafer 4 to be inspected, thereby suppressing the separation of defective chips and the occurrence of latch-up. There is.

【0068】上記のような本実施の形態1の機械的加圧
方式の半導体検査装置を用い、ウェハレベルでのバーン
イン検査を行う場合には、上蓋5と下蓋6により、ガイ
ド枠2に一体化されたシリコンコンタクタブロック1、
エラストマ3および被検査ウェハ4をパッキングした状
態で、個別に動く各シリコンコンタクタブロック1を機
械的に加圧して、このシリコンコンタクタ11の各プロ
ーブ17を被検査ウェハ4の各チップの各検査用パッド
に所定の圧力で均一に接触させる。そして、バーンイン
検査のテスト制御信号を、バーンイン装置から配線基板
7、各セラミック基板12を介して被検査ウェハ4の各
チップに供給し、このテスト結果信号を、被検査ウェハ
4の各チップからセラミック基板12、配線基板7を介
してバーンイン装置で取得することにより、将来不良に
到る可能性のあるチップをスクリーニングすることがで
きる。
When performing the burn-in inspection at the wafer level using the mechanical pressure type semiconductor inspection apparatus of the first embodiment as described above, the upper cover 5 and the lower cover 6 are integrated with the guide frame 2. Silicon contactor block 1,
With the elastomer 3 and the wafer to be inspected 4 packed, each individually moving silicon contactor block 1 is mechanically pressed to cause each probe 17 of the silicon contactor 11 to inspect each chip of the wafer to be inspected 4. To a uniform pressure. Then, a test control signal for burn-in inspection is supplied from the burn-in device to each chip of the inspected wafer 4 via the wiring board 7 and each ceramic substrate 12, and this test result signal is supplied from each chip of the inspected wafer 4 to the ceramic. By using the burn-in device to obtain the chips via the substrate 12 and the wiring substrate 7, it is possible to screen chips that may be defective in the future.

【0069】この時、被検査ウェハ4は、真空保持穴3
7、真空保持溝38およびマイクロカプラ39などから
なる真空吸着機構によって反りやうねりをならすように
下蓋6に吸着された後、機械的加圧でパッキングされて
いる。また、上蓋5に設けられた接点42と下蓋6に設
けられたコネクタ43との接続によって面ヒータ40、
温度センサ41などからなる温度制御機構が動作し、被
検査ウェハ4の温度条件を制御することができる。さら
に、バーンイン検査時の高温条件に対しても、被検査ウ
ェハ4とシリコンコンタクタ11は同じように熱膨張
し、またガイド枠2も被検査ウェハ4に近い熱膨張とな
るので、シリコンコンタクタ11の各プローブ17と被
検査ウェハ4の各チップの各検査用パッドとのアライメ
ント精度も十分に得ることができる。
At this time, the wafer 4 to be inspected has the vacuum holding hole 3
A vacuum suction mechanism including a vacuum holding groove 38, a micro coupler 39, and the like suctions the lower lid 6 by suction so as to smooth warpage and undulation, and then packs by mechanical pressure. Further, the surface heater 40 is formed by connecting the contact 42 provided on the upper lid 5 and the connector 43 provided on the lower lid 6,
The temperature control mechanism including the temperature sensor 41 and the like operates to control the temperature condition of the wafer 4 to be inspected. Further, even under the high temperature condition during the burn-in inspection, the wafer 4 to be inspected and the silicon contactor 11 similarly thermally expand, and the guide frame 2 also has a thermal expansion close to that of the wafer 4 to be inspected. The alignment accuracy between each probe 17 and each inspection pad of each chip of the wafer 4 to be inspected can be sufficiently obtained.

【0070】ところで、シリコンコンタクタを有する半
導体検査装置を用いてウェハレベルでバーンイン検査を
行う技術については、たとえば本発明者らによる特願2
000−304099号および米国特許出願09/96
4,708号においても記載されている。また、上記の
本実施の形態1の半導体検査装置は、図2を用いて前述
したウェハレベルでのプローブ検査(ステップSS3、
SF3)にて用いてもよい。
By the way, as for the technique of performing the burn-in inspection at the wafer level by using the semiconductor inspection device having the silicon contactor, for example, Japanese Patent Application No. 2 by the present inventors.
000-304099 and US patent application 09/96
No. 4,708. Further, the semiconductor inspection apparatus according to the first embodiment described above uses the wafer-level probe inspection described above with reference to FIG. 2 (step SS3,
It may be used in SF3).

【0071】次に、図8〜図17を用いて、本実施の形
態1のウェハレベル検査について詳細に説明する。
Next, the wafer level inspection of the first embodiment will be described in detail with reference to FIGS.

【0072】図8に示すように、被検査ウェハ4の各チ
ップ51には、DFT(Design ForTestability)設計
により、メモリ回路52の他に、たとえばウェハレベル
バーンイン用BIST(Built-In Self Test)回路53
が形成されている。このBIST回路53にはレジスタ
回路54、コントロール回路55、カウンタ回路56お
よびデコーダ回路57などが設けられている。チップ5
1にBIST回路53を内蔵させることにより、検査に
必要な検査用パッド(第1端子)58の数は、1個のチ
ップ51に設けられる40個〜80個程度の全パッド
(端子)のうち6個〜20個程度に低減することができ
る。たとえば、検査用パッド58としては、ウェハレベ
ルバーンイン用クロック信号、テストモードセット用信
号、ウェハレベルバーンインエントリ信号、入出力信
号、電源およびグランドの6ピンを割り当てることがで
きる。この検査用パッド58の配置方法については、後
で詳しく説明する。本実施の形態1においては、BIS
T回路53を形成する場合について例示したが、BIS
T回路53と同様の回路をチップ51の外部(たとえば
配線基板7(図2参照))に形成することによって、い
わゆるBOST(Built-Out Self Test)回路としても
よい。なお、BOST回路を用いる技術については、た
とえば特願2001−398832号などに記載されて
いる。
As shown in FIG. 8, each chip 51 of the wafer 4 to be inspected has a DFT (Design For Testability) design, in addition to the memory circuit 52, for example, a BIST (Built-In Self Test) circuit for wafer level burn-in. 53
Are formed. The BIST circuit 53 is provided with a register circuit 54, a control circuit 55, a counter circuit 56, a decoder circuit 57 and the like. Chip 5
By incorporating the BIST circuit 53 in the chip 1, the number of inspection pads (first terminals) 58 required for inspection is 40 to 80 out of all pads (terminals) provided in one chip 51. It can be reduced to about 6 to 20. For example, as the inspection pad 58, 6 pins of a wafer level burn-in clock signal, a test mode set signal, a wafer level burn-in entry signal, an input / output signal, a power supply and a ground can be assigned. A method of arranging the inspection pad 58 will be described later in detail. In the first embodiment, the BIS
The case of forming the T circuit 53 has been exemplified, but the BIS
A circuit similar to the T circuit 53 may be formed outside the chip 51 (for example, the wiring board 7 (see FIG. 2)) to form a so-called BOST (Built-Out Self Test) circuit. The technique using the BOST circuit is described in, for example, Japanese Patent Application No. 2001-398832.

【0073】このウェハレベルバーンイン用BIST回
路53は、ウェハレベルバーンイン用クロック信号に同
期してレジスタ回路54、コントロール回路55および
カウンタ回路56が動作する。ウェハレベルバーンイン
動作は、テストモードセット用信号およびウェハレベル
バーンインエントリ信号の入力により開始し、入力信号
としてレジスタ回路54に入力されたテストデータを用
い、コントロール回路55の制御に基づいて、カウンタ
回路56によりアドレスをインクリメントしながら、デ
コーダ回路57でテストパターンにデコードしてメモリ
回路52のバーンイン検査を行う。このバーンイン検査
の結果、メモリ回路52の良または不良の判別信号は、
判定回路59を介して出力信号として出力される。ま
た、出力信号として、カウンタ回路56のキャリー信号
がバーンイン動作確認用の信号として出力される。
In wafer-level burn-in BIST circuit 53, register circuit 54, control circuit 55 and counter circuit 56 operate in synchronization with a wafer-level burn-in clock signal. The wafer level burn-in operation is started by the input of the test mode set signal and the wafer level burn-in entry signal, the test data input to the register circuit 54 is used as the input signal, and the counter circuit 56 is controlled based on the control of the control circuit 55. While the address is being incremented, the decoder circuit 57 decodes it into a test pattern to perform a burn-in test of the memory circuit 52. As a result of the burn-in inspection, the determination signal of good or bad of the memory circuit 52 is
It is output as an output signal via the determination circuit 59. Further, as an output signal, a carry signal of counter circuit 56 is output as a signal for confirming burn-in operation.

【0074】図9〜図12は、本実施の形態1の半導体
検査装置の1回当たりのコンタクトによって検査される
チップ(第1領域)51(図8参照)の被検査ウェハ4
内での選択方法を示す平面図であり、選択されたチップ
51は、ハッチングを付して示している。また、図9〜
図12中には、1個のシリコンコンタクタブロック1が
カバーする領域SCBR内でのチップ51の配列につい
て拡大して示している。また、シリコンコンタクタブロ
ック1が6個でウェハ全面に当てる場合を示している。
9 to 12 show the wafer 4 to be inspected of the chip (first region) 51 (see FIG. 8) inspected by one contact of the semiconductor inspection apparatus of the first embodiment.
It is a top view which shows the selection method in the inside, and the selected chip 51 is shown with hatching. Also, FIG.
In FIG. 12, the arrangement of the chips 51 in the region SCBR covered by one silicon contactor block 1 is enlarged and shown. In addition, the case where six silicon contactor blocks 1 are applied to the entire surface of the wafer is shown.

【0075】図9および図10は、本実施の形態1の半
導体検査装置の2回のコンタクトによって被検査ウェハ
4内の全てのチップ51をカバーするためのチップ51
の選択方法を示したものである。図9に示した例は、1
回当たりのコンタクトによって検査するチップ51を被
検査ウェハ4の主面内にて1列おきに選択したものであ
り、図10に示した例は、1回当たりのコンタクトによ
って検査するチップ51がお互いに対角線上に配置され
る、いわゆる市松模様となるように選択するものであ
る。
9 and 10 show a chip 51 for covering all the chips 51 in the wafer 4 to be inspected by two contacts of the semiconductor inspection device of the first embodiment.
It shows the selection method of. The example shown in FIG. 9 is 1
Chips 51 to be inspected by each contact are selected every other row in the main surface of the wafer 4 to be inspected. In the example shown in FIG. It is selected so as to have a so-called checkered pattern, which is arranged on a diagonal line.

【0076】図11は、本実施の形態1の半導体検査装
置の3回のコンタクトによって被検査ウェハ4内の全て
のチップ51をカバーするためのチップ51の選択方法
を示したものであり、1回当たりのコンタクトによって
検査するチップ51を被検査ウェハ4の主面内にて2列
おきに選択した場合について示している。図12は、本
実施の形態1の半導体検査装置の4回のコンタクトによ
って被検査ウェハ4内の全てのチップ51をカバーする
ためのチップ51の選択方法を示したものであり、1回
当たりのコンタクトによって検査するチップ51をお互
いに隣接しないように1個おきに選択した場合について
示している。
FIG. 11 shows a method of selecting the chips 51 for covering all the chips 51 in the wafer 4 to be inspected by three contacts of the semiconductor inspection apparatus of the first embodiment. The figure shows a case where chips 51 to be inspected by each contact are selected every two rows in the main surface of the wafer 4 to be inspected. FIG. 12 shows a method of selecting the chips 51 for covering all the chips 51 in the wafer 4 to be inspected by four contacts of the semiconductor inspection apparatus of the first embodiment. It shows the case where every other chip 51 to be inspected by the contact is selected so as not to be adjacent to each other.

【0077】ここで、本実施の形態1の半導体検査装置
において、図4〜図6を用いて説明したプローブ17が
被検査ウェハ4の主面上にて10000ピンであり、チ
ップ51に形成された検査用パッド58(図8参照)が
20個であるとすると、被検査ウェハ4に形成されたチ
ップ51の個数が500個を超える場合には、1回で全
てのチップ51に形成された全ての検査用パッド58に
プローブ17をコンタクトさせることはできなくなる。
特に、被検査ウェハ4として大口径のウェハ(たとえば
径が12インチ(約30.48cm)のもの)を扱う場
合には、被検査ウェハ4に形成されたチップ51の個数
も増加することから、1回で全てのチップ51に形成さ
れた全ての検査用パッド58にプローブ17をコンタク
トさせられなくなる可能性が高くなる。そこで、図9〜
図12に示したように、被検査ウェハ4内において、本
実施の形態1の半導体検査装置の1回当たりのコンタク
トによって検査されるチップ51を選択し、複数回のコ
ンタクトによって全てのチップ51に対して検査を行
う。これにより、被検査ウェハ4に形成されたチップ5
1が増え、それに伴って検査用パッド58の数がプロー
ブ17の数を超えてしまった場合でも、ウェハレベルで
のバーンイン検査を行うことが可能となる。
Here, in the semiconductor inspection apparatus according to the first embodiment, the probe 17 described with reference to FIGS. 4 to 6 has 10,000 pins on the main surface of the wafer 4 to be inspected and is formed on the chip 51. Assuming that there are 20 inspection pads 58 (see FIG. 8), when the number of chips 51 formed on the wafer 4 to be inspected exceeds 500, all the chips 51 are formed at one time. The probe 17 cannot be brought into contact with all the inspection pads 58.
In particular, when a wafer having a large diameter (for example, a wafer having a diameter of 12 inches (about 30.48 cm)) is handled as the inspection wafer 4, the number of chips 51 formed on the inspection wafer 4 also increases. There is a high possibility that the probes 17 cannot be brought into contact with all the inspection pads 58 formed on all the chips 51 at one time. Therefore, FIG.
As shown in FIG. 12, in the wafer 4 to be inspected, a chip 51 to be inspected by one contact of the semiconductor inspecting apparatus of the first embodiment is selected, and all chips 51 are inspected by a plurality of contacts. Perform an inspection. As a result, the chips 5 formed on the wafer 4 to be inspected
Even when the number of inspection pads 58 exceeds 1 and the number of inspection pads 58 exceeds 1, the burn-in inspection can be performed at the wafer level.

【0078】また、たとえばプローブ17と検査用パッ
ド58とが電気的接続をするのに必要なプローブ17へ
のピン荷重が1ピン当たり10gfであり、被検査ウェ
ハ4の径が約8インチ(約20.32cm)である場合
に本実施の形態1の半導体検査装置が有する真空保持穴
37、真空保持溝38およびマイクロカプラ39などか
らなる真空吸着機構(図2参照)の耐荷重が最大で12
0kgfであるとすると、被検査ウェハ4の主面内にお
いて検査用パッド58の数が12000個を超えた場合
には、電気的接続をするのに必要なプローブ17へのピ
ン荷重が足りなくなってしまうことになる。すなわち、
チップ51に形成された検査用パッド58の数が20個
である場合には、被検査ウェハ4に形成されたチップ5
1の数が600個を超えると、本実施の形態1の半導体
検査装置の1回当たりのコンタクトによって全てのチッ
プ51に対して検査を行えなくなってしまう。そこで、
図8を用いて前述したように、本実施の形態1において
は、各チップ51にウェハレベルバーンイン用BIST
回路53を内蔵させることによって、検査に必要な検査
用パッド58の数を低減し、さらに、図9〜図12に示
したように、被検査ウェハ4内において、本実施の形態
1の半導体検査装置の1回当たりのコンタクトによって
検査されるチップ51を選択し、複数回のコンタクトに
よって全てのチップ51に対して検査を行う。それによ
り、プローブ17と検査用パッド58とが電気的接続を
するのに必要なプローブ17へのピン荷重が足りなくな
ってしまう不具合を防ぐことができる。その結果、被検
査ウェハ4の主面内において検査用パッド58の数が増
加しても、ウェハレベルでのバーンイン検査を行うこと
が可能となる。
Further, for example, the pin load on the probe 17 required for making electrical connection between the probe 17 and the inspection pad 58 is 10 gf per pin, and the diameter of the wafer 4 to be inspected is about 8 inches. 20.32 cm), the maximum load resistance of the vacuum suction mechanism (see FIG. 2) including the vacuum holding hole 37, the vacuum holding groove 38, the micro coupler 39, and the like included in the semiconductor inspection apparatus of the first embodiment is 12 at maximum.
Assuming 0 kgf, when the number of inspection pads 58 in the main surface of the wafer 4 to be inspected exceeds 12000, the pin load on the probe 17 necessary for electrical connection is insufficient. Will end up. That is,
When the number of inspection pads 58 formed on the chip 51 is 20, the chips 5 formed on the wafer 4 to be inspected
If the number of 1's exceeds 600, all the chips 51 cannot be inspected by the contact of the semiconductor inspecting device of the first embodiment. Therefore,
As described above with reference to FIG. 8, in the first embodiment, each chip 51 is provided with a wafer-level burn-in BIST.
By incorporating the circuit 53, the number of inspection pads 58 required for inspection is reduced, and further, as shown in FIGS. 9 to 12, the semiconductor inspection according to the first embodiment is performed within the wafer 4 to be inspected. Chips 51 to be inspected by one contact of the device are selected, and all chips 51 are inspected by a plurality of contacts. As a result, it is possible to prevent the problem that the pin load on the probe 17 necessary for making the electrical connection between the probe 17 and the inspection pad 58 is insufficient. As a result, even if the number of the inspection pads 58 increases in the main surface of the wafer 4 to be inspected, the burn-in inspection can be performed at the wafer level.

【0079】図13〜図15は、チップ51の主面上に
おけるパッドの配列例を示したものである。隣接するチ
ップ51との関係から、1辺のパッドに均等に割り当て
可能な領域については2点鎖線で囲んだ領域で示してあ
る。
13 to 15 show an example of the arrangement of pads on the main surface of the chip 51. Due to the relationship with the adjacent chips 51, the area that can be evenly allocated to the pads on one side is shown by the area surrounded by the chain double-dashed line.

【0080】チップ51の主面中央に1列でパッドを配
列した場合(図13参照)から、チップ51の外周の対
向する2辺に沿ってパッドを配列した場合(図14参
照)、さらにチップ51の外周の4辺に沿ってパッドを
配列した場合(図15参照)となるに従って、1辺のパ
ッドに均等に割り当て可能な領域は狭くなっていく。ま
た、図16に示すように、隣接するチップ51間のスク
ライブ領域(Xで示した領域)が狭くなると、それに合
わせてプローブ17の周囲の梁18(図4〜図6参照)
を形成することが困難になってしまう。特に、チップ5
1の外周の4辺に沿ってパッドが配列されている場合に
は、チップ51の角部に配置されたパッドに対応するプ
ローブ17および梁18を形成するのが困難になる。さ
らに、1辺のパッドに均等に割り当て可能な領域が狭く
なっていくことによって、シリコンコンタクタ11(図
3参照)に形成される配線パターン21、21A、2
3、23Aを引き回すことのできる領域および配線基板
7(図2参照)に形成される配線を引き回すことのでき
る領域も狭くなる。それにより、それら配線パターン2
1、21A、23、23Aおよび配線基板7に形成され
る配線の配置が困難になってしまう。
From the case where the pads are arranged in one row in the center of the main surface of the chip 51 (see FIG. 13) to the case where the pads are arranged along the two opposite sides of the outer periphery of the chip 51 (see FIG. 14), As the pads are arranged along the four sides of the outer circumference of 51 (see FIG. 15), the area that can be uniformly allocated to the pads on one side becomes narrower. Further, as shown in FIG. 16, when the scribe region (the region indicated by X) between the adjacent chips 51 becomes narrower, the beam 18 around the probe 17 is adjusted accordingly (see FIGS. 4 to 6).
Will be difficult to form. Especially tip 5
When the pads are arranged along the four sides of the outer circumference of 1, it is difficult to form the probes 17 and the beams 18 corresponding to the pads arranged at the corners of the chip 51. Further, as the area that can be uniformly allocated to the pads on one side becomes narrower, the wiring patterns 21, 21A, 2 formed on the silicon contactor 11 (see FIG. 3) are reduced.
The area where the wirings 3, 23A can be routed and the area where the wiring formed on the wiring substrate 7 (see FIG. 2) can be routed are also narrowed. As a result, those wiring patterns 2
It becomes difficult to arrange the wirings formed on the wiring boards 7, 21A, 23, 23A.

【0081】そこで、本実施の形態1においては、チッ
プ51の外周の4辺に沿ってパッドが配列されている場
合には、検査用パッド58についてはチップ51の主面
内にて1列または2列になるように配置するものであ
る。なお、図13〜図15においては、検査用パッド5
8についてはハッチングを付して示してある。それによ
り、各検査用パッド58に対応するプローブ17および
梁18を形成できる領域が広がるので、プローブ17お
よび梁18を余裕を持って形成することが可能となる。
また、本実施の形態1では、図9〜12を用いて前述し
たように、半導体検査装置の1回当たりのコンタクトに
よって検査されるチップ51は1個おきまたは2個おき
に選択されるので、その選択されるチップ51の配置に
合わせてプローブ17および梁18を形成するなら、さ
らに各検査用パッド58に対応するプローブ17および
梁18を形成できる領域を広げることができる。それに
より、プローブ17および梁18をさらに余裕を持って
形成することが可能となる。また、各検査用パッド58
に対応するプローブ17および梁18を形成できる領域
が広がることによって、配線パターン21、21A、2
3、23Aおよび配線基板7に形成される配線を余裕を
持って配置することが可能となる。その結果、配線パタ
ーン21、21A、23、23Aおよび配線基板7に形
成される配線については、電気的特性を考慮した等長配
線パターンで設計しやすくなる。
Therefore, in the first embodiment, when the pads are arranged along the four sides of the outer periphery of the chip 51, the inspection pads 58 are arranged in one row or in the main surface of the chip 51. They are arranged in two rows. 13 to 15, the inspection pad 5 is used.
No. 8 is shown with hatching. As a result, the region where the probe 17 and the beam 18 corresponding to each inspection pad 58 can be formed is widened, so that the probe 17 and the beam 18 can be formed with a margin.
In addition, in the first embodiment, as described above with reference to FIGS. 9 to 12, every one chip or every two chips 51 to be inspected by the contact of the semiconductor inspection device is selected. If the probe 17 and the beam 18 are formed in accordance with the selected arrangement of the chip 51, the region where the probe 17 and the beam 18 corresponding to each inspection pad 58 can be formed can be further expanded. As a result, it becomes possible to form the probe 17 and the beam 18 with a further margin. In addition, each inspection pad 58
By expanding the region where the probe 17 and the beam 18 corresponding to the wiring can be formed, the wiring patterns 21, 21A, 2
It is possible to arrange the wirings formed on the wiring boards 3 and 23A and the wiring board 7 with a margin. As a result, the wiring patterns 21, 21A, 23, 23A and the wirings formed on the wiring board 7 can be easily designed with equal-length wiring patterns in consideration of electrical characteristics.

【0082】また、上記したように、チップ51の外周
の4辺に沿ってパッドが配列されている場合には、検査
用パッド58はチップ51の主面内にて1列または2列
になるように配置することから、チップ51レイアウト
設計およびパッドのレイアウト設計の自由度を向上でき
る。それにより、DFT設計を含む検査用の設計効率を
向上できるので、本実施の形態1の半導体集積回路装置
の設計開発に要するTATの短縮およびコストの低減を
実現できる。
Further, as described above, when the pads are arranged along the four sides of the outer periphery of the chip 51, the inspection pads 58 are arranged in one or two rows in the main surface of the chip 51. By arranging in this manner, the flexibility of the chip 51 layout design and the pad layout design can be improved. As a result, the design efficiency for inspection including the DFT design can be improved, and the TAT and the cost required for the design and development of the semiconductor integrated circuit device according to the first embodiment can be reduced.

【0083】次に、図17により、本実施の形態1の半
導体検査装置を用いたウェハレベルバーンイン検査工程
の一例について説明する。
Next, referring to FIG. 17, an example of the wafer level burn-in inspection process using the semiconductor inspection apparatus of the first embodiment will be described.

【0084】図9〜図12を用いて前述したように、本
実施の形態1においては、2〜4回の半導体検査装置と
被検査ウェハ4(図2参照)とのコンタクトによってウ
ェハレベルバーンイン検査を行うものである。本実施の
形態1においては、その2〜4回のコンタクトに合わせ
たコンタクト回数分のウェハカセット(図2参照)を用
意し、各ウェハカセットを用いて半導体検査装置と被検
査ウェハ4とを1回ずつコンタクトさせることによっ
て、被検査ウェハ4内の全てのチップ51(図9〜図1
2参照)をカバーするものである。
As described above with reference to FIGS. 9 to 12, in the first embodiment, the wafer level burn-in inspection is performed by the contact between the semiconductor inspection device and the wafer 4 to be inspected 4 (see FIG. 2) 2 to 4 times. Is to do. In the first embodiment, a wafer cassette (see FIG. 2) is prepared for the number of contacts corresponding to the two to four contacts, and the semiconductor inspection device and the wafer 4 to be inspected All the chips 51 in the wafer 4 to be inspected (see FIGS.
2)).

【0085】まず、ウェハカセット(図2参照)に被検
査ウェハ4(図2参照)を収納する(ステップST
1)。続いて、図1を用いて前述したステップSS3、
SF3のバーンイン検査を行う(ステップST2)。次
いで、被検査ウェハ4をウェハカセットより取出し(ス
テップST3)、取り出した被検査ウェハ4を他のウェ
ハカセットへ収納する(ステップST1)。このような
ステップST1、ST2、ST3を用意したウェハカセ
ット分繰り返すことにより、被検査ウェハ4に形成され
た全てのチップ51についての検査結果を得ることがで
きる。次いで、得られた全てのチップ51についての検
査結果を、たとえばコンピュータなどを用いて合成する
ことによって、ウェハマップを形成することができる
(ステップST4)。
First, the wafer to be inspected 4 (see FIG. 2) is stored in the wafer cassette (see FIG. 2) (step ST).
1). Then, step SS3 described above with reference to FIG.
A burn-in inspection of SF3 is performed (step ST2). Next, the inspected wafer 4 is taken out from the wafer cassette (step ST3), and the taken out inspected wafer 4 is stored in another wafer cassette (step ST1). By repeating such steps ST1, ST2, and ST3 for the prepared wafer cassette, it is possible to obtain the inspection result for all the chips 51 formed on the wafer 4 to be inspected. Next, a wafer map can be formed by synthesizing the obtained inspection results of all the chips 51 using, for example, a computer (step ST4).

【0086】本実施の形態1においては、コンタクト回
数分のウェハカセットを用いることによって被検査ウェ
ハ4に形成された全てのチップ51をカバーする場合に
ついて例示したが、ウェハカセットは1個のみ用意し、
被検査ウェハ4のウェハカセット内での配置位置をコン
タクト回数分移動させることによって被検査ウェハ4に
形成された全てのチップ51をカバーしてもよい。この
場合は、被検査ウェハ4のウェハカセット内での配置位
置を決定するアライメント装置の動作をソフトウェアに
より制御することによって、被検査ウェハ4を所定の位
置へ配置することができる。
In the first embodiment, the case in which all the chips 51 formed on the wafer 4 to be inspected are covered by using the wafer cassette for the number of contacts has been exemplified, but only one wafer cassette is prepared. ,
All the chips 51 formed on the inspected wafer 4 may be covered by moving the arrangement position of the inspected wafer 4 in the wafer cassette by the number of contacts. In this case, the wafer to be inspected 4 can be placed at a predetermined position by controlling the operation of the alignment device that determines the placement position of the wafer to be inspected 4 in the wafer cassette by software.

【0087】上記のような本実施の形態1の半導体検査
装置は、図1においてステップSS2、SF2で示した
MISのしきい値電圧測定およびチップ診断を行うため
のTEGの評価に用いてもよい。この時、被検査ウェハ
4の主面内において全てのチップ51について検査する
必要がなく、選択した特定のチップ51についての検査
を行うことによって、被検査ウェハ4の主面内における
不良分布を把握し、ステップSS1、SF1(図1参
照)で示した前処理工程の評価を行うような場合には、
1回の半導体検査装置と被検査ウェハ4とのコンタクト
で測定を行うことができる。
The semiconductor inspection apparatus according to the first embodiment as described above may be used for the threshold voltage measurement of MIS shown in steps SS2 and SF2 in FIG. 1 and the evaluation of TEG for chip diagnosis. . At this time, it is not necessary to inspect all the chips 51 in the main surface of the inspected wafer 4, and the defect distribution in the main surface of the inspected wafer 4 can be grasped by inspecting the selected specific chip 51. However, in the case where the pretreatment process shown in steps SS1 and SF1 (see FIG. 1) is to be evaluated,
It is possible to perform the measurement with one contact between the semiconductor inspection device and the wafer 4 to be inspected.

【0088】ところで、システムLSIでは、顧客の要
求に合わせたカスタム製品を少量多品種で早く供給する
ことが求められ、さらに製品サイクルが短くなってきた
ことから開発TAT(Turn Around Time)の短縮が強く
求められている。このような場合には、隣接するチップ
間のスクライブ領域にTEGを配置せずに、所定のチッ
プを工程診断TEGチップとする場合がある。このよう
な場合には、工程診断TEGチップと製品チップとは規
則的に配列されることになる。たとえば図9において、
ハッチングを付して示したチップ51が製品チップであ
り、他のチップが工程診断TEGであるとすると、製品
チップのみに半導体検査装置がコンタクトするようにプ
ローブ17(図4〜図6参照)および梁18(図4〜図
6参照)を形成することになるので、プローブ17およ
び梁18を形成できる領域が広がり、プローブ17およ
び梁18を余裕を持って形成することが可能となる。ま
た、製品チップのみに半導体検査装置がコンタクトする
ようになるので、半導体検査装置と被検査ウェハ4との
コンタクト回数を減少させることができる。たとえば、
図9を用いて例示した製品チップの配列の場合には、半
導体検査装置と被検査ウェハ4とのコンタクト回数は1
回とすることができる。
By the way, in the system LSI, it is required to quickly supply a small amount of a wide variety of custom products in accordance with the customer's request, and the product cycle has become shorter. Therefore, the development TAT (Turn Around Time) can be shortened. There is a strong demand. In such a case, a predetermined chip may be used as a process diagnostic TEG chip without disposing the TEG in the scribe region between the adjacent chips. In such a case, the process diagnostic TEG chips and the product chips are regularly arranged. For example, in FIG.
If the chip 51 indicated by hatching is the product chip and the other chips are the process diagnosis TEGs, the probe 17 (see FIGS. 4 to 6) and the semiconductor inspection apparatus contact only the product chip and Since the beam 18 (see FIGS. 4 to 6) is formed, the region where the probe 17 and the beam 18 can be formed is widened, and the probe 17 and the beam 18 can be formed with a margin. Further, since the semiconductor inspection device comes into contact with only the product chip, the number of contacts between the semiconductor inspection device and the wafer 4 to be inspected can be reduced. For example,
In the case of the array of product chips illustrated with reference to FIG. 9, the number of contacts between the semiconductor inspection device and the wafer 4 to be inspected is 1
Can be times.

【0089】(実施の形態2)次に、図18〜図20を
用いて本実施の形態2の半導体検査装置について説明す
る。なお、前記実施の形態1において、図8〜図17を
用いて説明したウェハレベル検査については、本実施の
形態2においても同様であるので、その説明は省略す
る。
(Second Embodiment) Next, a semiconductor inspection apparatus according to the second embodiment will be described with reference to FIGS. Since the wafer level inspection described in the first embodiment with reference to FIGS. 8 to 17 is the same in the second embodiment, the description thereof will be omitted.

【0090】本実施の形態2の半導体検査装置は、真空
加圧方式でウェハレベル検査を行う半導体検査装置であ
る。図18に示すように、本実施の形態2の半導体検査
装置においては、被検査ウェハ4はウェハトレイ(第1
保持機構)6A上に載置され、ウェハトレイ6Aとプロ
ーブ付き薄膜シート(第1基板)1Aとの間に挟まれ
る。プローブ付き薄膜シート1Aは、たとえばセラミッ
クから形成された薄膜固定リング2Aによって、ウェハ
トレイ6Aと配線基板7Aとの間で固定される。プロー
ブ付き薄膜シート1Aと配線基板(第1配線基板)7A
との間には、プローブ付き薄膜シート1Aと配線基板7
Aとを電気的に接続する異方導電性ゴムシート61が挟
まれる。被検査ウェハ4は、マイクロカプラ62Aおよ
び吸着溝63Aからの真空引きによりウェハトレイ6A
に吸着される。また、マイクロカプラ62Bおよび吸着
穴63Bからの真空引きによりウェハトレイ6Aに配線
基板7Aを吸着することで、ウェハトレイ6Aと配線基
板7Aとによって被検査ウェハ4、薄膜固定リング2
A、プローブ付き薄膜シート1Aおよび異方導電性ゴム
シート61をパッキングする。この真空加圧方式では、
ウェハトレイ6Aと配線基板7Aとの間に真空密閉パッ
キン64が介在される。
The semiconductor inspection apparatus according to the second embodiment is a semiconductor inspection apparatus which performs a wafer level inspection by a vacuum pressurization method. As shown in FIG. 18, in the semiconductor inspection apparatus according to the second embodiment, the wafer 4 to be inspected is in the wafer tray (first
(Holding mechanism) 6A, and is sandwiched between the wafer tray 6A and the probe-attached thin film sheet (first substrate) 1A. The probe-attached thin film sheet 1A is fixed between the wafer tray 6A and the wiring substrate 7A by a thin film fixing ring 2A made of, for example, ceramic. Thin film sheet with probe 1A and wiring board (first wiring board) 7A
Between the thin film sheet 1A with the probe and the wiring board 7
An anisotropic conductive rubber sheet 61 that electrically connects A is sandwiched. The wafer 4 to be inspected is evacuated from the micro coupler 62A and the suction groove 63A by vacuuming the wafer tray 6A.
Is adsorbed on. Further, by sucking the wiring substrate 7A on the wafer tray 6A by drawing a vacuum from the micro coupler 62B and the suction hole 63B, the wafer to be inspected 4, the thin film fixing ring 2 by the wafer tray 6A and the wiring substrate 7A.
A, the thin film sheet with probe 1A and the anisotropic conductive rubber sheet 61 are packed. In this vacuum pressurization method,
A vacuum seal packing 64 is interposed between the wafer tray 6A and the wiring board 7A.

【0091】図19に示すように、プローブ付き薄膜シ
ート1Aは、たとえばポリイミド薄膜およびCu薄膜が
2層になった基材71と、その基材に設けられた多数の
開口部にNiなどの金属材料を埋め込むことで形成され
た多数バンプ電極(接触機構)72とから形成されてい
る。その多数のバンプ電極72は、被検査ウェハ4に形
成された複数のチップ51(図9〜図12参照)の主面
上に設けられた検査用パッド58(図13〜図16参
照)に対応した位置に配置されている。
As shown in FIG. 19, the thin film sheet 1A with a probe has, for example, a base material 71 having two layers of a polyimide thin film and a Cu thin film, and a metal such as Ni in a large number of openings provided in the base material. It is formed of a multi-bump electrode (contact mechanism) 72 formed by embedding a material. The large number of bump electrodes 72 correspond to the inspection pads 58 (see FIGS. 13 to 16) provided on the main surfaces of the plurality of chips 51 (see FIGS. 9 to 12) formed on the wafer 4 to be inspected. It is located in the position

【0092】異方導電性ゴムシート61は、シリコンか
らなるゴムシート61Aと、シリコンからなるゴムシー
ト61A内の特定の箇所に配置された導電性粒子(第1
配線)61Bとからなり、導電性粒子は、その箇所にお
いて導通方向(ゴムシート61Aの厚さ方向)に鎖状に
つなげられている。配線基板7Aとバンプ電極72との
間に、弾力性を持ったゴムシート61Aを介在させるこ
とによって、被検査ウェハ4の反りなどの影響を受ける
ことなくバンプ電極72と検査用パッド58とのコンタ
クトを実現することができる。
The anisotropic conductive rubber sheet 61 is composed of a rubber sheet 61A made of silicon and conductive particles (first layer) arranged at a specific position in the rubber sheet 61A made of silicon.
Wiring) 61B, and the conductive particles are connected in a chain shape in the conduction direction (the thickness direction of the rubber sheet 61A) at that location. By interposing the elastic rubber sheet 61A between the wiring substrate 7A and the bump electrode 72, contact between the bump electrode 72 and the inspection pad 58 without being affected by the warp of the wafer 4 to be inspected or the like. Can be realized.

【0093】配線基板7Aは、ガラスまたはポリイミド
からなる基板75上に配線76が形成されたものであ
り、被検査ウェハ4に形成された複数のチップに対応し
た多数の配線が引き回されている。また、配線基板7A
は、たとえば図示しないバーンイン装置に接続されてい
る。異なる層に形成された配線76は、層間絶縁膜77
によって分離されている。なお、本実施の形態2におい
ては、複数層の配線76が形成されている場合について
例示するが、配線76を1層で形成してもよい。バンプ
電極72は、ゴムシート61A内に配置された導電性粒
子61Bを介して配線76と電気的に接続されることに
より、バーンイン装置との電気的接続を実現している。
The wiring board 7A has wirings 76 formed on a substrate 75 made of glass or polyimide, and many wirings corresponding to a plurality of chips formed on the wafer 4 to be inspected are arranged. . Also, the wiring board 7A
Is connected to, for example, a burn-in device (not shown). The wiring 76 formed in a different layer is the interlayer insulating film 77.
Are separated by. In the second embodiment, the case where the wirings 76 of a plurality of layers are formed is illustrated, but the wirings 76 may be formed of one layer. The bump electrode 72 is electrically connected to the wiring 76 via the conductive particles 61B arranged in the rubber sheet 61A, thereby realizing electrical connection with the burn-in device.

【0094】上記のような本実施の形態2の真空加圧方
式の半導体検査装置を用いてウェハレベル検査を行う場
合には、まず被検査ウェハ4をウェハトレイ6A上の所
定の位置に吸着させる。続いて、ウェハトレイ6Aと配
線基板7Aとの間に薄膜固定リング2Aによって固定さ
れたプローブ付き薄膜シート1Aおよび異方導電性ゴム
シート61を挟んだ状態でウェハトレイ6Aを配線基板
7Aに吸着させることによって、被検査ウェハ4、プロ
ーブ付き薄膜シート1Aおよび異方導電性ゴムシート6
1をパッキングする。この状態で、プローブ付き薄膜シ
ート1Aを大気圧により加圧して、各バンプ電極72を
被検査ウェハ4の各チップ51の各検査用パッド58に
所定の圧力で均一に接触させ、テスト制御信号の供給に
対するテスト結果信号を取得することで、将来不良に到
る可能性のあるチップをスクリーニングすることができ
る。
When performing the wafer level inspection using the vacuum pressure type semiconductor inspection apparatus of the second embodiment as described above, first, the inspected wafer 4 is sucked to a predetermined position on the wafer tray 6A. Then, the wafer tray 6A is attracted to the wiring board 7A with the thin film sheet with probe 1A and the anisotropic conductive rubber sheet 61 fixed by the thin film fixing ring 2A sandwiched between the wafer tray 6A and the wiring board 7A. , Inspected wafer 4, thin film sheet with probe 1A and anisotropic conductive rubber sheet 6
Pack 1 In this state, the probe-attached thin film sheet 1A is pressed by the atmospheric pressure so that each bump electrode 72 is brought into uniform contact with each inspection pad 58 of each chip 51 of the wafer 4 to be inspected at a predetermined pressure, and the test control signal By acquiring the test result signal with respect to the supply, it is possible to screen chips that may be defective in the future.

【0095】本実施の形態2の半導体検査装置において
は、プローブ付き薄膜シート1Aを大気圧(1kgf/
cm2)により加圧することから、バンプ電極72とプ
ローブと検査用パッド58とが電気的接続をするのに必
要なバンプ電極72への荷重が1個当たり10gfとす
ると、1cm2当たり100個を超える場合、すなわち
1cm2当たり100個以上の検査用パッド58を有す
る被検査ウェハ4については測定ができなくなる不具合
が発生してしまうことになる。そこで、本実施の形態2
においても、前記実施の形態1において、図8を用いて
前述したように、各チップ51にウェハレベルバーンイ
ン用BIST回路53を内蔵させることによって、検査
に必要な検査用パッド58の数を低減する。そして、た
とえば前記実施の形態1において図12に示したよう
に、被検査ウェハ4内において、本実施の形態2の半導
体検査装置の1回当たりのコンタクトによって検査され
るチップ51を選択し、複数回のコンタクトによって全
てのチップ51に対して検査を行う。それにより、バン
プ電極72と検査用パッド58とが電気的接続をするの
に必要なバンプ電極72への荷重が足りなくなってしま
う不具合を防ぐことができる。その結果、被検査ウェハ
4の主面内において検査用パッド58の数が増加して
も、ウェハレベルでのバーンイン検査を行うことが可能
となる。
In the semiconductor inspection apparatus according to the second embodiment, the probe-attached thin film sheet 1A is placed under the atmospheric pressure (1 kgf /
Since the pressure is applied by cm 2 ), assuming that the load on the bump electrode 72 required for making electrical connection between the bump electrode 72, the probe and the inspection pad 58 is 10 gf per piece, 100 pieces per cm 2 If it exceeds, that is, if the inspected wafer 4 having 100 or more inspection pads 58 per cm 2 cannot be measured, a problem occurs. Therefore, the second embodiment
Also in the first embodiment, as described above with reference to FIG. 8, each chip 51 has the wafer-level burn-in BIST circuit 53 built therein to reduce the number of inspection pads 58 required for the inspection. . Then, for example, as shown in FIG. 12 in the first embodiment, a chip 51 to be inspected by the contact per contact of the semiconductor inspection apparatus of the second embodiment is selected in the wafer 4 to be inspected, and a plurality of chips are selected. All chips 51 are inspected by one contact. Thereby, it is possible to prevent a problem that the load on the bump electrode 72 necessary for making the electrical connection between the bump electrode 72 and the inspection pad 58 is insufficient. As a result, even if the number of the inspection pads 58 increases in the main surface of the wafer 4 to be inspected, the burn-in inspection can be performed at the wafer level.

【0096】また、配線基板7A(図19参照)に含ま
れる配線76(図19参照)が1層で形成されている場
合には、検査用パッド58が狭ピッチになるに従って配
線76の引き回しが困難になる不具合が懸念される。し
かしながら、図12に示したように、本実施の形態2の
半導体検査装置の1回当たりのコンタクトによって検査
されるチップ51は、所定の間隔を隔てて選択されるこ
とになるので、基板75(図19参照)上においては、
選択されなかったチップ51に対応する領域の分だけ配
線76を引き回すことのできる領域が広がることにな
る。それにより、検査用パッド58が狭ピッチになった
場合でも配線76の引き回しが困難になる不具合を防ぐ
ことが可能となる。
When the wiring 76 (see FIG. 19) included in the wiring board 7A (see FIG. 19) is formed in one layer, the wiring 76 is laid out as the inspection pads 58 become narrower in pitch. There is a concern that it will become difficult. However, as shown in FIG. 12, the chips 51 to be inspected by each contact of the semiconductor inspecting device of the second embodiment are selected at a predetermined interval, so that the substrate 75 ( (See FIG. 19)
The area where the wiring 76 can be routed is expanded by the area corresponding to the unselected chip 51. As a result, it is possible to prevent the problem that it becomes difficult to route the wiring 76 even when the inspection pads 58 have a narrow pitch.

【0097】ここで、図20は、プローブ付き薄膜シー
ト1Aについて本発明者らが検討した内容を示す要部平
面図である。本発明者らが検討したところによれば、バ
ンプ電極72の径R1が約50μmである場合に、それ
に対応する配線76(図19参照)を引き回すためには
隣接するバンプ電極72間の距離X1、Y1は約100μ
m以上必要なことがわかった。この時、隣接する検査用
パッド58間の距離が約100μmに満たない場合や、
隣接するチップ51間のスクライブ領域(図16中にて
Xで示した領域)の幅が小さくなり、隣接するチップ5
1間での検査用パッド58間の距離が約100μmに満
たない場合には、配線76の引き回しが困難になってし
まうことから、基材71の所定の位置にバンプ電極72
を配置することが困難になってしまう不具合が懸念され
る。そこで、本実施の形態2では、まず前記実施の形態
1において図8を用いて説明したDFT設計によって、
検査に必要な検査用パッド58の数を低減し、かつそれ
ら検査用パッド58をお互いに隣接しないように配置す
る。次いで、図12に示したように、本実施の形態2の
半導体検査装置の1回当たりのコンタクトによって検査
されるチップ51をお互いに隣接しないように選択す
る。これにより、基板75上においては、配線76を引
き回すことのできる領域が広がることになるので、基材
71の所定の位置にバンプ電極72を配置することが困
難になる不具合を防ぐことが可能となる。
Here, FIG. 20 is a plan view of essential parts showing the contents examined by the present inventors regarding the probe-attached thin film sheet 1A. According to a study made by the present inventors, when the diameter R 1 of the bump electrode 72 is about 50 μm, the distance between the adjacent bump electrodes 72 is required in order to route the wiring 76 (see FIG. 19) corresponding thereto. X 1 and Y 1 are about 100μ
It turns out that m or more is necessary. At this time, when the distance between the adjacent inspection pads 58 is less than about 100 μm,
The width of the scribe area (area indicated by X in FIG. 16) between the adjacent chips 51 becomes small, and the adjacent chips 5
If the distance between the inspection pads 58 is less than about 100 μm, it becomes difficult to route the wiring 76. Therefore, the bump electrode 72 is provided at a predetermined position on the base material 71.
There is a concern that it will be difficult to place the. Therefore, in the second embodiment, first, by the DFT design described with reference to FIG. 8 in the first embodiment,
The number of inspection pads 58 required for inspection is reduced, and the inspection pads 58 are arranged so as not to be adjacent to each other. Next, as shown in FIG. 12, chips 51 to be inspected by one contact of the semiconductor inspection apparatus of the second embodiment are selected so as not to be adjacent to each other. As a result, a region where the wiring 76 can be routed is widened on the substrate 75, so that it is possible to prevent a problem that it is difficult to dispose the bump electrode 72 at a predetermined position of the base material 71. Become.

【0098】上記のような本実施の形態2においても、
前記実施の形態1と同じ効果を得ることが可能となる。
Also in the second embodiment as described above,
It is possible to obtain the same effect as that of the first embodiment.

【0099】(実施の形態3)次に、図21〜図24を
用いて本実施の形態3の半導体検査装置について説明す
る。なお、前記実施の形態1において、図8〜図17を
用いて説明したウェハレベル検査については、本実施の
形態3においても同様であるので、その説明は省略す
る。
(Third Embodiment) Next, a semiconductor inspection apparatus according to the third embodiment will be described with reference to FIGS. Since the wafer level inspection described in the first embodiment with reference to FIGS. 8 to 17 is the same in the third embodiment, the description thereof will be omitted.

【0100】図21〜図24に示すように、本実施の形
態3では、たとえばセラミックなどからなる基板にカン
チレバー状のプローブ針(接触機構)81が形成された
半導体検査装置によって、被検査ウェハ4(図2参照)
に形成されたチップ51上の検査用パッド58とのコン
タクトを行うものである。図示は省略するが、その構成
については、たとえば前記実施の形態1にて図2に示し
た構成において、シリコンコンタクタブロック1および
ガイド枠2を上記カンチレバー状のプローブ針81が形
成された基板に置き換えたものとすることができる。な
お、図22は、図21中のB−B線に沿った断面図であ
り、図24は、図23中のC−C線またはD−D線に沿
った断面図である。また、図示は省略するが、各プロー
ブ針81は、前記実施の形態1にて示した配線基板7
(図2参照)または前記実施の形態2にて示した配線基
板7Aと同様の配線基板と電気的に接続されている。
As shown in FIGS. 21 to 24, in the third embodiment, the wafer to be inspected 4 is inspected by a semiconductor inspection apparatus in which a cantilever-shaped probe needle (contact mechanism) 81 is formed on a substrate made of, for example, ceramic. (See Figure 2)
The contact is made with the inspection pad 58 on the chip 51 formed on. Although illustration is omitted, regarding the configuration, for example, in the configuration shown in FIG. 2 in the first embodiment, the silicon contactor block 1 and the guide frame 2 are replaced with a substrate on which the cantilever-shaped probe needle 81 is formed. It can be 22 is a sectional view taken along the line BB in FIG. 21, and FIG. 24 is a sectional view taken along the line CC or DD in FIG. Although not shown, each probe needle 81 corresponds to the wiring board 7 shown in the first embodiment.
(See FIG. 2) or the same wiring board as the wiring board 7A shown in the second embodiment is electrically connected.

【0101】本実施の形態3では、チップ51の外周の
対向する2辺に沿ってパッド(検査用パッド58)が配
列されている場合(図21および図22参照)には、た
とえば前記実施の形態1において図11に示したよう
に、1回当たりのコンタクトによって検査するチップ5
1を被検査ウェハ4の主面内にて2列おきに選択する。
ここで、1枚の被検査ウェハ4に形成されるチップ51
の数が増加するに従って、本実施の形態3の半導体検査
装置へプローブ針81を形成できる領域が狭くなってし
まうことから、本実施の形態3の半導体検査装置へのプ
ローブ針81の形成(以後、針立てという)が困難にな
る不具合が予想される。しかしながら、上記したよう
に、図11における左右方向で1回当たりのコンタクト
によって検査するチップ51がお互いに隣接しないよう
に選択することによって、本実施の形態3の半導体検査
装置へのプローブ針81を針立てできる領域を増加する
ことが可能となる。それにより、本実施の形態3の半導
体検査装置へのプローブ針81の針立てを容易にするこ
とが可能となる。
In the third embodiment, when the pads (inspection pads 58) are arranged along the two opposite sides of the outer periphery of the chip 51 (see FIGS. 21 and 22), for example, the above-described embodiment is used. In form 1, as shown in FIG. 11, chip 5 to be inspected by one contact
1 is selected every two columns within the main surface of the wafer 4 to be inspected.
Here, a chip 51 formed on one inspected wafer 4
Since the region where the probe needle 81 can be formed in the semiconductor inspection device of the third embodiment becomes narrower as the number of the probe needles 81 increases, the formation of the probe needle 81 in the semiconductor inspection device of the third embodiment (hereinafter , Needle stapling) will be difficult. However, as described above, by selecting the chips 51 to be inspected by one contact in the left-right direction in FIG. 11 so as not to be adjacent to each other, the probe needle 81 for the semiconductor inspection device of the third embodiment is provided. It is possible to increase the area where the needle can stand. As a result, it becomes possible to easily stand the probe needle 81 on the semiconductor inspection apparatus according to the third embodiment.

【0102】また、チップ51の外周の4辺に沿ってパ
ッド(検査用パッド58)が配列されている場合(図2
3および図24参照)には、たとえば前記実施の形態1
において図10に示したように、1回当たりのコンタク
トによって検査するチップ51をいわゆる市松模様とな
るように選択する。チップ51の外周の4辺に沿ってパ
ッドが配列されている場合においても、図21および図
22を用いて説明した場合と同様に、1枚の被検査ウェ
ハ4に形成されるチップ51の数が増加するに従って、
本実施の形態3の半導体検査装置へプローブ針81を針
立てできる領域が狭くなってしまうことから、本実施の
形態3の半導体検査装置へのプローブ針81の針立てが
困難になる不具合が予想される。しかしながら、上記し
たように、1回当たりのコンタクトによって検査するチ
ップ51がお互いに隣接しないように選択することによ
って、チップ51の外周の4辺に沿ってパッドが配列さ
れている場合でも本実施の形態3の半導体検査装置への
プローブ針81を針立てできる領域を増加することが可
能となる。それにより、チップ51の外周の4辺に沿っ
てパッドが配列されている場合でも本実施の形態3の半
導体検査装置へのプローブ針81の針立てを容易にする
ことが可能となる。
Further, when the pads (inspection pads 58) are arranged along the four sides of the outer periphery of the chip 51 (FIG. 2).
3 and FIG. 24), for example, the first embodiment.
In FIG. 10, the chips 51 to be inspected by one contact are selected so as to have a so-called checkered pattern. Even when the pads are arranged along the four outer sides of the chip 51, the number of chips 51 formed on one inspected wafer 4 as in the case described with reference to FIGS. 21 and 22. As
Since the area where the probe needle 81 can be raised to the semiconductor inspection device of the third embodiment is narrowed, it is expected that it will be difficult to raise the probe needle 81 to the semiconductor inspection device of the third embodiment. To be done. However, as described above, by selecting the chips 51 to be inspected by one contact so as not to be adjacent to each other, even when the pads are arranged along the four sides of the outer periphery of the chip 51, the present embodiment is performed. It is possible to increase the area where the probe needle 81 of the semiconductor inspection device of the third aspect can be raised. As a result, even when the pads are arranged along the four sides of the outer circumference of the chip 51, it is possible to easily set the probe needle 81 to the semiconductor inspection apparatus according to the third embodiment.

【0103】上記のような本実施の形態3においても、
前記実施の形態1、2と同様の効果を得ることが可能と
なる。
Also in the third embodiment as described above,
It is possible to obtain the same effects as those of the first and second embodiments.

【0104】以上、本発明者によってなされた発明を実
施の形態に基づき具体的に説明したが、本発明は前記実
施の形態に限定されるものではなく、その要旨を逸脱し
ない範囲で種々変更可能であることはいうまでもない。
Although the invention made by the present inventor has been specifically described based on the embodiments, the present invention is not limited to the above embodiments, and various modifications can be made without departing from the scope of the invention. Needless to say.

【0105】たとえば、前記実施の形態1においては、
分割された複数のシリコンコンタクタブロックを用いる
場合について例示したが、被検査ウェハと同程度以上の
大きさのシリコンウェハに検査用パッドに対応した数の
プローブを形成してシリコンコンタクタとし、このよう
なシリコンコンタクタ1枚で被検査ウェハ全面を対応さ
せてもよい。
For example, in the first embodiment,
Although the case of using a plurality of divided silicon contactor blocks has been illustrated, a silicon contactor is formed by forming a number of probes corresponding to the inspection pads on a silicon wafer having a size equal to or larger than the wafer to be inspected. A single silicon contactor may cover the entire surface of the wafer to be inspected.

【0106】以上の説明では主として本発明者によって
なされた発明をその背景となった利用分野であるSRA
Mおよびフラッシュメモリを混載するMCPの製造工程
中において適用した場合について説明したが、それに限
定されるものではなく、たとえばDRAM(Dynamic Ra
ndom Access Memory)を搭載するメモリLSIおよびロ
ジックLSIなどの製造工程中においてにも適用でき
る。
In the above description, SRA, which is the field of application behind the invention made mainly by the present inventor, is the background.
The case where it is applied during the manufacturing process of the MCP in which the M and the flash memory are mounted together has been described, but the present invention is not limited to this, and for example, a DRAM (Dynamic Ra
The present invention can also be applied during the manufacturing process of memory LSIs and logic LSIs having an ndom access memory).

【0107】[0107]

【発明の効果】本願によって開示される発明のうち、代
表的なものによって得られる効果を簡単に説明すれば以
下の通りである。 (1)被検査ウェハ(半導体ウェハ)内において、半導
体検査装置の1回当たりのコンタクトによって検査され
るチップ(チップ領域)を選択し、複数回のコンタクト
によって全てのチップに対して検査を行うので、被検査
ウェハに形成されたチップが増え、それに伴ってチップ
に形成された検査用パッド(端子)の数がプローブの数
を超えてしまった場合でも、ウェハレベルでの検査を行
うことができる。 (2)各チップ(チップ領域)にウェハレベル検査用B
IST回路を内蔵させることによって、検査に必要な検
査用パッド(端子)の数を低減する。また、被検査ウェ
ハ(半導体ウェハ)内において、半導体検査装置の1回
当たりのコンタクトによって検査されるチップを選択
し、複数回のコンタクトによって全てのチップに対して
検査を行う。それにより、プローブと検査用パッドとが
電気的接続をするのに必要なプローブへのピン荷重が足
りなくなってしまう不具合を防ぐことができるので、被
検査ウェハの主面内において検査用パッドの数が増加し
ても、ウェハレベルでの検査を行うことができる。 (3)半導体検査装置の1回当たりのコンタクトによっ
て検査されるチップ(チップ領域)を1個おきまたは2
個おきに選択し、その選択されるチップの配置に合わせ
てプローブおよびプローブを支持する梁を形成するの
で、各検査用パッド(端子)に対応するプローブおよび
そのプローブを支持する梁を形成できる領域を広げるこ
とができる。
The effects obtained by the typical ones of the inventions disclosed by the present application will be briefly described as follows. (1) In a wafer to be inspected (semiconductor wafer), a chip (chip area) to be inspected by one contact of a semiconductor inspection device is selected, and all chips are inspected by a plurality of contacts. Even if the number of chips formed on the wafer to be inspected increases and the number of inspection pads (terminals) formed on the chips exceeds the number of probes, the wafer-level inspection can be performed. . (2) Wafer level inspection B for each chip (chip area)
By incorporating the IST circuit, the number of inspection pads (terminals) required for inspection is reduced. Further, in the wafer to be inspected (semiconductor wafer), a chip to be inspected by one contact of the semiconductor inspecting apparatus is selected, and all chips are inspected by a plurality of contacts. As a result, it is possible to prevent a problem in which the pin load on the probe necessary for making electrical connection between the probe and the inspection pad is insufficient, so that the number of inspection pads in the main surface of the wafer to be inspected is reduced. Even if the number increases, the wafer level inspection can be performed. (3) Every other chip (chip area) inspected by one contact of the semiconductor inspection device or 2
An area where the probe corresponding to each inspection pad (terminal) and the beam supporting the probe can be formed because the probes and the beam supporting the probe are formed according to the arrangement of the selected chips. Can be extended.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施の形態である半導体集積回路装
置の製造方法を示す説明図である。
FIG. 1 is an explanatory view showing a method for manufacturing a semiconductor integrated circuit device according to an embodiment of the present invention.

【図2】本発明の一実施の形態である半導体検査装置の
要部斜視図である。
FIG. 2 is a perspective view of a main part of a semiconductor inspection device according to an embodiment of the present invention.

【図3】図2に示した半導体検査装置の要部斜視図であ
る。
3 is a perspective view of a main part of the semiconductor inspection device shown in FIG.

【図4】図2に示した半導体検査装置が有するシリコン
コンタクタの要部平面図である。
FIG. 4 is a plan view of a main part of a silicon contactor included in the semiconductor inspection device shown in FIG.

【図5】図2に示した半導体検査装置が有するシリコン
コンタクタの要部断面図である。
5 is a cross-sectional view of essential parts of a silicon contactor included in the semiconductor inspection device shown in FIG.

【図6】図2に示した半導体検査装置が有するシリコン
コンタクタの要部断面図である。
6 is a cross-sectional view of essential parts of a silicon contactor included in the semiconductor inspection device shown in FIG.

【図7】図2に示した半導体検査装置の要部断面図であ
る。
7 is a cross-sectional view of essential parts of the semiconductor inspection device shown in FIG.

【図8】本発明の一実施の形態である半導体検査装置に
よって検査される被検査ウェハ中の各チップを示す概略
ブロック図である。
FIG. 8 is a schematic block diagram showing each chip in the wafer to be inspected, which is inspected by the semiconductor inspection apparatus according to the embodiment of the present invention.

【図9】本発明の一実施の形態である半導体検査装置の
1回のコンタクトによって検査されるチップの被検査ウ
ェハ中での配列を示す平面図である。
FIG. 9 is a plan view showing an arrangement in the wafer to be inspected of chips inspected by one contact of the semiconductor inspection device according to the embodiment of the present invention.

【図10】本発明の一実施の形態である半導体検査装置
の1回のコンタクトによって検査されるチップの被検査
ウェハ中での配列を示す平面図である。
FIG. 10 is a plan view showing an arrangement in the wafer to be inspected of chips inspected by one contact of the semiconductor inspection device according to the embodiment of the present invention.

【図11】本発明の一実施の形態である半導体検査装置
の1回のコンタクトによって検査されるチップの被検査
ウェハ中での配列を示す平面図である。
FIG. 11 is a plan view showing an arrangement in the wafer to be inspected of chips inspected by one contact of the semiconductor inspection apparatus according to the embodiment of the present invention.

【図12】本発明の一実施の形態である半導体検査装置
の1回のコンタクトによって検査されるチップの被検査
ウェハ中での配列を示す平面図である。
FIG. 12 is a plan view showing an arrangement of chips to be inspected by a single contact of the semiconductor inspection apparatus according to the embodiment of the present invention in a wafer to be inspected.

【図13】本発明の一実施の形態である半導体検査装置
によって検査されるチップの主面上におけるパッドの配
列を示す要部平面図である。
FIG. 13 is a plan view of essential parts showing the arrangement of pads on the main surface of the chip inspected by the semiconductor inspection device according to the embodiment of the present invention.

【図14】本発明の一実施の形態である半導体検査装置
によって検査されるチップの主面上におけるパッドの配
列を示す要部平面図である。
FIG. 14 is a main-portion plan view showing the arrangement of pads on the main surface of the chip inspected by the semiconductor inspection apparatus according to the embodiment of the present invention;

【図15】本発明の一実施の形態である半導体検査装置
によって検査されるチップの主面上におけるパッドの配
列を示す要部平面図である。
FIG. 15 is a plan view of relevant parts showing an arrangement of pads on a main surface of a chip inspected by the semiconductor inspection apparatus according to the embodiment of the present invention.

【図16】本発明の一実施の形態である半導体検査装置
によって検査されるチップ間隔を説明する要部平面図で
ある。
FIG. 16 is a plan view of relevant parts for explaining a chip interval inspected by the semiconductor inspection device according to the embodiment of the present invention.

【図17】本発明の一実施の形態である半導体検査装置
を用いた検査工程の作業の流れを示す説明図である。
FIG. 17 is an explanatory diagram showing a work flow of an inspection process using the semiconductor inspection device according to the embodiment of the present invention.

【図18】本発明の他の実施の形態である半導体検査装
置の要部斜視図である。
FIG. 18 is a perspective view of essential parts of a semiconductor inspection device according to another embodiment of the present invention.

【図19】本発明の他の実施の形態である半導体検査装
置の要部断面図である。
FIG. 19 is a cross-sectional view of essential parts of a semiconductor inspection device according to another embodiment of the present invention.

【図20】本発明の他の実施の形態である半導体検査装
置の要部平面図である。
FIG. 20 is a plan view of a principal portion of a semiconductor inspection device according to another embodiment of the present invention.

【図21】本発明の他の実施の形態である半導体検査装
置を用いた検査工程を説明する要部平面図である。
FIG. 21 is a main-portion plan view illustrating an inspection step using the semiconductor inspection apparatus according to another embodiment of the present invention.

【図22】本発明の他の実施の形態である半導体検査装
置を用いた検査工程を説明する要部断面図である。
FIG. 22 is a cross-sectional view of essential parts for explaining an inspection process using a semiconductor inspection device which is another embodiment of the present invention.

【図23】本発明の他の実施の形態である半導体検査装
置を用いた検査工程を説明する要部平面図である。
FIG. 23 is a main-portion plan view illustrating an inspection step using a semiconductor inspection apparatus according to another embodiment of the present invention.

【図24】本発明の他の実施の形態である半導体検査装
置を用いた検査工程を説明する要部断面図である。
FIG. 24 is a main-portion cross-sectional view illustrating an inspection step using a semiconductor inspection device which is another embodiment of the present invention.

【符号の説明】[Explanation of symbols]

1 シリコンコンタクタブロック(第1基板) 1A プローブ付き薄膜シート(第1基板) 2 ガイド枠 3 エラストマ 4 被検査ウェハ 5 上蓋(第1保持機構) 6 下蓋(第1保持機構) 6A ウェハトレイ(第1保持機構) 7 配線基板(第1配線基板) 7A 配線基板(第1配線基板) 11 シリコンコンタクタ(接触機構) 12 セラミック基板 13 ACF 14 コネクタ 15 カバー 17 プローブ 18 梁 21、21A 配線パターン(第1配線) 22 スルーホール 23、23A 配線パターン(第1配線) 24 パッド 25 絶縁膜 31 チップ抵抗 32 チップコンデンサ 33 通し穴 34 螺子穴 35 吊り螺子 36 固定螺子 37 真空保持穴 38 真空保持溝 39 マイクロカプラ 40 面ヒータ 41 温度センサ 42 接点 43 コネクタ 51 チップ 52 メモリ回路 53 ウェハレベルバーンイン用BIST回路 54 レジスタ回路 55 コントロール回路 56 カウンタ回路 57 デコーダ回路 58 検査用パッド(第1端子) 59 判定回路 61 異方導電性ゴムシート 61A ゴムシート 61B 導電性粒子(第1配線) 62A マイクロカプラ 62B マイクロカプラ 63A 吸着溝 63B 吸着穴 64 真空密閉パッキン 71 基材 72 バンプ電極(接触機構) 75 基板 76 配線 77 層間絶縁膜 81 プローブ針(接触機構) SCBR 領域 SP7、SP8 ステップ SS1〜SS7 ステップ SF1〜SF7 ステップ ST1〜ST4 ステップ 1 Silicon contactor block (first substrate) 1A Thin film sheet with probe (first substrate) 2 guide frames 3 Elastomer 4 Inspected wafer 5 Top lid (first holding mechanism) 6 Lower lid (first holding mechanism) 6A wafer tray (first holding mechanism) 7 Wiring board (first wiring board) 7A wiring board (first wiring board) 11 Silicon contactor (contact mechanism) 12 Ceramic substrate 13 ACF 14 connector 15 cover 17 probes 18 beams 21, 21A wiring pattern (first wiring) 22 through hole 23, 23A wiring pattern (first wiring) 24 pads 25 insulating film 31 Chip resistance 32 chip capacitors 33 through hole 34 screw holes 35 hanging screw 36 fixed screw 37 Vacuum holding hole 38 Vacuum holding groove 39 Micro coupler 40 surface heater 41 Temperature sensor 42 contacts 43 connector 51 chips 52 memory circuit 53 Wafer level burn-in BIST circuit 54 register circuit 55 Control circuit 56 counter circuit 57 Decoder circuit 58 Inspection pad (first terminal) 59 Judgment circuit 61 anisotropic conductive rubber sheet 61A rubber sheet 61B Conductive particles (first wiring) 62A micro coupler 62B micro coupler 63A suction groove 63B suction hole 64 vacuum sealed packing 71 Base material 72 Bump electrode (contact mechanism) 75 substrate 76 wiring 77 Interlayer insulation film 81 Probe needle (contact mechanism) SCBR area SP7, SP8 steps SS1-SS7 steps SF1 to SF7 steps ST1 to ST4 steps

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H01L 21/822 H01L 27/04 T 27/04 (72)発明者 難波 入三 東京都小平市上水本町五丁目20番1号 株 式会社日立製作所半導体グループ内 (72)発明者 本山 康博 東京都小平市上水本町五丁目20番1号 株 式会社日立製作所半導体グループ内 (72)発明者 河野 竜治 茨城県土浦市神立町502番地 株式会社日 立製作所機械研究所内 Fターム(参考) 2G003 AA08 AA10 AC01 AG03 AG04 AG07 AG08 AH00 2G011 AA16 AA21 AB06 AB08 AE03 AF07 2G132 AA08 AB03 AE03 AF02 AJ01 AL00 AL21 4M106 AA01 BA01 BA14 CA27 DD03 DD13 5F038 AV06 BE07 DF05 DT08 DT10 DT15 EZ20 ─────────────────────────────────────────────────── ─── Continuation of the front page (51) Int.Cl. 7 Identification code FI Theme Coat (reference) H01L 21/822 H01L 27/04 T 27/04 (72) Inventor Namba Iritsu Kamimizumoto-cho, Kodaira-shi, Tokyo 5-20-1 Incorporated company Hitachi, Ltd. Semiconductor Group (72) Inventor Yasuhiro Motoyama 5-20-1 Kamisuihonmachi, Kodaira-shi, Tokyo Incorporated Hitachi Ltd. Semiconductor Group (72) Incorporated Ryuji Kono Ibaraki F-term in the Institute of Mechanical Research, Hiritsu Seisakusho Co., Ltd. (Reference) 2G003 AA08 AA10 AC01 AG03 AG04 AG07 AG08 AH00 2G011 AA16 AA21 AB06 AB08 AE03 AF07 2G132 AA08 AB03 AE03 AF02 AJ01 AL00 AL21 4M106 A27 DD03 BA14 BA14 BA14 DD13 5F038 AV06 BE07 DF05 DT08 DT10 DT15 EZ20

Claims (23)

【特許請求の範囲】[Claims] 【請求項1】 (a)複数のチップ領域に区画され、前
記複数のチップ領域の各々には半導体集積回路が形成さ
れ、主面上において前記半導体集積回路と電気的に接続
する複数の端子が形成された半導体ウェハを用意する工
程、(b)前記複数の端子に接触させるための複数の接
触機構および前記複数の接触機構と電気的に接続する第
1配線を有し、前記複数の接触機構の各先端が前記半導
体ウェハの主面に向けて突出するように前記複数の接触
機構を保持する第1基板を用意する工程、(c)前記複
数の接触機構を前記複数の端子に接触させて前記半導体
集積回路の電気的検査を行う工程、を含み、前記半導体
ウェハの前記主面は複数の第1領域に分割され、前記複
数のチップ領域の各々は前記複数の第1領域のいずれか
に配置され、前記(c)工程は前記複数の第1領域の各
々に対して行うことを特徴とする半導体集積回路装置の
製造方法。
1. (a) A semiconductor integrated circuit is formed in each of the plurality of chip regions, and each of the plurality of chip regions is formed with a plurality of terminals electrically connected to the semiconductor integrated circuit on a main surface. A step of preparing a formed semiconductor wafer; (b) a plurality of contact mechanisms for contacting the plurality of terminals and a first wiring electrically connected to the plurality of contact mechanisms, and the plurality of contact mechanisms The step of preparing a first substrate holding the plurality of contact mechanisms such that each tip of the plurality of contact mechanisms protrudes toward the main surface of the semiconductor wafer, (c) bringing the plurality of contact mechanisms into contact with the plurality of terminals A step of electrically inspecting the semiconductor integrated circuit, the main surface of the semiconductor wafer is divided into a plurality of first regions, and each of the plurality of chip regions is located in any one of the plurality of first regions. Placed in the (( The method of manufacturing a semiconductor integrated circuit device, wherein the step c) is performed on each of the plurality of first regions.
【請求項2】 請求項1記載の半導体集積回路装置の製
造方法において、前記(c)工程は、(c1)前記複数
の接触機構と前記複数の端子とを接触させた状態で前記
第1基板および前記半導体ウェハを第1保持機構によっ
て保持する工程、(c2)検査用回路を有する第1配線
基板と前記第1保持機構とを接続することにより、前記
第1配線と前記第1配線基板とを電気的に接続する工
程、を含み、前記電気的検査はバーンイン検査であるこ
とを特徴とする半導体集積回路装置の製造方法。
2. The method for manufacturing a semiconductor integrated circuit device according to claim 1, wherein in the step (c), (c1) the first substrate is brought into contact with the plurality of contact mechanisms and the plurality of terminals. And a step of holding the semiconductor wafer by a first holding mechanism, (c2) connecting the first wiring board having an inspection circuit and the first holding mechanism to each other so that the first wiring and the first wiring board are connected to each other. The method of manufacturing a semiconductor integrated circuit device is characterized in that the electrical inspection is a burn-in inspection.
【請求項3】 請求項2記載の半導体集積回路装置の製
造方法において、前記複数の第1領域の数と同数の前記
第1保持機構を用意し、前記第1保持機構の各々は前記
複数の第1領域の各々と1対1で対応して前記複数の接
触機構と前記複数の端子との接触位置を合わせることを
特徴とする半導体集積回路装置の製造方法。
3. The method for manufacturing a semiconductor integrated circuit device according to claim 2, wherein the same number of the first holding mechanisms as the number of the plurality of first regions are prepared, and each of the first holding mechanisms is the plurality of the first holding mechanisms. A method of manufacturing a semiconductor integrated circuit device, wherein the contact positions of the plurality of contact mechanisms and the plurality of terminals are aligned in a one-to-one correspondence with each of the first regions.
【請求項4】 請求項2記載の半導体集積回路装置の製
造方法において、前記(c1)工程は、前記複数の第1
領域のうちの所望の前記領域において前記複数の接触機
構と前記複数の端子とが接触するように前記半導体ウェ
ハの前記第1保持機構内での保持位置を合わせる工程を
含むことを特徴とする半導体集積回路装置の製造方法。
4. The method of manufacturing a semiconductor integrated circuit device according to claim 2, wherein the step (c1) is performed by the plurality of first
A semiconductor including a step of aligning a holding position of the semiconductor wafer in the first holding mechanism so that the plurality of contact mechanisms and the plurality of terminals contact each other in a desired one of the areas. Manufacturing method of integrated circuit device.
【請求項5】 請求項1記載の半導体集積回路装置の製
造方法において、前記電気的検査はプローブ検査である
ことを特徴とする半導体集積回路装置の製造方法。
5. The method of manufacturing a semiconductor integrated circuit device according to claim 1, wherein the electrical inspection is a probe inspection.
【請求項6】 請求項1記載の半導体集積回路装置の製
造方法において、前記複数のチップ領域の各々は、前記
半導体ウェハの前記主面上に形成されたBIST回路を
有し、前記BIST回路は前記複数の端子のうちの第1
端子と電気的に接続し、前記接触機構と前記第1端子と
が接触することで前記電気的検査を行うことを特徴とす
る半導体集積回路装置の製造方法。
6. The method for manufacturing a semiconductor integrated circuit device according to claim 1, wherein each of the plurality of chip regions has a BIST circuit formed on the main surface of the semiconductor wafer, and the BIST circuit is The first of the plurality of terminals
A method of manufacturing a semiconductor integrated circuit device, comprising electrically connecting to a terminal and performing the electrical inspection by contact between the contact mechanism and the first terminal.
【請求項7】 請求項6記載の半導体集積回路装置の製
造方法において、前記第1端子の数は前記複数のチップ
領域の各々において6個〜20個であることを特徴とす
る半導体集積回路装置の製造方法。
7. The method of manufacturing a semiconductor integrated circuit device according to claim 6, wherein the number of the first terminals is 6 to 20 in each of the plurality of chip regions. Manufacturing method.
【請求項8】 請求項6記載の半導体集積回路装置の製
造方法において、前記第1端子は、前記複数のチップ領
域の各々の主面内において1列または前記主面を取り囲
む4辺のうち対向する2辺に沿って2列で配列すること
を特徴とする半導体集積回路装置の製造方法。
8. The method for manufacturing a semiconductor integrated circuit device according to claim 6, wherein the first terminals are opposed to each other in one row or in four sides surrounding the main surface in each main surface of the plurality of chip regions. A method of manufacturing a semiconductor integrated circuit device, comprising arranging in two rows along two sides.
【請求項9】 請求項1記載の半導体集積回路装置の製
造方法において、前記複数の第1領域の各々は、前記半
導体ウェハの前記主面内において前記チップ領域を所定
の間隔毎に選択することで形成することを特徴とする半
導体集積回路装置の製造方法。
9. The method for manufacturing a semiconductor integrated circuit device according to claim 1, wherein each of the plurality of first regions selects the chip region within the main surface of the semiconductor wafer at predetermined intervals. A method of manufacturing a semiconductor integrated circuit device, comprising:
【請求項10】 請求項1記載の半導体集積回路装置の
製造方法において、前記複数の第1領域の数は2〜4で
あることを特徴とする半導体集積回路装置の製造方法。
10. The method of manufacturing a semiconductor integrated circuit device according to claim 1, wherein the number of the plurality of first regions is 2 to 4.
【請求項11】 複数のチップ領域に区画された半導体
ウェハの主面上に配置され、前記複数のチップ領域の各
々に形成された半導体集積回路と電気的に接続する複数
の端子に接触させるための複数の接触機構と、前記複数
の接触機構と電気的に接続する第1配線と、前記複数の
接触機構の各先端が前記半導体ウェハの主面に向けて突
出するように前記複数の接触機構を保持する第1基板と
を有し、前記複数の接触機構を前記複数の端子に接触さ
せて前記半導体集積回路の電気的検査を行い、前記電気
的検査は、前記半導体ウェハの前記主面を複数の第1領
域に分割して、前記複数のチップ領域の各々を前記複数
の第1領域のいずれかに配置した後に、前記複数の第1
領域の各々に対して行うことを特徴とする半導体検査装
置。
11. A contact for contacting a plurality of terminals arranged on a main surface of a semiconductor wafer divided into a plurality of chip regions and electrically connected to a semiconductor integrated circuit formed in each of the plurality of chip regions. A plurality of contact mechanisms, a first wiring electrically connected to the plurality of contact mechanisms, and a plurality of the contact mechanisms such that each tip of the plurality of contact mechanisms protrudes toward the main surface of the semiconductor wafer. A first substrate for holding the semiconductor integrated circuit, and the plurality of contact mechanisms are brought into contact with the plurality of terminals to perform an electrical inspection of the semiconductor integrated circuit. It is divided into a plurality of first regions, each of the plurality of chip regions is arranged in one of the plurality of first regions, and then the plurality of first regions is arranged.
A semiconductor inspection device characterized in that it is performed for each of the regions.
【請求項12】 請求項11記載の半導体検査装置にお
いて、前記電気的検査は、前記複数の接触機構と前記複
数の端子とを接触させた状態で前記第1基板および前記
半導体ウェハを第1保持機構によって保持し、検査用回
路を有する第1配線基板と前記第1保持機構とを接続す
ることにより、前記第1配線と前記第1配線基板とを電
気的に接続して行うバーンイン検査であることを特徴と
する半導体検査装置。
12. The semiconductor inspection apparatus according to claim 11, wherein in the electrical inspection, the first substrate and the semiconductor wafer are first held in a state where the plurality of contact mechanisms and the plurality of terminals are in contact with each other. The burn-in test is performed by electrically connecting the first wiring and the first wiring board by connecting the first holding mechanism and the first wiring board that is held by a mechanism and has an inspection circuit. A semiconductor inspection device characterized by the above.
【請求項13】 請求項12記載の半導体検査装置にお
いて、前記複数の第1領域の数と同数の前記第1保持機
構が用意され、前記第1保持機構の各々は前記複数の第
1領域の各々と1対1で対応して前記複数の接触機構と
前記複数の端子との接触位置を合わせることを特徴とす
る半導体検査装置。
13. The semiconductor inspection apparatus according to claim 12, wherein the same number of the first holding mechanisms as the number of the plurality of first areas are prepared, and each of the first holding mechanisms includes one of the plurality of first areas. A semiconductor inspection apparatus, wherein the contact positions of the plurality of contact mechanisms and the plurality of terminals are aligned in a one-to-one correspondence with each other.
【請求項14】 請求項12記載の半導体検査装置にお
いて、前記半導体ウェハの前記第1保持機構内での保持
位置を合わせることによって、前記複数の第1領域のう
ちの所望の前記領域において前記複数の接触機構と前記
複数の端子とが接触するようにすることを特徴とする半
導体検査装置。
14. The semiconductor inspection apparatus according to claim 12, wherein by aligning the holding position of the semiconductor wafer in the first holding mechanism, the plurality of the plurality of first regions are provided in the desired one of the plurality of first regions. The semiconductor inspection apparatus, wherein the contact mechanism of (1) and the plurality of terminals are in contact with each other.
【請求項15】 請求項11記載の半導体検査装置にお
いて、前記電気的検査はプローブ検査であることを特徴
とする半導体検査装置。
15. The semiconductor inspection apparatus according to claim 11, wherein the electrical inspection is a probe inspection.
【請求項16】 請求項11記載の半導体検査装置にお
いて、前記複数のチップ領域の各々は、前記半導体ウェ
ハの前記主面上に形成されたBIST回路を有し、前記
BIST回路は前記複数の端子のうちの第1端子と電気
的に接続し、前記接触機構と前記第1端子とを接触させ
ることで前記電気的検査を行うことを特徴とする半導体
検査装置。
16. The semiconductor inspection apparatus according to claim 11, wherein each of the plurality of chip regions has a BIST circuit formed on the main surface of the semiconductor wafer, and the BIST circuit has the plurality of terminals. The semiconductor inspection apparatus is characterized in that the electrical inspection is performed by electrically connecting to the first terminal of the two and contacting the contact mechanism with the first terminal.
【請求項17】 請求項16記載の半導体検査装置にお
いて、前記第1端子の数は前記複数のチップ領域の各々
において6個〜20個であることを特徴とする半導体検
査装置。
17. The semiconductor inspection device according to claim 16, wherein the number of the first terminals is 6 to 20 in each of the plurality of chip regions.
【請求項18】 請求項16記載の半導体検査装置にお
いて、前記第1端子は、前記複数のチップ領域の各々の
主面内において1列または前記主面を取り囲む4辺のう
ち対向する2辺に沿って2列で配列されていることを特
徴とする半導体検査装置。
18. The semiconductor inspection apparatus according to claim 16, wherein the first terminal is arranged in a row in each main surface of each of the plurality of chip regions or on two opposite sides of four sides surrounding the main surface. A semiconductor inspection device characterized by being arranged in two rows along the line.
【請求項19】 請求項11記載の半導体検査装置にお
いて、前記複数の第1領域の各々は、前記半導体ウェハ
の前記主面内において前記チップ領域を所定の間隔毎に
選択することで形成されていることを特徴とする半導体
検査装置。
19. The semiconductor inspection apparatus according to claim 11, wherein each of the plurality of first regions is formed by selecting the chip regions within the main surface of the semiconductor wafer at predetermined intervals. Semiconductor inspection device characterized by being
【請求項20】 請求項11記載の半導体検査装置にお
いて、前記複数の第1領域の数は2〜4であることを特
徴とする半導体検査装置。
20. The semiconductor inspection apparatus according to claim 11, wherein the number of the plurality of first regions is 2 to 4.
【請求項21】 請求項11記載の半導体検査装置にお
いて、前記接触機構および前記第1基板は、シリコンを
主成分とする基板を加工することでそれぞれを別々に作
成してから接合する場合も含めて一体に形成されている
ことを特徴とする半導体検査装置。
21. The semiconductor inspection apparatus according to claim 11, wherein the contact mechanism and the first substrate are separately manufactured by processing a substrate containing silicon as a main component, and then bonded. The semiconductor inspection device is characterized in that it is integrally formed.
【請求項22】 請求項11記載の半導体検査装置にお
いて、前記複数の接触機構はバンプ電極から形成されて
いることを特徴とする半導体検査装置。
22. The semiconductor inspection device according to claim 11, wherein the plurality of contact mechanisms are formed of bump electrodes.
【請求項23】 請求項11記載の半導体検査装置にお
いて、前記複数の接触機構は導電性の針から形成されて
いることを特徴とする半導体検査装置。
23. The semiconductor inspection device according to claim 11, wherein the plurality of contact mechanisms are formed of conductive needles.
JP2002098519A 2002-04-01 2002-04-01 Manufacturing method for semiconductor integrated circuit device and semiconductor inspection device Pending JP2003297887A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002098519A JP2003297887A (en) 2002-04-01 2002-04-01 Manufacturing method for semiconductor integrated circuit device and semiconductor inspection device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002098519A JP2003297887A (en) 2002-04-01 2002-04-01 Manufacturing method for semiconductor integrated circuit device and semiconductor inspection device

Publications (1)

Publication Number Publication Date
JP2003297887A true JP2003297887A (en) 2003-10-17

Family

ID=29387967

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002098519A Pending JP2003297887A (en) 2002-04-01 2002-04-01 Manufacturing method for semiconductor integrated circuit device and semiconductor inspection device

Country Status (1)

Country Link
JP (1) JP2003297887A (en)

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005136246A (en) * 2003-10-31 2005-05-26 Renesas Technology Corp Manufacturing method of semiconductor integrate circuit device
JP2006186120A (en) * 2004-12-28 2006-07-13 Renesas Technology Corp Semiconductor inspection device, and manufacturing method for semiconductor device
WO2007017956A1 (en) * 2005-08-09 2007-02-15 Kabushiki Kaisha Nihon Micronics Probe assembly
JP2007287827A (en) * 2006-04-14 2007-11-01 Elpida Memory Inc Probe card and semiconductor wafer measuring method
WO2009004968A1 (en) * 2007-06-29 2009-01-08 Advantest Corporation Testing apparatus
US20090200067A1 (en) * 2008-02-04 2009-08-13 Ngk Spark Plug Co., Ltd. Wiring substrate for electronic-component inspection apparatus
JP4437508B1 (en) * 2009-02-27 2010-03-24 株式会社アドバンテスト Test equipment
JP2010524235A (en) * 2007-04-05 2010-07-15 エイアー テスト システムズ Electronic tester with signal distribution board and wafer chuck with different coefficients of thermal expansion
JP2010181417A (en) * 2010-05-12 2010-08-19 Ngk Spark Plug Co Ltd Wiring board for electronic component inspection apparatus
TWI399546B (en) * 2009-07-09 2013-06-21
JP2014025761A (en) * 2012-07-25 2014-02-06 Micronics Japan Co Ltd Probe card and inspection device
CN108430028A (en) * 2018-04-03 2018-08-21 苏州倍声声学技术有限公司 Vibrating diaphragm forming jig and forming method
KR101922452B1 (en) 2013-02-26 2018-11-28 삼성전자 주식회사 Semiconductor test device and method for fabricating the same
JP2019149500A (en) * 2018-02-28 2019-09-05 東京エレクトロン株式会社 Inspection system
CN117269561A (en) * 2023-11-21 2023-12-22 苏州联讯仪器股份有限公司 Clamp for wafer test

Cited By (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005136246A (en) * 2003-10-31 2005-05-26 Renesas Technology Corp Manufacturing method of semiconductor integrate circuit device
US7901958B2 (en) 2003-10-31 2011-03-08 Renesas Electronics Corporation Fabrication method of semiconductor integrated circuit device
JP2006186120A (en) * 2004-12-28 2006-07-13 Renesas Technology Corp Semiconductor inspection device, and manufacturing method for semiconductor device
WO2007017956A1 (en) * 2005-08-09 2007-02-15 Kabushiki Kaisha Nihon Micronics Probe assembly
DE112005001223T5 (en) 2005-08-09 2008-07-17 Kabushiki Kaisha Nihon Micronics, Musashino probe assembly
JP2007287827A (en) * 2006-04-14 2007-11-01 Elpida Memory Inc Probe card and semiconductor wafer measuring method
JP2010524235A (en) * 2007-04-05 2010-07-15 エイアー テスト システムズ Electronic tester with signal distribution board and wafer chuck with different coefficients of thermal expansion
JP2014057084A (en) * 2007-04-05 2014-03-27 Aehr Test Systems Electronic tester with signal distribution board and wafer chuck having different thermal expansion coefficients
US8207744B2 (en) 2007-06-29 2012-06-26 Advantest Corporation Testing apparatus
JP5379685B2 (en) * 2007-06-29 2013-12-25 株式会社アドバンテスト Test equipment
WO2009004968A1 (en) * 2007-06-29 2009-01-08 Advantest Corporation Testing apparatus
JP2009188009A (en) * 2008-02-04 2009-08-20 Ngk Spark Plug Co Ltd Wiring board for electronic component tester
JP4542587B2 (en) * 2008-02-04 2010-09-15 日本特殊陶業株式会社 Wiring board for electronic component inspection equipment
US20090200067A1 (en) * 2008-02-04 2009-08-13 Ngk Spark Plug Co., Ltd. Wiring substrate for electronic-component inspection apparatus
JP2010204096A (en) * 2009-02-27 2010-09-16 Advantest Corp Testing apparatus and testing method
US8659311B2 (en) 2009-02-27 2014-02-25 Advantest Corporation Test apparatus and test method
JP4437508B1 (en) * 2009-02-27 2010-03-24 株式会社アドバンテスト Test equipment
TWI399546B (en) * 2009-07-09 2013-06-21
JP2010181417A (en) * 2010-05-12 2010-08-19 Ngk Spark Plug Co Ltd Wiring board for electronic component inspection apparatus
JP2014025761A (en) * 2012-07-25 2014-02-06 Micronics Japan Co Ltd Probe card and inspection device
KR101922452B1 (en) 2013-02-26 2018-11-28 삼성전자 주식회사 Semiconductor test device and method for fabricating the same
JP2019149500A (en) * 2018-02-28 2019-09-05 東京エレクトロン株式会社 Inspection system
US11360115B2 (en) 2018-02-28 2022-06-14 Tokyo Electron Limited Inspection system
CN108430028A (en) * 2018-04-03 2018-08-21 苏州倍声声学技术有限公司 Vibrating diaphragm forming jig and forming method
CN108430028B (en) * 2018-04-03 2024-04-23 苏州倍声声学技术有限公司 Diaphragm forming jig and forming method
CN117269561A (en) * 2023-11-21 2023-12-22 苏州联讯仪器股份有限公司 Clamp for wafer test
CN117269561B (en) * 2023-11-21 2024-02-06 苏州联讯仪器股份有限公司 Clamp for wafer test

Similar Documents

Publication Publication Date Title
US6696849B2 (en) Fabrication method of semiconductor integrated circuit device and its testing apparatus
US8513969B2 (en) Apparatus and method of testing singulated dies
KR101176858B1 (en) Test method for yielding a known good die
JP2004288672A (en) Method of manufacturing semiconductor integrated circuit device
US6871307B2 (en) Efficient test structure for non-volatile memory and other semiconductor integrated circuits
JPH07115113A (en) Semiconductor wafer testing device and testing method
JP2003297887A (en) Manufacturing method for semiconductor integrated circuit device and semiconductor inspection device
JP2005136302A (en) Manufacturing method of semiconductor integrated circuit device
JP2007501522A (en) Integrated circuit having inspection pad structure and inspection method
US20070035318A1 (en) Donut-type parallel probe card and method of testing semiconductor wafer using same
US20080206907A1 (en) Method for fabricating semiconductor device to which test is performed at wafer level and apparatus for testing semiconductor device
JP2764854B2 (en) Probe card and inspection method
JPH07193106A (en) Holding device of chip for burn-in test and its manufacture
US5872449A (en) Semiconductor package qualification chip
US8044498B2 (en) Interposer, semiconductor chip mounted sub-board, and semiconductor package
JP2000055936A (en) Contactor
JPH11121553A (en) Probe card for wafer batch type measurement inspection and inspection method of semiconductor device using the probe card
US7154116B2 (en) Rewiring substrate strip with a number of semiconductor component positions
JP2003218180A (en) Wafer-level burn-in and test
JP3914110B2 (en) Manufacturing method of semiconductor device
KR0124047B1 (en) Die layout method in semiconductor wafer
JP2002071718A (en) Semiconductor inspecting instrument and production method of semiconductor device
JPH11121554A (en) Wafer batch type probe card and inspection method of semiconductor device
JPH08167637A (en) Burn-in of semiconductor wafer and test method, and burn-in board used for it
JPH0720150A (en) Probe card and tester employing it