JP2003273739A - Switch type d/a converter and electronic volume - Google Patents

Switch type d/a converter and electronic volume

Info

Publication number
JP2003273739A
JP2003273739A JP2002069036A JP2002069036A JP2003273739A JP 2003273739 A JP2003273739 A JP 2003273739A JP 2002069036 A JP2002069036 A JP 2002069036A JP 2002069036 A JP2002069036 A JP 2002069036A JP 2003273739 A JP2003273739 A JP 2003273739A
Authority
JP
Japan
Prior art keywords
potential side
switch group
side switch
switches
low
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002069036A
Other languages
Japanese (ja)
Inventor
Tomoyuki Arakawa
智幸 荒川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2002069036A priority Critical patent/JP2003273739A/en
Publication of JP2003273739A publication Critical patent/JP2003273739A/en
Pending legal-status Critical Current

Links

Abstract

<P>PROBLEM TO BE SOLVED: To obtain a switch type D/A converter having simple constitution. <P>SOLUTION: The switch type D/A converter is provided with a decoder 11 for decoding digital data, a high potential side switch group 12 for turning on/off a plurality of switches in accordance with a decoded value from the decoder 11, a low potential side switch group 13 for turning on/off these switches in accordance with the decoded value from the decoder 11, and an analog potential output line 14 connected between both the switch groups 12, 13 and capable of dividing a potential difference between high potential VA and low potential VB by ON registers of both the switch groups 12, 13. <P>COPYRIGHT: (C)2003,JPO

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】この発明は、スイッチ型D/
Aコンバータおよび電子ボリュームに関するものであ
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a switch type D /
The present invention relates to an A converter and an electronic volume.

【0002】[0002]

【従来の技術】図5は従来のスイッチ型D/Aコンバー
タを示す回路図であり、図において、1はデジタルデー
タをデコードするデコーダ、2はデコーダによるデコー
ド値に応じてオン・オフさせるスイッチ群、3は複数の
抵抗器の接続から成る抵抗ラダー群である。
2. Description of the Related Art FIG. 5 is a circuit diagram showing a conventional switch type D / A converter. In the figure, 1 is a decoder for decoding digital data, and 2 is a switch group for turning on / off according to a decoding value by the decoder. Reference numeral 3 is a resistance ladder group formed by connecting a plurality of resistors.

【0003】次に動作について説明する。図5におい
て、従来のスイッチ型D/Aコンバータでは、デコーダ
1がデジタルデータをデコードし、スイッチ群2は、そ
のデコード値に応じてオン・オフして、抵抗ラダー群3
は、基準電圧Vrefを分圧したデジタルデータに応じ
たアナログ電位を出力する。
Next, the operation will be described. 5, in the conventional switch type D / A converter, the decoder 1 decodes digital data, the switch group 2 is turned on / off according to the decoded value, and the resistor ladder group 3
Outputs an analog potential corresponding to the digital data obtained by dividing the reference voltage Vref.

【0004】[0004]

【発明が解決しようとする課題】従来のスイッチ型D/
Aコンバータは以上のように構成されているので、デジ
タルデータの分解能に応じた数のスイッチおよび抵抗器
を用意する必要があり、回路構成が複雑になってしまう
課題があった。
The conventional switch type D /
Since the A converter is configured as described above, it is necessary to prepare the number of switches and resistors according to the resolution of digital data, which causes a problem that the circuit configuration becomes complicated.

【0005】この発明は上記のような課題を解決するた
めになされたもので、簡易的な構成のスイッチ型D/A
コンバータおよび電子ボリュームを得ることを目的とす
る。
The present invention has been made to solve the above problems, and is a switch type D / A having a simple structure.
Intended to obtain converter and electronic volume.

【0006】[0006]

【課題を解決するための手段】この発明に係るスイッチ
型D/Aコンバータは、デジタルデータをデコードする
デコーダと、一端が高電位側に接続され並列接続された
複数のスイッチから成り、デコーダによるデコード値に
応じて複数のスイッチをオン・オフさせる高電位側スイ
ッチ群と、一端が低電位側に接続され並列接続された複
数のスイッチから成り、デコーダによるデコード値に応
じて複数のスイッチをオン・オフさせる低電位側スイッ
チ群と、高電位側スイッチ群および低電位側スイッチ群
の他端に接続され、高電位側および低電位側間の電位差
を高電位側スイッチ群および低電位側スイッチ群のオン
抵抗によって分圧したアナログ電位を出力するアナログ
電位出力線とを備えたものである。
A switch type D / A converter according to the present invention comprises a decoder for decoding digital data and a plurality of switches each having one end connected to a high potential side and connected in parallel. It consists of a group of high-potential side switches that turn on and off multiple switches according to the value, and multiple switches that have one end connected to the low potential side and are connected in parallel. It is connected to the low potential side switch group to be turned off and the other end of the high potential side switch group and the low potential side switch group, and the potential difference between the high potential side and the low potential side is controlled by the high potential side switch group and the low potential side switch group. And an analog potential output line for outputting an analog potential divided by the on-resistance.

【0007】この発明に係る電子ボリュームは、デジタ
ルデータをデコードするデコーダと、アナログ入力信号
を増幅する増幅器と、一端が増幅器の出力端に接続され
並列接続された複数のスイッチから成り、デコーダによ
るデコード値に応じて複数のスイッチをオン・オフさせ
る高電位側スイッチ群と、一端が低電位側に接続され並
列接続された複数のスイッチから成り、デコーダによる
デコード値に応じて複数のスイッチをオン・オフさせる
低電位側スイッチ群と、高電位側スイッチ群および低電
位側スイッチ群の他端に接続され、増幅器の出力端側お
よび低電位側間の電位差を高電位側スイッチ群および低
電位側スイッチ群のオン抵抗によって分圧したアナログ
出力信号を出力するボリューム出力線とを備えたもので
ある。
The electronic volume according to the present invention comprises a decoder for decoding digital data, an amplifier for amplifying an analog input signal, and a plurality of switches, one end of which is connected to the output end of the amplifier and connected in parallel. It consists of a group of high-potential side switches that turn on and off multiple switches according to the value, and multiple switches that have one end connected to the low potential side and are connected in parallel. It is connected to the low potential side switch group to be turned off and the other end of the high potential side switch group and the low potential side switch group, and the potential difference between the output end side and the low potential side of the amplifier is connected to the high potential side switch group and the low potential side switch. And a volume output line for outputting an analog output signal divided by the ON resistance of the group.

【0008】この発明に係る電子ボリュームは、デコー
ダに供給するデジタルデータのタイミングを自在にし、
高電位側スイッチ群および低電位側スイッチ群の複数の
スイッチのオン・オフの切換時間を制御する制御手段を
備えたものである。
The electronic volume according to the present invention makes it possible to freely control the timing of digital data supplied to the decoder.
A control means for controlling on / off switching time of a plurality of switches in the high potential side switch group and the low potential side switch group is provided.

【0009】この発明に係る電子ボリュームは、デジタ
ルデータをデコードするデコーダと、アナログ入力信号
を増幅する増幅器と、一端が増幅器の出力端に接続され
た第1の抵抗器と、一端が第1の抵抗器の他端に接続さ
れ、他端が低電位側に接続された第2の抵抗器と、一端
が増幅器の出力端に接続され並列接続された複数のスイ
ッチから成り、デコーダによるデコード値に応じて複数
のスイッチをオン・オフさせる高電位側スイッチ群と、
一端が第1の抵抗器および第2の抵抗器間に接続され並
列接続された複数のスイッチから成り、デコーダによる
デコード値に応じて複数のスイッチをオン・オフさせる
低電位側スイッチ群と、高電位側スイッチ群および低電
位側スイッチ群の他端に接続され、増幅器の出力端側と
第1の抵抗器および第2の抵抗器間との間の電位差を高
電位側スイッチ群および低電位側スイッチ群のオン抵抗
によって分圧したアナログ出力信号を出力するボリュー
ム出力線とを備えたものである。
The electronic volume according to the present invention includes a decoder for decoding digital data, an amplifier for amplifying an analog input signal, a first resistor having one end connected to the output end of the amplifier, and one end for the first resistor. It is composed of a second resistor connected to the other end of the resistor, the other end of which is connected to the low potential side, and a plurality of switches, one end of which is connected to the output end of the amplifier and connected in parallel. Depending on the high potential side switch group that turns on and off multiple switches,
A low-potential-side switch group that has a plurality of switches, one end of which is connected between the first resistor and the second resistor and is connected in parallel, and which turns on / off the plurality of switches according to the decoding value of the decoder, It is connected to the other end of the potential side switch group and the low potential side switch group, and the potential difference between the output end side of the amplifier and the first resistor and the second resistor is set to the high potential side switch group and the low potential side. And a volume output line for outputting an analog output signal divided by the ON resistance of the switch group.

【0010】この発明に係る電子ボリュームは、デコー
ダに供給するデジタルデータを、現在の値から最も減衰
した値に徐々に変化させる制御手段を備えたものであ
る。
The electronic volume according to the present invention comprises a control means for gradually changing the digital data supplied to the decoder from the current value to the most attenuated value.

【0011】[0011]

【発明の実施の形態】以下、この発明の実施の一形態を
説明する。 実施の形態1.図1はこの発明の実施の形態1によるス
イッチ型D/Aコンバータを示す回路図であり、図にお
いて、11はデジタルデータをデコードするデコーダ、
12は一端が高電位VA側に接続され並列接続された複
数のスイッチから成り、デコーダ11によるデコード値
に応じて複数のスイッチをオン・オフさせる高電位側ス
イッチ群、13は一端が低電位VB側に接続され並列接
続された複数のスイッチから成り、デコーダ11による
デコード値に応じて複数のスイッチをオン・オフさせる
低電位側スイッチ群、14は高電位側スイッチ群12お
よび低電位側スイッチ群13の他端に接続され、高電位
VA側および低電位側VB間の電位差を高電位側スイッ
チ群12および低電位側スイッチ群13のオン抵抗によ
って分圧したアナログ電位を出力するアナログ電位出力
線である。
BEST MODE FOR CARRYING OUT THE INVENTION An embodiment of the present invention will be described below. Embodiment 1. 1 is a circuit diagram showing a switch type D / A converter according to a first embodiment of the present invention. In FIG. 1, 11 is a decoder for decoding digital data,
Reference numeral 12 denotes a high-potential-side switch group having one end connected to the high-potential VA side and connected in parallel to turn on / off the plurality of switches according to the decoding value of the decoder 11. Side low-potential side switch group, which includes a plurality of switches connected in parallel and connected in parallel, and turns on / off the plurality of switches according to the decoding value by the decoder 11, and 14 is a high-potential side switch group 12 and a low-potential side switch group. An analog potential output line which is connected to the other end of 13 and outputs an analog potential obtained by dividing the potential difference between the high potential VA side and the low potential side VB by the ON resistance of the high potential side switch group 12 and the low potential side switch group 13. Is.

【0012】次に動作について説明する。この実施の形
態1では、CMOSトランジスタ等によって構成された
複数のスイッチのオン抵抗を抵抗器と見なして、スイッ
チに抵抗器の機能も持たせて、回路構成を簡易化したこ
とが特徴である。デコーダ11は、デジタルデータをデ
コードする。高電位側スイッチ群12および低電位側ス
イッチ群13は、そのデコード値に応じてスイッチをオ
ン・オフする。アナログ電位出力線14からは、高電位
VA側および低電位側VB間の電位差を高電位側スイッ
チ群12および低電位側スイッチ群13のオン抵抗によ
って分圧されたアナログ電位が出力される。
Next, the operation will be described. The first embodiment is characterized in that the ON resistance of a plurality of switches formed by CMOS transistors and the like is regarded as a resistor, and the switch also has the function of a resistor to simplify the circuit configuration. The decoder 11 decodes digital data. The high-potential side switch group 12 and the low-potential side switch group 13 turn on / off the switches in accordance with the decoded value. The analog potential output line 14 outputs an analog potential obtained by dividing the potential difference between the high potential VA side and the low potential side VB by the ON resistance of the high potential side switch group 12 and the low potential side switch group 13.

【0013】以上のように、この実施の形態1によれ
ば、抵抗器としては、複数のスイッチのオン抵抗だけを
用いるため、従来の技術のように、複数のスイッチの
他、抵抗器を用いることなく、極めて簡易的な構成によ
ってD/Aコンバータを作成することができる。また、
複数のスイッチを、高電位側スイッチ群12および低電
位側スイッチ群13で同一に配置することで、分圧比を
制御しやすくすることができる。
As described above, according to the first embodiment, since only the ON resistances of the plurality of switches are used as the resistors, the resistors are used in addition to the plurality of switches as in the conventional technique. Without this, the D / A converter can be created with an extremely simple configuration. Also,
By arranging a plurality of switches in the high potential side switch group 12 and the low potential side switch group 13 in the same manner, it is possible to easily control the voltage division ratio.

【0014】実施の形態2.図2はこの発明の実施の形
態2による電子ボリュームを示す回路図であり、図にお
いて、15は音声信号等のアナログ入力信号を増幅する
OPアンプ(増幅器)、16は高電位側スイッチ群12
および低電位側スイッチ群13の他端に接続され、OP
アンプ15の出力端側および低電位側(グランド)間の
電位差を高電位側スイッチ群12および低電位側スイッ
チ群13のオン抵抗によって分圧したアナログ出力信号
を出力するボリューム出力線である。その他の構成は、
図1と同一である。
Embodiment 2. 2 is a circuit diagram showing an electronic volume according to a second embodiment of the present invention. In the figure, 15 is an OP amplifier (amplifier) for amplifying an analog input signal such as a voice signal, and 16 is a high potential side switch group 12.
And the other end of the low potential side switch group 13,
It is a volume output line that outputs an analog output signal obtained by dividing the potential difference between the output end side of the amplifier 15 and the low potential side (ground) by the ON resistance of the high potential side switch group 12 and the low potential side switch group 13. Other configurations are
It is the same as in FIG.

【0015】次に動作について説明する。この実施の形
態2では、上記実施の形態1で示したスイッチ型D/A
コンバータを、オーディオ等の電子ボリュームに適用
し、回路構成を簡易化したことが特徴である。動作は、
ほぼ上記実施の形態1と同一であるが、OPアンプ15
は、音声信号等のアナログ入力信号を増幅し、ボリュー
ム出力線16からは、OPアンプ15の出力端側および
低電位側(グランド)間の電位差を高電位側スイッチ群
12および低電位側スイッチ群13のオン抵抗によって
分圧したアナログ出力信号を出力する。
Next, the operation will be described. In the second embodiment, the switch type D / A shown in the first embodiment is used.
The feature is that the converter is applied to an electronic volume such as an audio and the circuit configuration is simplified. The operation is
Although it is almost the same as the first embodiment, the OP amplifier 15
Is an amplifier for amplifying an analog input signal such as an audio signal, and the potential difference between the output end side of the OP amplifier 15 and the low potential side (ground) is adjusted from the volume output line 16 to the high potential side switch group 12 and the low potential side switch group. An analog output signal divided by the ON resistance of 13 is output.

【0016】以上のように、この実施の形態2によれ
ば、抵抗器としては、複数のスイッチのオン抵抗だけを
用いるため、従来の技術のように、複数のスイッチの
他、抵抗器を用いることなく、極めて簡易的な構成によ
って電子ボリュームを作成することができる。
As described above, according to the second embodiment, since only the ON resistances of a plurality of switches are used as resistors, resistors are used in addition to a plurality of switches as in the prior art. The electronic volume can be created with a very simple structure.

【0017】実施の形態3.図3はこの発明の実施の形
態3による電子ボリュームのボリューム切換エンべロー
ブ例を示す説明図である。この実施の形態3では、上記
実施の形態2に示したように、デジタルデータによりボ
リュームを制御できるため、CPU(制御手段)等によ
り、デコーダ11に供給するデジタルデータのタイミン
グを自在にプログラミングし、高電位側スイッチ群12
および低電位側スイッチ群13の複数のスイッチのオン
・オフの切換時間を制御するものである。図3のAに示
すように、ボリューム1からボリューム2に急激にボリ
ュームが変更された場合には、後段の回路において切換
ノイズが発生してしまうことが懸念される。そこで、こ
の実施の形態3では、複数のスイッチのオン・オフの切
換時間を制御し、図3のBに示すように、緩やかにボリ
ュームを変更したり、図3のCに示すように、少し緩や
かにボリュームを変更したり、図3のD、Eに示すよう
に、上に凸や、下に凸にボリュームを変更したりするこ
とができる。
Embodiment 3. 3 is an explanatory diagram showing an example of a volume switching envelope of an electronic volume according to a third embodiment of the present invention. In the third embodiment, since the volume can be controlled by digital data as shown in the second embodiment, the timing of the digital data supplied to the decoder 11 can be freely programmed by the CPU (control means) or the like. High potential side switch group 12
Also, the on / off switching time of a plurality of switches of the low potential side switch group 13 is controlled. As shown in A of FIG. 3, when the volume is suddenly changed from the volume 1 to the volume 2, there is a concern that switching noise may occur in the circuit at the subsequent stage. In view of this, in the third embodiment, the on / off switching time of a plurality of switches is controlled to gently change the volume as shown in FIG. 3B, or a little as shown in FIG. 3C. The volume can be changed gently, or the volume can be changed to be convex upward or convex downward as shown in D and E of FIG.

【0018】以上のように、この実施の形態3によれ
ば、CPUによりデジタルデータの供給タイミングを制
御することにより、ユーザによって急激にボリュームが
変更された場合でも、徐々にスイッチのオン・オフを切
換え、ボリューム出力の変化を緩やかにすることで、後
段の回路における切換ノイズの発生等を抑えることがで
きる。
As described above, according to the third embodiment, by controlling the digital data supply timing by the CPU, the switch is gradually turned on and off even when the volume is suddenly changed by the user. By making the changeover and the change in the volume output gradual, it is possible to suppress the occurrence of changeover noise in the circuit in the subsequent stage.

【0019】実施の形態4.図4はこの発明の実施の形
態4による電子ボリュームを示す回路図であり、図にお
いて、17は一端がOPアンプ15の出力端に接続され
た抵抗器(第1の抵抗器)、18は一端が抵抗器17の
他端に接続され、他端が低電位(グランド)側に接続さ
れた抵抗器(第2の抵抗器)である。なお、低電位側ス
イッチ群13の一端は、抵抗器17および抵抗器18間
に接続されたものである。その他の構成は、図2と同一
である。
Embodiment 4. 4 is a circuit diagram showing an electronic volume according to Embodiment 4 of the present invention. In the figure, reference numeral 17 denotes a resistor (first resistor) having one end connected to the output end of the OP amplifier 15, and 18 has one end. Is a resistor (second resistor) connected to the other end of the resistor 17, and the other end is connected to the low potential (ground) side. One end of the low potential side switch group 13 is connected between the resistors 17 and 18. Other configurations are the same as those in FIG.

【0020】次に動作について説明する。この実施の形
態4では、上記実施の形態2で示した電子ボリュームに
おいて、直列接続された抵抗器17,18を設け、ボリ
ューム出力レンジを抵抗器17,18によって分圧され
た小さなレンジでより細かに可変可能にしたことが特徴
である。動作は、ほぼ上記実施の形態2と同一である
が、ボリューム出力線16からは、OPアンプ15の出
力端側と抵抗器17,18間との間の電位差を高電位側
スイッチ群12および低電位側スイッチ群13のオン抵
抗によって分圧したアナログ出力信号が出力される。
Next, the operation will be described. In the fourth embodiment, in the electronic volume shown in the second embodiment, the resistors 17 and 18 connected in series are provided, and the volume output range is finer in a small range divided by the resistors 17 and 18. The feature is that it can be changed to. The operation is almost the same as that of the second embodiment, but the potential difference between the output terminal side of the OP amplifier 15 and the resistors 17 and 18 is adjusted from the volume output line 16 to the high potential side switch group 12 and the low potential side. An analog output signal divided by the ON resistance of the potential side switch group 13 is output.

【0021】以上のように、この実施の形態4によれ
ば、ボリューム出力レンジを抵抗器17,18によって
分圧された小さなレンジでより細かに可変することがで
き、後段の回路における切換ノイズの発生等を抑えるこ
とができる。
As described above, according to the fourth embodiment, the volume output range can be changed more finely in a small range divided by the resistors 17 and 18, and the switching noise of the circuit at the subsequent stage can be changed. Occurrence can be suppressed.

【0022】実施の形態5.この実施の形態5では、上
記実施の形態2に示したように、デジタルデータにより
ボリュームを制御できるため、CPU(制御手段)等に
より、デコーダ11に供給するデジタルデータを、現在
の値から最も減衰した値に徐々に変化させるように制御
するものである。
Embodiment 5. In the fifth embodiment, since the volume can be controlled by digital data as shown in the second embodiment, the CPU (control means) or the like attenuates the digital data supplied to the decoder 11 from the current value to the maximum. The control is performed so that the value gradually changes.

【0023】以上のように、この実施の形態5によれ
ば、CPUによりデジタルデータの値を徐々に減衰した
値に変化させることにより、徐々に変化するミュート機
能を実現することができる。
As described above, according to the fifth embodiment, the mute function that gradually changes can be realized by causing the CPU to gradually change the value of the digital data to the attenuated value.

【0024】[0024]

【発明の効果】以上のように、この発明によれば、デジ
タルデータをデコードするデコーダと、一端が高電位側
に接続され並列接続された複数のスイッチから成り、デ
コーダによるデコード値に応じて複数のスイッチをオン
・オフさせる高電位側スイッチ群と、一端が低電位側に
接続され並列接続された複数のスイッチから成り、デコ
ーダによるデコード値に応じて複数のスイッチをオン・
オフさせる低電位側スイッチ群と、高電位側スイッチ群
および低電位側スイッチ群の他端に接続され、高電位側
および低電位側間の電位差を高電位側スイッチ群および
低電位側スイッチ群のオン抵抗によって分圧したアナロ
グ電位を出力するアナログ電位出力線とを備えるように
構成したので、抵抗としては、複数のスイッチのオン抵
抗だけを用いるため、従来の技術のように、複数のスイ
ッチの他、抵抗器を用いることなく、極めて簡易的な構
成によってD/Aコンバータを作成することができる効
果がある。
As described above, according to the present invention, a decoder for decoding digital data and a plurality of switches, one end of which is connected to the high potential side and connected in parallel, are provided. High-potential side switch group that turns on / off the switch and multiple switches that are connected in parallel at one end to the low-potential side, and turn on / off multiple switches according to the decoding value by the decoder.
It is connected to the low potential side switch group to be turned off and the other end of the high potential side switch group and the low potential side switch group, and the potential difference between the high potential side and the low potential side is controlled by the high potential side switch group and the low potential side switch group. Since it is configured to include an analog potential output line that outputs an analog potential divided by the on-resistance, since only the on-resistance of a plurality of switches is used as the resistance, as in the conventional technology, Besides, there is an effect that the D / A converter can be produced with an extremely simple configuration without using a resistor.

【0025】この発明によれば、デジタルデータをデコ
ードするデコーダと、アナログ入力信号を増幅する増幅
器と、一端が増幅器の出力端に接続され並列接続された
複数のスイッチから成り、デコーダによるデコード値に
応じて複数のスイッチをオン・オフさせる高電位側スイ
ッチ群と、一端が低電位側に接続され並列接続された複
数のスイッチから成り、デコーダによるデコード値に応
じて複数のスイッチをオン・オフさせる低電位側スイッ
チ群と、高電位側スイッチ群および低電位側スイッチ群
の他端に接続され、増幅器の出力端側および低電位側間
の電位差を高電位側スイッチ群および低電位側スイッチ
群のオン抵抗によって分圧したアナログ出力信号を出力
するボリューム出力線とを備えるように構成したので、
抵抗としては、複数のスイッチのオン抵抗だけを用いる
ため、従来の技術のように、複数のスイッチの他、抵抗
器を用いることなく、極めて簡易的な構成によって電子
ボリュームを作成することができる効果がある。
According to the present invention, a decoder for decoding digital data, an amplifier for amplifying an analog input signal, and a plurality of switches each having one end connected to the output end of the amplifier and connected in parallel are provided. A high-potential-side switch group that turns on and off a plurality of switches in response to the switch, and a plurality of switches that have one end connected to the low-potential side and are connected in parallel. It is connected to the low-potential side switch group and the other ends of the high-potential side switch group and the low-potential side switch group, and the potential difference between the output end side and the low-potential side of the amplifier is controlled by the high-potential side switch group and the low-potential side switch group. Since it is configured to have a volume output line that outputs an analog output signal divided by the on-resistance,
Since only the ON resistance of a plurality of switches is used as the resistance, it is possible to create an electronic volume with an extremely simple configuration without using a resistor other than the plurality of switches as in the conventional technique. There is.

【0026】この発明によれば、デコーダに供給するデ
ジタルデータのタイミングを自在にし、高電位側スイッ
チ群および低電位側スイッチ群の複数のスイッチのオン
・オフの切換時間を制御する制御手段を備えるように構
成したので、制御手段によりデジタルデータの供給タイ
ミングを制御することにより、ユーザによって急激にボ
リュームが変更された場合でも、徐々にスイッチのオン
・オフを切換え、ボリューム出力の変化を緩やかにする
ことで、後段の回路における切換ノイズの発生等を抑え
ることができる効果がある。
According to the present invention, the digital data supplied to the decoder can be freely timed, and the control means for controlling the on / off switching time of the plurality of switches in the high potential side switch group and the low potential side switch group is provided. With this configuration, by controlling the timing of supplying the digital data by the control means, even if the volume is suddenly changed by the user, the switch is gradually turned on / off to moderate the change in the volume output. As a result, there is an effect that generation of switching noise in the circuit in the subsequent stage can be suppressed.

【0027】この発明によれば、デジタルデータをデコ
ードするデコーダと、アナログ入力信号を増幅する増幅
器と、一端が増幅器の出力端に接続された第1の抵抗器
と、一端が第1の抵抗器の他端に接続され、他端が低電
位側に接続された第2の抵抗器と、一端が増幅器の出力
端に接続され並列接続された複数のスイッチから成り、
デコーダによるデコード値に応じて複数のスイッチをオ
ン・オフさせる高電位側スイッチ群と、一端が第1の抵
抗器および第2の抵抗器間に接続され並列接続された複
数のスイッチから成り、デコーダによるデコード値に応
じて複数のスイッチをオン・オフさせる低電位側スイッ
チ群と、高電位側スイッチ群および低電位側スイッチ群
の他端に接続され、増幅器の出力端側と第1の抵抗器お
よび第2の抵抗器間との間の電位差を高電位側スイッチ
群および低電位側スイッチ群のオン抵抗によって分圧し
たアナログ出力信号を出力するボリューム出力線とを備
えるように構成したので、極めて簡易的な構成によって
電子ボリュームを作成することができる。また、ボリュ
ーム出力レンジを第1の抵抗器および第2の抵抗器によ
って分圧された小さなレンジでより細かに可変すること
ができ、後段の回路における切換ノイズの発生等を抑え
ることができる効果がある。
According to the present invention, a decoder for decoding digital data, an amplifier for amplifying an analog input signal, a first resistor having one end connected to the output end of the amplifier, and a first resistor for one end. A second resistor connected to the other end of the switch, the other end of which is connected to the low potential side, and a plurality of switches, one end of which is connected to the output end of the amplifier and which are connected in parallel,
The high-potential-side switch group that turns on / off a plurality of switches according to the decoded value by the decoder, and a plurality of switches, one end of which is connected between the first resistor and the second resistor and connected in parallel, Connected to the other end of the low potential side switch group and the high potential side switch group and the low potential side switch group for turning on and off a plurality of switches according to the decode value by the amplifier, and the output end side of the amplifier and the first resistor. And a volume output line for outputting an analog output signal in which the potential difference between the second resistor and the second resistor is divided by the ON resistances of the high potential side switch group and the low potential side switch group. An electronic volume can be created with a simple configuration. Further, the volume output range can be changed more finely in a small range divided by the first resistor and the second resistor, and it is possible to suppress the occurrence of switching noise in the circuit in the subsequent stage. is there.

【0028】この発明によれば、デコーダに供給するデ
ジタルデータを、現在の値から最も減衰した値に徐々に
変化させる制御手段を備えるように構成したので、制御
手段によりデジタルデータの値を徐々に減衰した値に変
化させることにより、徐々に変化するミュート機能を実
現することができる効果がある。
According to the present invention, the digital data supplied to the decoder is constituted so as to gradually change from the current value to the most attenuated value. Therefore, the digital data value is gradually changed by the control means. By changing the value to an attenuated value, it is possible to realize a gradually changing mute function.

【図面の簡単な説明】[Brief description of drawings]

【図1】 この発明の実施の形態1によるスイッチ型D
/Aコンバータを示す回路図である。
FIG. 1 is a switch type D according to a first embodiment of the present invention.
It is a circuit diagram which shows an / A converter.

【図2】 この発明の実施の形態2による電子ボリュー
ムを示す回路図である。
FIG. 2 is a circuit diagram showing an electronic volume according to a second embodiment of the present invention.

【図3】 この発明の実施の形態3による電子ボリュー
ムのボリューム切換エンべローブ例を示す説明図であ
る。
FIG. 3 is an explanatory diagram showing an example of a volume switching envelope of an electronic volume according to a third embodiment of the present invention.

【図4】 この発明の実施の形態4による電子ボリュー
ムを示す回路図である。
FIG. 4 is a circuit diagram showing an electronic volume according to Embodiment 4 of the present invention.

【図5】 従来のスイッチ型D/Aコンバータを示す回
路図である。
FIG. 5 is a circuit diagram showing a conventional switch type D / A converter.

【符号の説明】[Explanation of symbols]

11 デコーダ、12 高電位側スイッチ群、13 低
電位側スイッチ群、14 アナログ電位出力線、15
OPアンプ(増幅器)、16 ボリューム出力線、17
抵抗器(第1の抵抗器)、18 抵抗器(第2の抵抗
器)。
11 decoder, 12 high potential side switch group, 13 low potential side switch group, 14 analog potential output line, 15
OP amplifier (amplifier), 16 volume output line, 17
Resistor (first resistor), 18 Resistor (second resistor).

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】 デジタルデータをデコードするデコーダ
と、 一端が高電位側に接続され並列接続された複数のスイッ
チから成り、上記デコーダによるデコード値に応じてそ
れら複数のスイッチをオン・オフさせる高電位側スイッ
チ群と、 一端が低電位側に接続され並列接続された複数のスイッ
チから成り、上記デコーダによるデコード値に応じてそ
れら複数のスイッチをオン・オフさせる低電位側スイッ
チ群と、 上記高電位側スイッチ群および上記低電位側スイッチ群
の他端に接続され、高電位側および低電位側間の電位差
をそれら高電位側スイッチ群および低電位側スイッチ群
のオン抵抗によって分圧したアナログ電位を出力するア
ナログ電位出力線とを備えたスイッチ型D/Aコンバー
タ。
1. A high potential which comprises a decoder for decoding digital data, and a plurality of switches, one end of which is connected to a high potential side and which are connected in parallel, and which turns on / off the plurality of switches according to a decode value by the decoder. Side switch group and a plurality of switches, one end of which is connected to the low potential side and connected in parallel, and a low potential side switch group that turns on and off the plurality of switches according to the decoding value by the decoder, and the high potential side switch group. Is connected to the other end of the side switch group and the low potential side switch group, and an analog potential obtained by dividing the potential difference between the high potential side and the low potential side by the ON resistance of the high potential side switch group and the low potential side switch group. A switch type D / A converter having an analog potential output line for outputting.
【請求項2】 デジタルデータをデコードするデコーダ
と、 アナログ入力信号を増幅する増幅器と、 一端が上記増幅器の出力端に接続され並列接続された複
数のスイッチから成り、上記デコーダによるデコード値
に応じてそれら複数のスイッチをオン・オフさせる高電
位側スイッチ群と、 一端が低電位側に接続され並列接続された複数のスイッ
チから成り、上記デコーダによるデコード値に応じてそ
れら複数のスイッチをオン・オフさせる低電位側スイッ
チ群と、 上記高電位側スイッチ群および上記低電位側スイッチ群
の他端に接続され、上記増幅器の出力端側および低電位
側間の電位差をそれら高電位側スイッチ群および低電位
側スイッチ群のオン抵抗によって分圧したアナログ出力
信号を出力するボリューム出力線とを備えた電子ボリュ
ーム。
2. A decoder for decoding digital data, an amplifier for amplifying an analog input signal, and a plurality of switches, one end of which is connected to the output end of the amplifier and connected in parallel. It consists of a group of high-potential-side switches that turn on and off those switches, and a plurality of switches that have one end connected to the low-potential side and are connected in parallel. Depending on the value decoded by the above decoder, these switches are turned on and off. Connected to the other end of the low-potential side switch group and the high-potential side switch group and the low-potential side switch group, and the potential difference between the output terminal side and the low-potential side of the amplifier is controlled by the high-potential side switch group and the low-potential side switch group. An electronic volume equipped with a volume output line for outputting an analog output signal divided by the on resistance of the potential side switch group. Over-time.
【請求項3】 デコーダに供給するデジタルデータのタ
イミングを自在にし、高電位側スイッチ群および低電位
側スイッチ群の複数のスイッチのオン・オフの切換時間
を制御する制御手段を備えたことを特徴とする請求項2
記載の電子ボリューム。
3. A control means for freely controlling the timing of digital data supplied to the decoder and controlling the on / off switching time of a plurality of switches in the high potential side switch group and the low potential side switch group. Claim 2
Electronic volume described.
【請求項4】 デジタルデータをデコードするデコーダ
と、 アナログ入力信号を増幅する増幅器と、 一端が上記増幅器の出力端に接続された第1の抵抗器
と、 一端が上記第1の抵抗器の他端に接続され、他端が低電
位側に接続された第2の抵抗器と、 一端が上記増幅器の出力端に接続され並列接続された複
数のスイッチから成り、上記デコーダによるデコード値
に応じてそれら複数のスイッチをオン・オフさせる高電
位側スイッチ群と、 一端が上記第1の抵抗器および上記第2の抵抗器間に接
続され並列接続された複数のスイッチから成り、上記デ
コーダによるデコード値に応じてそれら複数のスイッチ
をオン・オフさせる低電位側スイッチ群と、 上記高電位側スイッチ群および上記低電位側スイッチ群
の他端に接続され、上記増幅器の出力端側と上記第1の
抵抗器および上記第2の抵抗器間との間の電位差をそれ
ら高電位側スイッチ群および低電位側スイッチ群のオン
抵抗によって分圧したアナログ出力信号を出力するボリ
ューム出力線とを備えた電子ボリューム。
4. A decoder for decoding digital data, an amplifier for amplifying an analog input signal, a first resistor whose one end is connected to an output end of the amplifier, and one end of which other than the first resistor. A second resistor connected to the end and the other end connected to the low potential side; and a plurality of switches, one end of which is connected to the output end of the amplifier and connected in parallel. A high-potential-side switch group that turns on and off the plurality of switches, and a plurality of switches, one end of which is connected in parallel between the first resistor and the second resistor, and is decoded by the decoder. Connected to the low potential side switch group for turning on / off the plurality of switches according to the above, and the other ends of the high potential side switch group and the low potential side switch group, and the output of the amplifier. Volume that outputs an analog output signal by dividing the potential difference between the force end side and the first resistor and the second resistor by the ON resistance of the high potential side switch group and the low potential side switch group. Electronic volume with output line.
【請求項5】 デコーダに供給するデジタルデータを、
現在の値から最も減衰した値に徐々に変化させる制御手
段を備えたことを特徴とする請求項2から請求項4のう
ちのいずれか1項記載の電子ボリューム。
5. Digital data supplied to a decoder,
The electronic volume according to claim 2, further comprising control means for gradually changing the current value to the most attenuated value.
JP2002069036A 2002-03-13 2002-03-13 Switch type d/a converter and electronic volume Pending JP2003273739A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002069036A JP2003273739A (en) 2002-03-13 2002-03-13 Switch type d/a converter and electronic volume

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002069036A JP2003273739A (en) 2002-03-13 2002-03-13 Switch type d/a converter and electronic volume

Publications (1)

Publication Number Publication Date
JP2003273739A true JP2003273739A (en) 2003-09-26

Family

ID=29199998

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002069036A Pending JP2003273739A (en) 2002-03-13 2002-03-13 Switch type d/a converter and electronic volume

Country Status (1)

Country Link
JP (1) JP2003273739A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008066848A (en) * 2006-09-05 2008-03-21 Ricoh Co Ltd D/a converter
JP2008077031A (en) * 2006-09-22 2008-04-03 Samsung Sdi Co Ltd Driving circuit and organic electroluminescence display apparatus using same
JP2008122895A (en) * 2006-11-09 2008-05-29 Samsung Sdi Co Ltd Drive circuit and organic electroluminescence display thereof
CN103716737A (en) * 2013-12-31 2014-04-09 杭州士兰微电子股份有限公司 Volume adjusting circuit and method

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008066848A (en) * 2006-09-05 2008-03-21 Ricoh Co Ltd D/a converter
JP2008077031A (en) * 2006-09-22 2008-04-03 Samsung Sdi Co Ltd Driving circuit and organic electroluminescence display apparatus using same
US7868855B2 (en) 2006-09-22 2011-01-11 Samsung Mobile Display Co., Ltd. Driving circuit and organic light emitting diode display device thereof
JP2008122895A (en) * 2006-11-09 2008-05-29 Samsung Sdi Co Ltd Drive circuit and organic electroluminescence display thereof
US8378948B2 (en) 2006-11-09 2013-02-19 Samsung Display Co., Ltd. Driving circuit and organic light emitting diode display device including the same
CN103716737A (en) * 2013-12-31 2014-04-09 杭州士兰微电子股份有限公司 Volume adjusting circuit and method

Similar Documents

Publication Publication Date Title
JPH08213911A (en) Converter driven by current source
EP1184989A3 (en) DA converter
US10379693B2 (en) Current output circuit
JP4759083B2 (en) Digital to analog converter
JP3528958B2 (en) Current addition type DA converter
JP2002335158A (en) Structure for adjusting gain of flash analog-to-digital converter
JP2003273739A (en) Switch type d/a converter and electronic volume
JP6643560B2 (en) Digital / analog converter
JP2002050966A (en) Da converter
JP4376076B2 (en) D / A converter and semiconductor device
US7262727B1 (en) Digital-to-analog data converter and method for conversion thereof
US10771077B1 (en) Hybrid return-to-zero voltage-mode DAC driver
JPH0595239A (en) Level control circuit
JPH10112654A (en) Current segment system d/a converter
JP2004194118A (en) Soft change-over switch and analog signal processing circuit
JP3951726B2 (en) Gain control circuit and electronic volume circuit
JP2004007590A (en) Audio superposition
JPH10303656A (en) Analog signal selection circuit
JPH08125538A (en) Digital/analog converter
JP2003338759A (en) Output compensation circuit for dac
JPH09153774A (en) Waveform shaping circuit
JP2001144618A (en) Digital/analog converter
JP2003347862A (en) Circuit for preventing pop sound
JP2007201770A (en) I/v conversion circuit and da converter
JP2005123759A (en) Output variable circuit for digital to analog converter

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050223

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20060123

A977 Report on retrieval

Effective date: 20061017

Free format text: JAPANESE INTERMEDIATE CODE: A971007

A131 Notification of reasons for refusal

Effective date: 20061128

Free format text: JAPANESE INTERMEDIATE CODE: A131

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070410