JP2003203984A - Semiconductor device - Google Patents

Semiconductor device

Info

Publication number
JP2003203984A
JP2003203984A JP2002002382A JP2002002382A JP2003203984A JP 2003203984 A JP2003203984 A JP 2003203984A JP 2002002382 A JP2002002382 A JP 2002002382A JP 2002002382 A JP2002002382 A JP 2002002382A JP 2003203984 A JP2003203984 A JP 2003203984A
Authority
JP
Japan
Prior art keywords
pad
power supply
layer wiring
reference potential
supply line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002002382A
Other languages
Japanese (ja)
Other versions
JP3932896B2 (en
Inventor
Yuji Tanaka
祐二 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2002002382A priority Critical patent/JP3932896B2/en
Publication of JP2003203984A publication Critical patent/JP2003203984A/en
Application granted granted Critical
Publication of JP3932896B2 publication Critical patent/JP3932896B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a semiconductor device which can be made smaller in circuit area than normally and improved in degree of integration. <P>SOLUTION: An electrostatic discharge protection circuit is formed of a p-type MOS transistor Qp, an n-type MOS transistor Qn, and a protection resistance R. When electrostatic discharge is produced, the p-type MOS transistor Qp or n-type MOS transistor Qn is turned on and a surge current flows to a power source Vdd or reference potential Vss to limit voltage variation of a pad 1, so that an internal circuit 2 is prevented from being broken owing to the electrostatic discharge. A portion (n-type MOS transistor Qn) of an electrostatic protection circuit is formed below an electrode 41 forming the pad 1, so that the circuit area can be made smaller than normal. <P>COPYRIGHT: (C)2003,JPO

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、静電気放電によっ
て内部回路が破壊されることを防止する静電気放電保護
回路を備えた半導体装置、および複数の種類が異なる電
源系を有する半導体装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device having an electrostatic discharge protection circuit for preventing an internal circuit from being destroyed by electrostatic discharge, and a semiconductor device having a plurality of different power supply systems. .

【0002】[0002]

【従来の技術】図5は、静電気放電保護回路を備えた従
来の半導体装置の一例を示す概略的なブロック図であ
る。図5において、符号1はパッドを、符号Qnはn型
MOSトランジスタを、符号Qpはp型MOSトランジ
スタを、符号Rは保護抵抗を、符号2は内部回路をそれ
ぞれ示す。
2. Description of the Related Art FIG. 5 is a schematic block diagram showing an example of a conventional semiconductor device having an electrostatic discharge protection circuit. 5, reference numeral 1 indicates a pad, reference numeral Qn indicates an n-type MOS transistor, reference numeral Qp indicates a p-type MOS transistor, reference numeral R indicates a protection resistor, and reference numeral 2 indicates an internal circuit.

【0003】内部回路2の信号配線は保護抵抗Rを介し
てパッド1に接続される。このパッド1がパッケージ外
部に露出したピンと電気的に接続されることによって、
内部回路2の信号配線が装置の外部に引き出される。パ
ッド1と保護抵抗Rとの接続ラインは、n型MOSトラ
ンジスタQnのドレイン−ソース端子を介して基準電位
Vssに接続されるとともに、p型MOSトランジスタ
Qpのドレイン−ソース端子を介して電源Vddに接続
される。
The signal wiring of the internal circuit 2 is connected to the pad 1 via the protection resistor R. By electrically connecting the pad 1 to the pin exposed outside the package,
The signal wiring of the internal circuit 2 is drawn out of the device. The connection line between the pad 1 and the protection resistor R is connected to the reference potential Vss via the drain-source terminal of the n-type MOS transistor Qn, and is connected to the power supply Vdd via the drain-source terminal of the p-type MOS transistor Qp. Connected.

【0004】図5に示す半導体装置によれば、静電気放
電によってパッド1の電位が電源Vddよりp型MOS
トランジスタQpのしきい電圧分だけ高くなると、この
p型MOSトランジスタQpが導通状態となるため、パ
ッド1の電位上昇が抑制される。また、静電気放電によ
ってパッド1の電位が基準電位Vssよりn型MOSト
ランジスタQnのしきい電圧分だけ低くなると、このn
型MOSトランジスタQnが導通状態となるため、パッ
ド1の電位低下が抑制される。このようにしてパッド1
の電圧変動範囲が制限されるので、静電気放電による内
部回路2の破壊が防止される。
According to the semiconductor device shown in FIG. 5, the potential of the pad 1 is changed from the power source Vdd to the p-type MOS by electrostatic discharge.
When the threshold voltage of the transistor Qp increases, the p-type MOS transistor Qp becomes conductive, so that the potential increase of the pad 1 is suppressed. Further, when the potential of the pad 1 becomes lower than the reference potential Vss by the threshold voltage of the n-type MOS transistor Qn due to electrostatic discharge, this n
Since the type MOS transistor Qn becomes conductive, the potential drop of the pad 1 is suppressed. Pad 1 in this way
Since the voltage fluctuation range is limited, the internal circuit 2 is prevented from being damaged by electrostatic discharge.

【0005】図6は、図5に示す半導体装置の従来のレ
イアウトの一例を示す図である。図6において、符号1
1は半導体基板を、符号12はp型不純物領域を、符号
13はn型不純物領域を、符号14はn型またはp型の
不純物領域を、符号15は多結晶シリコン膜を、符号2
1は第2層配線を、符号31は第3層配線を、符号41
は第4層配線をそれぞれ示す。また図7は、図6の点線
A−A’における半導体装置の断面を矢印aの方向から
見た断面図である。図7と図6の同一符号は同一の構成
要素を示す。その他、図7において、符号16はゲート
電極を、符号17はn型不純物領域を、符号18はp型
不純物領域を、符号50は層間絶縁膜を、符号60はビ
ヤをそれぞれ示す。
FIG. 6 is a diagram showing an example of a conventional layout of the semiconductor device shown in FIG. In FIG. 6, reference numeral 1
Reference numeral 1 is a semiconductor substrate, reference numeral 12 is a p-type impurity region, reference numeral 13 is an n-type impurity region, reference numeral 14 is an n-type or p-type impurity region, reference numeral 15 is a polycrystalline silicon film, reference numeral 2
Reference numeral 1 is a second layer wiring, reference numeral 31 is a third layer wiring, reference numeral 41.
Indicate the fourth layer wirings, respectively. Further, FIG. 7 is a cross-sectional view of the cross section of the semiconductor device taken along the dotted line AA ′ in FIG. 6 viewed from the direction of arrow a. The same reference numerals in FIGS. 7 and 6 indicate the same components. 7, reference numeral 16 indicates a gate electrode, reference numeral 17 indicates an n-type impurity region, reference numeral 18 indicates a p-type impurity region, reference numeral 50 indicates an interlayer insulating film, and reference numeral 60 indicates a via.

【0006】図6および図7に示すように、領域A1に
はパッド1が、領域A2にはn型MOSトランジスタQ
nが、領域A3にはp型MOSトランジスタQpが、領
域A4には抵抗Rが、領域A5には内部回路2がそれぞ
れ形成される。
As shown in FIGS. 6 and 7, the pad 1 is provided in the area A1 and the n-type MOS transistor Q is provided in the area A2.
n, a p-type MOS transistor Qp is formed in the region A3, a resistor R is formed in the region A4, and an internal circuit 2 is formed in the region A5.

【0007】領域A1において、第2配線層および第4
配線層には矩形状の電極41が形成されており、領域A
3および領域A2から延びる第3層配線31とこれらの
電極41とがビヤ60で接続される。
In the area A1, the second wiring layer and the fourth wiring layer are formed.
A rectangular electrode 41 is formed on the wiring layer, and the area A
3 and the third layer wiring 31 extending from the region A2 and these electrodes 41 are connected by the via 60.

【0008】領域A2において、基準電位Vssの配線
である第4層配線42が、第3層配線31と垂直な方向
に延びて形成される。この第4層配線42に面した半導
体基板11上には、第4層配線42と同一方向に延びた
p型不純物領域12が形成される。
In the area A2, a fourth layer wiring 42, which is a wiring of the reference potential Vss, is formed extending in a direction perpendicular to the third layer wiring 31. On the semiconductor substrate 11 facing the fourth layer wiring 42, the p-type impurity region 12 extending in the same direction as the fourth layer wiring 42 is formed.

【0009】p型不純物領域12上にはゲート絶縁膜を
介してゲート電極16が形成されており、このゲート電
極16に面したチャネル形成領域を挟んで、n型MOS
トランジスタQnのソースまたはドレインとなるn型不
純物領域17が形成される。ソースとなるn型不純物領
域17は、ビヤ60を介して第2層配線21に接続さ
れ、更にこの第2層配線21がビヤ60を介して第3層
配線31に接続される。ドレインとなるn型不純物領域
17およびゲート電極16は、ビヤ60を介して同一の
第2層配線21に接続され、更にこの第2層配線21
が、図示しない第3層配線およびビヤ60を介して、基
準電位Vssの配線である第4層配線42に接続され
る。なお図7の例では、p型不純物領域12に形成され
たp型不純物領域18とゲート電極16とが共通の第2
層配線21に接続される。これにより、p型不純物領域
12の電位が基準電位Vssに固定される。
A gate electrode 16 is formed on the p-type impurity region 12 via a gate insulating film, and an n-type MOS is sandwiched by a channel forming region facing the gate electrode 16.
An n-type impurity region 17 to be the source or drain of the transistor Qn is formed. The n-type impurity region 17 serving as a source is connected to the second layer wiring 21 via the via 60, and the second layer wiring 21 is further connected to the third layer wiring 31 via the via 60. The n-type impurity region 17 to be the drain and the gate electrode 16 are connected to the same second layer wiring 21 via the via 60, and the second layer wiring 21 is further connected.
Is connected to the fourth layer wiring 42, which is the wiring of the reference potential Vss, via the third layer wiring (not shown) and the via 60. In the example of FIG. 7, the p-type impurity region 18 formed in the p-type impurity region 12 and the second common gate electrode 16
It is connected to the layer wiring 21. As a result, the potential of the p-type impurity region 12 is fixed to the reference potential Vss.

【0010】領域A3において、電源Vddの配線であ
る第4層配線43が、第4層配線42と平行な方向に延
びて形成される。この第4層配線43に面した半導体基
板11上には、第4層配線43と同一方向に延びたn型
不純物領域13が形成される。
In the area A3, a fourth layer wiring 43, which is a wiring for the power supply Vdd, is formed extending in a direction parallel to the fourth layer wiring 42. On the semiconductor substrate 11 facing the fourth layer wiring 43, the n-type impurity region 13 extending in the same direction as the fourth layer wiring 43 is formed.

【0011】n型不純物領域13上にはゲート絶縁膜を
介してゲート電極16が形成されており、このゲート電
極16に面したチャネル形成領域を挟んで、p型MOS
トランジスタQpのソースまたはドレインとなるp型不
純物領域18が形成される。ソースとなるp型不純物領
域18は、ビヤ60を介して第2層配線21に接続さ
れ、更にこの第2層配線21がビヤ60を介して第3層
配線31に接続される。
A gate electrode 16 is formed on the n-type impurity region 13 via a gate insulating film, and a p-type MOS is sandwiched by a channel forming region facing the gate electrode 16.
A p-type impurity region 18 serving as the source or drain of the transistor Qp is formed. The p-type impurity region 18 serving as the source is connected to the second layer wiring 21 via the via 60, and the second layer wiring 21 is further connected to the third layer wiring 31 via the via 60.

【0012】ドレインとなるp型不純物領域18および
ゲート電極16は、ビヤ60を介して同一の第2層配線
21に接続され、更にこの第2層配線21が、図示しな
い第3層配線およびビヤ60を介して、電源Vddの配
線である第4層配線43に接続される。なお図7の例で
は、n型不純物領域13に形成されたn型不純物領域1
7とゲート電極16とが共通の第2層配線21に接続さ
れる。これにより、n型不純物領域13の電位が電源V
ddに固定される。
The p-type impurity region 18 serving as a drain and the gate electrode 16 are connected to the same second layer wiring 21 via a via 60, and the second layer wiring 21 further includes a third layer wiring and a via (not shown). Via 60, it is connected to the fourth layer wiring 43 which is the wiring of the power supply Vdd. In the example of FIG. 7, the n-type impurity region 1 formed in the n-type impurity region 13 is
7 and the gate electrode 16 are connected to a common second layer wiring 21. As a result, the potential of the n-type impurity region 13 becomes V
It is fixed at dd.

【0013】領域A4において、半導体基板11上に形
成された多結晶シリコン膜15による抵抗Rの一端と第
3層配線31とが、ビヤ60および第2層配線21を介
して接続される。多結晶シリコン膜15の他方の端は、
領域A5の内部回路2から延びる配線と接続される。
In the region A4, one end of the resistor R formed of the polycrystalline silicon film 15 formed on the semiconductor substrate 11 and the third layer wiring 31 are connected via the via 60 and the second layer wiring 21. The other end of the polycrystalline silicon film 15 is
It is connected to a wiring extending from the internal circuit 2 in the area A5.

【0014】次に、複数の種類が異なる電源系を有した
従来の半導体装置について説明する。図8は、2つの電
源系を有した従来の半導体装置における、パッド付近の
レイアウトの一例を示す図である。図8と図5の同一符
号は同一の構成要素を示す。その他、図8において、符
号24は基準電位Vss1の第2層配線を、符号26は
基準電位Vss2の第2層配線を、符号27は電源Vd
d2の第2層配線をそれぞれ示し、これらの配線が内部
回路に直接接続される。また、符号44は基準電位Vs
s1の第4層配線を、符号45は電源Vdd1の第4層
配線を、符号46は基準電位Vss2の第4層配線を、
符号47は電源Vdd2の第4層配線をそれぞれ示し、
これらの配線によってパッドが形成される。
Next, a conventional semiconductor device having a plurality of different power supply systems will be described. FIG. 8 is a diagram showing an example of a layout near a pad in a conventional semiconductor device having two power supply systems. The same reference numerals in FIGS. 8 and 5 indicate the same components. In addition, in FIG. 8, reference numeral 24 is the second layer wiring of the reference potential Vss1, reference numeral 26 is the second layer wiring of the reference potential Vss2, and reference numeral 27 is the power supply Vd.
The second layer wirings of d2 are respectively shown, and these wirings are directly connected to the internal circuit. Reference numeral 44 is the reference potential Vs.
s1 is the fourth layer wiring, reference numeral 45 is the fourth layer wiring of the power source Vdd1, reference numeral 46 is the fourth layer wiring of the reference potential Vss2,
Reference numeral 47 represents the fourth layer wiring of the power supply Vdd2,
Pads are formed by these wirings.

【0015】図8のレイアウト例において、領域A6お
よび領域A10には電源Vdd1系のパッドが形成さ
れ、この領域A6と領域A10との間の領域A8には電
源Vdd2系のパッドが形成される。
In the layout example of FIG. 8, power supply Vdd1 system pads are formed in the regions A6 and A10, and power supply Vdd2 system pads are formed in the region A8 between the regions A6 and A10.

【0016】また、領域A6における基準電位Vss1
のパッドと、領域A8における基準電位Vss2のパッ
ドとが領域A7を挟んで隣接しており、この2つのパッ
ドは、領域A7に形成される双方向の並列ダイオードに
よって互いに接続される。
Further, the reference potential Vss1 in the area A6
And the pad of the reference potential Vss2 in the area A8 are adjacent to each other across the area A7, and the two pads are connected to each other by a bidirectional parallel diode formed in the area A7.

【0017】同様に、領域A10における基準電位Vs
s1のパッドと、領域A8における電源Vdd2のパッ
ドとが領域A9を挟んで隣接しており、この2つのパッ
ドは、領域A9に形成されるダイオードによって互いに
接続される。図8の例において、基準電位Vss1はダ
イオードのアノード側に接続され、電源Vdd2はカソ
ード側に接続される。
Similarly, the reference potential Vs in the area A10 is
The pad of s1 and the pad of the power supply Vdd2 in the area A8 are adjacent to each other across the area A9, and the two pads are connected to each other by the diode formed in the area A9. In the example of FIG. 8, the reference potential Vss1 is connected to the anode side of the diode and the power supply Vdd2 is connected to the cathode side.

【0018】図9は、図8の点線B−B’における半導
体装置の断面図である。図9と、図7および図8の同一
符号は同一の構成要素を示す。その他、図9において、
符号34は基準電位Vss1の第3層配線を、符号36
は基準電位Vss2の第3層配線を、符号37は電源V
dd2の第3層配線をそれぞれ示す。
FIG. 9 is a sectional view of the semiconductor device taken along the dotted line BB 'in FIG. The same reference numerals in FIG. 9 and FIGS. 7 and 8 indicate the same components. In addition, in FIG.
Reference numeral 34 indicates a third layer wiring of the reference potential Vss1, and reference numeral 36.
Is the third layer wiring of the reference potential Vss2, and 37 is the power source V
The third layer wiring of dd2 is shown.

【0019】図9に示すように、第4配線層に形成され
るそれぞれのパッドの電極は、内部回路につながる第2
層配線または第3層配線とビヤ60を介して接続され
る。また、異なる電源系のパッド間には、これらのパッ
ドを接続するダイオードが形成される領域A7や領域A
9のために、回路が何も形成されない空き領域が存在し
ている。
As shown in FIG. 9, the electrodes of the respective pads formed on the fourth wiring layer have the second electrodes connected to the internal circuit.
It is connected to the layer wiring or the third layer wiring via the via 60. Further, between pads of different power supply systems, a region A7 or a region A where a diode connecting these pads is formed.
Therefore, there is an empty area in which no circuit is formed.

【0020】一般に、高速なクロック信号で動作するメ
インのロジック回路などで発生したノイズの混入によっ
て動作に不具合が生じる敏感な信号処理回路には、ノイ
ズ発生元のメイン回路に供給される共通電源とは異なる
独立電源を用いる場合がある。この場合、こうした小規
模な独立電源系は大規模な共通電源系に比べて電源と基
準電位との間の容量成分が小さく、また静電気放電保護
回路の数が共通電源系より少ないので、静電気放電が発
生した場合における回路の電圧が共通電源系より大きく
なりやすい。すなわち、小規模な独立電源系の回路は、
大規模な共通電源系の回路に比べて静電耐量が小さく破
壊されやすい。
In general, a sensitive signal processing circuit whose operation is defective due to the mixing of noise generated in a main logic circuit or the like which operates with a high-speed clock signal has a common power supply supplied to the main circuit of the noise source. May use different independent power supplies. In this case, such a small independent power supply system has a smaller capacitance component between the power supply and the reference potential than a large-scale common power supply system, and the number of electrostatic discharge protection circuits is smaller than that of the common power supply system. When the voltage occurs, the voltage of the circuit tends to be higher than that of the common power supply system. That is, the small independent power supply circuit is
Compared to a large-scale common power supply system circuit, it has low electrostatic resistance and is easily destroyed.

【0021】このような問題を解決するために、例えば
図8および図9に示す半導体装置のように、異なる電源
系の基準電位間や電源電位間に双方向の並列ダイオード
を挿入したり、あるいは一方の電源系の基準電位と他方
の電源系の電源電位との間にダイオードを挿入すること
がある。
In order to solve such a problem, for example, as in the semiconductor device shown in FIGS. 8 and 9, bidirectional parallel diodes are inserted between reference potentials or power supply potentials of different power supply systems, or A diode may be inserted between the reference potential of one power supply system and the power supply potential of the other power supply system.

【0022】ノイズ成分の電圧がこのダイオードの順方
向電圧より小さいものとすると、ダイオードはノイズ成
分に対して高インピーダンスとなるので、異種電源系の
間のノイズ混入は防止される。
If the voltage of the noise component is smaller than the forward voltage of this diode, the diode has a high impedance with respect to the noise component, so that noise mixing between different power supply systems is prevented.

【0023】一方、静電気放電が発生した場合、その大
電圧によってダイオードが導通状態となるので、双方向
の並列ダイオードで接続された基準電位または電源電位
は互いに電気的に接続される。これにより、双方の電源
系の静電放電保護回路が共有されるので、独立電源系と
共通電源系の静電耐量を同程度にすることができる。ま
た、一方の電源系の基準電位と他方の電源系の電源電位
との間に接続されたダイオードによって、独立電源系の
パッドから流れ込む静電気放電のサージ電流の一部が共
通電源系にも流れるので、独立電源系の回路の電圧上昇
を抑制することができる。
On the other hand, when electrostatic discharge occurs, the diode becomes conductive due to the large voltage, so that the reference potential or the power supply potential connected by the bidirectional parallel diode is electrically connected to each other. As a result, since the electrostatic discharge protection circuits of both power supply systems are shared, the electrostatic withstand capability of the independent power supply system and the common power supply system can be made approximately the same. Also, due to the diode connected between the reference potential of one power supply system and the power supply potential of the other power supply system, part of the surge current of electrostatic discharge that flows from the pad of the independent power supply system also flows to the common power supply system. It is possible to suppress the voltage rise of the circuit of the independent power supply system.

【0024】[0024]

【発明が解決しようとする課題】ところで、上述した従
来の半導体装置においては、いずれも静電気放電に対す
る対策として静電気放電保護回路やダイオードが付加さ
れるため、これらの付加回路を形成するための面積が余
分に必要となり、回路面積が肥大化してしまう問題があ
る。
By the way, in each of the above-mentioned conventional semiconductor devices, an electrostatic discharge protection circuit or a diode is added as a countermeasure against electrostatic discharge, so that the area for forming these additional circuits is large. There is a problem in that the circuit area is enlarged because it is required in an extra amount.

【0025】例えば、図6に示す従来のレイアウト例に
おいては、1つのパッドに対してトランジスタ2つ分の
面積が必要となるので、これらのパッドが半導体チップ
の各辺に形成されるものとすると、縦方向および横方向
に対してそれぞれトランジスタ4つ分の面積が余分に必
要となる。
For example, in the conventional layout example shown in FIG. 6, since one pad needs an area for two transistors, it is assumed that these pads are formed on each side of the semiconductor chip. , An area for four transistors is required in each of the vertical direction and the horizontal direction.

【0026】また、図9の断面図から分かるように、図
8に示す従来のレイアウト例では、異なる電源系の間に
挿入するダイオードの領域を設けるために、領域A7や
領域A9のような回路が形成されない無駄な領域がパッ
ド間に生まれてしまう。ICの高機能化に伴って入出力
ピン数は年々増加する傾向にあり、パッド間にこのよう
な無駄な領域が存在することによって回路面積を増大さ
せたり、ピン数が制約されてしまうなどの問題がある。
Further, as can be seen from the sectional view of FIG. 9, in the conventional layout example shown in FIG. 8, circuits such as the regions A7 and A9 are provided in order to provide regions for diodes to be inserted between different power supply systems. A useless area where no gap is formed is created between the pads. The number of input / output pins tends to increase year by year as the functionality of ICs increases, and the presence of such a wasteful region between pads increases the circuit area and limits the number of pins. There's a problem.

【0027】本発明はかかる事情に鑑みてなされたもの
であり、その第1の目的は、従来に比べて回路の面積を
削減できる半導体装置を提供することにある。また、第
2の目的は、回路が形成されない無駄な領域を減らし、
回路の集積度を向上させることができる半導体装置を提
供することにある。
The present invention has been made in view of the above circumstances, and a first object thereof is to provide a semiconductor device capable of reducing the area of a circuit as compared with the conventional one. The second purpose is to reduce a wasteful area where a circuit is not formed,
An object of the present invention is to provide a semiconductor device capable of improving the degree of integration of circuits.

【0028】[0028]

【課題を解決するための手段】上記の目的を達成するた
め、本発明の第1の観点に係る半導体装置は、装置の外
部に配線を引き出すためのパッドと、少なくとも一部が
上記パッドに面した半導体基板上に形成され、静電気放
電によって生ずる上記パッドの電圧上昇を抑制する静電
気放電保護回路とを有する。
In order to achieve the above-mentioned object, a semiconductor device according to a first aspect of the present invention has a pad for drawing out wiring to the outside of the device and at least a part of the surface of the pad. And an electrostatic discharge protection circuit which is formed on the semiconductor substrate and suppresses the voltage rise of the pad caused by electrostatic discharge.

【0029】本発明の第1の観点に係る半導体装置によ
れば、装置の外部に配線を引き出すためのパッドに面し
た半導体基板上に、静電気放電によって生ずる上記パッ
ドの電圧上昇を抑制する静電気放電保護回路の少なくと
も一部が形成される。これにより、パッドに面した半導
体基板上の領域が有効に利用され、回路面積が削減され
る。
According to the semiconductor device of the first aspect of the present invention, the electrostatic discharge for suppressing the voltage rise of the pad caused by the electrostatic discharge is provided on the semiconductor substrate facing the pad for drawing out the wiring to the outside of the device. At least a part of the protection circuit is formed. As a result, the area of the semiconductor substrate facing the pad is effectively used, and the circuit area is reduced.

【0030】上記静電気放電保護回路は、上記パッドと
電源ラインとの間に接続され、上記パッドと上記電源ラ
インとの間の電圧に応じて導通状態となる第1のトラン
ジスタと、上記パッドと基準電位ラインとの間に接続さ
れ、上記パッドと上記基準電位ラインとの間の電圧に応
じて導通状態となる第2のトランジスタとを含んでも良
い。また上記静電気放電保護回路は、上記パッドにつな
がる配線上に直列に挿入された保護抵抗を含んでも良
い。
The electrostatic discharge protection circuit is connected between the pad and the power supply line, and has a first transistor which becomes conductive according to the voltage between the pad and the power supply line, the pad and the reference. It may include a second transistor connected between the potential line and the second transistor which is brought into a conductive state according to a voltage between the pad and the reference potential line. Further, the electrostatic discharge protection circuit may include a protection resistor inserted in series on the wiring connected to the pad.

【0031】本発明の第2の観点に係る半導体装置は、
第1の電源ラインまたは当該第1の電源ライン対応する
基準電位ラインを装置の外部に引き出すための第1のパ
ッドと、第2の電源ラインまたは当該第2の電源ライン
に対応する基準電位ラインを装置の外部に引き出すため
の第2のパッドと、少なくとも一部が、上記第1のパッ
ドまたは上記第2のパッドに面した半導体基板上に形成
され、上記第1のパッドと上記第2のパッドとの間に接
続された少なくとも1つのダイオードとを有する。
A semiconductor device according to a second aspect of the present invention is
A first pad for drawing out the first power supply line or a reference potential line corresponding to the first power supply line to the outside of the device, and a second power supply line or a reference potential line corresponding to the second power supply line. A second pad for drawing to the outside of the device, and at least a part of the second pad formed on the semiconductor substrate facing the first pad or the second pad, the first pad and the second pad And at least one diode connected between and.

【0032】本発明の第2の観点に係る半導体装置によ
れば、上記第1のパッドまたは上記第2のパッドに面し
た半導体基板上に、上記第1のパッドと上記第2のパッ
ドとを接続する少なくとも1つのダイオードが形成され
る。上記ダイオードのしきい電圧より低いノイズに対し
て上記ダイオードは高インピーダンス状態となり、第1
の電源系と第2の電源系との間のノイズ伝搬が抑制され
る。静電気放電により大電圧が発生する場合には、上記
ダイオードが導通状態となり、一方の電源系に流れ込む
サージ電流が他方の電源系にも流れ、サージ電流による
回路電圧の上昇が抑制される。また、上記ダイオードを
形成するための領域を上記第1のパッドと上記第2のパ
ッドとの間に設ける必要がないので、パッド間において
回路が形成されない無駄な領域が減少する。
According to the semiconductor device of the second aspect of the present invention, the first pad and the second pad are provided on the semiconductor substrate facing the first pad or the second pad. At least one diode is formed that connects. When the noise is lower than the threshold voltage of the diode, the diode is in a high impedance state,
The noise propagation between the second power supply system and the second power supply system is suppressed. When a large voltage is generated due to electrostatic discharge, the diode becomes conductive, and a surge current flowing into one power supply system also flows into the other power supply system, suppressing an increase in circuit voltage due to the surge current. Further, since it is not necessary to provide a region for forming the diode between the first pad and the second pad, a useless region where a circuit is not formed between the pads is reduced.

【0033】上記ダイオードは、複数のダイオードが互
いに逆方向に並列接続された並列ダイオードであって、
上記第1の電源ラインにつながる上記第1のパッドと、
上記第2の電源ラインにつながる上記第2のパッドとを
接続する並列ダイオード、または、上記第1の電源ライ
ンに対応した基準電位ラインにつながる上記第1のパッ
ドと、上記第2の電源ラインに対応した基準電位ライン
につながる上記第2のパッドとを接続する並列ダイオー
ドの少なくとも何れか一方を有しても良い。また上記ダ
イオードは、上記第1の電源ラインにつながる上記第1
のパッドと、上記第2の電源ラインに対応した基準電位
ラインにつながる上記第2のパッドとを接続するダイオ
ード、または、上記第1の電源ラインに対応した基準電
位ラインにつながる上記第1のパッドと、上記第2の電
源ラインにつながる上記第2のパッドとを接続するダイ
オードの少なくとも何れか一方を有しても良い。
The diode is a parallel diode in which a plurality of diodes are connected in parallel in mutually opposite directions,
The first pad connected to the first power supply line;
A parallel diode connecting the second pad connected to the second power supply line, or the first pad connected to the reference potential line corresponding to the first power supply line and the second power supply line. You may have at least one of the parallel diode which connects with the said 2nd pad connected to a corresponding reference electric potential line. Further, the diode is connected to the first power supply line and connected to the first power supply line.
Connecting the second pad to the reference potential line corresponding to the second power supply line, or the first pad connecting to the reference potential line corresponding to the first power supply line. And a diode connecting the second pad connected to the second power supply line.

【0034】[0034]

【発明の実施の形態】以下、本発明の2つの実施形態に
ついて、図面を参照して説明する。 <第1の実施形態>図1は、本発明の第1の実施形態に
係る半導体装置の回路構成およびレイアウトの一例を示
す概略的な図である。図1と図6の同一符号は同一の構
成要素を示す。また図2は、図1の点線C−C’におけ
る半導体装置の断面を矢印cの方向から見た断面図であ
る。図2と図7の同一符号は同一の構成要素を示す。
DETAILED DESCRIPTION OF THE INVENTION Two embodiments of the present invention will be described below with reference to the drawings. <First Embodiment> FIG. 1 is a schematic diagram showing an example of a circuit configuration and a layout of a semiconductor device according to a first embodiment of the present invention. The same reference numerals in FIG. 1 and FIG. 6 indicate the same components. 2 is a cross-sectional view of the cross section of the semiconductor device taken along the dotted line CC ′ of FIG. 1 as seen from the direction of arrow c. 2 and FIG. 7 indicate the same components.

【0035】図1および図2に示すように、領域A11
にはパッド1およびn型MOSトランジスタQnが、領
域A12にはp型MOSトランジスタQpが、領域A1
3には抵抗Rが、領域A14には内部回路2がそれぞれ
形成される。
As shown in FIGS. 1 and 2, the area A11
Pad 1 and an n-type MOS transistor Qn in the area A1, a p-type MOS transistor Qp in the area A12, and an area A1.
A resistor R is formed in 3 and an internal circuit 2 is formed in the area A14.

【0036】領域A11において、第4配線層には矩形
状の電極41によってパッドが形成されており、領域A
12から延びる第3層配線31とこの電極41とがビヤ
60を介して接続される。
In the area A11, a pad is formed on the fourth wiring layer by the rectangular electrode 41, and the pad is formed in the area A11.
The third layer wiring 31 extending from 12 and this electrode 41 are connected via the via 60.

【0037】また、パッドを形成する電極41に面し、
領域A12と隣接した半導体基板11上には、n型MO
SトランジスタQnのp型不純物領域12が形成され
る。p型不純物領域12上には、ゲート絶縁膜を介して
ゲート電極16が形成されており、このゲート電極16
に面したチャネル形成領域を挟んで、n型MOSトラン
ジスタQnのソースまたはドレインとなるn型不純物領
域17が形成される。
Also, facing the electrode 41 forming the pad,
An n-type MO is formed on the semiconductor substrate 11 adjacent to the region A12.
P-type impurity region 12 of S transistor Qn is formed. A gate electrode 16 is formed on the p-type impurity region 12 via a gate insulating film.
An n-type impurity region 17 serving as a source or a drain of the n-type MOS transistor Qn is formed sandwiching the channel formation region facing the.

【0038】n型MOSトランジスタQnのソースとな
るn型不純物領域17は、パッドを形成する電極41に
面して形成された第2層配線23と、ビヤ60を介して
接続される。更にこの第2層配線23は、パッドを形成
する電極41の下層に延びた第3層配線31と、ビヤ6
0を介して接続される。
The n-type impurity region 17 serving as the source of the n-type MOS transistor Qn is connected via the via 60 to the second layer wiring 23 formed facing the electrode 41 forming the pad. Further, the second-layer wiring 23 includes a third-layer wiring 31 extending below the electrode 41 forming a pad and a via 6
Connected via 0.

【0039】n型MOSトランジスタQnのドレインと
なるn型不純物領域17およびゲート電極16は、パッ
ドを形成する電極41に面し、第2層配線23と隣接し
て形成された第2層配線22と、ビヤ60を介して接続
される。更にこの第2層配線22は、図示しない第3層
配線およびビヤ60を介して、基準電位Vssの配線で
ある第4層配線42に接続される。第4層配線42は、
パッドを形成する電極41と隣接し、第3層配線31と
垂直な方向に延びて形成される。
The n-type impurity region 17 serving as the drain of the n-type MOS transistor Qn and the gate electrode 16 face the electrode 41 forming the pad, and the second-layer wiring 22 formed adjacent to the second-layer wiring 23. Are connected via the beer 60. Further, the second layer wiring 22 is connected to the fourth layer wiring 42 which is the wiring of the reference potential Vss via the third layer wiring (not shown) and the via 60. The fourth layer wiring 42 is
It is formed adjacent to the electrode 41 forming the pad and extending in the direction perpendicular to the third layer wiring 31.

【0040】なお図2の例では、p型不純物領域12に
形成されたp型不純物領域18とゲート電極16とが共
通の第2層配線22に接続される。これにより、p型不
純物領域12の電位が基準電位Vssに固定される。
In the example of FIG. 2, the p-type impurity region 18 formed in the p-type impurity region 12 and the gate electrode 16 are connected to the common second layer wiring 22. As a result, the potential of the p-type impurity region 12 is fixed to the reference potential Vss.

【0041】領域A12において、p型不純物領域12
と隣接した半導体基板上に、p型MOSトランジスタQ
pのn型不純物領域13が形成される。n型不純物領域
13上には、ゲート絶縁膜を介してゲート電極16が形
成されており、このゲート電極16に面したチャネル形
成領域を挟んで、p型MOSトランジスタQpのソース
またはドレインとなるp型不純物領域18が形成され
る。
In the region A12, the p-type impurity region 12
P-type MOS transistor Q on the semiconductor substrate adjacent to
A p-type n-type impurity region 13 is formed. A gate electrode 16 is formed on the n-type impurity region 13 via a gate insulating film, and a p-type MOS transistor Qp serving as a source or a drain is sandwiched with a channel forming region facing the gate electrode 16 interposed therebetween. The type impurity region 18 is formed.

【0042】p型MOSトランジスタQpのソースとな
るp型不純物領域18は、ビヤ60を介して第2層配線
21に接続され、更にこの第2層配線21がビヤ60を
介して第3層配線31に接続される。
The p-type impurity region 18 serving as the source of the p-type MOS transistor Qp is connected to the second layer wiring 21 through the via 60, and the second layer wiring 21 is further connected through the via 60 to the third layer wiring. 31 is connected.

【0043】p型MOSトランジスタQpのドレインと
なるp型不純物領域18およびゲート電極16は、ビヤ
60を介して同一の第2層配線21に接続され、更にこ
の第2層配線21が、図示しない第3層配線およびビヤ
60を介して、電源Vddの配線である第4層配線43
に接続される。第4層配線43は、第4層配線42と隣
接し、これと同一方向に延びて形成される。
The p-type impurity region 18 serving as the drain of the p-type MOS transistor Qp and the gate electrode 16 are connected to the same second layer wiring 21 via the via 60, and the second layer wiring 21 is not shown. The fourth layer wiring 43, which is the wiring for the power supply Vdd, is provided via the third layer wiring and the via 60.
Connected to. The fourth-layer wiring 43 is formed adjacent to the fourth-layer wiring 42 and extends in the same direction as the fourth-layer wiring 42.

【0044】なお図7の例では、n型不純物領域13に
形成されたn型不純物領域17とゲート電極16とが共
通の第2層配線21に接続される。これにより、n型不
純物領域13の電位が電源Vddに固定される。
In the example of FIG. 7, the n-type impurity region 17 formed in the n-type impurity region 13 and the gate electrode 16 are connected to the common second layer wiring 21. As a result, the potential of the n-type impurity region 13 is fixed to the power supply Vdd.

【0045】領域A13において、半導体基板11上に
形成された多結晶シリコン膜15による抵抗Rの一端と
第3層配線31とが、ビヤ60および第2層配線21を
介して接続される。多結晶シリコン膜15の他方の端
は、領域A14の内部回路2から延びる配線と接続され
る。
In the region A13, one end of the resistor R formed of the polycrystalline silicon film 15 formed on the semiconductor substrate 11 and the third layer wiring 31 are connected via the via 60 and the second layer wiring 21. The other end of polycrystalline silicon film 15 is connected to a wiring extending from internal circuit 2 in region A14.

【0046】上述した図1の半導体装置によれば、静電
気放電によってパッド1の電位が変動しても、p型MO
SトランジスタQpまたはn型MOSトランジスタQn
が導通状態となってサージ電流が電源Vddまたは基準
電位Vssに流れ、パッド1の電圧変動範囲が制限され
るので、静電気放電による内部回路2の破壊が防止され
る。
According to the semiconductor device of FIG. 1 described above, even if the potential of the pad 1 changes due to electrostatic discharge, the p-type MO
S transistor Qp or n-type MOS transistor Qn
Becomes conductive, a surge current flows to the power supply Vdd or the reference potential Vss, and the voltage fluctuation range of the pad 1 is limited, so that the internal circuit 2 is prevented from being damaged by electrostatic discharge.

【0047】更に、図6および図7に示す従来のレイア
ウト例と比較して分かるように、従来例においてn型M
OSトランジスタQnが形成される領域A2、およびパ
ッドが形成される領域A1が、上述した図1および図2
のレイアウト例では領域A11に集約される。したがっ
て、上述のレイアウト例によれば、従来例に比べて約ト
ランジスタ1つ分に相当する面積を削減することができ
る。
Further, as can be seen by comparing with the conventional layout examples shown in FIGS. 6 and 7, the n-type M in the conventional example is used.
The area A2 in which the OS transistor Qn is formed and the area A1 in which the pad is formed are shown in FIGS.
In the layout example of, the area A11 is collected. Therefore, according to the layout example described above, the area corresponding to about one transistor can be reduced as compared with the conventional example.

【0048】また、トランジスタの面積と比較したパッ
ドの面積が、図1および図2のレイアウト例よりも更に
大きい場合には、n型MOSトランジスタQnに加えて
p型MOSトランジスタQpもパッド下層に形成するこ
とができる。さらにスペースがあれば、保護抵抗Rをパ
ッド下層に形成することもできる。このように、従来利
用されていなかったパッド下層の領域に静電気放電保護
回路を形成することによって、回路面積を削減すること
ができる。
When the area of the pad compared to the area of the transistor is larger than the layout examples of FIGS. 1 and 2, a p-type MOS transistor Qp is formed in the lower layer of the pad in addition to the n-type MOS transistor Qn. can do. If there is more space, the protection resistor R can be formed in the lower layer of the pad. As described above, the circuit area can be reduced by forming the electrostatic discharge protection circuit in the region of the pad lower layer which has not been conventionally used.

【0049】また、従来に比べてパッドの直近に静電気
放電保護回路が形成されるので、サージ電流をより効果
的に静電気放電保護回路へ流すことができ、静電気放電
に対する耐性を向上させることができる。
Further, since the electrostatic discharge protection circuit is formed closer to the pad than in the conventional case, the surge current can be more effectively passed to the electrostatic discharge protection circuit and the resistance to electrostatic discharge can be improved. .

【0050】<第2の実施形態>次に、本発明の第2の
実施形態について説明する。図3は、本発明の第2の実
施形態に係る半導体装置のレイアウトの一例を示す概略
的な図である。図3と図8および図9の同一符号は同一
の構成要素を示す。
<Second Embodiment> Next, a second embodiment of the present invention will be described. FIG. 3 is a schematic view showing an example of the layout of a semiconductor device according to the second embodiment of the present invention. The same reference numerals in FIG. 3, FIG. 8 and FIG. 9 indicate the same components.

【0051】領域A15および領域A19には、電源V
dd1系の信号パッドとして矩形状の電極41が第4配
線層に形成され、この電極41と内部回路とをつなぐ第
3層配線31が形成される。また、信号用パッドと内部
回路との接続ライン上に直列に挿入される保護抵抗とし
て、多結晶シリコン膜15が半導体基板11上に形成さ
れる。第3層配線31の上層には、電源Vdd1につな
がる第4層配線45や、電源Vdd1系の基準電位Vs
s1につながる第4層配線44が、第3層配線31に対
して垂直方向に延びて形成される。
A power source V is provided in the areas A15 and A19.
A rectangular electrode 41 is formed in the fourth wiring layer as a dd1-based signal pad, and a third-layer wiring 31 that connects the electrode 41 and the internal circuit is formed. Further, a polycrystalline silicon film 15 is formed on the semiconductor substrate 11 as a protective resistance that is inserted in series on the connection line between the signal pad and the internal circuit. On the upper layer of the third layer wiring 31, the fourth layer wiring 45 connected to the power supply Vdd1 and the reference potential Vs of the power supply Vdd1 system.
The fourth layer wiring 44 connected to s1 is formed so as to extend in the vertical direction with respect to the third layer wiring 31.

【0052】同様に、領域A17には、電源Vdd2系
の信号パッドとして矩形状の電極41が第4配線層に形
成され、この電極41と内部回路とをつなぐ第3層配線
31が形成される。また、信号用パッドと内部回路との
接続ライン上に直列に挿入される保護抵抗として、多結
晶シリコン膜15が半導体基板11上に形成される。第
3層配線31の上層には、電源Vdd2につながる第4
層配線47や、電源Vdd2系の基準電位Vss2につ
ながる第4層配線46が、第3層配線31に対して垂直
方向に延びて形成される。
Similarly, in the area A17, a rectangular electrode 41 is formed in the fourth wiring layer as a signal pad for the power supply Vdd2 system, and a third layer wiring 31 connecting the electrode 41 and the internal circuit is formed. . Further, a polycrystalline silicon film 15 is formed on the semiconductor substrate 11 as a protective resistance that is inserted in series on the connection line between the signal pad and the internal circuit. A fourth layer connected to the power supply Vdd2 is formed on the third layer wiring 31.
The layer wiring 47 and the fourth layer wiring 46 connected to the reference potential Vss2 of the power supply Vdd2 system are formed so as to extend in the vertical direction with respect to the third layer wiring 31.

【0053】なお、電極41と多結晶シリコン膜15と
を接続する第3層配線31の下層には、例えば図7のn
型MOSトランジスタおよびp型MOSトランジスタQ
pのように、静電気放電から内部回路を保護する回路を
形成しても良い。また、図2の例に示すように、この静
電気放電保護回路の少なくとも一部を電極41の下層に
形成しても良い。
In the lower layer of the third layer wiring 31 connecting the electrode 41 and the polycrystalline silicon film 15, for example, n in FIG.
Type MOS transistor and p type MOS transistor Q
A circuit for protecting the internal circuit from electrostatic discharge may be formed like p. Further, as shown in the example of FIG. 2, at least a part of this electrostatic discharge protection circuit may be formed in the lower layer of the electrode 41.

【0054】領域A15と領域A17とに挟まれた領域
A16には、領域A15に隣接して、基準電位Vss1
の電源パッドが第4層配線44上に形成され、領域A1
7に隣接して、基準電位Vss2の電源パッドが第4層
配線46上に形成される。図3の例において、この2つ
のパッドの間隔は、同一電源系内のパッド間隔と同程度
になっている。なお、図3の例では、基準電位Vss1
の電源パッドが形成された第4層配線44は、第2層配
線24を介して内部回路と接続される。基準電位Vss
2の電源パッドが形成された第4層配線46は、第3層
配線36を介して内部回路と接続される。
In the area A16 sandwiched between the area A15 and the area A17, the reference potential Vss1 is adjacent to the area A15.
Power pad is formed on the fourth-layer wiring 44, and the area A1
7, a power supply pad having the reference potential Vss2 is formed on the fourth-layer wiring 46 adjacent to 7. In the example of FIG. 3, the distance between these two pads is approximately the same as the distance between the pads in the same power supply system. In the example of FIG. 3, the reference potential Vss1
The fourth layer wiring 44 on which the power supply pad is formed is connected to the internal circuit through the second layer wiring 24. Reference potential Vss
The fourth layer wiring 46 on which the second power supply pad is formed is connected to the internal circuit via the third layer wiring 36.

【0055】また、領域A16の2つのパッドの下層に
は、互いに逆方向で並列接続された並列ダイオードが形
成される。この並列ダイオードを介して、基準電位Vs
s1のパッドと基準電位Vss2のパッドとが互いに接
続される。
Further, parallel diodes, which are connected in parallel in opposite directions to each other, are formed below the two pads in the region A16. Through this parallel diode, the reference potential Vs
The pad of s1 and the pad of reference potential Vss2 are connected to each other.

【0056】領域A17と領域A19に挟まれた領域A
18には、領域A17に隣接して、電源Vdd2の電源
パッドが第4層配線47上に形成され、領域A19に隣
接して、基準電位Vss1の電源パッドが第4層配線4
4上に形成される。図3の例において、この2つのパッ
ドの間隔も、同一電源系内のパッド間隔と同程度になっ
ている。なお、図3の例では、電源Vdd2の電源パッ
ドが形成された第4層配線47は、第3層配線37を介
して内部回路と接続される。基準電位Vss1の電源パ
ッドが形成された第4層配線44は、第2層配線24を
介して内部回路と接続される。
Area A sandwiched between areas A17 and A19
18, a power supply pad for the power supply Vdd2 is formed on the fourth layer wiring 47 adjacent to the region A17, and a power supply pad for the reference potential Vss1 is formed on the fourth layer wiring 4 adjacent to the region A19.
4 is formed. In the example of FIG. 3, the distance between the two pads is also the same as the distance between the pads in the same power supply system. In the example of FIG. 3, the fourth-layer wiring 47 on which the power supply pad for the power supply Vdd2 is formed is connected to the internal circuit via the third-layer wiring 37. The fourth layer wiring 44 on which the power supply pad of the reference potential Vss1 is formed is connected to the internal circuit via the second layer wiring 24.

【0057】また、領域A18の2つのパッドの下層に
は、基準電位Vss1から電源Vdd2へ順方向となる
向きで、この2つのパッド接続するダイオードが形成さ
れる。
In the lower layer of the two pads in the area A18, a diode for connecting the two pads is formed in the forward direction from the reference potential Vss1 to the power supply Vdd2.

【0058】図4は、図3の点線D−D’における半導
体装置の断面を矢印dの方向から見た断面図であり、図
4と図7〜図9の同一符号は同一の構成要素を示す。領
域A15、領域A17および領域A19において、信号
パッドを形成する電極41の下層には第3層配線31お
よび第2層配線21が形成されており、それぞれがビヤ
60を介して接続される。図4の例において、この第2
層配線31が内部回路に接続される。
FIG. 4 is a cross-sectional view of the cross section of the semiconductor device taken along the dotted line DD ′ in FIG. 3 as seen from the direction of arrow d, and the same reference numerals in FIG. 4 and FIGS. 7 to 9 denote the same constituent elements. Show. In the area A15, the area A17, and the area A19, the third layer wiring 31 and the second layer wiring 21 are formed in the lower layer of the electrode 41 forming the signal pad, and they are connected via the via 60. In the example of FIG. 4, this second
The layer wiring 31 is connected to the internal circuit.

【0059】領域A16において、基準電位Vss1の
電源パッドを形成する電極44に面した半導体基板11
上、および基準電位Vss2の電源パッドを形成する電
極46に面した半導体基板11上には、それぞれn型不
純物領域13が形成される。
In the region A16, the semiconductor substrate 11 facing the electrode 44 forming the power supply pad of the reference potential Vss1.
N-type impurity regions 13 are formed on the semiconductor substrate 11 facing the electrode 46 forming the power supply pad of the reference potential Vss2.

【0060】また領域A16において、電極44は、ビ
ヤ60を介して第3層配線34に接続され、さらにビヤ
60を介して第2層配線24に接続される。この第2層
配線24は、2つのn型不純物領域13に面した上層領
域の一部分であって、内部回路側の領域に形成される。
そして、電極44に面したn型不純物領域13上に形成
されるp型不純物領域18と、電極46に面したn型不
純物領域13上に形成されるn型不純物領域17とに、
それぞれビヤ60を介して接続される。なお図3および
図4の例において、第2層配線24は内部回路方向に延
びて形成されており、これにより、基準電位Vss1の
電源パッドと内部回路とが接続される。
In the area A16, the electrode 44 is connected to the third layer wiring 34 via the via 60 and further connected to the second layer wiring 24 via the via 60. The second layer wiring 24 is a part of the upper layer region facing the two n-type impurity regions 13 and is formed in a region on the internal circuit side.
Then, in the p-type impurity region 18 formed on the n-type impurity region 13 facing the electrode 44 and the n-type impurity region 17 formed on the n-type impurity region 13 facing the electrode 46,
Each is connected via a beer 60. In the examples of FIGS. 3 and 4, the second layer wiring 24 is formed so as to extend in the internal circuit direction, whereby the power supply pad of the reference potential Vss1 and the internal circuit are connected.

【0061】また領域16において、電極46は、ビヤ
60を介して第3層配線36に接続され、さらにビヤ6
0を介して第2層配線26に接続される。この第2層配
線26は、2つのn型不純物領域13に面した上層領域
の一部分であって、半導体チップの外周側の領域に、上
述した第2層配線24と隣接して形成される。そして、
電極44に面したn型不純物領域13上に形成されるn
型不純物領域17と、電極46に面したn型不純物領域
13上に形成されるp型不純物領域18とに、それぞれ
ビヤ60を介して接続される。なお図3および図4の例
において、第3層配線36は内部回路方向に延びて形成
されており、これにより、基準電位Vss2の電源パッ
ドと内部回路とが接続される。
In the region 16, the electrode 46 is connected to the third layer wiring 36 via the via 60, and the via 6 is further connected.
It is connected to the second layer wiring 26 via 0. The second layer wiring 26 is a part of the upper layer region facing the two n-type impurity regions 13, and is formed adjacent to the second layer wiring 24 in the region on the outer peripheral side of the semiconductor chip. And
N formed on the n-type impurity region 13 facing the electrode 44
The type impurity region 17 and the p-type impurity region 18 formed on the n-type impurity region 13 facing the electrode 46 are connected via vias 60, respectively. In the examples of FIGS. 3 and 4, the third layer wiring 36 is formed so as to extend in the internal circuit direction, whereby the power supply pad of the reference potential Vss2 is connected to the internal circuit.

【0062】領域A18において、基準電位Vss1の
電源パッドを形成する電極44に面した半導体基板11
上、および電源Vdd2の電源パッドを形成する電極4
7に面した半導体基板11上には、それぞれn型不純物
領域13が形成される。
In the region A18, the semiconductor substrate 11 facing the electrode 44 forming the power supply pad of the reference potential Vss1.
The electrode 4 forming the power pad of the power source Vdd2
N type impurity regions 13 are formed on the semiconductor substrate 11 facing the semiconductor substrate 7.

【0063】また領域A18において、電極44は、ビ
ヤ60を介して第3層配線34に接続され、さらにビヤ
60を介して第2層配線24に接続される。この第2層
配線24は、2つのn型不純物領域13に面した上層領
域の一部分であって、内部回路側の領域に形成される。
そして、電極44に面したn型不純物領域13上に形成
されるp型不純物領域18と、電極47に面したn型不
純物領域13上に形成されるp型不純物領域18とに、
それぞれビヤ60を介して接続される。なお図3および
図4の例において、第2層配線24は内部回路方向に延
びて形成されており、これにより、基準電位Vss1の
電源パッドと内部回路とが接続される。
In the area A18, the electrode 44 is connected to the third layer wiring 34 via the via 60 and further connected to the second layer wiring 24 via the via 60. The second layer wiring 24 is a part of the upper layer region facing the two n-type impurity regions 13 and is formed in a region on the internal circuit side.
Then, in the p-type impurity region 18 formed on the n-type impurity region 13 facing the electrode 44 and the p-type impurity region 18 formed on the n-type impurity region 13 facing the electrode 47,
Each is connected via a beer 60. In the examples of FIGS. 3 and 4, the second layer wiring 24 is formed so as to extend in the internal circuit direction, whereby the power supply pad of the reference potential Vss1 and the internal circuit are connected.

【0064】また領域18において、電極47は、ビヤ
60を介して第3層配線37に接続され、さらにビヤ6
0を介して第2層配線27に接続される。この第2層配
線27は、2つのn型不純物領域13に面した上層領域
の一部分であって、半導体チップの外周側の領域に、上
述した第2層配線24と隣接して形成される。そして、
電極44に面したn型不純物領域13上に形成されるn
型不純物領域17と、電極47に面したn型不純物領域
13上に形成されるn型不純物領域17とに、それぞれ
ビヤ60を介して接続される。なお図3および図4の例
において、第3層配線37は内部回路方向に延びて形成
されており、これにより、電源Vdd2の電源パッドと
内部回路とが接続される。
In the region 18, the electrode 47 is connected to the third layer wiring 37 via the via 60, and the via 6 is further provided.
It is connected to the second layer wiring 27 through 0. The second layer wiring 27 is a part of the upper layer region facing the two n-type impurity regions 13, and is formed adjacent to the second layer wiring 24 in the region on the outer peripheral side of the semiconductor chip. And
N formed on the n-type impurity region 13 facing the electrode 44
The type impurity region 17 and the n-type impurity region 17 formed on the n-type impurity region 13 facing the electrode 47 are connected via vias 60, respectively. In the examples of FIGS. 3 and 4, the third layer wiring 37 is formed so as to extend in the internal circuit direction, whereby the power supply pad of the power supply Vdd2 and the internal circuit are connected.

【0065】上述した図3および図4に示す半導体装置
によれば、領域A16の電極44に面して形成されたn
型不純物領域13上には、アノードが電極44、カソー
ドが電極46に接続されたpn接合ダイオードが形成さ
れる。領域A16の電極46に面して形成されたn型不
純物領域13上には、アノードが電極46、カソードが
電極44に接続されたpn接合ダイオードが形成され
る。すなわち、互いに逆方向で並列接続された並列ダイ
オードが形成され、これにより、基準電位Vss1と基
準電位Vss2の電源パッドが接続される。
According to the semiconductor device shown in FIGS. 3 and 4, the n formed in the region A16 facing the electrode 44 is n.
A pn junction diode having an anode connected to the electrode 44 and a cathode connected to the electrode 46 is formed on the type impurity region 13. A pn junction diode in which the anode is connected to the electrode 46 and the cathode is connected to the electrode 44 is formed on the n-type impurity region 13 formed facing the electrode 46 in the region A16. That is, parallel diodes connected in parallel in opposite directions are formed, and thereby the power supply pads having the reference potential Vss1 and the reference potential Vss2 are connected.

【0066】また、領域A18の電極44に面して形成
されたn型不純物領域13上には、アノードが電極4
4、カソードが電極47に接続されたpn接合ダイオー
ドが形成される。領域A18の電極47に面して形成さ
れたn型不純物領域13上にも、アノードが電極44、
カソードが電極47に接続されたpn接合ダイオードが
形成される。すなわち、互いに同一向で並列接続された
並列ダイオードが形成され、これにより、電源Vdd2
と基準電位Vss1の電源パッドが接続される。
On the n-type impurity region 13 formed facing the electrode 44 in the region A18, the anode is the electrode 4
4. A pn junction diode whose cathode is connected to the electrode 47 is formed. Also on the n-type impurity region 13 formed facing the electrode 47 in the region A18, the anode is the electrode 44,
A pn junction diode is formed with the cathode connected to the electrode 47. That is, the parallel diodes connected in parallel in the same direction are formed, and as a result, the power source Vdd2
Is connected to the power supply pad of the reference potential Vss1.

【0067】電源Vdd1系で発生するノイズ成分の電
圧がこのダイオードの順方向電圧より小さいものとする
と、ダイオードはノイズ成分に対して高インピーダンス
となるので、電源Vdd1系から電源Vdd2系へのノ
イズ混入は防止される。
If the voltage of the noise component generated in the power supply Vdd1 system is smaller than the forward voltage of this diode, the diode has a high impedance with respect to the noise component, so that noise is mixed from the power supply Vdd1 system to the power supply Vdd2 system. Is prevented.

【0068】電源Vdd2系の電源パッドに対して静電
気放電が発生した場合には、その大電圧によって領域A
16の双方向並列ダイオードが導通状態となり、基準電
位Vss1と基準電位Vss2とが電気的に接続され
る。これにより、双方の電源系の静電放電保護回路が共
有されるため、静電気放電に弱い電源Vdd2系の静電
耐量を電源Vdd1系と同程度にすることができる。ま
た、静電気放電によって領域A18の順方向並列ダイオ
ードが導通状態となり、電源Vdd2系の電源パッドか
ら流れ込む静電気放電のサージ電流の一部が電源Vdd
1系にも流れるので、電源Vdd2系の電圧上昇を抑制
することができる。
When electrostatic discharge occurs on the power supply pad of the power supply Vdd2 system, the area A is caused by the large voltage.
The 16 bidirectional parallel diodes become conductive, and the reference potential Vss1 and the reference potential Vss2 are electrically connected. As a result, since the electrostatic discharge protection circuits of both power supply systems are shared, the electrostatic withstand capability of the power supply Vdd2 system, which is weak against electrostatic discharge, can be made approximately the same as that of the power supply Vdd1 system. Further, due to electrostatic discharge, the forward parallel diode in the region A18 becomes conductive, and a part of the surge current of electrostatic discharge flowing from the power supply pad of the power supply Vdd2 system is partially supplied to the power supply Vdd.
Since the current also flows to the first system, it is possible to suppress the voltage increase of the power supply Vdd2 system.

【0069】更に、上述した従来のレイアウト例と比較
して分かるように、図3および図4の例では、異なる電
源系の隣接するパッドに面した半導体基板上に、このパ
ッド間を接続するためのダイオードが形成されているの
で、図8および図9の領域A7や領域A8のような、異
なる電源系のパッド間において何も回路が形成されない
無駄な領域は存在していない。したがって、上述のレイ
アウト例によれば、従来例に比べて回路が形成されてい
ない無駄な面積を減らすことができ、回路面積の削減や
集積度の向上、ピン数の増大を図ることができる。
Further, as can be seen by comparing with the above-described conventional layout example, in the example of FIGS. 3 and 4, the pads are connected on the semiconductor substrate facing the adjacent pads of different power supply systems. 8 is formed, there is no useless area where no circuit is formed between pads of different power supply systems, such as areas A7 and A8 in FIGS. Therefore, according to the above-described layout example, it is possible to reduce a wasteful area where a circuit is not formed, a circuit area can be reduced, the degree of integration can be improved, and the number of pins can be increased as compared with the conventional example.

【0070】なお、図1〜図4を参照した上述の実施形
態は、何れも本発明を説明するための一例に過ぎず、本
発明はこの例に限定されるものではない。例えば、図1
のp型MOSトランジスタQp、n型MOSトランジス
タQnおよび抵抗Rからなる静電気放電保護回路は一例
に過ぎず、他の様々な静電気放電回路の一部または全部
を、パッドに面した半導体基板上に形成することによっ
ても、本発明は実現可能である。
The embodiments described above with reference to FIGS. 1 to 4 are merely examples for explaining the present invention, and the present invention is not limited to this example. For example, in FIG.
The electrostatic discharge protection circuit including the p-type MOS transistor Qp, the n-type MOS transistor Qn, and the resistor R is merely an example, and a part or all of other various electrostatic discharge protection circuits are formed on the semiconductor substrate facing the pad. The present invention can also be realized by doing so.

【0071】半導体基板上に形成される配線層の層数は
任意である。また、図1〜図4に示した配線の形状は一
例であり、任意の形状で良い。各回路の接続に用いる配
線層の選択も任意であり、どの配線層を用いても良い。
The number of wiring layers formed on the semiconductor substrate is arbitrary. Further, the shapes of the wirings shown in FIGS. 1 to 4 are examples, and any shape may be used. The selection of the wiring layer used for connecting each circuit is arbitrary, and any wiring layer may be used.

【0072】半導体基板の導電型や各不純物領域の導電
型は、図1〜図4に示した例に限定されず、任意に設定
可能である。図1および図2の例では、例としてMOS
トランジスタが用いられているが、トランジスタの種類
は任意であり、例えばバイポーラトランジスタを用いて
も良い。同様に、抵抗の種類も任意であり、例えば不純
物領域を用いて抵抗を形成しても良い。
The conductivity type of the semiconductor substrate and the conductivity type of each impurity region are not limited to the examples shown in FIGS. 1 to 4, and can be set arbitrarily. In the example of FIGS. 1 and 2, as an example, MOS
Although a transistor is used, the type of transistor is arbitrary, and for example, a bipolar transistor may be used. Similarly, the type of resistance is arbitrary, and the resistance may be formed using, for example, an impurity region.

【0073】図4の例では、パッド間を接続するダイオ
ードとしてpn接合ダイオードが形成されているが、他
のダイオードを形成しても本発明は実施可能である。並
列、または直列に接続するダイオードの数も任意であ
り、例えばノイズ電圧が大きい場合には、ダイオードの
直列数を増やしても良い。
In the example of FIG. 4, a pn junction diode is formed as a diode for connecting the pads, but the present invention can be implemented by forming another diode. The number of diodes connected in parallel or in series is also arbitrary. For example, when the noise voltage is high, the number of diodes in series may be increased.

【0074】図3および図4の例では、異なる電源系の
基準電位間を双方向並列ダイオードで接続する例につい
て示しているが、異なる電源電位間を双方向並列ダイオ
ードで接続しても良い。図3および図4の例では、基準
電位Vss1と電源Vdd2との間を接続するダイオー
ドが形成されているが、電源Vdd1と基準電位Vss
2との間を接続するダイオードを形成しても良い。ま
た、ダイオードの向きは任意に設定可能である。図3お
よび図4の例では、双方向並列ダイオードと順方向並列
ダイオードとが共に形成されているが、何れか一方だけ
でも良い。
Although the examples of FIGS. 3 and 4 show the case where the reference potentials of different power supply systems are connected by the bidirectional parallel diodes, the different power supply potentials may be connected by the bidirectional parallel diodes. In the example of FIGS. 3 and 4, the diode connecting the reference potential Vss1 and the power supply Vdd2 is formed, but the power supply Vdd1 and the reference potential Vss are formed.
You may form the diode which connects between 2 and. The direction of the diode can be set arbitrarily. Although the bidirectional parallel diode and the forward parallel diode are both formed in the examples of FIGS. 3 and 4, only one of them may be formed.

【0075】[0075]

【発明の効果】本発明の半導体装置によれば、第1に、
従来に比べて回路の面積を削減できる。第2に、回路が
形成されない無駄な領域を減らし、回路の集積度を向上
させることができる。
According to the semiconductor device of the present invention, firstly,
The area of the circuit can be reduced as compared with the conventional one. Secondly, it is possible to reduce a wasteful area where a circuit is not formed and improve the degree of integration of the circuit.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の第1の実施形態に係る半導体装置の回
路構成およびレイアウトの一例を示す概略的な図であ
る。
FIG. 1 is a schematic diagram showing an example of a circuit configuration and a layout of a semiconductor device according to a first embodiment of the present invention.

【図2】図1に示す半導体装置の断面図である。FIG. 2 is a cross-sectional view of the semiconductor device shown in FIG.

【図3】本発明の第2の実施形態に係る半導体装置のレ
イアウトの一例を示す概略的な図である。
FIG. 3 is a schematic diagram showing an example of a layout of a semiconductor device according to a second embodiment of the present invention.

【図4】図3に示す半導体装置の断面図である。4 is a cross-sectional view of the semiconductor device shown in FIG.

【図5】静電気放電保護回路を備えた従来の半導体装置
の一例を示す概略的なブロック図である。
FIG. 5 is a schematic block diagram showing an example of a conventional semiconductor device including an electrostatic discharge protection circuit.

【図6】図5に示す半導体装置の従来のレイアウトの一
例を示す図である。
6 is a diagram showing an example of a conventional layout of the semiconductor device shown in FIG.

【図7】図6に示す半導体装置の断面図である。7 is a cross-sectional view of the semiconductor device shown in FIG.

【図8】2つの電源系を有した従来の半導体装置におけ
る、パッド付近のレイアウトの一例を示す図である。
FIG. 8 is a diagram showing an example of a layout near a pad in a conventional semiconductor device having two power supply systems.

【図9】図8に示す半導体装置の断面図である。9 is a cross-sectional view of the semiconductor device shown in FIG.

【符号の説明】[Explanation of symbols]

1…パッド、2…内部回路、Qn…p型MOSトランジ
スタ、Qp…p型MOSトランジスタ、11…半導体基
板、12,18…p型不純物領域、13,17…n型不
純物領域、14…n型またはp型の不純物領域、15…
多結晶シリコン膜、16…ゲート電極、21〜27…第
2層配線、31〜37…第3層配線、41〜47…第4
層配線、50…層間絶縁膜、60…ビヤ。
1 ... Pad, 2 ... Internal circuit, Qn ... P-type MOS transistor, Qp ... P-type MOS transistor, 11 ... Semiconductor substrate, 12, 18 ... P-type impurity region, 13, 17 ... N-type impurity region, 14 ... N-type Or a p-type impurity region, 15 ...
Polycrystalline silicon film, 16 ... Gate electrode, 21-27 ... Second layer wiring, 31-37 ... Third layer wiring, 41-47 ... Fourth
Layer wiring, 50 ... Interlayer insulating film, 60 ... Via.

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】 装置の外部に配線を引き出すためのパッ
ドと、 少なくとも一部が上記パッドに面した半導体基板上に形
成され、静電気放電によって生ずる上記パッドの電圧上
昇を抑制する静電気放電保護回路とを有する半導体装
置。
1. A pad for drawing out wiring to the outside of the device, and an electrostatic discharge protection circuit which is formed on at least a part of the semiconductor substrate facing the pad and suppresses a voltage rise of the pad caused by electrostatic discharge. A semiconductor device having.
【請求項2】 上記静電気放電保護回路は、 上記パッドと電源ラインとの間に接続され、上記パッド
と上記電源ラインとの間の電圧に応じて導通状態となる
第1のトランジスタと、 上記パッドと基準電位ラインとの間に接続され、上記パ
ッドと上記基準電位ラインとの間の電圧に応じて導通状
態となる第2のトランジスタとを含む、 請求項1に記載の半導体装置。
2. The electrostatic discharge protection circuit includes a first transistor connected between the pad and a power supply line, the first transistor being conductive according to a voltage between the pad and the power supply line, and the pad. 2. The semiconductor device according to claim 1, further comprising a second transistor connected between the pad and the reference potential line, the second transistor being in a conductive state according to a voltage between the pad and the reference potential line.
【請求項3】 上記静電気放電保護回路は、上記パッド
につながる配線上に直列に挿入された保護抵抗を含む、 請求項2に記載の半導体装置。
3. The semiconductor device according to claim 2, wherein the electrostatic discharge protection circuit includes a protection resistor that is serially inserted on a wiring connected to the pad.
【請求項4】 第1の電源ラインまたは当該第1の電源
ライン対応する基準電位ラインを装置の外部に引き出す
ための第1のパッドと、 第2の電源ラインまたは当該第2の電源ラインに対応す
る基準電位ラインを装置の外部に引き出すための第2の
パッドと、 少なくとも一部が、上記第1のパッドまたは上記第2の
パッドに面した半導体基板上に形成され、上記第1のパ
ッドと上記第2のパッドとの間に接続された少なくとも
1つのダイオードとを有する半導体装置。
4. A first pad for drawing out a first power supply line or a reference potential line corresponding to the first power supply line to the outside of the device, and a second power supply line or the second power supply line. A second pad for drawing out a reference potential line to the outside of the device, and at least a part of the second pad formed on the semiconductor substrate facing the first pad or the second pad, and the first pad. A semiconductor device having at least one diode connected between the second pad and the second pad.
【請求項5】 上記ダイオードは、複数のダイオードが
互いに逆方向に並列接続された並列ダイオードであっ
て、 上記第1の電源ラインにつながる上記第1のパッドと、
上記第2の電源ラインにつながる上記第2のパッドとを
接続する並列ダイオード、または、 上記第1の電源ラインに対応した基準電位ラインにつな
がる上記第1のパッドと、上記第2の電源ラインに対応
した基準電位ラインにつながる上記第2のパッドとを接
続する並列ダイオードの少なくとも何れか一方を有す
る、 請求項4に記載の半導体装置。
5. The diode is a parallel diode in which a plurality of diodes are connected in parallel in opposite directions to each other, and the first pad connected to the first power supply line,
A parallel diode connecting the second pad connected to the second power supply line, or the first pad connected to the reference potential line corresponding to the first power supply line and the second power supply line. The semiconductor device according to claim 4, further comprising at least one of parallel diodes connected to the second pad connected to a corresponding reference potential line.
【請求項6】 上記ダイオードは、 上記第1の電源ラインにつながる上記第1のパッドと、
上記第2の電源ラインに対応した基準電位ラインにつな
がる上記第2のパッドとを接続するダイオード、また
は、 上記第1の電源ラインに対応した基準電位ラインにつな
がる上記第1のパッドと、上記第2の電源ラインにつな
がる上記第2のパッドとを接続するダイオードの少なく
とも何れか一方を有する、 請求項4に記載の半導体装置。
6. The diode includes the first pad connected to the first power supply line,
A diode connecting the second pad connected to the reference potential line corresponding to the second power supply line, or the first pad connected to the reference potential line corresponding to the first power supply line; The semiconductor device according to claim 4, further comprising at least one of a diode connected to the second pad connected to the second power supply line.
JP2002002382A 2002-01-09 2002-01-09 Semiconductor device Expired - Fee Related JP3932896B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002002382A JP3932896B2 (en) 2002-01-09 2002-01-09 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002002382A JP3932896B2 (en) 2002-01-09 2002-01-09 Semiconductor device

Publications (2)

Publication Number Publication Date
JP2003203984A true JP2003203984A (en) 2003-07-18
JP3932896B2 JP3932896B2 (en) 2007-06-20

Family

ID=27642251

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002002382A Expired - Fee Related JP3932896B2 (en) 2002-01-09 2002-01-09 Semiconductor device

Country Status (1)

Country Link
JP (1) JP3932896B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007043032A (en) * 2005-06-30 2007-02-15 Seiko Epson Corp Integrated circuit device and electronic equipment
JP2007150150A (en) * 2005-11-30 2007-06-14 Renesas Technology Corp Semiconductor device
JP2008172121A (en) * 2007-01-15 2008-07-24 Renesas Technology Corp Semiconductor integrated circuit device
KR101027342B1 (en) * 2007-09-10 2011-04-11 주식회사 하이닉스반도체 semiconductor device for protecting a high current from an input/output pad and circuit therefor

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007043032A (en) * 2005-06-30 2007-02-15 Seiko Epson Corp Integrated circuit device and electronic equipment
JP2007150150A (en) * 2005-11-30 2007-06-14 Renesas Technology Corp Semiconductor device
US8552561B2 (en) 2005-11-30 2013-10-08 Renesas Electronics Corporation Semiconductor device with output circuit arrangement
KR101336355B1 (en) * 2005-11-30 2013-12-04 르네사스 일렉트로닉스 가부시키가이샤 A semiconductor device
US8946770B2 (en) 2005-11-30 2015-02-03 Renesas Electronics Corporation Semiconductor device with output circuit and pad
US9093283B2 (en) 2005-11-30 2015-07-28 Renesas Electronics Corporation Semiconductor devices with output circuit and pad
US9343460B2 (en) 2005-11-30 2016-05-17 Renesas Electronics Corporation Semiconductor device with output circuit and pad arrangements
US9515019B2 (en) 2005-11-30 2016-12-06 Renesas Electronics Corporation Semiconductor device
JP2008172121A (en) * 2007-01-15 2008-07-24 Renesas Technology Corp Semiconductor integrated circuit device
KR101027342B1 (en) * 2007-09-10 2011-04-11 주식회사 하이닉스반도체 semiconductor device for protecting a high current from an input/output pad and circuit therefor

Also Published As

Publication number Publication date
JP3932896B2 (en) 2007-06-20

Similar Documents

Publication Publication Date Title
US10366980B2 (en) Semiconductor integrated circuit device
US7280329B2 (en) Integrated circuit device having input/output electrostatic discharge protection cell equipped with electrostatic discharge protection element and power clamp
US9379098B2 (en) Electrostatic discharge protection circuit including a distributed diode string
JP3074003B2 (en) Semiconductor integrated circuit device
US7187037B2 (en) ESD protection devices with SCR structures for semiconductor integrated circuits
US20220352710A1 (en) Electrostatic discharge protection circuit
JPWO2016110905A1 (en) Semiconductor device and design method thereof
US6657264B2 (en) Layout method of latch-up prevention circuit of a semiconductor device
TWI485833B (en) Esd protection circuit and semiconductor device
US20060220136A1 (en) Electro-static discharge protection circuit and semiconductor device having the same
JP2003203984A (en) Semiconductor device
US20030230781A1 (en) Semiconductor device
JPH10107235A (en) Method for constituting gate array lsi and circuit device using the same
JP2000332206A (en) Semiconductor integrated circuit device
JPH0327566A (en) Surge protecting device
JP2007227697A (en) Semiconductor device, and semiconductor integrated device
WO2022215485A1 (en) Semiconductor integrated circuit device
JP3383613B2 (en) Semiconductor integrated circuit device
JPH05335485A (en) Semiconductor integrated circuit device
CN117916874A (en) Semiconductor integrated circuit device with a plurality of semiconductor chips
JPH1187606A (en) Protective circuit against static electricity and semiconductor integrated circuit device provided with the same
JPH04361567A (en) Semiconductor device
JPH02151063A (en) Electrostatic protective device for semiconductor integrated circuit

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20041028

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20061130

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061205

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070205

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Effective date: 20070227

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070312

LAPS Cancellation because of no payment of annual fees