JP2002190598A - Thin-film transistor array substrate and method of manufacturing the same - Google Patents

Thin-film transistor array substrate and method of manufacturing the same

Info

Publication number
JP2002190598A
JP2002190598A JP2000386628A JP2000386628A JP2002190598A JP 2002190598 A JP2002190598 A JP 2002190598A JP 2000386628 A JP2000386628 A JP 2000386628A JP 2000386628 A JP2000386628 A JP 2000386628A JP 2002190598 A JP2002190598 A JP 2002190598A
Authority
JP
Japan
Prior art keywords
thin film
film transistor
array substrate
signal line
scanning line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Abandoned
Application number
JP2000386628A
Other languages
Japanese (ja)
Inventor
Shinji Goto
真志 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2000386628A priority Critical patent/JP2002190598A/en
Publication of JP2002190598A publication Critical patent/JP2002190598A/en
Abandoned legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To provide a thin-film transistor array substrate, used in a liquid crystal display or the like which has superior characteristics and a low defective rate, having no increase in the number of manufacturing processes, and to provide a method of manufacturing the same. SOLUTION: Using gray-tone exposure technology, interconnections which are partially different in thickness are formed, without having to increase the number of processes. In a part where electrical interconnections, such as scanning lines and signal lines intercross, difference in level between the interconnections can be reduced, resulting in improving the step coverage of an insulation film and reducing defects, such as short-circuitings and disconnections between the interconnections. Since a gate insulation film can be formed thinner than in the conventional one, an on-state current of the thin film transistor is increased.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、液晶表示装置等の
アクティブマトリクス型表示装置において用いられる、
薄膜トランジスタアレイ基板およびその製造方法に関す
る。
The present invention relates to an active matrix type display device such as a liquid crystal display device.
The present invention relates to a thin film transistor array substrate and a method for manufacturing the same.

【0002】[0002]

【従来の技術】従来より、液晶表示装置等のアクティブ
マトリクス型表示装置の画素は、薄膜トランジスタ(T
FT)によって駆動されている。このTFTがマトリク
ス状に配置された薄膜トランジスタアレイ基板の製造方
法としては、従来より以下のような方法がある。図8は
TFTとしてボトムゲート型TFTを用いた薄膜トラン
ジスタアレイ基板の製造工程の概略図である。以下、図
8を用いて、従来の薄膜トランジスタアレイ基板の製造
方法を具体的に説明する。
2. Description of the Related Art Conventionally, a pixel of an active matrix type display device such as a liquid crystal display device has a thin film transistor (T
FT). As a method of manufacturing a thin film transistor array substrate in which the TFTs are arranged in a matrix, the following methods have conventionally been used. FIG. 8 is a schematic view of a manufacturing process of a thin film transistor array substrate using a bottom gate type TFT as a TFT. Hereinafter, a conventional method for manufacturing a thin film transistor array substrate will be specifically described with reference to FIG.

【0003】まず、Ti,Mo,W,Al,Ta、Cr
およびこれらの合金の単層膜または積層膜からなる金属
膜を300〜500nmの膜厚で形成し、フォトリソに
よりパターニングされたフォトレジストをマスクとして
金属膜をエッチングすることにより、ゲート電極を形成
する(図8(a))。
First, Ti, Mo, W, Al, Ta, Cr
A gate electrode is formed by forming a metal film made of a single layer film or a stacked film of these alloys with a thickness of 300 to 500 nm and etching the metal film using a photoresist patterned by photolithography as a mask ( FIG. 8 (a)).

【0004】次いで、プラズマCVD法によりゲート絶
縁膜、活性層、コンタクト層の連続成膜を行う。本実施
の形態では、ゲート絶縁膜として窒化シリコン膜、活性
層としてアモルファスシリコン膜、コンタクト層として
n+シリコン膜を原料ガスやプラズマ条件を変化させる
ことにより形成している。
Next, a gate insulating film, an active layer, and a contact layer are successively formed by a plasma CVD method. In this embodiment mode, a silicon nitride film as a gate insulating film, an amorphous silicon film as an active layer, and an n + silicon film as a contact layer are formed by changing a source gas and plasma conditions.

【0005】例えば、窒化シリコン膜はSiH4ガス、
NH3ガス、H2ガスおよびN2ガスを原料とし、アモル
ファスシリコン膜はH2ガスによって10%程度に希釈
されたSiH4ガスを原料とし、n+シリコン膜はアモ
ルファスシリコン膜の原料ガスにPH3ガスを混合する
ことにより形成することができる。
For example, a silicon nitride film is made of SiH 4 gas,
NH 3 gas, H 2 gas and N 2 gas are used as raw materials, the amorphous silicon film is made of SiH 4 gas diluted to about 10% by H 2 gas, and the n + silicon film is made of PH 3 gas as the raw material gas of the amorphous silicon film. It can be formed by mixing gases.

【0006】各層の膜厚としては、ゲート絶縁膜が30
0〜500nm、活性層が100〜300nm、そして
コンタクト層が20〜80nmの膜厚で形成する。次い
で、フォトリソ工程により活性層およびコンタクト層を
島状にパターニングする(図8(b))。
The thickness of each layer is 30 gate insulating films.
The active layer is formed to have a thickness of 100 to 300 nm, and the contact layer is formed to have a thickness of 20 to 80 nm. Next, the active layer and the contact layer are patterned into an island shape by a photolithography process (FIG. 8B).

【0007】次いで、Ti,Mo,W,Al,Ta、C
rおよびこれらの合金の単層膜または積層膜からなる金
属膜を200〜400nmの膜厚で形成し、フォトリソ
によりパターニングされたフォトレジストをマスクとし
て金属膜をエッチングすることにより、ソース/ドレイ
ン電極を形成する。この時、活性層のチャネル領域上の
コンタクト層も同時にエッチングを行い、チャネル領域
とコンタクト領域の分離を行う(図8(c))。
Then, Ti, Mo, W, Al, Ta, C
A source / drain electrode is formed by forming a metal film composed of a single layer film or a laminated film of r and an alloy thereof with a thickness of 200 to 400 nm and etching the metal film using a photoresist patterned by photolithography as a mask. Form. At this time, the contact layer on the channel region of the active layer is simultaneously etched to separate the channel region from the contact region (FIG. 8C).

【0008】次いで、パッシベーション膜となる窒化シ
リコン膜等の絶縁膜をプラズマCVD法等により、30
0〜500nmの膜厚で形成し、その後、ソース/ドレ
イン領域へのコンタクトを取るためにパッシベーション
膜を、フォトリソおよびエッチングにより開孔する(図
8(d))。
Next, an insulating film such as a silicon nitride film serving as a passivation film is formed by plasma CVD or the like.
The passivation film is formed with a thickness of 0 to 500 nm, and thereafter, a hole is formed in the passivation film by photolithography and etching to make contact with the source / drain regions (FIG. 8D).

【0009】最後に、ITO膜等の透明導電膜を形成
し、フォトリソおよびエッチングにより、画素電極とし
て加工することにより、薄膜トランジスタアレイ基板が
完成する(図8(e))。
Finally, a transparent conductive film such as an ITO film is formed and processed as a pixel electrode by photolithography and etching to complete a thin film transistor array substrate (FIG. 8E).

【0010】図7は、それぞれ、従来の薄膜トランジス
タアレイ基板の平面図を示している。
FIG. 7 is a plan view of a conventional thin film transistor array substrate.

【0011】近年では、表示装置の大型化や高精細化に
伴い、薄膜トランジスタアレイ基板を構成するTFTの
駆動能力の向上が求められている。TFTの画素駆動能
力は、TFTの移動度()、チャネル幅(W)とチャネ
ル長(L)の比(W/L)、ゲート絶縁膜容量
(Cins)などによって決定され、これらが大きいほ
ど、画素駆動能力が向上する。そして、TFTの移動度
の向上は、半導体膜や半導体膜とゲート絶縁膜の界面の
特性を改善することによって実現される。また、ゲート
絶縁膜容量の向上は、絶縁膜として誘電率の高い絶縁材
料を用いることや、ゲート絶縁膜の膜厚を薄くすること
によって実現される。
In recent years, with the increase in size and definition of display devices, there has been a demand for an improvement in the driving capability of the TFTs constituting the thin film transistor array substrate. The pixel driving capability of the TFT is determined by the mobility () of the TFT, the ratio (W / L) of the channel width (W) to the channel length (L), the capacitance of the gate insulating film (C ins ), and the like. As a result, the pixel driving capability is improved. The mobility of the TFT is improved by improving the characteristics of the semiconductor film or the interface between the semiconductor film and the gate insulating film. Further, the improvement of the gate insulating film capacity can be realized by using an insulating material having a high dielectric constant as the insulating film or by reducing the thickness of the gate insulating film.

【0012】また、薄膜トランジスタアレイ基板全体で
みた場合には、走査線や信号線といった配線の抵抗も画
素の駆動能力に影響を与える。特に、大型の薄膜トラン
ジスタアレイ基板では、配線抵抗を低くすることが要求
されている。
In addition, when viewed on the entire thin film transistor array substrate, the resistance of the wiring such as the scanning line and the signal line also affects the driving capability of the pixel. In particular, a large thin film transistor array substrate is required to have low wiring resistance.

【0013】[0013]

【発明が解決しようとする課題】TFTの駆動能力を向
上させるためには、ゲート絶縁膜の膜厚を薄くすること
が有効である。また、ゲート絶縁膜の薄膜化は生産性の
向上という点でも望ましい。しかしながら、ゲート絶縁
膜はゲート電極の膜厚段差を被覆し、ゲート電極とソー
ス/ドレイン電極の短絡を防止する役目も果たしてい
る。このため、ゲート絶縁膜を薄くしていくと、薄膜ト
ランジスタにおけるゲート電極とソース/ドレイン電極
間の絶縁不良や、蓄積容量の短絡および走査線と信号線
の短絡等の不良が増し、歩留が低下する。この問題は、
ゲート電極の膜厚を薄くすることにより解決することが
可能であるが、一方で、薄膜トランジスタアレイ基板全
体としては、配線抵抗が高くなるため、画素の駆動能力
が低下するという問題が発生する。したがって、ゲート
絶縁膜の薄膜化と配線抵抗の低抵抗化の両立が困難であ
った。
In order to improve the driving capability of the TFT, it is effective to reduce the thickness of the gate insulating film. It is also desirable to reduce the thickness of the gate insulating film in terms of improving productivity. However, the gate insulating film covers the thickness difference of the gate electrode, and also plays a role of preventing a short circuit between the gate electrode and the source / drain electrode. Therefore, when the thickness of the gate insulating film is reduced, defects such as poor insulation between a gate electrode and a source / drain electrode in a thin film transistor, short-circuit of a storage capacitor, short-circuit of a scanning line and a signal line, and the like, increase, and the yield decreases. I do. This problem,
The problem can be solved by reducing the thickness of the gate electrode, but on the other hand, the wiring resistance of the entire thin film transistor array substrate is increased, which causes a problem that the driving capability of the pixel is reduced. Therefore, it has been difficult to achieve both a reduction in the thickness of the gate insulating film and a reduction in the wiring resistance.

【0014】本発明は、上記の課題を解決し、配線抵抗
の高抵抗化や薄膜トランジスタの短絡、蓄積容量の短
絡、配線間の短絡等の不良を増加させることなく、その
特性および生産性が向上する薄膜トランジスタアレイ基
板およびその製造方法を提供することを目的とする。
The present invention solves the above-mentioned problems, and improves the characteristics and productivity without increasing defects such as an increase in wiring resistance, a short circuit of a thin film transistor, a short circuit of a storage capacitor, and a short circuit between wirings. It is an object of the present invention to provide a thin film transistor array substrate and a method of manufacturing the same.

【0015】[0015]

【課題を解決するための手段】前記目的を解決するため
に、本発明に係る薄膜トランジスタアレイ基板は、ゲー
ト電極を兼ねる走査線が、少なくとも2つの膜厚を有
し、前記走査線の少なくとも薄膜トランジスタのチャネ
ル部に対応する部分の膜厚が、他の部分に比べ薄いこと
を特徴としている。これにより、薄膜トランジスタの短
絡不良を増加させることなく、ゲート絶縁膜を薄膜化で
きるため、薄膜トランジスタアレイ基板の特性および生
産性が向上する。また、配線抵抗もほとんど変化させる
ことはない。
In order to achieve the above object, a thin film transistor array substrate according to the present invention is characterized in that a scanning line serving also as a gate electrode has at least two film thicknesses, and at least a thin film transistor of the scanning line has It is characterized in that the film thickness of a portion corresponding to the channel portion is thinner than other portions. Thus, the thickness of the gate insulating film can be reduced without increasing the short-circuit failure of the thin film transistor, so that the characteristics and productivity of the thin film transistor array substrate are improved. Also, the wiring resistance hardly changes.

【0016】また、本発明に係る薄膜トランジスタアレ
イ基板は、ゲート電極および蓄積容量電極を兼ねる走査
線が、少なくとも2つの膜厚を有し、前記走査線の少な
くとも蓄積容量電極に対応する部分の膜厚が、他の部分
に比べ薄いことを特徴としている。これにより、蓄積容
量の短絡不良を増加させることなく、ゲート絶縁膜を薄
膜化できるため、薄膜トランジスタアレイ基板の特性お
よび生産性が向上する。また、配線抵抗もほとんど変化
させることはない。
Further, in the thin film transistor array substrate according to the present invention, the scanning line serving also as the gate electrode and the storage capacitor electrode has at least two film thicknesses, and the film thickness of at least a portion of the scanning line corresponding to the storage capacitor electrode is provided. However, it is characterized by being thinner than other parts. As a result, the thickness of the gate insulating film can be reduced without increasing the short-circuit failure of the storage capacitor, so that the characteristics and productivity of the thin film transistor array substrate are improved. Also, the wiring resistance hardly changes.

【0017】さらに、本発明に係る薄膜トランジスタア
レイ基板は、走査線が、少なくとも2つの膜厚を有し、
前記走査線の少なくとも信号線と交差する部分の膜厚
が、他の部分に比べ薄いことを特徴としている。これに
より、配線間の短絡不良を増加させることなく、ゲート
絶縁膜を薄膜化できるため、薄膜トランジスタアレイ基
板の特性および生産性が向上する。また、走査線の長さ
に比べ、走査線の膜厚が薄い部分の長さが短いため、配
線抵抗もあまり変化させることはない。
Further, in the thin film transistor array substrate according to the present invention, the scanning line has at least two film thicknesses,
At least a portion of the scanning line that intersects with the signal line is thinner than other portions. Thus, the thickness of the gate insulating film can be reduced without increasing short-circuit defects between the wirings, so that the characteristics and productivity of the thin film transistor array substrate are improved. Further, since the length of the portion where the film thickness of the scanning line is thin is shorter than that of the scanning line, the wiring resistance does not change much.

【0018】また、本発明に係る薄膜トランジスタアレ
イ基板の製造方法は、ゲート電極および蓄積容量電極を
兼ねる走査線を形成する工程が、1層以上の金属膜を形
成する工程と、前記金属膜上に少なくとも2つの厚さを
有するレジストパターンを形成する工程と、前記レジス
トパターンをマスクとしたエッチングにより、少なくと
も2つの厚さを有する金属膜パターンを形成する工程を
少なくとも含むことを特徴としている。これにより、製
造工程数を増加させることなく、少なくとも2つの厚さ
を有するゲート電極および蓄積容量電極を兼ねる走査線
が可能となるため、製造コストを増加させることなく、
特性および生産性に優れた薄膜トランジスタアレイ基板
を製造することができる。
In the method of manufacturing a thin film transistor array substrate according to the present invention, the step of forming a scanning line serving also as a gate electrode and a storage capacitor electrode includes a step of forming at least one metal film, and a step of forming a metal film on the metal film. The method is characterized by including at least a step of forming a resist pattern having at least two thicknesses and a step of forming a metal film pattern having at least two thicknesses by etching using the resist pattern as a mask. This enables a scanning line which also serves as a gate electrode and a storage capacitor electrode having at least two thicknesses without increasing the number of manufacturing steps, without increasing the manufacturing cost.
A thin film transistor array substrate having excellent characteristics and productivity can be manufactured.

【0019】また、本発明に係る他の薄膜トランジスタ
アレイ基板は、信号線が少なくとも2つの膜厚を有し、
前記信号線の少なくとも走査線と交差する部分の膜厚
が、他の部分に比べ薄いことを特徴としている。これに
より、配線間の短絡不良を増加させることなく、ゲート
絶縁膜を薄膜化できるため、薄膜トランジスタアレイ基
板の特性および生産性が向上する。また、信号線の長さ
に比べ、信号線の膜厚が薄い部分の長さが短いため、配
線抵抗もあまり変化させることはない。
Further, in another thin film transistor array substrate according to the present invention, the signal line has at least two film thicknesses,
At least a portion of the signal line that intersects with the scanning line has a smaller thickness than other portions. Thus, the thickness of the gate insulating film can be reduced without increasing short-circuit defects between the wirings, so that characteristics and productivity of the thin film transistor array substrate are improved. In addition, since the length of the thin portion of the signal line is shorter than the length of the signal line, the wiring resistance does not change much.

【0020】また、本発明に係る他の薄膜トランジスタ
アレイ基板は、ソース電極を兼ねる信号線が少なくとも
2つの膜厚を有し、前記信号線の少なくとも薄膜トラン
ジスタとのソース電極のコンタクト部分における膜厚
が、他の部分に比べ薄いことを特徴としている。これに
より、薄膜トランジスタの短絡不良を増加させることな
く、ゲート絶縁膜を薄膜化できるため、薄膜トランジス
タアレイ基板の特性および生産性が向上する。また、配
線抵抗もほとんど変化させることはない。
In another thin film transistor array substrate according to the present invention, a signal line serving also as a source electrode has at least two film thicknesses, and the signal line has a film thickness at least at a contact portion of the source electrode with the thin film transistor. It is characterized by being thinner than other parts. Thus, the thickness of the gate insulating film can be reduced without increasing the short-circuit failure of the thin film transistor, so that the characteristics and productivity of the thin film transistor array substrate are improved. Also, the wiring resistance hardly changes.

【0021】また、本発明に係る薄膜トランジスタアレ
イ基板の製造方法は、ソース電極を兼ねる信号線および
ドレイン電極を形成する工程が、1層以上の導電膜を形
成する工程と、前記導電膜上に少なくとも2つの厚さを
有するレジストパターンを形成する工程と、前記レジス
トパターンをマスクとしたエッチングにより、少なくと
も2つの厚さを有する導電膜パターンを形成する工程を
少なくとも含むことを特徴としている。これにより、製
造工程数を増加させることなく、少なくとも2つの厚さ
を有するソース電極を兼ねる信号線が可能となるため、
製造コストを増加させることなく、特性および生産性に
優れた薄膜トランジスタアレイ基板を製造することがで
きる。
In the method of manufacturing a thin film transistor array substrate according to the present invention, the step of forming a signal line also serving as a source electrode and the step of forming a drain electrode include the step of forming one or more conductive films and the step of forming at least one conductive film on the conductive film. The method is characterized by including at least a step of forming a resist pattern having two thicknesses and a step of forming a conductive film pattern having at least two thicknesses by etching using the resist pattern as a mask. Accordingly, a signal line serving as a source electrode having at least two thicknesses can be formed without increasing the number of manufacturing steps.
A thin film transistor array substrate having excellent characteristics and productivity can be manufactured without increasing the manufacturing cost.

【0022】本発明における薄膜トランジスタアレイ基
板の構成によれば、従来に比べ欠陥や不良を低減するこ
とができる。または、その特性および生産性を向上させ
ることができる。また、本発明における薄膜トランジス
タアレイ基板の製造方法によれば、製造工程数を増加さ
せることなく、従来に比べ欠陥や不良を低減することが
できる。または、その特性および生産性を向上させるこ
とができる。
According to the structure of the thin film transistor array substrate of the present invention, defects and defects can be reduced as compared with the prior art. Alternatively, its characteristics and productivity can be improved. Further, according to the method for manufacturing a thin film transistor array substrate of the present invention, defects and defects can be reduced as compared with the conventional method without increasing the number of manufacturing steps. Alternatively, its characteristics and productivity can be improved.

【0023】また、本発明における液晶表示装置によれ
ば、その画素を駆動する薄膜トランジスタアレイ基板の
欠陥や不良が少なく、画素駆動能力が向上するため、液
晶表示装置の表示品質が向上する。
Further, according to the liquid crystal display device of the present invention, the thin film transistor array substrate for driving the pixel has few defects and defects, and the pixel driving capability is improved, so that the display quality of the liquid crystal display device is improved.

【0024】また、本発明におけるエレクトロルミネッ
センス表示装置によれば、その画素を駆動する薄膜トラ
ンジスタアレイ基板の欠陥や不良が少なく、画素駆動能
力が向上するため、エレクトロルミネッセンス表示装置
の表示品質が向上する。
Further, according to the electroluminescent display device of the present invention, the defects and defects of the thin film transistor array substrate for driving the pixel are reduced and the pixel driving capability is improved, so that the display quality of the electroluminescent display device is improved.

【0025】[0025]

【発明の実施の形態】以下、実施例を用いて本発明をさ
らに具体的に説明する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, the present invention will be described more specifically with reference to examples.

【0026】本発明における薄膜トランジスタアレイ基
板の製造方法では、一部のフォトリソグラフィ工程にお
いて、遮光部と半透光部と透光部を設けたマスクを用い
て、レジスト膜を露光することにより、レジスト膜の現
像後、表面に凹凸のあるレジストパターンを形成する、
いわゆるグレイトーン露光技術を用いている。この露光
技術については、特開平7−49411号公報や特開平
11−307780号公報に示されている。
In the method of manufacturing a thin film transistor array substrate according to the present invention, the resist film is exposed by using a mask provided with a light-shielding portion, a semi-light-transmitting portion, and a light-transmitting portion in some photolithography steps. After developing the film, form a resist pattern with irregularities on the surface,
A so-called gray-tone exposure technique is used. This exposure technique is disclosed in JP-A-7-49411 and JP-A-11-307780.

【0027】本発明における実施例としては、例えば金
属膜上に上記グレイトーン露光技術を用いて、第1のレ
ジスト領域と、前記第1のレジスト領域よりも膜厚の薄
い第2のレジスト領域が形成された、2つの膜厚を有す
るレジストパターンを形成する。そして、このレジスト
パターンをマスクとして、前記金属膜のエッチングを行
う。ここで、第2のレジスト領域におけるレジストおよ
びその下の金属膜の一部もエッチングされるように第2
のレジスト領域のレジスト膜厚を適切に設定することに
より、2つの膜厚を有する金属膜パターンを形成するこ
とができる。
As an embodiment of the present invention, for example, a first resist region and a second resist region having a smaller thickness than the first resist region are formed on a metal film by using the above-mentioned gray tone exposure technique. The formed resist pattern having two film thicknesses is formed. Then, the metal film is etched using the resist pattern as a mask. Here, the second resist region and the second metal region under the resist are etched so that a part of the metal film is also etched.
By appropriately setting the resist film thickness of the resist region, a metal film pattern having two film thicknesses can be formed.

【0028】なお、この際、第1のレジスト領域では、
レジストが残るように、その厚さを設定すればよい。
At this time, in the first resist area,
The thickness may be set so that the resist remains.

【0029】以上のような方法により、1回のフォトリ
ソグラフィ工程で、複数のパターンを形成することがで
きるため、工程数を増加させることはない。
According to the above-described method, a plurality of patterns can be formed in one photolithography step, so that the number of steps is not increased.

【0030】(実施の形態1)本実施の形態は、薄膜ト
ランジスタアレイ基板およびその製造方法の第1実施例
に関する。
(Embodiment 1) The present embodiment relates to a first example of a thin film transistor array substrate and a method of manufacturing the same.

【0031】図1および図2は本発明の第1実施例に係
る薄膜トランジスタアレイ基板の平面概略図および断面
概略図を示している。ガラス等の絶縁表面を有する透光
性の基板上に2つの膜厚を有するゲート電極および蓄積
容量電極を兼ねた走査線1が形成されており、その上に
は、ゲート絶縁膜を介して島化された半導体膜およびソ
ース電極を兼ねた信号線5およびドレイン電極6が順次
形成されている。そして、薄膜トランジスタを保護する
ためのパシベーション膜7が各電極とのコンタクト孔を
除いた領域に形成され、最表面にはドレイン電極と接続
された画素電極8が形成されている。
FIGS. 1 and 2 are a schematic plan view and a schematic sectional view, respectively, of a thin film transistor array substrate according to a first embodiment of the present invention. A scanning line 1 serving also as a gate electrode and a storage capacitor electrode having two thicknesses is formed on a translucent substrate having an insulating surface such as glass, and an island is formed on the scanning line 1 via a gate insulating film. The converted semiconductor film, a signal line 5 also serving as a source electrode, and a drain electrode 6 are sequentially formed. Then, a passivation film 7 for protecting the thin film transistor is formed in a region excluding a contact hole with each electrode, and a pixel electrode 8 connected to a drain electrode is formed on the outermost surface.

【0032】なお、本実施の形態においては、走査線の
うち、ゲート電極部9と蓄積容量電極部10と信号線と
の交差部分の膜厚が他の部分の膜厚に比べて薄くなって
いる。ゲート電極が他の部分よりも膜厚が薄いことは、
ゲート絶縁膜によるゲート電極段差の被覆性が向上する
ため、薄膜トランジスタにおけるゲートとソース間の短
絡等による不良が低減され望ましい。また、蓄積容量電
極が他の部分よりも膜厚が薄いことは、ゲート絶縁膜に
よる電極段差の被覆性が向上するため、走査線と画素電
極の間で形成される蓄積容量の短絡による不良が低減さ
れ望ましい。なお、蓄積容量が短絡すると、液晶表示装
置において、画素欠陥となってしまう。また、走査線に
おける信号線との交差部分の膜厚が他の部分の膜厚に比
べて薄いことは、ゲート絶縁膜による電極段差の被覆性
が向上するため、走査線と信号線の短絡や、信号線の断
線による不良が低減され望ましい。
In the present embodiment, the thickness of the scanning line at the intersection of the gate electrode 9, the storage capacitor electrode 10, and the signal line is smaller than the thickness of the other portions. I have. The fact that the gate electrode is thinner than other parts
Since the coverage of the gate electrode step with the gate insulating film is improved, defects due to a short circuit between the gate and the source in the thin film transistor are preferably reduced. In addition, the fact that the storage capacitor electrode is thinner than the other portions improves coverage of the electrode step with the gate insulating film, and therefore, a failure due to a short circuit of the storage capacitor formed between the scanning line and the pixel electrode is eliminated. Reduced and desirable. When the storage capacitor is short-circuited, a pixel defect occurs in the liquid crystal display device. In addition, the fact that the film thickness of the scanning line at the intersection with the signal line is thinner than that of the other portion means that the coverage of the electrode step by the gate insulating film is improved, so that a short circuit between the scanning line and the signal line can be prevented. It is desirable that defects due to disconnection of the signal line be reduced.

【0033】本実施の形態における薄膜トランジスタア
レイ基板の製造方法は、以下に示す通りである。図3は
本発明の第1実施例に係る薄膜トランジスタアレイ基板
の製造工程概略図を示している。
The method of manufacturing the thin film transistor array substrate according to the present embodiment is as follows. FIG. 3 is a schematic view showing a manufacturing process of the thin film transistor array substrate according to the first embodiment of the present invention.

【0034】まず、Al合金からなる金属膜を300n
mの膜厚で形成し、前述のグレイトーン露光技術を用い
たフォトリソグラフィ工程により、2つの膜厚を有する
レジストパターンを形成する。そして、エッチングによ
り、ゲート電極と蓄積容量電極を兼ねた走査線1を形成
する。本実施の形態では、走査線のうちゲート電極部と
蓄積容量部と後に信号線と交差する部分には、他の部分
よりも膜厚の薄いレジストパターン(第2のレジスト領
域)が形成されており、前記エッチングの際に、前記走
査線のうちゲート電極部と蓄積容量部と後に信号線と交
差する部分では、レジストパターンおよびその下の金属
膜の一部がエッチングされ、その他のレジスト膜厚の厚
い部分(第1のレジスト領域)では、レジストのみがエ
ッチングされるように第1および第2の領域のレジスト
膜厚を設定している。これにより、膜厚300nmの走
査線のうち、ゲート電極部と蓄積容量部と後に信号線と
交差する部分では、膜厚が150nmと薄くなってい
る。(図3(a))。
First, a metal film made of an Al alloy was
Then, a resist pattern having two film thicknesses is formed by a photolithography process using the above-described gray tone exposure technique. Then, a scanning line 1 serving as both a gate electrode and a storage capacitor electrode is formed by etching. In this embodiment mode, a resist pattern (second resist region) having a smaller thickness than other portions is formed in a portion of the scan line which intersects with the signal line after the gate electrode portion and the storage capacitor portion. At the time of the etching, at a portion of the scanning line that intersects with the signal line after the gate electrode portion and the storage capacitor portion, the resist pattern and a part of the metal film thereunder are etched, and the other resist film thicknesses In a thick portion (first resist region), the resist film thickness of the first and second regions is set so that only the resist is etched. As a result, the thickness of the 300-nm-thick scanning line, which intersects with the signal line after the gate electrode portion and the storage capacitor portion, is as thin as 150 nm. (FIG. 3 (a)).

【0035】また、レジスト膜のパターニングにグレイ
トーン露光技術を用いており、エッチングも一回で加工
しているため、従来に比べ、フォトマスクの枚数や工程
数が増加することはない。
Further, since the gray-tone exposure technique is used for patterning the resist film and the etching is performed at one time, the number of photomasks and the number of steps are not increased as compared with the related art.

【0036】次いで、プラズマCVD法によりゲート絶
縁膜2として窒化シリコン膜を200nm、活性層3と
してアモルファスシリコン膜を200nm、コンタクト
層4としてn+アモルファスシリコン膜を30nmの膜
厚で順次形成する。例えば、窒化シリコン膜はSiH4
ガス、NH3ガス、H2ガスおよびN2ガスを原料とし、
アモルファスシリコン膜はH2ガスによって10%程度
に希釈されたSiH4ガスを原料とし、n+シリコン膜
はアモルファスシリコン膜の原料ガスにPH3ガスを混
合したプラズマCVD法により形成することができる。
Next, a silicon nitride film is formed to a thickness of 200 nm as the gate insulating film 2, an amorphous silicon film is formed to a thickness of 200 nm as the active layer 3, and an n + amorphous silicon film is formed to a thickness of 30 nm as the contact layer 4 by the plasma CVD method. For example, a silicon nitride film is SiH 4
Gas, NH 3 gas, H 2 gas and N 2 gas as raw materials,
The amorphous silicon film can be formed by using a SiH 4 gas diluted to about 10% with H 2 gas as a raw material, and the n + silicon film can be formed by a plasma CVD method in which a PH 3 gas is mixed with a raw material gas of the amorphous silicon film.

【0037】なお、本実施の形態においては、走査線の
ゲート電極部や蓄積容量部等の膜厚が薄くなっているた
め、これを被覆するゲート絶縁膜も従来と比べ、30%
から50%薄くすることができる。これにより、薄膜ト
ランジスタアレイ基板の特性(例えばTFTのON電
流)および生産性が向上する。また、ゲート絶縁膜の膜
厚を従来通りに設定すれば、短絡や断線等の不良を低減
することが可能となる。
In this embodiment, since the gate electrode portion and the storage capacitor portion of the scanning line are thinner, the gate insulating film covering the gate electrode portion and the storage capacitor portion is 30% smaller than the conventional one.
From 50% thinner. Thereby, the characteristics (for example, the ON current of the TFT) and the productivity of the thin film transistor array substrate are improved. Further, if the thickness of the gate insulating film is set as usual, it is possible to reduce defects such as short circuit and disconnection.

【0038】次いで、フォトリソグラフィ工程により活
性層およびコンタクト層を島状にパターニングする(図
3(b))。
Next, the active layer and the contact layer are patterned into an island shape by a photolithography process (FIG. 3B).

【0039】次いで、MoW合金からなる金属膜を30
0nmの膜厚で形成し、フォトリソグラフィ工程により
パターニングされたフォトレジストをマスクとして前記
金属膜をエッチングすることにより、ソース電極を兼ね
る信号線5およびドレイン電極6を形成する。この時、
活性層のチャネル領域上のコンタクト層4も同時にエッ
チングを行い、チャネル領域とコンタクト領域の分離を
行う(図3(c))。
Next, a metal film made of MoW alloy is
A signal line 5 also serving as a source electrode and a drain electrode 6 are formed by etching the metal film using a photoresist patterned by a photolithography process as a mask. At this time,
The contact layer 4 on the channel region of the active layer is simultaneously etched to separate the channel region from the contact region (FIG. 3C).

【0040】次いで、パシベーション膜7となる窒化シ
リコン膜をプラズマCVD法等により、400nmの膜
厚で形成し、その後、ソース/ドレイン領域へのコンタ
クトを取るためにパシベーション膜を、フォトリソグラ
フィ工程およびエッチングにより開孔する(図3
(d))。
Next, a silicon nitride film to be a passivation film 7 is formed to a thickness of 400 nm by a plasma CVD method or the like, and then the passivation film is formed by a photolithography process and etching to make contact with source / drain regions. (Fig. 3
(d)).

【0041】最後に、導電性膜としてITO膜を形成
し、フォトリソグラフィ工程およびエッチングにより、
画素電極8として加工することにより、薄膜トランジス
タアレイ基板が完成する(図3(e))。
Finally, an ITO film is formed as a conductive film, and a photolithography process and etching are performed.
By processing it as the pixel electrode 8, a thin film transistor array substrate is completed (FIG. 3E).

【0042】なお、本実施の形態では、ゲート電極とし
てAl合金をソース/ドレイン電極としてMoW合金を
用いたが、これらの材料に限ることなく、Ti,Mo,
W,Al,Ta、Crおよびこれらの合金の単層膜また
は積層膜を用いれば良い。また、他の導電性膜、半導体
膜、絶縁膜も、本実施の形態に示した材料に限らず、こ
れらの機能をみたす膜であればよい。また、それらの膜
厚に関しても、従来と同程度の範囲に設定すれば良い。
In this embodiment, the Al alloy is used as the gate electrode and the MoW alloy is used as the source / drain electrodes. However, the present invention is not limited to these materials, and Ti, Mo,
A single-layer film or a laminated film of W, Al, Ta, Cr and their alloys may be used. Further, the other conductive films, semiconductor films, and insulating films are not limited to the materials described in this embodiment, and may be films that fulfill these functions. Also, their film thicknesses may be set in the same range as in the prior art.

【0043】(実施の形態2)本実施の形態は、薄膜ト
ランジスタアレイ基板およびその製造方法の第2実施例
に関する。
(Embodiment 2) The present embodiment relates to a second embodiment of a thin film transistor array substrate and a method of manufacturing the same.

【0044】図4および図5は本発明の第2実施例に係
る薄膜トランジスタアレイ基板の平面概略図および断面
概略図を示している。ガラス等の絶縁表面を有する透光
性の基板上に2つの膜厚を有するソース電極を兼ねた信
号線5およびドレイン電極6が形成されており、その上
には、島化された半導体膜、ゲート絶縁膜およびゲート
電極と蓄積容量電極を兼ねた走査線が順次形成されてい
る。そして、薄膜トランジスタを保護するためのパシベ
ーション膜が各電極とのコンタクト孔を除いた領域に形
成され、最表面にはドレイン電極6と接続された画素電
極8が形成されている。
FIGS. 4 and 5 are a schematic plan view and a schematic sectional view, respectively, of a thin film transistor array substrate according to a second embodiment of the present invention. A signal line 5 also serving as a source electrode having two thicknesses and a drain electrode 6 are formed on a light-transmitting substrate having an insulating surface such as glass, and an islanded semiconductor film, A gate insulating film and a scanning line serving also as a gate electrode and a storage capacitor electrode are sequentially formed. Then, a passivation film for protecting the thin film transistor is formed in a region except for a contact hole with each electrode, and a pixel electrode 8 connected to the drain electrode 6 is formed on the outermost surface.

【0045】なお、本実施の形態においては、信号線お
よびドレイン電極のうち、少なくとも活性層の下に配置
される部分と、走査線との交差部分の膜厚が他の部分の
膜厚に比べて薄くなっている。信号線およびドレイン電
極のうち、少なくとも活性層の下に配置される部分が他
の部分よりも膜厚が薄いことは、活性層となる半導体膜
による信号線およびドレイン電極段差の被覆性が向上す
るため、薄膜トランジスタにおけるゲートとソース間の
短絡等による不良が低減され望ましい。また、信号線に
おける走査線との交差部分の膜厚が他の部分の膜厚に比
べて薄いことは、ゲート絶縁膜による電極段差の被覆性
が向上するため、走査線と信号線の短絡や、走査線の断
線による不良が低減され望ましい。
In the present embodiment, at least the portion of the signal line and the drain electrode, which is located below the active layer, intersects with the scanning line, has a thickness smaller than those of the other portions. And thin. At least a portion of the signal line and the drain electrode, which is arranged below the active layer, is thinner than the other portion, so that the coverage of the signal line and the drain electrode step with the semiconductor film to be the active layer is improved. Therefore, it is desirable to reduce defects due to a short circuit between the gate and the source in the thin film transistor. In addition, the fact that the film thickness of the signal line at the intersection with the scanning line is smaller than the film thickness of the other portion means that the coverage of the electrode step by the gate insulating film is improved, so that a short circuit between the scanning line and the signal line can be prevented. It is desirable that defects due to disconnection of scanning lines be reduced.

【0046】本実施の形態における薄膜トランジスタア
レイ基板の製造方法は、以下に示す通りである。図6は
本発明の第2実施例に係る薄膜トランジスタアレイ基板
の製造工程概略図を示している。
The method of manufacturing the thin film transistor array substrate according to the present embodiment is as follows. FIG. 6 is a schematic view showing a manufacturing process of a thin film transistor array substrate according to a second embodiment of the present invention.

【0047】まず、n+シリコン膜およびMoW合金か
らなる金属膜をそれぞれ100nmおよび200nmの
膜厚で順に積層し、導電膜を形成する。次に、前述のグ
レイトーン露光技術を用いたフォトリソグラフィ工程に
より、2つの膜厚を有するレジストパターンを前記導電
膜上に形成する。そして、エッチングにより、ソース電
極を兼ねた信号線5およびドレイン電極6を形成する。
本実施の形態では、ドレイン電極および信号線のうち、
ドレイン電極の一部と信号線のソース電極部の一部およ
び後に走査線と交差する部分には、他の部分よりも膜厚
の薄いレジストパターン(第2のレジスト領域)が形成
されており、n+シリコン膜と金属膜の積層膜である前
記導電膜のエッチングの際に、前記ドレイン電極の一部
と前記信号線のうちソース電極部の一部と後に信号線と
交差する部分では、レジストパターンおよびその下の導
電膜の上層にある金属膜のみがエッチングされ、その他
のレジスト膜厚の厚い部分(第1のレジスト領域)で
は、レジストのみがエッチングされるように第1および
第2の領域のレジスト膜厚を設定している。これによ
り、膜厚300nmの信号線のうち、ソース電極の一部
と後に走査線と交差する部分では、膜厚が100nmと
薄くなっており、n+シリコン膜が露出している(図6
(a))。
First, an n + silicon film and a metal film made of a MoW alloy are sequentially laminated in a thickness of 100 nm and 200 nm, respectively, to form a conductive film. Next, a resist pattern having two film thicknesses is formed on the conductive film by a photolithography process using the above-described gray tone exposure technique. Then, the signal line 5 also serving as the source electrode and the drain electrode 6 are formed by etching.
In this embodiment, of the drain electrode and the signal line,
A portion of the drain electrode, a portion of the source electrode portion of the signal line, and a portion that intersects the scanning line later have a resist pattern (second resist region) having a smaller film thickness than other portions, At the time of etching the conductive film, which is a laminated film of an n + silicon film and a metal film, a part of the drain electrode and a part of the signal line, a part of the source electrode part, and a part that intersects the signal line later have a resist pattern. And only the metal film in the upper layer of the conductive film thereunder is etched, and in other thick portions of the resist (the first resist region), only the resist is etched in the first and second regions. The resist film thickness is set. As a result, in the signal line having a thickness of 300 nm, at a portion where a part of the source electrode intersects with the scanning line later, the thickness is reduced to 100 nm and the n + silicon film is exposed (FIG. 6).
(a)).

【0048】また、レジスト膜のパターニングにグレイ
トーン露光技術を用いており、エッチングも一回で加工
しているため、従来に比べ、フォトマスクの枚数や工程
数が増加することはない。
Further, since the gray-tone exposure technique is used for patterning the resist film and the etching is performed in a single operation, the number of photomasks and the number of steps are not increased as compared with the related art.

【0049】次いで、プラズマCVD法等により活性層
3としてアモルファスシリコン膜を150nmの膜厚で
形成した後、フォトリソグラフィ工程により活性層を島
状にパターニングする(図6(b))。
Next, after forming an amorphous silicon film with a thickness of 150 nm as the active layer 3 by a plasma CVD method or the like, the active layer is patterned into an island shape by a photolithography process (FIG. 6B).

【0050】次いで、プラズマCVD法等によりゲート
絶縁膜2として窒化シリコン膜を250nm、スパッタ
法等によりゲート電極を兼ねた走査線となる金属膜とし
てMoW合金膜を250nmの膜厚で順次形成する。次
いで、フォトリソグラフィ工程によりパターニングされ
たフォトレジストをマスクとして前記金属膜をエッチン
グすることにより、ゲート電極を兼ねた走査線1を形成
する(図6(c))。
Next, a 250 nm-thick silicon nitride film is sequentially formed as a gate insulating film 2 by a plasma CVD method or the like, and a MoW alloy film is formed to a thickness of 250 nm as a metal film serving as a scanning line also serving as a gate electrode by a sputtering method or the like. Next, the metal film is etched using a photoresist patterned by a photolithography process as a mask, thereby forming a scanning line 1 also serving as a gate electrode (FIG. 6C).

【0051】なお、本実施の形態においては、信号線の
ソース電極部の一部やドレイン電極の一部の膜厚が薄く
なっているため、これを被覆するように形成する活性層
の膜厚は必要以上に厚くする必要はない。これにより、
薄膜トランジスタアレイ基板の生産性が向上する。ま
た、活性層の膜厚を従来通りに設定すれば、ゲート・ソ
ース間の短絡等の不良を低減することが可能となる。
In this embodiment, since the thickness of a part of the source electrode part and the part of the drain electrode of the signal line is small, the thickness of the active layer formed so as to cover the part is small. Need not be thicker than necessary. This allows
The productivity of the thin film transistor array substrate is improved. If the thickness of the active layer is set as usual, it is possible to reduce defects such as a short circuit between the gate and the source.

【0052】また、本実施の形態においては、信号線の
後に走査線と交差する部分では、膜厚が他の部分と比べ
て薄くなっているため、走査線との絶縁を保つゲート絶
縁膜を従来通りに設定すれば、走査線と信号線の短絡や
走査線の断線等の不良を低減することが可能となる。
Further, in this embodiment, since the film thickness at the portion intersecting the scanning line after the signal line is smaller than that at the other portions, the gate insulating film for maintaining the insulation from the scanning line is formed. If set as before, it is possible to reduce defects such as a short circuit between the scanning line and the signal line and a disconnection of the scanning line.

【0053】次いで、パシベーション膜7となる窒化シ
リコン膜をプラズマCVD法等により、300nmの膜
厚で形成し、その後、走査線、信号線およびドレイン電
極へのコンタクトを取るためにパシベーション膜を、フ
ォトリソグラフィ工程およびエッチングにより開孔する
(図6(d))。
Next, a silicon nitride film to be a passivation film 7 is formed to a thickness of 300 nm by a plasma CVD method or the like, and thereafter, the passivation film for contacting a scanning line, a signal line and a drain electrode is formed by photolithography. A hole is formed by a lithography process and etching (FIG. 6D).

【0054】最後に、導電性膜としてITO膜を形成
し、フォトリソグラフィ工程およびエッチングにより、
画素電極8として加工することにより、薄膜トランジス
タアレイ基板が完成する(図6(e))。
Finally, an ITO film is formed as a conductive film, and a photolithography process and etching are performed.
By processing as the pixel electrode 8, a thin film transistor array substrate is completed (FIG. 6E).

【0055】なお、本実施の形態では、走査線、信号線
およびドレイン電極となる金属膜としてMoW合金を用
いたが、この材料に限ることなく、Ti,Mo,W,A
l,Ta、Crおよびこれらの合金の単層膜または積層
膜を用いれば良い。また、他の導電性膜、半導体膜、絶
縁膜も、本実施の形態に示した材料に限らず、これらの
機能をみたす膜であればよい。また、それらの膜厚に関
しても、従来と同程度の範囲に設定すれば良い。
In the present embodiment, the MoW alloy is used as the metal film for the scanning lines, the signal lines, and the drain electrodes. However, the present invention is not limited to this material.
A single-layer film or a laminated film of 1, Ta, Cr and their alloys may be used. Further, the other conductive films, semiconductor films, and insulating films are not limited to the materials described in this embodiment, and may be films that fulfill these functions. Also, their film thicknesses may be set in the same range as in the prior art.

【0056】(実施の形態3)本実施の形態は、本発明
の液晶表示装置に関する。
(Embodiment 3) The present embodiment relates to a liquid crystal display device of the present invention.

【0057】図9は本発明の第3実施例である液晶表示
装置の概略図である。図10は本発明の第3実施例であ
る液晶表示装置の等価回路である。実施の形態1または
実施の形態2に記載された方法を用いて、薄膜トランジ
スタアレイ基板を作製した後、この上に配向膜を塗布
し、ラビング処理を行った。図9には実施の形態1に記
載の方法によって薄膜トランジスタアレイ基板を作製し
た実施例を示している。そして、対向電極13とカラー
フィルタ12を形成した対向基板11にも同様に配向膜
を塗布し、ラビングによる配向処理を行った。両基板を
貼り合わせ、その間に液晶14を注入し、両基板前後に
偏光板15を配置する。そして各スイッチングトランジ
スタを駆動するための駆動回路17を接続することによ
り液晶表示装置が完成する。
FIG. 9 is a schematic view of a liquid crystal display device according to a third embodiment of the present invention. FIG. 10 is an equivalent circuit of a liquid crystal display device according to a third embodiment of the present invention. After a thin film transistor array substrate was manufactured using the method described in Embodiment Mode 1 or 2, an alignment film was applied thereon, and rubbing treatment was performed. FIG. 9 illustrates an example in which a thin film transistor array substrate is manufactured by the method described in Embodiment 1. Then, an alignment film was similarly applied to the counter substrate 11 on which the counter electrode 13 and the color filter 12 were formed, and an alignment process was performed by rubbing. The two substrates are attached to each other, a liquid crystal 14 is injected between the substrates, and a polarizing plate 15 is disposed before and after the substrates. Then, a liquid crystal display device is completed by connecting a drive circuit 17 for driving each switching transistor.

【0058】なお、本発明の薄膜トランジスタアレイ基
板によって液晶表示装置の画素を駆動することにより、
配線やスイッチングトランジスタの短絡や断線などの不
良が低減されるため、点欠陥や線欠陥といった表示不良
が低減される。
By driving the pixels of the liquid crystal display by the thin film transistor array substrate of the present invention,
Since defects such as short-circuit and disconnection of wirings and switching transistors are reduced, display defects such as point defects and line defects are reduced.

【0059】(実施の形態4)本実施の形態は、本発明
のエレクトロルミネッセンス表示装置に関する。
(Embodiment 4) The present embodiment relates to the electroluminescent display device of the present invention.

【0060】図11は本発明の第4実施例であるエレク
トロルミネッセンス表示装置の概略図である。図12は
本発明の第4実施例であるエレクトロルミネッセンス表
示装置の等価回路である。実施の形態1または実施の形
態2に記載された方法を用いて、多結晶シリコン膜を活
性層とした薄膜トランジスタアレイ基板を作製した後、
画素電極上に導電性高分子23として例えばポリエチレ
ンジオキシチオフェン(PEDT)と実際に発光するポ
リジアルキルフルオレン誘導体を形成し、最後にCa陰
極25を蒸着してエレクトロルミネッセンス表示装置が
完成する。その動作は以下の通りである。まず、スイッ
チングトランジスタがONするように走査線18にパル
ス信号を与えたときに信号線19に表示信号を印加する
と、駆動用トランジスタ27がON状態となって、電流
供給線28から電流が流れ、エレクトロルミネッセンス
セルが発光する。
FIG. 11 is a schematic view of an electroluminescent display device according to a fourth embodiment of the present invention. FIG. 12 is an equivalent circuit of an electroluminescent display device according to a fourth embodiment of the present invention. After manufacturing a thin film transistor array substrate using a polycrystalline silicon film as an active layer by using the method described in Embodiment 1 or 2,
On the pixel electrode, for example, polyethylenedioxythiophene (PEDT) and a polydialkylfluorene derivative that actually emits light are formed as the conductive polymer 23, and finally a Ca cathode 25 is deposited to complete the electroluminescent display device. The operation is as follows. First, when a display signal is applied to the signal line 19 when a pulse signal is applied to the scanning line 18 so that the switching transistor is turned on, the driving transistor 27 is turned on, and current flows from the current supply line 28, The electroluminescent cell emits light.

【0061】本実施の形態では、エレクトロルミネッセ
ンス材料として、ポリジアルキルフルオレン誘導体を用
いたが、他の有機材料、例えば他のポリフルオレン系材
料やポリフェニルビニレン系の材料、または無機材料で
もよい。また、エレクトロルミネッセンス材料の形成方
法としては、塗布、蒸着、インクジェットなどの方法を
用いればよい。
In this embodiment, a polydialkylfluorene derivative is used as the electroluminescent material. However, another organic material, for example, another polyfluorene-based material, polyphenylvinylene-based material, or an inorganic material may be used. As a method for forming the electroluminescent material, a method such as coating, vapor deposition, or ink jet may be used.

【0062】なお、本発明の薄膜トランジスタアレイ基
板によってエレクトロルミネッセンス表示装置の画素を
駆動することにより、配線やスイッチングトランジスタ
の短絡や断線などの不良が低減されるため、点欠陥や線
欠陥といった表示不良が低減される。
By driving the pixels of the electroluminescence display device by the thin film transistor array substrate of the present invention, defects such as short-circuiting and disconnection of wirings and switching transistors are reduced, and display defects such as point defects and line defects are reduced. Reduced.

【0063】[0063]

【発明の効果】本発明の薄膜トランジスタアレイ基板の
構成によれば、従来に比べ、配線間の短絡や断線などの
不良が低減される。また、ゲート絶縁膜の厚さを薄くす
ることが可能となるため、薄膜トランジスタアレイ基板
の特性および生産性が向上する。このため、本発明の実
用上の効果は大きい。
According to the structure of the thin film transistor array substrate of the present invention, defects such as short-circuiting between wires and disconnection are reduced as compared with the prior art. Further, since the thickness of the gate insulating film can be reduced, characteristics and productivity of the thin film transistor array substrate are improved. Therefore, the practical effect of the present invention is great.

【0064】また、本発明の薄膜トランジスタアレイ基
板の製造方法によれば、製造工程数を増加させることな
く、配線間の短絡や断線などの不良を低減することがで
きるため、製造コストを低減することができ、実用上の
効果は大きい。
According to the method of manufacturing a thin film transistor array substrate of the present invention, it is possible to reduce defects such as short-circuiting between wires and disconnection without increasing the number of manufacturing steps. And the practical effect is great.

【0065】また、本発明における液晶表示装置によれ
ば、配線やトランジスタの短絡や断線による表示不良が
低減され、その実用上の効果は大きい。
Further, according to the liquid crystal display device of the present invention, display defects due to short-circuiting or disconnection of wirings and transistors are reduced, and the practical effect is great.

【0066】また、本発明におけるエレクトロルミネッ
センス表示装置によれば、配線やトランジスタの短絡や
断線による表示不良が低減され、その実用上の効果は大
きい。
Further, according to the electroluminescent display device of the present invention, display defects due to short-circuiting or disconnection of wirings and transistors are reduced, and the practical effect is large.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1実施例に係る薄膜トランジスタア
レイ基板の平面概略図
FIG. 1 is a schematic plan view of a thin film transistor array substrate according to a first embodiment of the present invention.

【図2】本発明の第1実施例に係る薄膜トランジスタア
レイ基板の断面概略図
FIG. 2 is a schematic cross-sectional view of a thin film transistor array substrate according to a first embodiment of the present invention.

【図3】本発明の第1実施例に係る薄膜トランジスタア
レイ基板の製造工程概略図
FIG. 3 is a schematic diagram of a manufacturing process of the thin film transistor array substrate according to the first embodiment of the present invention.

【図4】本発明の第2実施例に係る薄膜トランジスタア
レイ基板の平面概略図
FIG. 4 is a schematic plan view of a thin film transistor array substrate according to a second embodiment of the present invention.

【図5】本発明の第2実施例に係る薄膜トランジスタア
レイ基板の断面概略図
FIG. 5 is a schematic cross-sectional view of a thin film transistor array substrate according to a second embodiment of the present invention.

【図6】本発明の第2実施例に係る薄膜トランジスタア
レイ基板の製造工程概略図
FIG. 6 is a schematic view illustrating a manufacturing process of a thin film transistor array substrate according to a second embodiment of the present invention.

【図7】従来の薄膜トランジスタアレイ基板の平面概略
FIG. 7 is a schematic plan view of a conventional thin film transistor array substrate.

【図8】従来の薄膜トランジスタアレイ基板の製造工程
概略図
FIG. 8 is a schematic diagram of a manufacturing process of a conventional thin film transistor array substrate.

【図9】本発明の液晶表示装置の概略図FIG. 9 is a schematic diagram of a liquid crystal display device of the present invention.

【図10】本発明の液晶表示装置の等価回路を示す図FIG. 10 is a diagram showing an equivalent circuit of the liquid crystal display device of the present invention.

【図11】本発明のエレクトロルミネッセンス表示装置
の概略図
FIG. 11 is a schematic diagram of an electroluminescent display device according to the present invention.

【図12】本発明のエレクトロルミネッセンス表示装置
の等価回路を示す図
FIG. 12 is a diagram showing an equivalent circuit of the electroluminescent display device of the present invention.

【符号の説明】[Explanation of symbols]

1 走査線 2 ゲート絶縁膜 3 活性層 4 コンタクト層 5 信号線 6 ドレイン電極 7 パシベーション膜 8 画素電極 9 ゲート電極部 10 蓄積容量電極部 11 対向基板 12 カラーフィルタ 13 対向電極 14 液晶 15 偏光板 16 バックライト 17 駆動回路 18 走査線 19 信号線 20 スイッチングトランジスタ 21 液晶セル 22 蓄積容量 23 導電性高分子 24 ポリフルオレン誘導体 25 Ca陰極 26 エレクトロルミネッセンスセル 27 駆動用トランジスタ 28 電流供給線 REFERENCE SIGNS LIST 1 scanning line 2 gate insulating film 3 active layer 4 contact layer 5 signal line 6 drain electrode 7 passivation film 8 pixel electrode 9 gate electrode unit 10 storage capacitor electrode unit 11 counter substrate 12 color filter 13 counter electrode 14 liquid crystal 15 polarizing plate 16 back Light 17 Drive circuit 18 Scan line 19 Signal line 20 Switching transistor 21 Liquid crystal cell 22 Storage capacitor 23 Conductive polymer 24 Polyfluorene derivative 25 Ca cathode 26 Electroluminescence cell 27 Driving transistor 28 Current supply line

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H01L 21/768 H01L 21/90 W 29/78 612C Fターム(参考) 2H092 JA25 JA26 JA28 JA38 JA42 JA44 JB13 JB23 JB32 JB33 JB38 KA07 MA05 MA07 MA08 MA12 MA27 MA35 MA37 MA41 NA27 PA06 5C094 AA42 AA43 BA03 BA27 BA31 BA43 CA19 DA15 EA04 EA07 EB02 JA08 5F033 GG04 HH08 HH09 HH17 HH18 HH19 HH20 HH21 KK08 KK09 KK17 KK18 KK19 KK20 MM20 MM28 NN21 QQ01 VV06 VV15 XX02 XX31 5F110 AA01 AA03 AA26 BB02 CC01 CC07 DD02 EE03 EE04 EE06 EE14 EE25 EE37 EE44 FF03 FF30 GG02 GG15 GG24 GG45 HK03 HK04 HK06 HK09 HK16 HK21 HK35 HL07 NN04 NN24 NN35 NN72 ──────────────────────────────────────────────────続 き Continued on the front page (51) Int.Cl. 7 Identification symbol FI theme coat ゛ (reference) H01L 21/768 H01L 21/90 W 29/78 612C F term (reference) 2H092 JA25 JA26 JA28 JA38 JA42 JA44 JB13 JB23 JB32. 5F110 AA01 AA03 AA26 BB02 CC01 CC07 DD02 EE03 EE04 EE06 EE14 EE25 EE37 EE44 FF03 FF30 GG02 GG15 GG24 GG45 HK03 HK04 HK06 HK09 HK16 HK21 HK35 HL07 NN04 NN24 NN35 NN72

Claims (18)

【特許請求の範囲】[Claims] 【請求項1】絶縁表面を有する基板上に、走査線と、前
記走査線と交差した信号線と、前記走査線と前記信号線
の交差する部分に配置され、走査線に接続されたゲート
電極とゲート絶縁膜と半導体膜と信号線に接続されたソ
ース電極とドレイン電極を具備する薄膜トランジスタ
と、前記薄膜トランジスタのドレイン電極に接続された
画素電極を具備する薄膜トランジスタアレイ基板におい
て、前記ゲート電極を兼ねる前記走査線が少なくとも2
つの膜厚を有し、前記走査線のうち少なくとも薄膜トラ
ンジスタのチャネル部に対応する部分の膜厚が、他の部
分に比べ薄いことを特徴とする薄膜トランジスタアレイ
基板。
1. A scanning line, a signal line intersecting with the scanning line, and a gate electrode disposed at a portion where the scanning line intersects with the signal line and connected to the scanning line on a substrate having an insulating surface. A thin film transistor having a source electrode and a drain electrode connected to a gate insulating film, a semiconductor film, and a signal line; and a thin film transistor array substrate having a pixel electrode connected to a drain electrode of the thin film transistor. At least 2 scan lines
A thin film transistor array substrate having two film thicknesses, wherein at least a portion of the scanning line corresponding to a channel portion of the thin film transistor is thinner than other portions.
【請求項2】絶縁表面を有する基板上に、走査線と、前
記走査線と交差した信号線と、前記走査線と前記信号線
の交差する部分に配置され、走査線に接続されたゲート
電極とゲート絶縁膜と半導体膜と信号線に接続されたソ
ース電極とドレイン電極を具備する薄膜トランジスタ
と、前記薄膜トランジスタのドレイン電極に接続された
画素電極と、前記走査線の一部を片側の電極の少なくと
も一部とした蓄積容量を具備する薄膜トランジスタアレ
イ基板において、ゲート電極および蓄積容量電極を兼ね
る走査線が、少なくとも2つの膜厚を有し、前記走査線
の少なくとも蓄積容量電極に対応する部分の膜厚が、他
の部分に比べ薄いことを特徴とする薄膜トランジスタア
レイ基板。
2. A scanning line, a signal line intersecting with the scanning line, and a gate electrode arranged at a portion where the scanning line intersects with the signal line and connected to the scanning line on a substrate having an insulating surface. A thin film transistor including a source electrode and a drain electrode connected to a gate insulating film, a semiconductor film, and a signal line; a pixel electrode connected to a drain electrode of the thin film transistor; In a thin film transistor array substrate including a part of a storage capacitor, a scan line serving also as a gate electrode and a storage capacitor electrode has at least two film thicknesses, and a film thickness of at least a portion of the scan line corresponding to the storage capacitor electrode. However, a thin film transistor array substrate characterized by being thinner than other parts.
【請求項3】前記ゲート電極を兼ねる前記走査線が少な
くとも2つの膜厚を有し、前記走査線のうち少なくとも
薄膜トランジスタのチャネル部に対応する部分の膜厚
が、他の部分に比べ薄いことを特徴とする請求項2に記
載の薄膜トランジスタアレイ基板。
3. The semiconductor device according to claim 1, wherein the scanning line serving also as the gate electrode has at least two film thicknesses, and that at least a portion of the scanning line corresponding to a channel portion of the thin film transistor is thinner than other portions. 3. The thin film transistor array substrate according to claim 2, wherein:
【請求項4】絶縁表面を有する基板上に、走査線と、前
記走査線上を少なくとも絶縁膜を介してと交差する信号
線と、前記走査線と前記信号線の交差する部分に配置さ
れ、走査線に接続されたゲート電極とゲート絶縁膜と半
導体膜と信号線に接続されたソース電極とドレイン電極
を具備する薄膜トランジスタと、前記薄膜トランジスタ
のドレイン電極に接続された画素電極を具備する薄膜ト
ランジスタアレイ基板において、前記走査線が、少なく
とも2つの膜厚を有し、前記走査線の少なくとも信号線
と交差する部分の膜厚が、他の部分に比べ薄いことを特
徴と薄膜トランジスタアレイ基板。
4. A scanning line disposed on a substrate having an insulating surface, a scanning line, a signal line intersecting at least with an insulating film on the scanning line, and a portion where the scanning line intersects with the signal line. A thin film transistor including a gate electrode connected to a line, a gate insulating film, a semiconductor film, and a source electrode and a drain electrode connected to a signal line; and a thin film transistor array substrate including a pixel electrode connected to a drain electrode of the thin film transistor. Wherein the scanning line has at least two film thicknesses, and a film thickness of at least a portion of the scanning line intersecting the signal line is thinner than other portions.
【請求項5】前記ゲート電極を兼ねる前記走査線が少な
くとも2つの膜厚を有し、前記走査線のうち少なくとも
薄膜トランジスタのチャネル部に対応する部分の膜厚
が、他の部分に比べ薄いことを特徴とする請求項4に記
載の薄膜トランジスタアレイ基板。
5. The semiconductor device according to claim 1, wherein the scanning line serving also as the gate electrode has at least two film thicknesses, and that at least a portion of the scanning line corresponding to a channel portion of the thin film transistor is thinner than other portions. The thin film transistor array substrate according to claim 4, wherein
【請求項6】前記走査線の一部を片側の電極の少なくと
も一部とした蓄積容量を具備し、ゲート電極および蓄積
容量電極を兼ねる走査線が、少なくとも2つの膜厚を有
し、前記走査線の少なくとも蓄積容量電極に対応する部
分の膜厚が、他の部分に比べ薄いことを特徴とする請求
項4または請求項5に記載の薄膜トランジスタアレイ基
板。
6. A scanning line having a storage capacitor in which a part of the scanning line is at least part of an electrode on one side, wherein the scanning line serving also as a gate electrode and a storage capacitor electrode has at least two film thicknesses. 6. The thin film transistor array substrate according to claim 4, wherein at least a portion of the line corresponding to the storage capacitor electrode has a smaller film thickness than other portions.
【請求項7】絶縁表面を有する基板上に、ゲート電極を
具備する走査線を形成する工程と、ゲート絶縁膜を形成
する工程と、半導体膜を形成する工程と、ソース電極ま
たはドレイン電極を具備する信号線を形成する工程を少
なくとも含む薄膜トランジスタアレイ基板の製造方法に
おいて、前記ゲート電極を具備する走査線を形成する工
程が、絶縁表面を有する基板上に金属膜を形成する工程
と、前記金属膜上に少なくとも2つの厚さを有するレジ
ストパターンを形成する工程と、前記レジストパターン
をマスクとしたエッチングにより、少なくとも2つの厚
さを有する金属膜パターンを形成する工程を少なくとも
含むことを特徴とする薄膜トランジスタアレイ基板の製
造方法。
7. A semiconductor device comprising: a step of forming a scan line having a gate electrode over a substrate having an insulating surface; a step of forming a gate insulating film; a step of forming a semiconductor film; and a source electrode or a drain electrode. A method of manufacturing a thin film transistor array substrate including at least a step of forming a signal line, wherein the step of forming a scan line having the gate electrode includes the steps of: forming a metal film on a substrate having an insulating surface; A thin film transistor comprising: a step of forming a resist pattern having at least two thicknesses thereon; and a step of forming a metal film pattern having at least two thicknesses by etching using the resist pattern as a mask. An array substrate manufacturing method.
【請求項8】絶縁表面を有する基板上に、信号線と、前
記信号線上を少なくとも絶縁膜を介してと交差する走査
線と、前記信号線と前記走査線の交差する部分に配置さ
れ、走査線に接続されたゲート電極とゲート絶縁膜と半
導体膜と信号線に接続されたソース電極とドレイン電極
を具備する薄膜トランジスタと、前記薄膜トランジスタ
のドレイン電極に接続された画素電極を具備する薄膜ト
ランジスタアレイ基板において、前記信号線が少なくと
も2つの膜厚を有し、前記信号線の少なくとも走査線と
交差する部分の膜厚が、他の部分に比べ薄いことを特徴
とする薄膜トランジスタアレイ基板。
8. A scanning circuit which is arranged on a substrate having an insulating surface, a signal line, a scanning line intersecting at least with an insulating film on the signal line, and a portion where the signal line intersects with the scanning line. A thin film transistor including a gate electrode connected to a line, a gate insulating film, a semiconductor film, and a source electrode and a drain electrode connected to a signal line; and a thin film transistor array substrate including a pixel electrode connected to a drain electrode of the thin film transistor. A thin film transistor array substrate, wherein the signal line has at least two film thicknesses, and at least a portion of the signal line intersecting the scanning line is thinner than other portions.
【請求項9】絶縁表面を有する基板上に、信号線と、前
記信号線上を少なくとも絶縁膜を介してと交差する走査
線と、前記信号線と前記走査線の交差する部分に配置さ
れ、走査線に接続されたゲート電極とゲート絶縁膜と半
導体膜と信号線に接続されたソース電極とドレイン電極
を具備する薄膜トランジスタと、前記薄膜トランジスタ
のドレイン電極に接続された画素電極を具備する薄膜ト
ランジスタアレイ基板において、ソース電極を具備する
信号線が少なくとも2つの膜厚を有し、前記信号線の少
なくとも薄膜トランジスタとのソース電極のコンタクト
部分における膜厚が、他の部分に比べ薄いことを特徴と
する薄膜トランジスタアレイ基板。
9. A scanning device which is arranged on a substrate having an insulating surface, a signal line, a scanning line crossing over the signal line at least via an insulating film, and a portion where the signal line intersects with the scanning line. A thin film transistor including a gate electrode connected to a line, a gate insulating film, a semiconductor film, and a source electrode and a drain electrode connected to a signal line; and a thin film transistor array substrate including a pixel electrode connected to a drain electrode of the thin film transistor. A signal line having a source electrode has at least two film thicknesses, and a film thickness of at least the signal line at a contact portion of a source electrode with the thin film transistor is smaller than other portions. .
【請求項10】前記信号線が少なくとも2つの膜厚を有
し、前記信号線の少なくとも走査線と交差する部分の膜
厚が、他の部分に比べ薄いことを特徴とする請求項9に
記載の薄膜トランジスタアレイ基板。
10. The signal line according to claim 9, wherein the signal line has at least two film thicknesses, and the film thickness of at least a portion of the signal line intersecting the scanning line is smaller than other portions. Thin film transistor array substrate.
【請求項11】絶縁表面を有する基板上に、ゲート電極
を具備する走査線を形成する工程と、ゲート絶縁膜を形
成する工程と、半導体膜を形成する工程と、ソース電極
またはドレイン電極を具備する信号線を形成する工程を
少なくとも含む薄膜トランジスタアレイ基板の製造方法
において、前記ソース電極またはドレイン電極を具備す
る信号線を形成する工程が、絶縁表面を有する基板上に
導電膜を形成する工程と、前記導電膜上に少なくとも2
つの厚さを有するレジストパターンを形成する工程と、
前記レジストパターンをマスクとしたエッチングによ
り、少なくとも2つの厚さを有する導電膜パターンを形
成する工程を少なくとも含むことを特徴とする薄膜トラ
ンジスタアレイ基板の製造方法。
11. A method comprising: forming a scan line having a gate electrode on a substrate having an insulating surface; forming a gate insulating film; forming a semiconductor film; and forming a source electrode or a drain electrode. Forming a signal line including a source electrode or a drain electrode, wherein a step of forming a conductive film on a substrate having an insulating surface, At least two layers on the conductive film
Forming a resist pattern having two thicknesses,
A method of manufacturing a thin film transistor array substrate, comprising at least a step of forming a conductive film pattern having at least two thicknesses by etching using the resist pattern as a mask.
【請求項12】前記導電膜が不純物添加された半導体膜
と金属膜の積層膜からなることを特徴とする請求項11
に記載の薄膜トランジスタアレイ基板の製造方法。
12. The semiconductor device according to claim 11, wherein said conductive film comprises a laminated film of a semiconductor film doped with impurities and a metal film.
3. The method for manufacturing a thin film transistor array substrate according to item 1.
【請求項13】前記レジストパターンが透光部と半透光
部と遮光部を有するレチクルのマスクパターンをレジス
トに転写するフォトリソグラフィ工程によって形成され
ることを特徴とする請求項7、請求項11または請求項
12のいずれかに記載の薄膜トランジスタアレイ基板の
製造方法。
13. The photolithography step of transferring a mask pattern of a reticle having a light transmitting part, a semi-light transmitting part, and a light shielding part onto a resist, wherein the resist pattern is formed. 13. A method for manufacturing a thin film transistor array substrate according to claim 12.
【請求項14】前記レチクルの半透光部が解像限界以下
の寸法を有する遮光パターンで形成されていることを特
徴とする請求項13に記載の薄膜トランジスタアレイ基
板の製造方法。
14. The method according to claim 13, wherein the semi-light-transmitting portion of the reticle is formed of a light-shielding pattern having a size smaller than a resolution limit.
【請求項15】前記基板が透光性基板であることを特徴
とする請求項1から請求項6または請求項8から請求項
10のいずれかに記載の薄膜トランジスタアレイ基板。
15. The thin film transistor array substrate according to claim 1, wherein said substrate is a translucent substrate.
【請求項16】前記基板が透光性基板であることを特徴
とする請求項7または請求項11から請求項14のいず
れかに記載の薄膜トランジスタアレイ基板の製造方法。
16. The method according to claim 7, wherein the substrate is a light-transmitting substrate.
【請求項17】請求項1から請求項6または請求項8か
ら請求項10または請求項15のいずれかに記載の薄膜
トランジスタアレイ基板によって画素が駆動されること
を特徴とする液晶表示装置。
17. A liquid crystal display device, wherein pixels are driven by the thin film transistor array substrate according to any one of claims 1 to 6 or 8 to 10 or 15.
【請求項18】請求項1から請求項6または請求項8か
ら請求項10または請求項15のいずれかに記載の薄膜
トランジスタアレイ基板によって画素が駆動されること
を特徴とするエレクトロルミネッセンス表示装置。
18. An electroluminescence display device, wherein pixels are driven by the thin film transistor array substrate according to any one of claims 1 to 6 or 8 to 10 or 15.
JP2000386628A 2000-12-20 2000-12-20 Thin-film transistor array substrate and method of manufacturing the same Abandoned JP2002190598A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000386628A JP2002190598A (en) 2000-12-20 2000-12-20 Thin-film transistor array substrate and method of manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000386628A JP2002190598A (en) 2000-12-20 2000-12-20 Thin-film transistor array substrate and method of manufacturing the same

Publications (1)

Publication Number Publication Date
JP2002190598A true JP2002190598A (en) 2002-07-05

Family

ID=18853695

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000386628A Abandoned JP2002190598A (en) 2000-12-20 2000-12-20 Thin-film transistor array substrate and method of manufacturing the same

Country Status (1)

Country Link
JP (1) JP2002190598A (en)

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004040115A (en) * 2002-07-12 2004-02-05 Hannstar Display Corp Method for manufacturing x-ray detector array element
JP2005077802A (en) * 2003-09-01 2005-03-24 Casio Comput Co Ltd Display pixel and display device
WO2007063966A1 (en) * 2005-12-02 2007-06-07 Idemitsu Kosan Co., Ltd. Tft substrate and tft substrate manufacturing method
US7332432B2 (en) 2003-10-02 2008-02-19 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing wiring, thin film transistor, light emitting device and liquid crystal display device, and droplet discharge apparatus for forming the same
CN100406982C (en) * 2005-06-30 2008-07-30 乐金显示有限公司 Array substrate for liquid crystal display and method for fabricating the same
JP2008241784A (en) * 2007-03-26 2008-10-09 Sony Corp Display device and method of manufacturing the same
US7439086B2 (en) 2003-11-14 2008-10-21 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing liquid crystal display device
JPWO2007055119A1 (en) * 2005-11-11 2009-04-30 コニカミノルタホールディングス株式会社 Organic thin film transistor, organic thin film transistor manufacturing method, and TFT sheet
JP2010140041A (en) * 2006-03-02 2010-06-24 Au Optronics Corp Display panel reducing rc effect during signal transmission and method of manufacturing the same
US8022407B2 (en) 2008-11-25 2011-09-20 Samsung Electronics Co. Ltd. Thin film transistor array substrate and manufacturing method thereof
WO2012070530A1 (en) * 2010-11-26 2012-05-31 シャープ株式会社 Display device and method for manufacturing same
US8247965B2 (en) 2003-11-14 2012-08-21 Semiconductor Energy Laboratory Co., Ltd. Light emitting display device and method for manufacturing the same
JP2012191008A (en) * 2011-03-10 2012-10-04 Sony Corp Display device and electronic apparatus
JP2014002399A (en) * 2007-12-21 2014-01-09 Semiconductor Energy Lab Co Ltd Display device
CN111697008A (en) * 2020-06-22 2020-09-22 成都中电熊猫显示科技有限公司 Array substrate and manufacturing method thereof

Cited By (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4563661B2 (en) * 2002-07-12 2010-10-13 瀚宇彩晶股▲ふん▼有限公司 Method for manufacturing an X-ray detection array element
JP2004040115A (en) * 2002-07-12 2004-02-05 Hannstar Display Corp Method for manufacturing x-ray detector array element
JP2005077802A (en) * 2003-09-01 2005-03-24 Casio Comput Co Ltd Display pixel and display device
US7332432B2 (en) 2003-10-02 2008-02-19 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing wiring, thin film transistor, light emitting device and liquid crystal display device, and droplet discharge apparatus for forming the same
US8105945B2 (en) 2003-10-02 2012-01-31 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing wiring, thin film transistor, light emitting device and liquid crystal display device, and droplet discharge apparatus for forming the same
US7919411B2 (en) 2003-10-02 2011-04-05 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing wiring, thin film transistor, light emitting device and liquid crystal display device, and droplet discharge apparatus for forming the same
US7534724B2 (en) 2003-10-02 2009-05-19 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing wiring, thin film transistor, light emitting device and liquid crystal display device, and droplet discharge apparatus for forming the same
US8247965B2 (en) 2003-11-14 2012-08-21 Semiconductor Energy Laboratory Co., Ltd. Light emitting display device and method for manufacturing the same
US7439086B2 (en) 2003-11-14 2008-10-21 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing liquid crystal display device
CN100406982C (en) * 2005-06-30 2008-07-30 乐金显示有限公司 Array substrate for liquid crystal display and method for fabricating the same
JPWO2007055119A1 (en) * 2005-11-11 2009-04-30 コニカミノルタホールディングス株式会社 Organic thin film transistor, organic thin film transistor manufacturing method, and TFT sheet
US8778722B2 (en) 2005-12-02 2014-07-15 Idemitsu Kosan Co., Ltd. TFT substrate and method for producing TFT substrate
JP5171258B2 (en) * 2005-12-02 2013-03-27 出光興産株式会社 TFT substrate and manufacturing method of TFT substrate
WO2007063966A1 (en) * 2005-12-02 2007-06-07 Idemitsu Kosan Co., Ltd. Tft substrate and tft substrate manufacturing method
US8263977B2 (en) 2005-12-02 2012-09-11 Idemitsu Kosan Co., Ltd. TFT substrate and TFT substrate manufacturing method
JP2010140041A (en) * 2006-03-02 2010-06-24 Au Optronics Corp Display panel reducing rc effect during signal transmission and method of manufacturing the same
KR101446353B1 (en) 2007-03-26 2014-10-01 소니 주식회사 Display apparatus and method for making the same
JP2008241784A (en) * 2007-03-26 2008-10-09 Sony Corp Display device and method of manufacturing the same
JP2014002399A (en) * 2007-12-21 2014-01-09 Semiconductor Energy Lab Co Ltd Display device
KR20150132823A (en) * 2007-12-21 2015-11-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Display device
KR101643534B1 (en) 2007-12-21 2016-07-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Display device
JP2016145991A (en) * 2007-12-21 2016-08-12 株式会社半導体エネルギー研究所 Display device
US8405082B2 (en) 2008-11-25 2013-03-26 Samsung Display Co., Ltd. Thin film transistor array substrate and manufacturing method thereof
US8143116B2 (en) 2008-11-25 2012-03-27 Samsung Electronics Co., Ltd. Thin film transistor array substrate and manufacturing method thereof
US8022407B2 (en) 2008-11-25 2011-09-20 Samsung Electronics Co. Ltd. Thin film transistor array substrate and manufacturing method thereof
WO2012070530A1 (en) * 2010-11-26 2012-05-31 シャープ株式会社 Display device and method for manufacturing same
US8872186B2 (en) 2010-11-26 2014-10-28 Sharp Kabushiki Kaisha Display device and method for manufacturing same
JP2012191008A (en) * 2011-03-10 2012-10-04 Sony Corp Display device and electronic apparatus
CN111697008A (en) * 2020-06-22 2020-09-22 成都中电熊猫显示科技有限公司 Array substrate and manufacturing method thereof

Similar Documents

Publication Publication Date Title
US6927105B2 (en) Thin film transistor array substrate and manufacturing method thereof
US8236628B2 (en) Array substrate and manufacturing method
US7626206B2 (en) Liquid crystal display device and fabricating method thereof
US9054195B2 (en) Array substrate, method for fabricating the same, and display device
US7501655B2 (en) Thin film transistor array panel
US7511304B2 (en) Substrate for display device having a protective layer provided between the pixel electrodes and wirings of the active matrix substrate and display device
US7666697B2 (en) Thin film transistor substrate and method of manufacturing the same
US20070048910A1 (en) Method For Manufacturing Thin Film Transistor Array Panel For Display Device
US7888674B2 (en) Thin-film transistor substrate and method of manufacturing the same
US20080042133A1 (en) Thin film transistor array substrate and method of fabricating the same
US7573538B2 (en) Liquid crystal display device and method for manufacturing the same
WO2013127200A1 (en) Array substrate, manufacturing method and display device thereof
JP2002134756A (en) Semiconductor device and manufacturing method therefor
JP2002190598A (en) Thin-film transistor array substrate and method of manufacturing the same
US6500702B2 (en) Method for manufacturing thin film transistor liquid crystal display
JP2008166669A (en) Method of manufacturing array circuit board
US6998640B2 (en) Thin film transistor structure
US7439088B2 (en) Liquid crystal display device and fabricating method thereof
JPH10290012A (en) Active matrix liquid crystal display unit and its manufacture
US8501552B2 (en) Pixel structure and method of fabricating the same
JP2002268585A (en) Active matrix substrate and method for manufacturing the same
US20050148123A1 (en) Method for fabricating self-aligned thin-film transistor
US7602454B2 (en) Liquid crystal display and method for fabricating the same
KR100848506B1 (en) Manufacturing method of pixel stucture
KR20040046384A (en) Liquid Crystal Display and fabrication method of thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060405

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20060512

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20061109

A762 Written abandonment of application

Free format text: JAPANESE INTERMEDIATE CODE: A762

Effective date: 20090312