JP2001319828A - Capacitor array - Google Patents

Capacitor array

Info

Publication number
JP2001319828A
JP2001319828A JP2000088185A JP2000088185A JP2001319828A JP 2001319828 A JP2001319828 A JP 2001319828A JP 2000088185 A JP2000088185 A JP 2000088185A JP 2000088185 A JP2000088185 A JP 2000088185A JP 2001319828 A JP2001319828 A JP 2001319828A
Authority
JP
Japan
Prior art keywords
capacitor
electrodes
capacitor unit
external electrodes
external
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000088185A
Other languages
Japanese (ja)
Inventor
Kazutaka Uchi
一隆 内
Makoto Yanagihara
真 柳原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP2000088185A priority Critical patent/JP2001319828A/en
Publication of JP2001319828A publication Critical patent/JP2001319828A/en
Pending legal-status Critical Current

Links

Landscapes

  • Ceramic Capacitors (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a method of easily manufacturing a capacitor array which is small in size but has large capacitance at a low cost without changing a usual mounting method. SOLUTION: A first capacitor unit Na1 and a second capacitor unit Na2 are each formed through a manner in which two inner electrodes 2 to 5 confronting each other through the intermediary of a dielectric layer l are disposed in a laminate 11 composed of the laminated dielectric layers l, and the capacitor units Na1 and capacitor units Na2 are alternately disposed in line in the laminating direction of the dielectric layers 1 for the formation of a capacitor array. The inner electrodes 2 and 3 of the first capacitor unit Na1 are extended from different positions to the different edge faces of the laminate 11, their extensions are connected to first outer electrodes 6 and 7, and on the other hand the inner electrodes 4 and 5 of the second capacitor unit Na2 are extended from the different positions to the main surface of the laminate 11, and their extensions are connected to second outer electrodes 8 and 9 formed on the main surface.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、複数のコンデンサ
ユニットが、誘電体層の積層方向に積層してなるコンデ
ンサアレイに関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a capacitor array in which a plurality of capacitor units are stacked in a direction in which dielectric layers are stacked.

【0002】[0002]

【従来の技術】各種電子装置の普及が進む中で、これら
の装置の小型軽量化が急速に進んでいる。特に、近年、
カメラ一体型VTR、携帯電話器、ノート型パーソナル
コンピュータ、パームトップ型コンピュータ等の携帯を
目的とした電子機器においては、小型軽量化の要請が多
くなってきている。
2. Description of the Related Art With the spread of various electronic devices, the size and weight of these devices have been rapidly reduced. Especially in recent years,
There is an increasing demand for smaller and lighter electronic devices for portable use, such as a camera-integrated VTR, a mobile phone, a notebook personal computer, and a palmtop computer.

【0003】このような電子機器の小型軽量化が進めら
れた場合、必然的に電子機器に使用される回路基板も小
型軽量化が必要となり、その回路基板に電子部品を実装
する手段も、従来のプリント基板に形成したスルーホー
ルに電子部品のピンを挿入して半田付けする実装タイプ
から、小型軽量化のためにプリント基板上に設けられた
導電パターンのランドに電子部品を載置・半田付けする
表面実装技術(SMT)へと変化してきている。
[0003] If the size and weight of such electronic devices are reduced, the circuit boards used for the electronic devices must be reduced in size and weight. From the mounting type, in which the pins of the electronic components are inserted into the through holes formed in the printed circuit board and soldered, the electronic components are placed and soldered on the conductive pattern lands provided on the printed circuit board to reduce the size and weight To surface mount technology (SMT).

【0004】このSMTにおいて用いられる電子部品
は、表面実装部品(SMD)と総称され、例えば、コン
デンサ関連では、チップタイプの積層セラミックコンデ
ンサや、素子内にコンデンサが複数内蔵されたコンデン
サアレイなどが挙げられる。
The electronic components used in the SMT are collectively referred to as surface mount components (SMD). For example, in the field of capacitors, chip-type multilayer ceramic capacitors and capacitor arrays in which a plurality of capacitors are incorporated in an element are listed. Can be

【0005】図7は従来のコンデンサアレイ40の外観
斜視図であり、また、図8は図7のコンデンサアレイ4
0の断面図であって、(a)はA−A線に沿って切った
一部断面図であり、(b)はB−B線に沿って切った一
部断面図である。
FIG. 7 is an external perspective view of a conventional capacitor array 40, and FIG.
0 is a cross-sectional view, in which (a) is a partial cross-sectional view taken along line AA, and (b) is a partial cross-sectional view taken along line BB.

【0006】図に示すように、コンデンサアレイ40は
誘電体層41が横方向に複数積層された積層体51の各
層間に、例えば複数の内部電極42a、43aが対向形
成されている。この各内部電極42a、43aは、それ
ぞれ積層体51の互いに異なる端面側の位置に延出させ
るとともに、積層体51の端面側で外部電極46a、4
7aに接続されている。この誘電体層41、内部電極4
2a、43a、外部電極46a、47aでコンデンサユ
ニットNが形成されている。このコンデンサユニットN
は、誘電体層41の積層方向に、必要に応じて複数個形
成されて、コンデンサアレイ40を形成している。図で
は、隣接するコンデンサユニットNa(42a,43
a,46a,47a)、Nb(42b,43b,46
b,47b)、・・・が示されている。ここで着色部は、
外部電極との接続部を示す。
As shown in the figure, a capacitor array 40 has, for example, a plurality of internal electrodes 42a and 43a opposed to each other between layers of a laminated body 51 in which a plurality of dielectric layers 41 are laterally laminated. Each of the internal electrodes 42a and 43a is extended to a position on a different end face of the laminated body 51, and the external electrodes 46a and 4a are arranged on the end face of the laminated body 51.
7a. The dielectric layer 41 and the internal electrode 4
A capacitor unit N is formed by 2a, 43a and external electrodes 46a, 47a. This capacitor unit N
Are formed in the stacking direction of the dielectric layers 41 as needed to form the capacitor array 40. In the figure, adjacent capacitor units Na (42a, 43
a, 46a, 47a), Nb (42b, 43b, 46)
b, 47b),... are shown. Here, the colored part
3 shows a connection portion with an external electrode.

【0007】このようなコンデンサアレイ40を用いる
ことにより、従来に比べ、単品のコンデンサを1まとめ
にすることができ、各コンデンサの寸法・形状のバラツ
キを抑え、かつ、回路基板への実装作業を簡略化するこ
とができるものである。
[0007] By using such a capacitor array 40, a single capacitor can be grouped as compared with the conventional one, variations in the size and shape of each capacitor can be suppressed, and the mounting work on the circuit board can be reduced. It can be simplified.

【0008】また、従来より積層セラミックコンデンサ
をプリント回路基板等の上に実装する場合には、各コン
デンサ素子よりも一回り大きなランドを回路基板上に分
散して設ける必要があり、高密度実装が困難であった
が、コンデンサアレイ40を用いることで、ランド間の
間隔を詰めて高密度実装が可能となる。また、実装回数
が削減されて、実装コストの低減を図ることができるも
のである。
Conventionally, when a multilayer ceramic capacitor is mounted on a printed circuit board or the like, it is necessary to disperse lands that are slightly larger than each capacitor element on the circuit board, so that high-density mounting is required. Although it was difficult, the use of the capacitor array 40 enables high-density mounting by reducing the distance between lands. Further, the number of mountings can be reduced, and the mounting cost can be reduced.

【0009】[0009]

【発明が解決しようとする課題】しかしながら、上記コ
ンデンサアレイ40によれば、積層体51端面におい
て、隣接するコンデンサユニットNa−Nbの外部電極
46a、46b、あるいは外部電極47a、47b同士
が基板実装面の半田により導通しないように、距離を設
ける必要がある。一般に、外部電極間距離yは、外部電
極の幅xより大きくして設計される。例えば、EIA規
格における2012形のコンデンサアレイにおいて、外
部電極の幅xが0.2mmの場合、外部電極間距離yは
0.3mmとする。従って、隣接する内部電極間に内部
電極を介在させない誘電体層を多く介在させる必要があ
り、この部分は容量が発生しないため、単なる絶縁層に
すぎず、小型大容量化という製品要求に対しては大型化
を引き起こす可能性を有するという問題点があった。
However, according to the capacitor array 40, the external electrodes 46a and 46b or the external electrodes 47a and 47b of the adjacent capacitor units Na-Nb are connected to the substrate mounting surface on the end face of the laminated body 51. It is necessary to provide a distance so as to prevent conduction by the solder. Generally, the distance y between external electrodes is designed to be larger than the width x of the external electrodes. For example, in a 2012-type capacitor array according to the EIA standard, when the width x of the external electrodes is 0.2 mm, the distance y between the external electrodes is 0.3 mm. Therefore, it is necessary to intervene a large number of dielectric layers that do not interpose an internal electrode between adjacent internal electrodes, and since this portion does not generate a capacitance, it is merely an insulating layer, and it is necessary to meet a product demand for a small and large capacity. However, there is a problem that it may cause an increase in size.

【0010】本発明は上記課題に鑑みて達成されたもの
であり、その目的は小型大容量を実現できるコンデンサ
アレイを提供することにある。
The present invention has been achieved in view of the above problems, and an object of the present invention is to provide a capacitor array capable of realizing a small and large capacity.

【0011】[0011]

【課題を解決するための手段】上述の課題を解決するた
めに、本発明のコンデンサアレイは、誘電体層を複数積
層した矩形状の積層体内に、前記誘電体層を挟んで互い
に対向する少なくとも2つの内部電極を配置した第1、
第2のコンデンサユニットを交互に、かつ、前記誘電体
層の積層方向に複数整列させたコンデンサアレイであっ
て、前記第1のコンデンサユニットは各内部電極が互い
に異なる位置から前記積層体の異なる端面に延出してい
るとともに、該延出部が前記積層体の各端面に形成した
少なくとも2つの第1外部電極に接続されており、前記
第2のコンデンサユニットは各内部電極が互いに異なる
位置から前記積層体の主面に延出しているとともに、該
延出部が前記積層体の主面に形成した少なくとも2つの
第2外部電極に接続されていることを特徴とする。
In order to solve the above-mentioned problems, a capacitor array according to the present invention has a structure in which a plurality of dielectric layers are laminated in a rectangular laminate at least facing each other with the dielectric layers interposed therebetween. The first, in which two internal electrodes are arranged,
A capacitor array in which a plurality of second capacitor units are alternately arranged in the stacking direction of the dielectric layers, wherein the first capacitor unit has different end faces of the stacked body from positions where internal electrodes are different from each other. And the extension portion is connected to at least two first external electrodes formed on each end face of the laminate, and the second capacitor unit is configured such that each internal electrode is formed from a position different from each other. The present invention is characterized in that it extends to the main surface of the laminate and that the extension is connected to at least two second external electrodes formed on the main surface of the laminate.

【0012】本発明の構成によれば、前記第1のコンデ
ンサユニット内の内部電極間で発生する容量の他に、前
記第2のコンデンサユニット内にも容量が発生するよう
に構成したため、容量を発生しない無効領域が極力抑え
られる。即ち、第1のコンデンサユニット内の内部電極
間で発生する容量に、本来、容量が発生しない無効領域
に第2のコンデンサユニットを形成することができるた
め、本来のコンデンサアレイの容量に第2のコンデンサ
ユニット内の内部電極間で発生する容量が加算され、こ
れにより、小型大容量化を実現することができる。
According to the structure of the present invention, in addition to the capacitance generated between the internal electrodes in the first capacitor unit, the capacitance is generated in the second capacitor unit. An invalid area that does not occur is suppressed as much as possible. That is, since the second capacitor unit can be formed in an invalid region where no capacitance is originally generated in the capacitance generated between the internal electrodes in the first capacitor unit, the second capacitor unit is added to the capacitance of the original capacitor array. The capacitance generated between the internal electrodes in the capacitor unit is added, thereby realizing a small size and a large capacitance.

【0013】また、第2のコンデンサユニットの主面側
に形成した第2外部電極は、本来端面に形成する第1の
コンデンサユニットの端面側に形成した第1外部電極と
は異なる面に設けることにより、積層体の同一面に形成
した第1外部電極同士を十分離して形成することがで
き、第1外部電極と第2外部電極とが短絡することなく
実装時に半田と導通することを防ぐことができる。
Further, the second external electrode formed on the main surface side of the second capacitor unit is provided on a surface different from the first external electrode formed on the end surface side of the first capacitor unit originally formed on the end surface. Accordingly, the first external electrodes formed on the same surface of the multilayer body can be sufficiently separated from each other, and the first external electrodes and the second external electrodes can be prevented from conducting with the solder at the time of mounting without short-circuiting. Can be.

【0014】従って、前記第1のコンデンサユニットの
内部電極の一部を積層体の主面に延出させるとともに、
その延出部を前記第2外部電極の1つに接続されてもよ
く、又は、第1外部電極の一方と第2外部電極の一方と
が直接接続するような構成にしてもよい。
Therefore, a part of the internal electrode of the first capacitor unit is extended to the main surface of the laminate, and
The extension may be connected to one of the second external electrodes, or may be configured so that one of the first external electrodes and one of the second external electrodes are directly connected.

【0015】このような構成にすることにより、第1又
は第2外部電極の何れかに接続すると、第1,第2のコ
ンデンサユニットの容量を同時に得ることができるので
回路基板への実装が簡単にできるものである。また、第
1外部電極は従来のコンデンサアレイと全く同じ形状で
あるために従来のコンデンサアレイの実装方法をそのま
ま用いることができる。さらに、内部電極の数を増やす
ことのみの変更で内部電極の製造上の大幅な変更はな
く、かつ、積層体に第1外部電極を塗布する製造方法
も、従来のままの方向を利用することができるので、大
容量化したとしても実装方法に変更がない製造が可能と
なる。
With such a configuration, when connected to either the first or second external electrode, the capacitances of the first and second capacitor units can be obtained at the same time, so that the mounting on the circuit board is simplified. Can be done. Further, since the first external electrode has exactly the same shape as the conventional capacitor array, the conventional mounting method of the capacitor array can be used as it is. Furthermore, there is no significant change in the manufacturing of the internal electrodes only by changing the number of the internal electrodes, and the manufacturing method of applying the first external electrode to the laminated body also uses the same direction as before. Therefore, even if the capacity is increased, it is possible to manufacture without changing the mounting method.

【0016】[0016]

【発明の実施の形態】本発明の実施の形態を図を用いて
説明する。図1は本発明のコンデンサアレイの外観斜視
図である。また、図2は図1のコンデンサアレイの断面
図であって、(a)はA−A線で切った一部断面図であ
り、(b)はB−B線で切った一部断面図である。ま
た、図3は図1のコンデンサアレイの要部分解斜視図で
ある。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Embodiments of the present invention will be described with reference to the drawings. FIG. 1 is an external perspective view of a capacitor array according to the present invention. 2 is a cross-sectional view of the capacitor array of FIG. 1, (a) is a partial cross-sectional view taken along line AA, and (b) is a partial cross-sectional view taken along line BB. It is. FIG. 3 is an exploded perspective view of a main part of the capacitor array of FIG.

【0017】図において、本発明のコンデンサアレイ1
0は、例えば、誘電体層1を複数積層して矩形状の積層
体11が形成されており、積層体11の内部に誘電体層
1の積層方向に複数のコンデンサユニットNが形成され
ている。コンデンサユニットNは第1のコンデンサユニ
ットであるコンデンサユニットNa1,Nb1と第2のコ
ンデンサユニットであるコンデンサユニットNa2,N
2とからなり、第1、第2のコンデンサユニットが互
いに交互に形成されている。
Referring to FIG. 1, a capacitor array 1 according to the present invention is shown.
Reference numeral 0 denotes, for example, a rectangular laminated body 11 formed by laminating a plurality of dielectric layers 1, and a plurality of capacitor units N formed in the laminated body 11 in the laminating direction of the dielectric layers 1. . The capacitor unit N includes capacitor units Na 1 , Nb 1 as a first capacitor unit and capacitor units Na 2 , N as a second capacitor unit.
consists b 2 Prefecture, first, second capacitor units are formed alternately with each other.

【0018】誘電体層1は、短冊状に成形されたグリー
ンシートからなり、その材質として、チタン酸バリウ
ム,チタン酸ストロンチウムなどの誘電体材料からな
る。
The dielectric layer 1 is made of a strip-shaped green sheet, and is made of a dielectric material such as barium titanate or strontium titanate.

【0019】コンデンサユニットNa1は積層体11の
誘電体層1を挟んで、互いに対向する少なくとも2つの
内部電極2a,3aを有し、この内部電極2a,3aが
互いに異なる位置から積層体11の異なる端面に延出さ
せている。即ち、例えば、内部電極2aは積層体11の
一方端面に延出するとともに、その延出部が積層体11
の一方端面に形成した外部電極6aに接続されており、
また、内部電極3aは積層体11の他方端面に延出させ
るとともに、その延出部が積層体11の他方端面に形成
した外部電極7aと接続されている。また、コンデンサ
ユニットNb1も同様に複数の内部電極2b,3b、外
部電極6b,7bで形成されている。
The capacitor unit Na 1 has at least two internal electrodes 2 a and 3 a facing each other with the dielectric layer 1 of the multilayer body 11 interposed therebetween, and the internal electrodes 2 a and 3 a are located at different positions from each other. It extends to different end faces. That is, for example, the internal electrode 2a extends to one end surface of the laminate 11 and the extension portion is
Is connected to an external electrode 6a formed on one end face of
The internal electrode 3 a extends to the other end surface of the multilayer body 11, and the extending portion is connected to the external electrode 7 a formed on the other end surface of the multilayer body 11. The capacitor unit Nb 1 similarly plurality of internal electrodes 2b, 3b, and is formed with external electrodes 6b, 7b.

【0020】コンデンサユニットNa2は互いに対向す
る少なくとも2つの内部電極4a,5aを有し、その内
部電極4a,5aが互いに異なる位置から積層体11の
異なる主面に延出させている。即ち、例えば、内部電極
4aは積層体11の上側主面に延出するとともに、その
延出部が積層体11の上側主面に形成した一対の外部電
極8aに接続されており、また、内部電極5aは積層体
11の下側主面に延出するとともに、その延出部が積層
体11の下側主面に形成した外部電極9aと接続されて
いる。また、コンデンサユニットNb2も同様に複数の
内部電極4b,5b、外部電極8b,9bで形成されて
いる。
The capacitor unit Na 2 has at least two internal electrodes 4a and 5a facing each other, and the internal electrodes 4a and 5a extend from different positions to different main surfaces of the laminated body 11. That is, for example, the internal electrode 4a extends to the upper main surface of the multilayer body 11, and the extending portion is connected to a pair of external electrodes 8a formed on the upper main surface of the multilayer body 11. The electrode 5a extends to the lower main surface of the multilayer body 11, and the extending portion is connected to the external electrode 9a formed on the lower main surface of the multilayer body 11. The capacitor unit Nb 2 likewise plurality of internal electrodes 4b, 5b, and is formed with external electrodes 8b, 9b.

【0021】このような各々が対向する内部電極2a−
3a間、2b−3b間及び内部電極4a−5a間、4b
−5b間が対向することで、容量成分を形成することが
できる。なお、コンデンサユニットNの内部電極2〜5
(2a〜5b)の材質として、Pd,Ag−Pd合金な
どの貴金属材料、或いはNi,Cuなどの卑金属が用い
られる。
The internal electrodes 2a-
3a, 2b-3b and internal electrodes 4a-5a, 4b
The capacitance component can be formed by facing between −5b. The internal electrodes 2 to 5 of the capacitor unit N
As the material of (2a to 5b), a noble metal material such as Pd, Ag-Pd alloy, or a base metal such as Ni or Cu is used.

【0022】ここで、図2において、着色部は各内部電
極3〜5の外部電極6〜9との接続部分を示す。また、
図2(a)において、上側主面と下側主面に印刷された
外部電極8と外部電極9とを区別するために、それぞれ
点線と一点鎖線を用いている。さらに、図2(b)にお
いて、一端面と他端面に印刷された外部電極6,7を区
別するために、それぞれ点線と一点鎖線を用いている。
Here, in FIG. 2, the colored portions indicate the connection portions between the internal electrodes 3 to 5 and the external electrodes 6 to 9. Also,
In FIG. 2A, a dotted line and an alternate long and short dash line are used to distinguish the external electrode 8 and the external electrode 9 printed on the upper main surface and the lower main surface, respectively. Further, in FIG. 2B, a dotted line and an alternate long and short dash line are used to distinguish the external electrodes 6 and 7 printed on one end face and the other end face, respectively.

【0023】また、外部電極6a,6b,7a,7bの
配置としては、上述のように、互いに異なる積層体11
の2つの端面に一対の組で形成されている。これに対し
て、外部電極8a,8b,9a,9bの配置としては、
互いに異なる積層体11の両主面に形成されているもの
である。
The layout of the external electrodes 6a, 6b, 7a, 7b is different from that of the
Are formed in a pair on the two end faces. On the other hand, the arrangement of the external electrodes 8a, 8b, 9a, 9b is as follows.
It is formed on both main surfaces of the laminated body 11 different from each other.

【0024】但し、図1、図3に示すように積層体11の
主面側に形成する外部電極8a,8b、あるいは外部電
極9a,9b(図1には不図示。以下同じ)が互いに干
渉しないように、外部電極8a、9aは端面側の外部電
極6aに近い位置に、また、外部電極8b、9bは端面
側の外部電極7bに近い位置に形成され、かつ、例え
ば、外部電極8a、9a同士が同一面に形成しないよう
にしている。これにより、例えば、同一面における外部
電極8a,8bが千鳥状に配置されるようになってお
り、しかも、外部電極8a,8b及び外部電極9a,9
bは、互いに対面しないように位置をずらしてある。
However, as shown in FIGS. 1 and 3, external electrodes 8a and 8b or external electrodes 9a and 9b (not shown in FIG. 1; the same applies hereinafter) formed on the main surface side of the laminated body 11 interfere with each other. The external electrodes 8a and 9a are formed at positions close to the external electrode 6a on the end face side, and the external electrodes 8b and 9b are formed at positions close to the external electrode 7b on the end face side. 9a are not formed on the same surface. Thus, for example, the external electrodes 8a and 8b on the same surface are arranged in a staggered manner, and the external electrodes 8a and 8b and the external electrodes 9a and 9
b are shifted in position so as not to face each other.

【0025】なお、外部電極6(6a,6b),7(7
a,7b),8(8a,8b),9(9a,9b)は
銀、パラジウム等の貴金属、あるいはニッケル、銅等の
卑金属、あるいはそれらの合金を含有するもので、ガラ
スなどの低融点材料を混入させて電子部品20のセラミ
ックスへの密着強度を向上させたものである。特に、積
層体11の端面に形成される外部電極6,7は従来から
行われているディップ法等により形成され、積層体11
の主面側に形成される外部電極8,9は導電ペーストを
スクリーン印刷等の方法で塗布して焼き付けたり、無電
解メッキ法、スパッタリング法等の導電膜形成方法によ
り形成される。
The external electrodes 6 (6a, 6b), 7 (7
a, 7b), 8 (8a, 8b), 9 (9a, 9b) contain noble metals such as silver and palladium, or base metals such as nickel and copper, or alloys thereof, and have low melting materials such as glass. To improve the adhesion strength of the electronic component 20 to the ceramic. In particular, the external electrodes 6 and 7 formed on the end surfaces of the laminate 11 are formed by a conventional dip method or the like.
The external electrodes 8 and 9 formed on the main surface side are formed by applying and baking a conductive paste by a method such as screen printing or by a conductive film forming method such as an electroless plating method or a sputtering method.

【0026】また、本発明の特徴部として、第1のコン
デンサユニットであるコンデンサユニットNa1と第2
のコンデンサユニットであるコンデンサユニットNa2
とが、また、第1のコンデンサユニットであるコンデン
サユニットNb1と第2のコンデンサユニットであるコ
ンデンサユニットNb2とが電気的に接続させること
で、何れかの外部電極の接続のみで第1、第2のコンデ
ンサユニット双方の容量を得るようにしたものである。
Also, as a characteristic part of the present invention, the capacitor unit Na 1 as the first capacitor unit and the second
Capacitor unit Na 2
DOO, but also, the capacitor unit Nb 1 and by a capacitor unit Nb 2 a second capacitor unit is electrically connected to the first by only one of the connection of the external electrodes is a first capacitor unit, The capacity of both the second capacitor units is obtained.

【0027】即ち、例えば、内部電極3aの一部を上面
側主面に延出し、その延出部を外部電極8aに接続し、
かつ、内部電極4aの一部を下面側主面に延出し、その
延出部を外部電極9aに接続してコンデンサユニット群
Naを形成している。同様な構成によりコンデンサユニ
ットNbを形成してなる。
That is, for example, a part of the internal electrode 3a is extended to the main surface on the upper surface side, and the extended part is connected to the external electrode 8a.
In addition, a part of the internal electrode 4a extends to the main surface on the lower surface side, and the extending portion is connected to the external electrode 9a to form a capacitor unit group Na. A capacitor unit Nb is formed by a similar configuration.

【0028】なお、コンデンサユニットN(Na1,N
2,Nb1,Nb2)には少なくとも2つの内部電極を
連続して形成すればよく、連続して形成する数は問わな
い。
The capacitor unit N (Na 1 , N
a 2 , Nb 1 , Nb 2 ), at least two internal electrodes may be continuously formed, and the number of continuously formed internal electrodes is not limited.

【0029】次に本発明の他の実施の形態について図
4,図5を用いて説明する。なお、上述の実施の形態と
同一部分については、符号も同一のものを付与するもの
とする。図4は他の実施の形態におけるコンデンサアレ
イの斜視図であり、図5は図4のコンデンサアレイの断
面図であって、(a)はA−A線で切った一部断面図で
あり、(b)はB−B線で切った一部断面図である。ま
た、図6は図5のコンデンサアレイの要部分解斜視図で
ある。
Next, another embodiment of the present invention will be described with reference to FIGS. Note that the same reference numerals are given to the same portions as those in the above-described embodiment. 4 is a perspective view of a capacitor array according to another embodiment, FIG. 5 is a cross-sectional view of the capacitor array of FIG. 4, (a) is a partial cross-sectional view taken along line AA, (B) is a partial cross-sectional view taken along line BB. FIG. 6 is an exploded perspective view of a main part of the capacitor array of FIG.

【0030】図のように、本発明のコンデンサアレイ1
0は、各内部電極2a,3aから延出した延出部が夫々
異なる端面に形成した外部電極6a,7aに接続されて
第1のコンデンサユニットNa1が形成されている。ま
た、内部電極4a,5aが互いに異なる位置で、かつ、
同一の上面側主面に延出されており、そこに形成してい
る外部電極8a,9aに接続され第2のコンデンサユニ
ットNa2が形成されている。そして、外部電極6a,
7aと外部電極8a,9aとを接続部Sにより積層体1
1の稜線(角部)を介して電気的に接続されている。
As shown, the capacitor array 1 of the present invention
0, the internal electrodes 2a, external electrodes 6a and extending portions extending from 3a was formed on the respective different end faces, the first capacitor unit Na 1 is connected to 7a are formed. Further, the internal electrodes 4a and 5a are at different positions from each other, and
Are extended to the same upper surface side main surface, the external electrodes 8a are formed therein, the capacitor unit Na 2 of the connected second is formed in 9a. Then, the external electrodes 6a,
7a and the external electrodes 8a, 9a are connected to each other by the connecting portion S to form the laminate 1
They are electrically connected via one ridge line (corner).

【0031】この場合、第1のコンデンサユニットNa
1の内部電極2a,2a,3a,3aの内、第2のコン
デンサユニットNa2に近い内部電極2a,3aの略直
上の積層体11主面位置に対面して接続部Sがくるよう
に設けている。これは、第1のコンデンサユニットNa
1と第2のコンデンサユニットNa2の配置があまりにも
接近しているために、例えば、外部電極8aと外部電極
8bとの接続部Sで互いに干渉しないように両者間に間
隙部を形成させるためにある。従って、内部電極2a,
3aが複数形成する場合には第2のコンデンサユニット
Na2に近い第1のコンデンサユニットNa1の複数の内
部電極2a,3aに対面して形成しても良い。
In this case, the first capacitor unit Na
1 of the internal electrodes 2a, 2a, 3a, of 3a, provided as a second capacitor unit Na 2 near the internal electrodes 2a, the connection portion S faces the laminate 11 main surface located directly above substantially the 3a comes ing. This is because the first capacitor unit Na
Since the arrangement of the first and second capacitor units Na 2 is too close to each other, for example, a gap is formed between the external electrode 8a and the external electrode 8b so as not to interfere with each other at the connection S between the two. It is in. Therefore, the internal electrodes 2a,
3a may be formed to face the first plurality of internal electrodes 2a, 3a of the capacitor unit Na 1 close to the second capacitor unit Na 2 in the case of multiple forms.

【0032】従って、最初の実施の形態で示したような
内部電極2(2a,2b)3(3a,3b)の一部が主
面側に延出して外部電極8(8a,8b),9(9a,
9b)に接続するようなことをおこなわないので、外部
電極8,9の形成面積を小さくでき、外部電極8,9が
同一面に形成することができ、隣接する各外部電極8,
9を積層方向に対し垂直にずらす必要もなくなる。
Therefore, a part of the internal electrodes 2 (2a, 2b) 3 (3a, 3b) as shown in the first embodiment extends to the main surface side and the external electrodes 8 (8a, 8b), 9 (9a,
9b), the area for forming the external electrodes 8, 9 can be reduced, the external electrodes 8, 9 can be formed on the same surface, and the adjacent external electrodes 8, 9 can be formed.
9 does not need to be shifted perpendicularly to the stacking direction.

【0033】次に本発明のコンデンサアレイ10の製造
方法について説明する。以下、コンデンサユニットの図
番のa,b及び1,2の区別は、両方に共通する部分に
ついては省略する。誘電体粉末と焼結助剤に溶剤、分散
材、バインダーなどを混合したスリップから、ドクター
ブレード法で誘電体層1となるセラミックグリーンシー
トを成型する。成型法にはこの他の方法、引き上げ法、
ダイコーター、グラビアロールコーターなどを用いても
よい。
Next, a method for manufacturing the capacitor array 10 of the present invention will be described. Hereinafter, the distinction between a, b and 1, 2 in the figure of the capacitor unit will be omitted for the parts common to both. From a slip in which a solvent, a dispersant, a binder, and the like are mixed with a dielectric powder and a sintering aid, a ceramic green sheet to be the dielectric layer 1 is formed by a doctor blade method. The molding method includes other methods, pulling method,
A die coater, a gravure roll coater or the like may be used.

【0034】この誘電体層1に内部電極2〜5となる金
属インクをスクリーン印刷法で印刷する。その後、内部
電極2〜5が印刷された誘電体層1を図3の順序で積層
させ、その後、熱圧着してブロック状の積層体11が得
られる。
A metal ink for forming the internal electrodes 2 to 5 is printed on the dielectric layer 1 by a screen printing method. After that, the dielectric layers 1 on which the internal electrodes 2 to 5 are printed are laminated in the order shown in FIG. 3, and then, are thermocompression-bonded to obtain the block-shaped laminated body 11.

【0035】次に、積層体11を押し切り刃でコンデン
サユニットNを含むコンデンサブロックにカットする。
積層体11が厚い場合はダイシング方式でカットをする
のが望ましい。このとき、各コンデンサユニットNにお
ける、内部電極の引き出し部が露出する。
Next, the laminated body 11 is cut into a capacitor block including the capacitor unit N by a pressing blade.
When the laminate 11 is thick, it is desirable to cut it by a dicing method. At this time, the lead portion of the internal electrode in each capacitor unit N is exposed.

【0036】次にブロック状の積層体11は、250℃
〜400℃の炉で仮焼成してバインダー成分を除いた
後、本焼成炉に入れてセラミック材料の適温で誘電体磁
器1と内部電極2〜5を同時に1250〜1300℃で
高温焼結を行う。
Next, the block-shaped laminate 11 is heated at 250 ° C.
After preliminarily firing in a furnace at ~ 400 ° C to remove the binder components, put in a main firing furnace and simultaneously sinter the dielectric ceramics 1 and the internal electrodes 2-5 at 1250-1300 ° C at an appropriate temperature of the ceramic material. .

【0037】その後、各コンデンサユニットNを外部と
電気的に接続するために、外部電極6、7を焼結体の端
面に、外部電極8、9を焼結体の上下面に、それぞれ適
宣電極形成方法により形成する。このようにして、図1
のようなコンデンサアレイ10が得られる。
Thereafter, in order to electrically connect the respective capacitor units N to the outside, the external electrodes 6, 7 are suitably placed on the end faces of the sintered body, and the external electrodes 8, 9 are placed on the upper and lower surfaces of the sintered body, respectively. It is formed by an electrode forming method. Thus, FIG.
Is obtained.

【0038】かくして本発明のコンデンサアレイ10に
よれば、誘電体層1を複数積層した矩形状の積層体11
内に、誘電体層1を挟んで互いに対向する少なくとも2
つの内部電極を配置した第1、第2のコンデンサユニッ
トNa1、Nb2を交互に、かつ、誘電体層1の積層方向
に複数整列させたコンデンサアレイ10であって、第1
のコンデンサユニットNa1は各内部電極2,3が互い
に異なる位置から積層体11の異なる端面に延出してい
るとともに、延出部が積層体11の各端面に形成した第
1外部電極6、7に接続されており、第2のコンデンサ
ユニットNbは各内部電極4,5が互いに異なる位置か
ら積層体11の主面に延出しているとともに、該延出部
が前記積層体11の主面に形成した第2外部電極8,9
に接続されて構成しているために、内部電極2、3間で
発生する容量の他に、内部電極4、5間でも容量が発生
するため、容量を発生しない無効領域がなくなり、小型
大容量化を実現できる。
Thus, according to the capacitor array 10 of the present invention, a rectangular laminated body 11 in which a plurality of dielectric layers 1 are laminated.
Inside, at least two opposing each other with the dielectric layer 1 interposed therebetween.
A capacitor array 10 in which a plurality of first and second capacitor units Na 1 and Nb 2 having two internal electrodes arranged alternately and arranged in the direction in which the dielectric layers 1 are stacked;
Of the capacitor unit Na 1, the internal electrodes 2, 3 extend from different positions to different end faces of the multilayer body 11, and the first external electrodes 6, 7 whose extension portions are formed on the respective end faces of the multilayer body 11. In the second capacitor unit Nb, the internal electrodes 4 and 5 extend from different positions to the main surface of the multilayer body 11, and the extending portions extend to the main surface of the multilayer body 11. Second external electrodes 8, 9 formed
Connected to the internal electrodes 2 and 3, in addition to the capacitance generated between the internal electrodes 2 and 3, a capacitance is also generated between the internal electrodes 4 and 5; Can be realized.

【0039】また、前記外部電極8、9を、外部電極
6、7とは異なる面に設けているため、外部電極6、7
のコンデンサユニットN間の間隔を十分とることがで
き、基板実装面の半田により該外部電極8、9が短絡す
ることを防ぐことができる。従って、従来のコンデンサ
アレイの実装方法をそのまま用いることができる。さら
に、従来の積層セラミックコンデンサ素子の製造方法を
利用することができるので、簡単且つ安価な製造方法と
なる。ここで、実装時に半田が素子の下に入り込んでし
まい、短絡事故を起こさないように、実装時の半田の量
は必要最小限にすることが望ましい。
Since the external electrodes 8 and 9 are provided on a surface different from the external electrodes 6 and 7, the external electrodes 6 and 7 are provided.
The spacing between the capacitor units N can be made sufficient, and the external electrodes 8 and 9 can be prevented from being short-circuited by the solder on the board mounting surface. Therefore, the conventional mounting method of the capacitor array can be used as it is. Further, since a conventional method for manufacturing a multilayer ceramic capacitor element can be used, a simple and inexpensive manufacturing method can be achieved. Here, the amount of solder at the time of mounting is desirably minimized so that the solder does not enter under the element at the time of mounting and a short circuit accident does not occur.

【0040】また、焼結後に、外部電極8、9表面に、
絶縁性樹脂等によりコーティングを施してもよい。外部
電極8、9表面にコーティング層を設けておけば、上記
のような短絡事故を防止することがより確実に行われる
ため、任意の実装方法を用いることができる。あるい
は、外部電極8、9全てを同一の面に設け、実装時には
この面と対向する面を実装面とすることによっても、上
記のような短絡事故を防止することができる。
After sintering, the surfaces of the external electrodes 8 and 9 are
The coating may be performed with an insulating resin or the like. If a coating layer is provided on the surfaces of the external electrodes 8 and 9, the above-described short circuit accident can be more reliably prevented, and any mounting method can be used. Alternatively, it is also possible to prevent the above-mentioned short circuit accident by providing all the external electrodes 8 and 9 on the same surface and making the surface facing this surface the mounting surface during mounting.

【0041】なお、本発明は上記の実施の形態例に限定
されるものではなく、本発明の要旨を逸脱しない範囲内
での種々の変更や改良等は何ら差し支えない。
It should be noted that the present invention is not limited to the above embodiment, and various changes and improvements may be made without departing from the scope of the present invention.

【0042】[0042]

【発明の効果】以上のように、本発明の構成によれば、
誘電体層の積層方向に形成した第1のコンデンサユニッ
トと第2のコンデンサユニットを交互に配設するととも
に、前記第1、第2のコンデンサユニットの外部電極の
引き出し方向を互いに異ならしめるように、その端面側
に少なくとも2つの第1外部電極を、その主面側に少な
くとも2つの第2外部電極を構成したので、第1のコン
デンサユニットの内部電極間で発生する容量の他に、第
2のコンデンサユニットの内部電極間でも容量が発生す
るため、容量を発生しない無効領域が少なくなり、小型
大容量化を実現したコンデンサアレイを提供することが
できる。
As described above, according to the structure of the present invention,
The first capacitor units and the second capacitor units formed in the stacking direction of the dielectric layers are alternately arranged, and the leading directions of the external electrodes of the first and second capacitor units are different from each other. Since at least two first external electrodes are formed on the end surface side and at least two second external electrodes are formed on the main surface side, the second capacitor is connected to the second capacitor in addition to the capacitance generated between the internal electrodes of the first capacitor unit. Since a capacitance is also generated between the internal electrodes of the capacitor unit, an ineffective area where no capacitance is generated is reduced, and a capacitor array that is reduced in size and increased in capacitance can be provided.

【0043】さらに、第2のコンデンサユニットの主面
側に形成した第1外部電極は、本来端面に形成する第1
のコンデンサユニットの第1外部電極とは異なる面に設
けることにより、積層体の同一面に形成した第1外部電
極同士を十分離して形成することができ、第1外部電極
と第2外部電極とが短絡することなく実装時に半田と導
通することを防ぐことができるものである。
Further, the first external electrode formed on the main surface side of the second capacitor unit has the first external electrode formed on the end surface.
By providing the capacitor unit on the surface different from the first external electrode, the first external electrodes formed on the same surface of the multilayer body can be sufficiently separated from each other. Can be prevented from conducting with the solder during mounting without short-circuiting.

【0044】また、第1のコンデンサユニットの内部電
極の一部を積層体の主面に延出させるとともに、その延
出部が第2外部電極に接続されるように構成するか、又
は、第1外部電極と第2外部電極とが直接接続するよう
な構成することで、第1又は第2外部電極の何れかに接
続すると、第1,第2のコンデンサユニットの容量を同
時に得ることができ、回路基板への実装が簡単にできる
コンデンサアレイを提供することができる。
Further, a part of the internal electrode of the first capacitor unit is extended to the main surface of the laminate, and the extended part is connected to the second external electrode, or With the configuration in which the first external electrode and the second external electrode are directly connected to each other, the capacitance of the first and second capacitor units can be obtained at the same time when connected to either the first or second external electrode. Thus, it is possible to provide a capacitor array that can be easily mounted on a circuit board.

【0045】また、第1外部電極は、従来のコンデンサ
アレイと全く同じ形状であるために従来のコンデンサア
レイの実装方法をそのまま用いることができ、さらに、
従来とは内部電極の数を増やすことのみの変更だけで内
部電極の製造上の大幅な変更はなく、かつ、積層体に第
1外部電極を塗布する製造方法も従来のまま利用するこ
とができるので、大容量化したとしても実装方法に変更
がなく製造が可能となる。
Since the first external electrode has exactly the same shape as the conventional capacitor array, the conventional mounting method of the capacitor array can be used as it is.
Unlike the conventional method, there is no significant change in the manufacturing of the internal electrode only by changing the number of the internal electrodes, and the manufacturing method of applying the first external electrode to the laminate can be used as it is. Therefore, even if the capacity is increased, it is possible to manufacture without changing the mounting method.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明のコンデンサアレイの外観斜視図であ
る。
FIG. 1 is an external perspective view of a capacitor array according to the present invention.

【図2】図1のコンデンサアレイの断面図であって、
(a)はA−A線一部断面図、(b)はB−B線一部断
面図である。
FIG. 2 is a cross-sectional view of the capacitor array of FIG.
(A) is a partial cross-sectional view taken along line AA, and (b) is a partial cross-sectional view taken along line BB.

【図3】図1のコンデンサアレイの要部分解斜視図であ
る。
FIG. 3 is an exploded perspective view of a main part of the capacitor array of FIG. 1;

【図4】本発明の他の実施の形態のコンデンサアレイを
示す外観斜視図である。
FIG. 4 is an external perspective view showing a capacitor array according to another embodiment of the present invention.

【図5】図4のコンデンサアレイの断面図であって、
(a)はA−A線一部断面図、(b)はB−B線一部断
面図である。
FIG. 5 is a sectional view of the capacitor array of FIG. 4,
(A) is a partial cross-sectional view taken along line AA, and (b) is a partial cross-sectional view taken along line BB.

【図6】図4のコンデンサアレイの要部分解斜視図であ
る。
FIG. 6 is an exploded perspective view of a main part of the capacitor array of FIG. 4;

【図7】従来のコンデンサアレイの外観斜視図である。FIG. 7 is an external perspective view of a conventional capacitor array.

【図8】図7のコンデンサアレイの断面図であって、
(a)はA−A線一部断面図、(b)はB−B線一部断
面図である。
8 is a cross-sectional view of the capacitor array of FIG.
(A) is a partial cross-sectional view taken along line AA, and (b) is a partial cross-sectional view taken along line BB.

【符号の説明】[Explanation of symbols]

10・・・・・・・・・・・・・コンデンサアレイ 11・・・・・・・・・・・・・積層体 1・・・・・・・・・・・・・・電体層 2(a,b)、3(a,b)・・内部電極 4(a,b)、5(a,b)・・内部電極 6(a,b)、7(a,b)・・第1外部電極 8(a,b)、9(a,b)・・第2外部電極 N(a,b)・・・・・・・・・第1,第2コンデンサ
ユニット x・・・・・・・・・・・・・・外部電極の幅 y・・・・・・・・・・・・・・外部電極間距離
10 Capacitor array 11 Laminated body 1 Electric layer 2 (a, b), 3 (a, b)... Internal electrode 4 (a, b), 5 (a, b)... Internal electrode 6 (a, b), 7 (a, b). 1 external electrode 8 (a, b), 9 (a, b) ... second external electrode N (a, b) ... first and second capacitor units x ...・ ・ ・ ・ ・ ・ ・ ・ ・ Width of external electrode y ・ ・ ・ ・ ・ ・ Distance between external electrodes

───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 5E001 AB03 AC01 AE01 AE02 AE03 AJ01 AJ03 AZ01 5E082 AA01 AB03 BC39 CC03 CC17 EE04 EE16 EE23 EE35 FF05 FG06 FG26 GG10 GG11 JJ02 JJ23 KK01 KK07 LL13  ──────────────────────────────────────────────────続 き Continued on the front page F-term (reference)

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 誘電体層を複数積層した矩形状の積層体
内に、前記誘電体層を挟んで互いに対向する少なくとも
2つの内部電極を配置した第1、第2のコンデンサユニ
ットを交互に、かつ、前記誘電体層の積層方向に複数整
列させたコンデンサアレイであって、 前記第1のコンデンサユニットは各内部電極が互いに異
なる位置から前記積層体の異なる端面に延出していると
ともに、該延出部が前記積層体の各端面に形成した少な
くとも2つの第1外部電極に接続されており、 前記第2のコンデンサユニットは各内部電極が互いに異
なる位置から前記積層体の主面に延出しているととも
に、該延出部が前記積層体の主面に形成した少なくとも
2つの第2外部電極に接続されていることを特徴とする
コンデンサアレイ。
A first and a second capacitor unit in which at least two internal electrodes facing each other with the dielectric layer interposed therebetween are alternately arranged in a rectangular laminate in which a plurality of dielectric layers are laminated. A capacitor array in which a plurality of the dielectric layers are aligned in a stacking direction of the dielectric layer, wherein the first capacitor unit has internal electrodes extending from different positions to different end faces of the multilayer body, and A portion is connected to at least two first external electrodes formed on each end surface of the laminate, and in the second capacitor unit, the internal electrodes extend from different positions to the main surface of the laminate. A capacitor array, wherein the extension is connected to at least two second external electrodes formed on the main surface of the laminate.
【請求項2】 前記第1のコンデンサユニットの内部電
極の一部を積層体の主面に延出させるとともに、該延出
部を前記第2外部電極の1つに接続されたことを特徴と
する請求項1記載のコンデンサアレイ。
2. A method according to claim 1, wherein a part of the internal electrode of the first capacitor unit extends to a main surface of the multilayer body, and the extending part is connected to one of the second external electrodes. The capacitor array according to claim 1, wherein
【請求項3】 前記第1外部電極の一方と第2外部電極
の一方とが直接接続していることを特徴とする請求項1
記載のコンデンサアレイ。
3. The device according to claim 1, wherein one of said first external electrodes is directly connected to one of said second external electrodes.
The described capacitor array.
JP2000088185A 2000-02-28 2000-03-28 Capacitor array Pending JP2001319828A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000088185A JP2001319828A (en) 2000-02-28 2000-03-28 Capacitor array

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000-50986 2000-02-28
JP2000050986 2000-02-28
JP2000088185A JP2001319828A (en) 2000-02-28 2000-03-28 Capacitor array

Publications (1)

Publication Number Publication Date
JP2001319828A true JP2001319828A (en) 2001-11-16

Family

ID=26586203

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000088185A Pending JP2001319828A (en) 2000-02-28 2000-03-28 Capacitor array

Country Status (1)

Country Link
JP (1) JP2001319828A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007049142A (en) * 2005-08-03 2007-02-22 Samsung Electronics Co Ltd Chip type electric element and liquid crystal display module containing it
JP2009038187A (en) * 2007-08-01 2009-02-19 Tdk Corp Chip type electronic component and manufacturing method thereof
US7652869B2 (en) 2005-08-19 2010-01-26 Tdk Corporation Multilayer capacitor

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007049142A (en) * 2005-08-03 2007-02-22 Samsung Electronics Co Ltd Chip type electric element and liquid crystal display module containing it
US7652869B2 (en) 2005-08-19 2010-01-26 Tdk Corporation Multilayer capacitor
JP2009038187A (en) * 2007-08-01 2009-02-19 Tdk Corp Chip type electronic component and manufacturing method thereof

Similar Documents

Publication Publication Date Title
WO2008050657A1 (en) Laminate capacitor
KR20010006892A (en) Multi layer electronic part
CN117747299A (en) Laminated ceramic capacitor
JPH07272975A (en) Composite capacitor
JPH0897070A (en) Ceramic capacitor
JP2001210544A (en) Chip multilayer ceramic capacitor
JP4458812B2 (en) Capacitor, capacitor manufacturing method, wiring board, decoupling circuit, and high-frequency circuit
JP2001155953A (en) Multi-terminal laminated ceramic capacitor for three- dimensional mounting
JPH1167583A (en) Laminated type electronic component
JP2000277382A (en) Multi-laminated ceramic capacitor and manufacturing method of the same
JPH1126284A (en) Chip electronic component and its manufacture
JP2001319828A (en) Capacitor array
EP1605477B1 (en) Multilayer ceramic capacitor for three-dimensional mounting
JP3531861B2 (en) Three-dimensional mounting structure of three-terminal multilayer ceramic capacitors
KR20180132490A (en) Multilayered ceramic capacitor and board having the same mounted thereon
KR101462785B1 (en) Multi-layered ceramic electronic component and method of manufacturing the same
JP2001313230A (en) Capacitor array
JPH11340085A (en) Laminated ceramic capacitor
JPH1116776A (en) Capacitor array
JPH0897603A (en) Laminated dielectric filter
JP2001313231A (en) Capacitor array
JP2002359154A (en) Capacitor array
JPH0410674Y2 (en)
JP2001345235A (en) Capacitor array
JP2003282357A (en) Capacitor array