JP2001306265A5 - - Google Patents

Download PDF

Info

Publication number
JP2001306265A5
JP2001306265A5 JP2000127255A JP2000127255A JP2001306265A5 JP 2001306265 A5 JP2001306265 A5 JP 2001306265A5 JP 2000127255 A JP2000127255 A JP 2000127255A JP 2000127255 A JP2000127255 A JP 2000127255A JP 2001306265 A5 JP2001306265 A5 JP 2001306265A5
Authority
JP
Japan
Prior art keywords
processor
shared memory
information
storage
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2000127255A
Other languages
English (en)
Japanese (ja)
Other versions
JP2001306265A (ja
JP4053208B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2000127255A priority Critical patent/JP4053208B2/ja
Priority claimed from JP2000127255A external-priority patent/JP4053208B2/ja
Publication of JP2001306265A publication Critical patent/JP2001306265A/ja
Publication of JP2001306265A5 publication Critical patent/JP2001306265A5/ja
Application granted granted Critical
Publication of JP4053208B2 publication Critical patent/JP4053208B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

JP2000127255A 2000-04-27 2000-04-27 ディスクアレイ制御装置 Expired - Fee Related JP4053208B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000127255A JP4053208B2 (ja) 2000-04-27 2000-04-27 ディスクアレイ制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000127255A JP4053208B2 (ja) 2000-04-27 2000-04-27 ディスクアレイ制御装置

Publications (3)

Publication Number Publication Date
JP2001306265A JP2001306265A (ja) 2001-11-02
JP2001306265A5 true JP2001306265A5 (enExample) 2005-06-09
JP4053208B2 JP4053208B2 (ja) 2008-02-27

Family

ID=18636882

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000127255A Expired - Fee Related JP4053208B2 (ja) 2000-04-27 2000-04-27 ディスクアレイ制御装置

Country Status (1)

Country Link
JP (1) JP4053208B2 (enExample)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003323261A (ja) * 2002-04-26 2003-11-14 Hitachi Ltd ディスク制御システム、ディスク制御装置、ディスクシステム、及びその制御方法
JP4439798B2 (ja) 2002-10-17 2010-03-24 株式会社日立製作所 ディスクアレイ装置の制御方法、及びディスクアレイ装置
US6957303B2 (en) * 2002-11-26 2005-10-18 Hitachi, Ltd. System and managing method for cluster-type storage
EP1533704A3 (en) 2003-11-21 2007-03-07 Hitachi, Ltd. Read/write protocol for cache control units at switch fabric, managing caches for cluster-type storage
JP4376040B2 (ja) 2003-11-27 2009-12-02 株式会社日立製作所 複数のプロセッサを用いて情報処理を行う装置及び方法
JP4477906B2 (ja) 2004-03-12 2010-06-09 株式会社日立製作所 ストレージシステム
JP4606823B2 (ja) * 2004-09-14 2011-01-05 株式会社日立製作所 ディスクアレイ装置
EP1662369B1 (en) 2004-11-30 2017-12-06 Fujitsu Limited Data storage system and data storage control device
JP4620502B2 (ja) 2005-03-07 2011-01-26 株式会社日立製作所 ディスクアレイ装置
JP2006268215A (ja) 2005-03-23 2006-10-05 Hitachi Ltd ストレージシステム
JP4794194B2 (ja) 2005-04-01 2011-10-19 株式会社日立製作所 ストレージシステム及び記憶制御方法
JP5106913B2 (ja) 2007-04-23 2012-12-26 株式会社日立製作所 ストレージシステム、ストレージシステム管理方法、及び計算機システム
JP5119802B2 (ja) * 2007-08-20 2013-01-16 ソニー株式会社 情報処理システム
JP5699200B2 (ja) * 2013-12-04 2015-04-08 株式会社日立製作所 ストレージシステム、ストレージシステム管理方法、及び計算機システム

Similar Documents

Publication Publication Date Title
US11379381B2 (en) Main memory device having heterogeneous memories, computer system including the same, and data management method thereof
US9135192B2 (en) Memory system with command queue reordering
US6112265A (en) System for issuing a command to a memory having a reorder module for priority commands and an arbiter tracking address of recently issued command
JP2509766B2 (ja) キャッシュメモリ交換プロトコル
JP2001306265A5 (enExample)
JP2004506256A5 (enExample)
JP2006507602A5 (enExample)
KR20210025344A (ko) 이종 메모리를 갖는 메인 메모리 장치, 이를 포함하는 컴퓨터 시스템, 그것의 데이터 관리 방법
TW201224923A (en) Region based technique for accurately predicting memory accesses
JP3798049B2 (ja) データメモリおよびその動作方法
CN108139994A (zh) 内存访问方法及内存控制器
JP4866646B2 (ja) メモリーに送るコマンドの選択方法、メモリーコントローラー、コンピュータシステム
JP2019133662A5 (enExample)
US11494312B2 (en) Flash memory devices and prefetch methods thereof
JP6228523B2 (ja) メモリ制御回路および半導体記憶装置
US20040030849A1 (en) Independent sequencers in a DRAM control structure
US20080098176A1 (en) Method and Apparatus for Implementing Memory Accesses Using Open Page Mode for Data Prefetching
JP2004030517A5 (enExample)
EP4071593B1 (en) Stacked cache system based on sedram, and control method and cache device
KR20080063531A (ko) 융통성있는 dram 아키텍처를 위한 시스템, 장치 및방법
KR100258883B1 (ko) 멀티 프로세서 시스템의 캐시 메모리 제어방법 및 장치
JP2003005916A5 (enExample)
TW202409839A (zh) 用於存取記憶體頁的版本中的資料的裝置以及方法
KR20250085068A (ko) 메모리 모듈 내 연산장치 및 제어 방법
JP4656565B2 (ja) 高速プロセッサシステム、これを使用する方法及び記録媒体