JP2001250949A - Semiconductor device - Google Patents

Semiconductor device

Info

Publication number
JP2001250949A
JP2001250949A JP2000057905A JP2000057905A JP2001250949A JP 2001250949 A JP2001250949 A JP 2001250949A JP 2000057905 A JP2000057905 A JP 2000057905A JP 2000057905 A JP2000057905 A JP 2000057905A JP 2001250949 A JP2001250949 A JP 2001250949A
Authority
JP
Japan
Prior art keywords
tft
insulating layer
channel
stress
type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2000057905A
Other languages
Japanese (ja)
Other versions
JP2001250949A5 (en
JP4963140B2 (en
Inventor
Ritsuko Kawasaki
律子 河崎
Hideto Kitakado
英人 北角
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2000057905A priority Critical patent/JP4963140B2/en
Publication of JP2001250949A publication Critical patent/JP2001250949A/en
Publication of JP2001250949A5 publication Critical patent/JP2001250949A5/ja
Application granted granted Critical
Publication of JP4963140B2 publication Critical patent/JP4963140B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Thin Film Transistor (AREA)
  • Dram (AREA)

Abstract

PROBLEM TO BE SOLVED: To control the threshold voltage of a reverse staggered TFT using stresses of thin films. SOLUTION: The product of a stress and the film thickness of a first insulation layer on electrodes formed on a substrate, the product of a stress and the film thickness of an active layer composed of a crystalline semiconductor film having a tensile stress on the first insulation layer, and the product of a stress and the film thickness of a second insulation layer provided on the active layer, are set for adequate values to control the threshold voltage.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、基板上に薄膜トラ
ンジスタを用いた集積回路を有する半導体装置に関す
る。例えば、液晶表示装置に代表される電気光学装置及
びその電気光学装置を搭載した電子機器の構成に関す
る。
The present invention relates to a semiconductor device having an integrated circuit using a thin film transistor on a substrate. For example, the present invention relates to a configuration of an electro-optical device represented by a liquid crystal display device and an electronic apparatus equipped with the electro-optical device.

【0002】[0002]

【従来の技術】基板上TFT(薄膜トランジスタ)を多
数個配列させて、アクティブマトリクス型液晶表示装置
に代表される半導体装置が開発されている。TFTは少
なくとも島状半導体膜から成る活性層と、該活性層の基
板側に設けられた第1の絶縁層と、該活性層とは反対側
に設けられた第2の絶縁層とが積層された構造を有して
いる。
2. Description of the Related Art A semiconductor device represented by an active matrix type liquid crystal display device has been developed in which a large number of TFTs (thin film transistors) are arranged on a substrate. The TFT is formed by stacking at least an active layer made of an island-shaped semiconductor film, a first insulating layer provided on the substrate side of the active layer, and a second insulating layer provided on the opposite side of the active layer. It has a structure.

【0003】前記第1の絶縁層を介して、前記活性層に
所定の電圧を印加するようにゲート電極を設けた構造
は、逆スタガもしくはボトムゲート型と呼ばれている。
本明細書はすべてこの逆スタガ型構造に関する。
A structure in which a gate electrode is provided so as to apply a predetermined voltage to the active layer via the first insulating layer is called an inverted stagger or bottom gate type.
The present description all relates to this inverted staggered structure.

【0004】ところで、TFT特性を表す特性パラメー
タはいくつかあるなかで、電界効果移動度としきい値電
圧が特性の良さの目安とされている。
By the way, among the several characteristic parameters representing the TFT characteristics, the field-effect mobility and the threshold voltage are used as a measure of good characteristics.

【0005】高い電界効果移動度の実現を目標として、
TFT構造やその製造工程は理論的解析と経験的側面か
ら注意深く検討されてきた。特に重要な要因は半導体層
中のバルク欠陥密度や、半導体層と絶縁層との界面にお
ける界面凖位密度を可能な限り低減させることが必要で
あると考えられていた。
With the goal of realizing high field-effect mobility,
The TFT structure and its manufacturing process have been carefully studied from theoretical analysis and empirical aspects. It has been considered that a particularly important factor is to reduce the bulk defect density in the semiconductor layer and the interface state density at the interface between the semiconductor layer and the insulating layer as much as possible.

【0006】デバイス設計を行う際の最も重要なパラメ
ータである、しきい値電圧の設定によりデバイスの種類
が区別されている。導通させるためにゲート電圧を印加
させる必要のあるTFTはエンハンスメント型(Enhance
ment)またはノーマリーオフ型(Normally-Off)TF
T、導通させないためにゲート電圧を印加させる必要の
あるTFTはディプレッション型(Depletion)または
ノーマリーオン型(Normally-On)TFTとよばれる。
[0006] The type of device is distinguished by setting a threshold voltage, which is the most important parameter in device design. TFTs that require a gate voltage to be applied for conduction are enhancement-type (Enhance
ment) or normally-off TF
T, a TFT that requires a gate voltage to be applied in order to prevent conduction is called a depletion type (Depletion) or a normally-on type (Normally-On) TFT.

【0007】一般に、しきい値電圧、エンハンスメント
型TFT、ディプレッション型TFTは次のように定義
されている。図1aにあるようにゲート電圧―ドレイン
電流特性曲線において特性曲線の二乗特性領域の接線a
と横軸(ゲート電圧軸)との交点をしきい値電圧と定義
する。また、エンハンスメント型TFTを、nチャネル
型TFTであり前記しきい値電圧が零または正電圧であ
るTFT、またはpチャネル型TFTであり前記しきい
値電圧が負電圧であるTFTと定義する。同様に、ディ
プレッション型TFTを、nチャネル型TFTでありし
きい値電圧が負電圧であるTFT、またはpチャネル型
TFTでありしきい値電圧が零または正電圧であるTF
Tと定義する。
In general, the threshold voltage, enhancement type TFT, and depletion type TFT are defined as follows. As shown in FIG. 1a, in the gate voltage-drain current characteristic curve, the tangent line a of the square characteristic region of the characteristic curve
The intersection of the horizontal axis (gate voltage axis) is defined as the threshold voltage. Further, the enhancement type TFT is defined as an n-channel type TFT whose threshold voltage is zero or positive voltage, or a p-channel type TFT whose threshold voltage is negative voltage. Similarly, the depletion type TFT is replaced with an n-channel type TFT having a negative threshold voltage or a p-channel type TFT having a threshold voltage of zero or positive voltage.
Defined as T.

【0008】しきい値電圧の制御方法としてはイオン打
ちこみ法や半導体膜成膜時に不純物ガスを流すなどの方
法で、ゲート絶縁層上の半導体膜に不純物を導入すると
いうチャネルドープ法が一般に用いられている。
As a method of controlling the threshold voltage, a channel doping method of introducing an impurity into a semiconductor film on a gate insulating layer by ion implantation or a method of flowing an impurity gas at the time of forming a semiconductor film is generally used. ing.

【0009】チャネルドープをする不純物の種類は、エ
ンハンスメント型TFTではチャネル部にチャネル形成
時の導電型と異なる導電型の不純物を添加し、ディプレ
ッション型TFTでは同じ導電型の不純物を導入する。
例えば、nチャネルTFTをエンハンスメント型TFT
にするにはホウ素などのp型不純物を、ディプレッショ
ン型にするにはリンやヒ素などのn型不純物を導入すれ
ば良い。また、チャネル形成領域での前記不純物の濃度
は、SIMS(Secondary Ion Mass Spectroscopy)分
析における検出限界値1×1015atoms/cm3を越える濃
度になり、5×1017atoms/cm3で2V程度のしきい値の
シフトがおこるが、5×1017atoms/cm3を越える濃度
では結晶性悪化により移動度の低化が顕著になるためこ
れを越えない濃度が好ましい。
In the case of the enhancement type TFT, an impurity of a conductivity type different from the conductivity type at the time of channel formation is added to the channel portion in the enhancement type TFT, and the same conductivity type impurity is introduced in the depletion type TFT.
For example, an n-channel TFT is replaced with an enhancement type TFT.
A p-type impurity such as boron may be introduced to obtain a depletion type, and an n-type impurity such as phosphorus or arsenic may be introduced to obtain a depletion type. The concentration of the impurity in the channel formation region exceeds the detection limit of 1 × 10 15 atoms / cm 3 in SIMS (Secondary Ion Mass Spectroscopy) analysis, and is about 2 V at 5 × 10 17 atoms / cm 3. However, a concentration exceeding 5 × 10 17 atoms / cm 3 causes a marked decrease in mobility due to deterioration in crystallinity, so that a concentration not exceeding this is preferable.

【0010】ところで、しきい値電圧が0VのTFTで
も現実にはゲート電圧が0Vのときドレイン電流は0で
はない。ゲート電圧が0Vのときにドレイン電流が小さ
くなるようにするにはしきい値電圧より、むしろドレイ
ン電流の値が基準値以下になるときのゲート電圧を指標
として、この値を充分0Vに近くする方がよい。本明細
書ではドレイン電圧の絶対値1Vの条件(詳しくはpチ
ャネル型TFTではドレイン電圧−1V、nチャネル型
TFTではドレイン電圧+1V)でチャネル形成領域の
幅1μm当たりのドレイン電流1pA流れる時のゲート
電圧を基準値とし、この値を制御することを考える。
(図1b)
By the way, even in a TFT having a threshold voltage of 0 V, the drain current is not actually 0 when the gate voltage is 0 V. In order to reduce the drain current when the gate voltage is 0 V, the value is sufficiently close to 0 V using the gate voltage when the value of the drain current is equal to or lower than the reference value as an index rather than the threshold voltage. Better. In this specification, the gate when the drain current flows at 1 pA per 1 μm width of the channel formation region under the condition of the absolute value of the drain voltage of 1 V (specifically, the drain voltage is -1 V for the p-channel TFT and the drain voltage is +1 V for the n-channel TFT). Consider that the voltage is used as a reference value and this value is controlled.
(Fig. 1b)

【0011】また本明細書では、前記ドレイン電圧の絶
対値1Vでチャネル形成領域の幅1μm当たりのドレイ
ン電流の絶対値1pAのときのゲート電圧値によってエ
ンハンスメント型TFTとディプレッション型TFTを
定義する。つまり、エンハンスメント型TFTを、nチ
ャネル型TFTでありドレイン電圧+1Vでチャネル形
成領域の幅1μm当たりのドレイン電流1pAのときの
ゲート電圧が零または正電圧であるTFT、またはpチ
ャネル型TFTでありドレイン電圧−1Vでチャネル形
成領域の幅1μm当たりのドレイン電流1pAのときの
ゲート電圧が負電圧であるTFTと定義する。同様に、
ディプレッション型TFTを、nチャネル型TFTであ
りドレイン電圧+1Vでチャネル形成領域の幅1μm当
たりのドレイン電流1pAのときのゲート電圧が負電圧
であるTFT、またはpチャネル型TFTでありドレイ
ン電圧+1Vでチャネル形成領域の幅1μm当たりのド
レイン電流1pAのときのゲート電圧が零または正電圧
であるTFTと定義する。
Further, in this specification, the enhancement type TFT and the depletion type TFT are defined by the gate voltage value when the absolute value of the drain voltage is 1 V and the absolute value of the drain current is 1 pA per 1 μm width of the channel forming region. That is, the enhancement-type TFT is an n-channel TFT, a drain voltage of +1 V, and a gate voltage of zero or a positive voltage at a drain current of 1 pA per 1 μm of the width of the channel forming region, or a p-channel TFT. A TFT whose gate voltage is a negative voltage when the drain current is 1 pA per 1 μm in width of the channel formation region at a voltage of −1 V is defined as a TFT. Similarly,
The depletion type TFT is an n-channel type TFT having a drain voltage of +1 V and a gate voltage of a negative voltage at a drain current of 1 pA per 1 μm width of a channel forming region, or a p-channel type TFT having a drain voltage of +1 V and a channel. A TFT whose gate voltage is zero or positive when the drain current is 1 pA per 1 μm width of the formation region is defined as a TFT.

【0012】さらに、ドレイン電圧の絶対値1Vでチャ
ネル形成領域の幅1μm当たりのドレイン電流1pAの
ときのゲート電圧を0Vに十分近くにすると、しきい値
電圧もある電圧値に制御される。したがって、本明細書
においてドレイン電圧の絶対値1Vでチャネル形成領域
の幅1μm当たりのドレイン電流1pAのときのゲート
電圧を0Vに十分近くすることと、しきい値電圧の制御
とは同じ意味であるとする。
Further, when the gate voltage at a drain current of 1 pA per 1 μm width of the channel forming region and an absolute value of the drain voltage of 1 V is sufficiently close to 0 V, the threshold voltage is also controlled to a certain voltage value. Therefore, in this specification, making the gate voltage sufficiently close to 0 V when the drain current is 1 pA per 1 μm of the width of the channel forming region and the absolute value of the drain voltage is 1 V has the same meaning as controlling the threshold voltage. And

【0013】[0013]

【発明が解決しようとする課題】しきい値電圧の制御に
チャネルドープ法を用いて行う場合、活性層に不純物を
導入するため、必然的にこの不純物起因のバルク結晶欠
陥や、半導体層と絶縁層の界面凖位を生じさせてしま
う。この結果、TFT特性、特に電界効果型移動度を悪
化させる原因となる。
When the channel doping method is used to control the threshold voltage, an impurity is introduced into the active layer, so that a bulk crystal defect due to the impurity and an insulation between the semiconductor layer and the semiconductor layer are inevitably caused. This causes an interface level of the layer. As a result, TFT characteristics, particularly field-effect mobility, are deteriorated.

【0014】本発明者は、TFT特性を悪化させること
なくしきい値電圧の制御をおこなうことが、デバイス作
成上重要であり、したがってチャネルドープ法を用いな
いでしきい値電圧の制御をする方法を確立することが重
要であると考えた。また、そのためには薄膜の応力を制
御することが有効であると考えた。
The present inventor has found that it is important to control the threshold voltage without deteriorating the TFT characteristics from the viewpoint of device fabrication. Therefore, a method of controlling the threshold voltage without using the channel doping method has been proposed. I thought it was important to establish. It was also considered effective to control the stress of the thin film for that purpose.

【0015】[0015]

【課題を解決するための手段】チャネルドープを行って
いない場合について考える。この場合、チャネル形成領
域でのp型またはn型不純物濃度は、SIMS分析にお
ける検出限界値1×1015atoms/cm3未満になる。
A case in which channel doping is not performed will be considered. In this case, the p-type or n-type impurity concentration in the channel formation region becomes lower than the detection limit of 1 × 10 15 atoms / cm 3 in SIMS analysis.

【0016】TFTに用いられる半導体膜は、非晶質半
導体をはじめ、高い電界効果移動度が得られる結晶質半
導体が適していると考えられている。ここで、結晶質半
導体とは、単結晶半導体、多結晶半導体、または微結晶
半導体を含むものである。また、絶縁層は、代表的には
酸化シリコン、窒化シリコン、または窒酸化シリコンな
どの材料で形成されている。
It is considered that a semiconductor film used for a TFT is suitably a crystalline semiconductor such as an amorphous semiconductor, which can provide a high field-effect mobility. Here, a crystalline semiconductor includes a single crystal semiconductor, a polycrystalline semiconductor, or a microcrystalline semiconductor. The insulating layer is typically formed using a material such as silicon oxide, silicon nitride, or silicon oxynitride.

【0017】CVD法(化学的気相成長法)、スパッタ
法、または真空蒸着法などの公知の技術で製作される前
記材料の薄膜には内部応力があることが知られている。
内部応力はさらにその薄膜が本来持つ真性応力と、薄膜
と基板との熱膨張係数の差に起因する熱応力とに分離し
て考えられていた。熱応力はTFT作製工程の加熱工程
で発生するもので、プロセス温度の設定によりその影響
を無視できる。一方、真性応力の発生のメカニズムは必
ずしも明確にはされておらず、薄膜の成長過程やその後
の熱処理などによる相変化や組成変化が複雑に絡み合っ
て発生しているものと考えられていた。
It is known that a thin film of the above-mentioned material manufactured by a known technique such as a CVD method (chemical vapor deposition method), a sputtering method, or a vacuum deposition method has an internal stress.
The internal stress has been further considered to be divided into an intrinsic stress inherent in the thin film and a thermal stress caused by a difference in thermal expansion coefficient between the thin film and the substrate. The thermal stress is generated in the heating process of the TFT manufacturing process, and its influence can be ignored by setting the process temperature. On the other hand, the mechanism of the generation of the intrinsic stress is not always clear, and it was thought that the phase change and the composition change due to the growth process of the thin film and the subsequent heat treatment were involved in a complicated manner.

【0018】一般に、内部応力は図2に示すように、基
板に対して薄膜が収縮しようとする時には、基板はその
影響を受けて、薄膜を内側にして変形するのでこれを引
っ張り応力と呼んでいる。一方、薄膜が伸張する時に
は、基板は押し縮められて薄膜を外側にして変形するの
でこれを圧縮応力と呼んでいる。このように、便宜上内
部応力の定義は基板を中心として考えられていた。本明
細書でも内部応力はこの定義に従って記述する。また、
本明細書では、引っ張り応力は正、圧縮応力は負の符号
をもつとして定義する。
In general, as shown in FIG. 2, when a thin film tries to shrink with respect to a substrate, the substrate is affected by the internal stress and is deformed with the thin film inward. I have. On the other hand, when the thin film is stretched, the substrate is compressed and deformed with the thin film facing outward, and this is called compressive stress. As described above, for the sake of convenience, the definition of the internal stress has been considered centering on the substrate. In this specification, the internal stress is described according to this definition. Also,
In this specification, tensile stress is defined as having a positive sign, and compressive stress is defined as having a negative sign.

【0019】非晶質半導体膜から熱結晶化やレーザー結
晶化などの方法で作製される結晶質半導体膜は、結晶化
の過程で体積収縮が起こることが知られていた。その割
合は非晶質半導体膜の状態にもよるが、0.1〜1%程
度であるとされていた。その結果、結晶質半導体膜には
引っ張り応力が発生し、その大きさは約1×109Paに
及ぶこともあった。また酸化シリコン膜、窒化シリコン
膜、および窒酸化シリコン膜などの絶縁膜の内部応力
は、膜作製条件やその後の熱処理条件によって圧縮応力
から引っ張り応力まで様々に変化することが知られてい
た。
It has been known that a crystalline semiconductor film produced from an amorphous semiconductor film by a method such as thermal crystallization or laser crystallization undergoes volume shrinkage during the crystallization process. The ratio depends on the state of the amorphous semiconductor film, but is said to be about 0.1 to 1%. As a result, a tensile stress is generated in the crystalline semiconductor film, and the magnitude thereof may reach about 1 × 10 9 Pa. In addition, it has been known that the internal stress of an insulating film such as a silicon oxide film, a silicon nitride film, and a silicon oxynitride film varies variously from a compressive stress to a tensile stress depending on film forming conditions and subsequent heat treatment conditions.

【0020】ところで、活性層半導体膜とそれに接して
いる基板側または基板と反対側の絶縁膜の応力を変化さ
せると、しきい値電圧が変化する。これについて詳細な
理由は現在までのところ明らかではないが、例えば活性
層半導体膜が収縮しようとするとき、これを引き伸ばす
方向に応力が作用すれば結晶粒界に歪が生じ、この領域
に転位や結晶欠陥の生成および不対結合手の生成に伴う
界面凖位の発生がおこると考えられる。また結晶欠陥や
界面凖位はしきい値電圧に影響を及ぼすことはよく知ら
れたことであった。したがって応力の変化によりしきい
値電圧を変化させることができる。あるいは、応力が活
性層半導体膜に加わると、格子定数、すなわち半導体膜
を構成している半導体原子の隣接間距離が変化し、これ
に伴って半導体膜のエネルギーバンド構造が変化するた
めにしきい値電圧も変化すると考えられる。
When the stress of the active layer semiconductor film and the stress of the insulating film on the substrate side or the side opposite to the substrate in contact with the active layer semiconductor film are changed, the threshold voltage changes. Although the detailed reason for this is not clear so far, for example, when the active layer semiconductor film tries to contract, if stress acts in the direction in which the active layer semiconductor film is stretched, strain occurs in the crystal grain boundaries, and dislocations and dislocations occur in this region. It is considered that the generation of crystal defects and the generation of interface states accompanying the generation of dangling bonds occur. It is well known that crystal defects and interface states affect the threshold voltage. Therefore, the threshold voltage can be changed by changing the stress. Alternatively, when stress is applied to the active layer semiconductor film, the lattice constant, that is, the distance between adjacent semiconductor atoms constituting the semiconductor film changes, and the energy band structure of the semiconductor film changes with the change. It is thought that the voltage also changes.

【0021】したがって、活性層に加わる応力を適当に
変えることで、しきい値電圧を制御できる。ところでし
きい値電圧と直接的な相関を持つのは第2の絶縁膜の応
力と膜厚の積と活性層の応力と膜厚の積の和であり、同
じ膜質であっても、活性層と第2の絶縁層の両方、また
はどちらか一方の膜厚を変えることによっても、しきい
値電圧を制御することができる。
Therefore, the threshold voltage can be controlled by appropriately changing the stress applied to the active layer. By the way, what has a direct correlation with the threshold voltage is the sum of the product of the stress and the film thickness of the second insulating film and the product of the stress and the film thickness of the active layer. The threshold voltage can also be controlled by changing the thickness of both or either of the first and second insulating layers.

【0022】図11は第2の絶縁層の応力と膜厚の積お
よび活性層の応力と膜厚の積との和、とTFTのドレイ
ン電圧の絶対値1Vでチャネル形成領域の幅1μm当た
りのドレイン電流の絶対値1pAのときのゲート電圧の
相関曲線である。ただし、図の特性曲線はpチャネル型
TFTとnチャネル型TFTが活性層の不純物濃度を除
いて、同じ構造を持っていると仮定している。この仮定
のもとで、ドレイン電圧の絶対値1Vでチャネル形成領
域の幅1μm当たりのドレイン電流の絶対値1pAのと
きのゲート電圧が0VになるX座標X0の大きさは同じ
になるが、これはX0が第2の絶縁膜の応力と膜厚の積
と活性層の応力と膜厚の積の和という量のみで決まって
いることを表している。また、前記相関曲線は直線にな
り、nチャネル型TFTとpチャネル型TFTでは、傾
きの符号が等しくなっており、したがってエンハンスメ
ント型かディプレッション型かの区別は同じX座標では
逆になっている。前記相関曲線でX0の絶対値と、前記
相関曲線の傾きは、第1の絶縁層の応力と膜厚の積また
は活性層の応力と膜厚の積により任意の値をとるが、そ
の場合でも第2の絶縁層の応力と膜厚を適当なものにす
ることで、ドレイン電圧の絶対値1Vでチャネル形成領
域の幅1μm当たりのドレイン電流の絶対値1pAのと
きのゲート電圧を0Vに近い値、好ましくは絶対値が2
V以下にすることが可能である。
FIG. 11 shows the sum of the product of the stress and the film thickness of the second insulating layer and the sum of the product of the stress and the film thickness of the active layer, and the absolute value of the drain voltage of the TFT of 1 V per 1 μm of the width of the channel forming region. It is a correlation curve of the gate voltage when the absolute value of the drain current is 1 pA. However, the characteristic curves in the figure assume that the p-channel TFT and the n-channel TFT have the same structure except for the impurity concentration of the active layer. Under this assumption, the magnitude of the X coordinate X0 at which the gate voltage becomes 0 V when the absolute value of the drain voltage is 1 V and the absolute value of the drain current is 1 pA per 1 μm of the width of the channel formation region is the same. Indicates that X0 is determined only by the sum of the product of the stress and the film thickness of the second insulating film and the product of the stress and the film thickness of the active layer. Further, the correlation curve becomes a straight line, and the sign of the slope is the same between the n-channel TFT and the p-channel TFT. Therefore, the distinction between the enhancement type and the depletion type is reversed at the same X coordinate. The absolute value of X0 in the correlation curve and the slope of the correlation curve take an arbitrary value depending on the product of the stress and the film thickness of the first insulating layer or the product of the stress and the film thickness of the active layer. By setting the stress and the film thickness of the second insulating layer to appropriate values, the gate voltage when the drain voltage has an absolute value of 1 V and the drain current has an absolute value of 1 pA per 1 μm of the width of the channel forming region is close to 0 V. , Preferably with an absolute value of 2
V or less.

【0023】ところで、しきい値電圧の制御にチャネル
ドープ法を用いる場合でも、チャネルドープなしでドレ
イン電圧の絶対値1Vでチャネル形成領域の幅1μm当
たりのドレイン電流の絶対値1pAのときのゲート電圧
が0V近く好ましくは2V以下になるように第2の絶縁
層と活性層の応力と膜厚の積を適当な値に設定しておけ
ば、チャネル領域にチャネルドープする不純物の濃度を
小さくでき、したがってチャネルドープ起因のTFT特
性悪化が抑制できるため有効である。
By the way, even when the channel doping method is used for controlling the threshold voltage, the gate voltage when the absolute value of the drain voltage is 1 V and the absolute value of the drain current per 1 μm width of the channel forming region is 1 pA without channel doping. If the product of the stress and the film thickness of the second insulating layer and the active layer is set to an appropriate value so that the voltage is close to 0 V and preferably 2 V or less, the concentration of the impurity doped into the channel region can be reduced. Therefore, it is effective because deterioration in TFT characteristics due to channel doping can be suppressed.

【0024】[0024]

【発明の実施の形態】[実施の形態1]チャネルドープ法
を用いない場合についての実施形態を図3で説明する。
図3の(A)および(B)において絶縁表面を有する基
板301上にゲート電極302が形成され、その上に第
1の絶縁層である、引っ張り応力を持つ窒化シリコン膜
303aと圧縮応力を持つ窒酸化シリコン膜303bが
積層されている。
[Embodiment 1] An embodiment in which a channel doping method is not used will be described with reference to FIG.
3A and 3B, a gate electrode 302 is formed over a substrate 301 having an insulating surface, and a gate electrode 302 is formed thereon.
As one insulating layer, a silicon nitride film 303a having a tensile stress and a silicon nitride oxide film 303b having a compressive stress are stacked.

【0025】活性層304は非晶質半導体膜をレーザー
結晶化や熱結晶化などの方法で作製された結晶質半導体
膜であり、詳細な作製方法に限定されるものではないが
必然的に引張り応力を有している。そして、必要に応じ
てチャネル形成領域304c、LDD領域304b、ソ
ース領域304a、ドレイン領域304dが設けられて
いる。ソース電極306とドレイン電極307は、第2
の絶縁層305の一部にコンタクトホールを形成して設
けられている.
The active layer 304 is a crystalline semiconductor film formed by a method such as laser crystallization or thermal crystallization of an amorphous semiconductor film, and is not necessarily limited to a detailed manufacturing method, but is necessarily pulled. Has stress. Further, a channel formation region 304c, an LDD region 304b, a source region 304a, and a drain region 304d are provided as needed. The source electrode 306 and the drain electrode 307 are
A contact hole is formed in a part of the insulating layer 305.

【0026】チャネル形成領域ではn型不純物であるリ
ンや砒素、またはp型不純物であるホウ素の濃度がSI
MS分析による検出限界以下であり、ソース領域および
ドレイン領域ではn型不純物であるリンや砒素、または
p型不純物であるホウ素が1×1019atoms/cm3以上の
高濃度で注入されている。
In the channel formation region, the concentration of phosphorus or arsenic as an n-type impurity or the concentration of boron as a p-type impurity is
It is below the detection limit by MS analysis, and phosphorus and arsenic as an n-type impurity or boron as a p-type impurity is implanted at a high concentration of 1 × 10 19 atoms / cm 3 or more in the source region and the drain region.

【0027】図3(A)において、第2の絶縁層は圧縮
応力を持つ窒酸化シリコン膜である。その応力と膜厚に
よりしきい値電圧を制御している。
In FIG. 3A, the second insulating layer is a silicon oxynitride film having a compressive stress. The threshold voltage is controlled by the stress and the film thickness.

【0028】また、図3(B)にあるように、第2の絶
縁層は複数の絶縁膜を積層して形成してもよい。図3
(B)では、第2の絶縁層305aは圧縮応力を持つ窒
酸化シリコン膜で、その上に圧縮応力を持つ第2の絶縁
層305bである酸化シリコン膜が積層されており、よ
り効果的に応力の制御ができた。
As shown in FIG. 3B, the second insulating layer may be formed by stacking a plurality of insulating films. FIG.
In (B), the second insulating layer 305a is a silicon nitride oxide film having a compressive stress, and a silicon oxide film serving as the second insulating layer 305b having a compressive stress is stacked thereon, so that more effective The stress could be controlled.

【0029】第1の絶縁層における応力の絶対値と膜厚
の積は、第2の絶縁層における応力の絶対値と膜厚の積
と比べ十分小さいため、しきい値電圧への第2の絶縁層
からの応力と膜厚の積が支配的であった。第2の絶縁層
における応力[Pa]と膜厚[m]の積と、活性層における応
力[Pa]と膜厚[m]の積、の和が-8.0×101〜-1.2
×102であり、ドレイン電圧の絶対値1Vでチャネル
形成領域の幅1μm当たりのドレイン電流の絶対値1p
Aのときのゲート電圧の絶対値は2V以下に制御され
た。
The product of the absolute value of the stress and the film thickness of the first insulating layer is sufficiently smaller than the product of the absolute value of the stress and the film thickness of the second insulating layer. The product of the stress from the insulating layer and the film thickness was dominant. The sum of the product of the stress [Pa] and the film thickness [m] in the second insulating layer and the product of the stress [Pa] and the film thickness [m] in the active layer is −8.0 × 10 1 to −1. 2
× 10 2 , and the absolute value of the drain current per 1 μm width of the channel formation region is 1p at the absolute value of the drain voltage of 1V.
The absolute value of the gate voltage at A was controlled to 2 V or less.

【0030】以上の工程により作製されたnチャネル型
TFTはディプレッション型TFTとなり、pチャネル
型TFTはエンハンスメント型TFTとなった。
The n-channel TFT manufactured by the above-described steps was a depletion-type TFT, and the p-channel TFT was an enhancement-type TFT.

【0031】[実施の形態2]CMOS回路においては、
同一基板上にnチャネル型TFTおよびpチャネル型T
FTの両方が作製される。そして、前記nチャネル型T
FTおよびpチャネル型TFTについては両方ともエン
ハンスメント型である回路構成がよく用いられる。そこ
で、本実施の形態では、チャネルドープ法を用いず、第
2の絶縁層における応力と膜厚の積を適当に設定するこ
とで、しきい値電圧を制御し所望のTFTを得る方法を
図4で説明する。
[Embodiment 2] In a CMOS circuit,
N-channel TFT and p-channel TFT on the same substrate
Both FTs are made. And the n-channel type T
For the FT and the p-channel type TFT, a circuit configuration of an enhancement type is often used. Therefore, in this embodiment, a method of controlling a threshold voltage and obtaining a desired TFT by appropriately setting a product of a stress and a film thickness in the second insulating layer without using the channel doping method is described. This will be described in Section 4.

【0032】ところで,発明の詳細な説明で記述したよ
うに、チャネルドープを行っていないnチャネル型TF
Tおよびpチャネル型TFTにおいては、エンハンスメ
ント型かディプレッション型かの区別は、第2の絶縁膜
と活性層の応力と膜厚の積が同じなら、互いに反対の種
類になる。そこで、同一基板内でエンハンスメント型か
ディプレッション型かどちらか一方のみのTFTを作製
するには第2の絶縁層の構造をかえて応力と膜厚の積に
差違をつけることが必要となる。
Incidentally, as described in the detailed description of the invention, an n-channel type TF without channel doping is used.
In the T and p channel type TFTs, the distinction between the enhancement type and the depletion type is opposite to each other if the product of the stress and the film thickness of the second insulating film and the active layer is the same. Therefore, in order to fabricate either the enhancement type or the depletion type TFT on the same substrate, it is necessary to change the structure of the second insulating layer and make a difference in the product of the stress and the film thickness.

【0033】図4において絶縁表面を有する基板401
上にゲート電極402が形成され、その上に第1の絶縁
層である、引っ張り応力を持つ窒化シリコン膜403a
と圧縮応力を持つ窒酸化シリコン膜403bが積層され
ている。
FIG. 4 shows a substrate 401 having an insulating surface.
A gate electrode 402 is formed thereon, and a silicon nitride film 403a having a tensile stress, which is a first insulating layer, is formed thereon.
And a silicon oxynitride film 403b having a compressive stress.

【0034】nチャネル型TFT側において、活性層4
04は、引張り応力を有した半導体層であり、必要に応
じてチャネル形成領域404c、LDD領域404b、
ソース領域404a、ドレイン領域404dが設けられ
ている。また、pチャネル型TFT側において活性層4
05は、引張り応力を有した半導体層であり、チャネル
形成領域405c、ソース領域405a、ドレイン領域
405dが設けられている。ソース電極406、408
とドレイン電極407、409は、第2の絶縁層410
の一部にコンタクトホールを形成して設けられている.
On the n-channel TFT side, the active layer 4
Reference numeral 04 denotes a semiconductor layer having a tensile stress, and a channel formation region 404c, an LDD region 404b,
A source region 404a and a drain region 404d are provided. Also, the active layer 4 on the p-channel type TFT side.
Reference numeral 05 denotes a semiconductor layer having a tensile stress, in which a channel formation region 405c, a source region 405a, and a drain region 405d are provided. Source electrodes 406, 408
And the drain electrodes 407 and 409 are connected to the second insulating layer 410
Is formed by forming a contact hole in a part of it.

【0035】活性層チャネル形成領域ではn型不純物で
あるリンや砒素、またはp型不純物であるホウ素の濃度
が1×1015atoms/cm3以下であり、活性層ソースおよ
びドレイン領域ではn型不純物であるリンや砒素、また
はp型不純物であるホウ素が1×1019atoms/cm3以上
の高濃度で注入されている。
The concentration of phosphorus or arsenic as an n-type impurity or the concentration of boron as a p-type impurity is 1 × 10 15 atoms / cm 3 or less in the active layer channel formation region, and the n-type impurity is Is implanted at a high concentration of 1 × 10 19 atoms / cm 3 or more.

【0036】ところで、図4においてnチャネル型TF
Tの第2の絶縁層410と活性層404の間に積層され
ているのは、前記nチャネル型TFTの不純物ドーピン
グ時に使用される、活性層保護膜、およびマスク絶縁膜
であり、不純物ドーピング後もエッチングせずに残して
おくことで、pチャネル型TFTに対して、第2の絶縁
層の膜厚と応力の積に差異が付けられる。
By the way, in FIG.
Stacked between the second insulating layer 410 of T and the active layer 404 are an active layer protective film and a mask insulating film used at the time of impurity doping of the n-channel TFT. By leaving the etching without etching, the product of the thickness of the second insulating layer and the stress is different from that of the p-channel TFT.

【0037】nチャネル型TFTに加わる応力として、
第2の絶縁層とマスク絶縁膜とドーピング#時に使用し
た活性層の保護膜の応力[Pa]と膜厚[m]の積、および活
性層の応力[Pa]と膜厚[m]の積の和が、nチャネル型T
FTでは-1.2×102〜-1.4×102とし、一方p
チャネル型TFTでは-8.0×101〜1,2×102
とすると、nチャネル型TFTとpチャネル型TFTの
どちらもエンハンスメント型であるTFTができる。ま
た、ドレイン電圧の絶対値1Vでチャネル形成領域の幅
1μm当たりのドレイン電流の絶対値1pAのときのゲ
ート電圧の絶対値は2V以下に制御される。
As the stress applied to the n-channel type TFT,
The product of the stress [Pa] and the film thickness [m] of the protective film of the active layer and the product of the stress [Pa] and the film thickness [m] of the active layer used at the time of doping #. Is the n-channel type T
In FT and -1.2 × 10 2 ~-1.4 × 10 2, whereas p
For a channel type TFT, -8.0 × 10 1 to 1,2 × 10 2
Then, both the n-channel TFT and the p-channel TFT can be an enhancement-type TFT. The absolute value of the gate voltage is controlled to 2 V or less when the absolute value of the drain voltage is 1 V and the absolute value of the drain current per 1 μm of the width of the channel formation region is 1 pA.

【0038】[実施の形態3]本発明のチャネルト゛ーフ゜法
を用いる場合についての実施の形態を図16で説明す
る。CMOS回路では、同一基板内でnチャネル型TF
Tとpチャネル型TFTの両方が作られ、どちらもエン
ハンスメント型TFTとなるようにしきい値電圧が制御
される。ところが、チャネルドープをしない場合に、第
2の絶縁層と活性層の応力と膜厚が前記nチャネル型T
FTと前記pチャネル型TFTで同一になるようにした
場合には、発明の詳細な説明で述べたように、ドレイン
電圧の絶対値1Vでチャネル形成領域の幅1μm当たり
のドレイン電流の絶対値1pAのときのゲート電圧の絶
対値は0V近くになるように制御できるが、エンハンス
メント型TFTだけでなく、ディプレッション型TFT
も作られてしまう。この場合には前記nチャネル型TF
Tか前記pチャネル型TFTのうちディプレッション型
になっているTFTの活性層にチャネルドープを行い、
エンハンスメント型TFTになるようにしきい値電圧を
制御するのが有効である。
[Embodiment 3] An embodiment in which the channel toughening method of the present invention is used will be described with reference to FIG. In a CMOS circuit, an n-channel TF
Both T-channel and p-channel TFTs are made, and the threshold voltage is controlled so that both are enhancement-type TFTs. However, when channel doping is not performed,
The stress and the film thickness of the insulating layer and the active layer 2 are the n-channel type T
When the FT and the p-channel TFT are made to be the same, as described in the detailed description of the invention, the absolute value of the drain current is 1 V and the absolute value of the drain current is 1 pA per 1 μm of the width of the channel forming region. In this case, the absolute value of the gate voltage can be controlled to be close to 0 V. However, not only the enhancement type TFT but also the depletion type TFT can be controlled.
Is also made. In this case, the n-channel type TF
T or channel doping is performed on the active layer of the depletion type TFT of the p-channel type TFT,
It is effective to control the threshold voltage so as to obtain an enhancement type TFT.

【0039】図16において絶縁表面を有する基板40
1上にゲート電極402が形成され、その上に第1の絶
縁層である、引っ張り応力を持つ窒化シリコン膜403
aと圧縮応力を持つ窒酸化シリコン膜403bが積層さ
れている。
FIG. 16 shows a substrate 40 having an insulating surface.
1, a gate electrode 402 is formed thereon, and a silicon nitride film 403 having a tensile stress, which is a first insulating layer, is formed thereon.
a and a silicon oxynitride film 403b having a compressive stress are laminated.

【0040】nチャネル型TFT側において、活性層4
04は、引張り応力を有した半導体層であり、必要に応
じてチャネル形成領域404c、LDD領域404b、
ソース領域404a、ドレイン領域404dが設けられ
ている。また、pチャネル型TFT側において活性層4
05は、引張り応力を有した半導体層であり、チャネル
形成領域405c、ソース領域405a、ドレイン領域
405dが設けられている。ソース電極406、408
とドレイン電極407、409は、第2の絶縁層410
の一部にコンタクトホールを形成して設けられている.
On the side of the n-channel TFT, the active layer 4
Reference numeral 04 denotes a semiconductor layer having a tensile stress, and a channel formation region 404c, an LDD region 404b,
A source region 404a and a drain region 404d are provided. Also, the active layer 4 on the p-channel type TFT side.
Reference numeral 05 denotes a semiconductor layer having a tensile stress, in which a channel formation region 405c, a source region 405a, and a drain region 405d are provided. Source electrodes 406, 408
And the drain electrodes 407 and 409 are connected to the second insulating layer 410
Is formed by forming a contact hole in a part of it.

【0041】ここで、活性層404と405は同時に成
膜された同一の膜厚および応力をもつ半導体膜であり、
第2の絶縁層410と411は同時に成膜された、同一
の膜厚及び膜質を持つ絶縁膜である。例えば図16のp
チャネル型TFTがエンハンスメント型になるように第
2の絶縁層と活性層の膜厚と応力を設定した場合には、
nチャネル型TFTの活性層チャネル形成領域404に
ボロンなどのp型不純物でチャネルドープを行いエンハ
ンスメント型にしきい値を制御する。これにより同一基
板内にエンハンスメント型のnチャネル型TFTとpチ
ャネル型TFTを作ることができる。
Here, the active layers 404 and 405 are semiconductor films formed at the same time and having the same thickness and stress.
The second insulating layers 410 and 411 are formed simultaneously and have the same thickness and quality. For example, p in FIG.
In order for the channel type TFT to become the enhancement type,
When the thickness and stress of the insulating layer and the active layer are set,
Channel doping is performed on the active layer channel forming region 404 of the n-channel TFT with a p-type impurity such as boron to control the threshold to an enhancement type. As a result, an enhancement-type n-channel TFT and a p-channel TFT can be formed in the same substrate.

【0042】以上の方法ではnチャネル型TFTにはチ
ャネルドープを行わないため、その活性層はチャネルド
ープ起因の結晶欠陥や界面凖位がない良好な結晶性を持
つ。また、pチャネル型TFTにはチャネルドープを行
っているが、第2の絶縁層と活性層の応力を考慮して作
られているため、チャネルドープにおける不純物濃度は
5×1017atoms/cm3以下の十分少ない量でしきい値電
圧が制御できるため、やはり良好な結晶性を持つ活性層
をもつTFTとなる。
In the above method, since the channel doping is not performed on the n-channel TFT, the active layer has good crystallinity without any crystal defects or interface states caused by the channel doping. Although the channel doping is performed on the p-channel TFT, the impurity concentration in the channel doping is 5 × 10 17 atoms / cm 3 because the TFT is formed in consideration of the stress of the second insulating layer and the active layer. Since the threshold voltage can be controlled with the following sufficiently small amount, a TFT having an active layer having good crystallinity can be obtained.

【0043】[0043]

【実施例】[実施例1]図5〜図7を用いて本実施例を説
明する。まず、基板601としてガラス基板、例えばコ
ーニング社の#1737基板を用意した。そして、基板
601上にゲート電極602を形成した。ここでは、ス
パッタ法を用いて、タンタル(Ta)膜を200nmの
厚さにスパッタ法により形成した。また、ゲート電極6
02を、窒化タンタル膜(膜厚50nm)とタンタル膜
(膜厚250nm)の2層構造としても良い。
[Embodiment 1] This embodiment will be described with reference to FIGS. First, a glass substrate, for example, a # 1737 substrate manufactured by Corning Incorporated was prepared as the substrate 601. Then, a gate electrode 602 was formed over the substrate 601. Here, a tantalum (Ta) film was formed to a thickness of 200 nm by a sputtering method. In addition, the gate electrode 6
02 may have a two-layer structure of a tantalum nitride film (50 nm thick) and a tantalum film (250 nm thick).

【0044】そして、第1の絶縁層603、非晶質半導
体層604を順次大気開放しないで連続形成した。第1
の絶縁層は窒素リッチな窒酸化シリコン膜603a(膜
厚50nm)と窒酸化シリコン膜(膜厚125nm)で
形成した。窒素リッチな窒酸化シリコン膜603aはS
iH4、N2O、NH3の混合ガスよりプラズマCVD法
で作製された。また、非晶質半導体層604もプラズマ
CVD法を用い、20〜100nm、好ましくは30〜
75nmの厚さに形成した。(図5(B))
Then, the first insulating layer 603 and the amorphous semiconductor layer 604 were successively formed without being sequentially opened to the atmosphere. First
Was formed of a nitrogen-rich silicon oxynitride film 603a (thickness: 50 nm) and a silicon oxynitride film (thickness: 125 nm). The nitrogen-rich silicon oxynitride film 603a is S
It was manufactured by a plasma CVD method from a mixed gas of iH 4 , N 2 O, and NH 3 . Further, the amorphous semiconductor layer 604 is also formed by using a plasma CVD method at 20 to 100 nm, preferably 30 to 100 nm.
It was formed to a thickness of 75 nm. (FIG. 5 (B))

【0045】そして、450〜550℃で1時間の加熱
処理を行った。この加熱処理により第1の絶縁層603
と非晶質半導体層604とから水素が放出され、引張り
応力を付与することができた。その後、非晶質半導体層
604に対して、結晶化の工程を行い、結晶質半導体層
605を形成した。ここでの結晶化の工程は、レーザー
結晶化法や熱結晶化法を用いれば良い。レーザー結晶化
法では、例えばXeClエキシマレーザー光(波長30
8nm)を用い、線状ビームを形成して、発振パルス周
波数30Hz、レーザーエネルギー密度100〜500
mJ/cm2、線状ビームのオーバーラップ率を96%
として非晶質半導体層の結晶化を行った。ここで、非晶
質半導体層が結晶化するに伴って、体積収縮が起こり、
形成された結晶性半導体層605の引張り応力は増大し
た。(図5(C))
Then, a heat treatment was performed at 450 to 550 ° C. for 1 hour. By this heat treatment, the first insulating layer 603 is formed.
And the amorphous semiconductor layer 604 released hydrogen, and a tensile stress could be applied. After that, a crystallization step was performed on the amorphous semiconductor layer 604 to form a crystalline semiconductor layer 605. In the crystallization step here, a laser crystallization method or a thermal crystallization method may be used. In the laser crystallization method, for example, XeCl excimer laser light (wavelength 30)
8 nm) to form a linear beam, an oscillation pulse frequency of 30 Hz, and a laser energy density of 100 to 500.
mJ / cm 2 , 96% overlap ratio of linear beam
Was performed to crystallize the amorphous semiconductor layer. Here, as the amorphous semiconductor layer is crystallized, volume contraction occurs,
The tensile stress of the formed crystalline semiconductor layer 605 increased. (FIG. 5 (C))

【0046】ここで、チャネルドープを行う場合には結
晶性半導体層605に接して絶縁層を形成後、レジスト
マスクを使用してチャネルドープを行うTFTのみ選択
的にチャネルドープを行う。チャネルドープを行った後
でレジストマスクを剥離しさらに活性層を覆っていた絶
縁層にはチャネルドープ時に不純物が注入されており、
後の工程で活性層にこの絶縁層中の不純物が拡散する可
能性があるためフッ酸系エッチャントをもちいて選択的
に除去する。
Here, in the case of performing channel doping, after forming an insulating layer in contact with the crystalline semiconductor layer 605, channel doping is selectively performed only on a TFT for which channel doping is performed using a resist mask. After performing the channel doping, the resist mask is peeled off, and an impurity is implanted into the insulating layer covering the active layer at the time of channel doping,
Since impurities in the insulating layer may diffuse into the active layer in a later step, the active layer is selectively removed using a hydrofluoric acid-based etchant.

【0047】次に、こうして形成された結晶質半導体層
605に接して絶縁膜606を形成した。ここでは、窒
酸化シリコン膜を200nmの厚さに形成した。その
後、裏面からの露光を用いたパターニング法により、絶
縁膜606に接したレジストマスク607を形成した。
ここでは、ゲート電極602がマスクとなり、自己整合
的にレジストマスク607を形成することができた。そ
して、図示したようにレジストマスクの大きさは、光の
回り込みによって、わずかにゲート電極の幅より小さく
なった。(図5(D))そして、レジストマスク607
を用いて絶縁膜606をエッチングして、チャネル保護
膜608を形成した後、レジストマスク607は除去し
た。この工程により、チャネル保護膜608と接する領
域以外の結晶性半導体層605の表面を露呈させた。こ
のチャネル保護膜608は、後の不純物添加の工程でチ
ャネル領域に不純物が添加されることを防ぐ役目を果た
した。(図5(E))
Next, an insulating film 606 was formed in contact with the crystalline semiconductor layer 605 thus formed. Here, a silicon oxynitride film was formed to a thickness of 200 nm. After that, a resist mask 607 in contact with the insulating film 606 was formed by a patterning method using exposure from the back.
Here, the gate electrode 602 served as a mask, and the resist mask 607 could be formed in a self-aligned manner. Then, as shown in the figure, the size of the resist mask became slightly smaller than the width of the gate electrode due to light wraparound. (FIG. 5D) and the resist mask 607
After the insulating film 606 was etched by using to form a channel protective film 608, the resist mask 607 was removed. Through this step, the surface of the crystalline semiconductor layer 605 other than the region in contact with the channel protective film 608 was exposed. The channel protective film 608 has a function of preventing an impurity from being added to the channel region in a later impurity adding step. (FIG. 5E)

【0048】次いで、フォトマスクを用いたパターニン
グによって、nチャネル型TFTの一部とpチャネル型
TFTの領域を覆うレジストマスク609を形成し、結
晶質半導体層605の表面が露呈している領域にn型を
付与する不純物元素を添加する工程を行った。そして、
第1の不純物領域(n+型領域)610aが形成され
た。本実施例では、n型を付与する不純物元素としてリ
ンを用いたので、イオンドープ法においてフォスフィン
(PH3)を用い、ドーズ量5×1014atoms/cm2、加
速電圧10kVとした。また、上記レジストマスク60
9のパターンは実施者が適宣設定することによりn+
領域の幅が決定され、所望の幅を有するn-型領域、お
よびチャネル形成領域を容易に得ることができた。(図
6(A))
Next, a resist mask 609 covering a part of the n-channel TFT and a region of the p-channel TFT is formed by patterning using a photomask, and is formed in a region where the surface of the crystalline semiconductor layer 605 is exposed. A step of adding an impurity element imparting n-type was performed. And
A first impurity region (n + type region) 610a was formed. In this embodiment, since phosphorus is used as an impurity element for imparting n-type, phosphine (PH 3 ) is used in the ion doping method, the dose is 5 × 10 14 atoms / cm 2 , and the acceleration voltage is 10 kV. The resist mask 60
In the pattern No. 9, the width of the n + -type region was determined by appropriately setting by the practitioner, and an n -type region and a channel forming region having a desired width could be easily obtained. (FIG. 6 (A))

【0049】レジストマスク609を除去した後、マス
ク用絶縁膜611を形成した。ここでは、窒酸化シリコ
ン膜(膜厚50nm)をプラズマCVD法で作製した。
窒酸化シリコン膜は圧縮応力を有していた。(図6
(B))
After removing the resist mask 609, a mask insulating film 611 was formed. Here, a silicon oxynitride film (thickness: 50 nm) was formed by a plasma CVD method.
The silicon oxynitride film had a compressive stress. (FIG. 6
(B))

【0050】次いで、マスク用絶縁膜611が表面に設
けられた結晶質半導体層にn型を付与する不純物元素を
添加する工程を行い、第2の不純物領域(n-型領域)
612を形成した。但し、マスク用絶縁膜611を介し
てその下の結晶質半導体層に不純物を添加するために、
マスク用絶縁膜611の厚さを考慮にいれ、適宣条件を
設定する必要があった。ここでは、ドーズ量3×1013
atoms/cm2、加速電圧60kVとした。こうして形成
される第2の不純物領域612はLDD領域として機能
した。(図6(C))
Next, a step of adding an impurity element imparting n-type to the crystalline semiconductor layer provided with the mask insulating film 611 on the surface is performed to form a second impurity region (n -type region).
612 was formed. However, in order to add impurities to the crystalline semiconductor layer thereunder via the mask insulating film 611,
It is necessary to set appropriate conditions in consideration of the thickness of the mask insulating film 611. Here, the dose amount is 3 × 10 13
atoms / cm 2 , and the acceleration voltage was 60 kV. The second impurity region 612 thus formed functions as an LDD region. (FIG. 6 (C))

【0051】次いで、nチャネル型TFTを覆うレジス
トマスク614を形成し、pチャネル型TFTが形成さ
れる領域にP型を付与する不純物元素を添加する工程を
行った。ここでは、イオンドープ法でジボラン(B
26)を用い、ボロン(B)を添加した。ドーズ量は4
×1015atoms/cm2、加速電圧30kVとした。(図
6(D))
Next, a resist mask 614 covering the n-channel TFT was formed, and a step of adding an impurity element imparting p-type to a region where the p-channel TFT was formed was performed. Here, diborane (B
2 H 6 ) and boron (B) was added. The dose is 4
× 10 15 atoms / cm 2 and an acceleration voltage of 30 kV. (FIG. 6 (D))

【0052】ところで、p型不純物添加後に、nチャネ
ル型TFTを覆っていたレジストマスクを剥離せず、p
チャネル型TFTの活性層を覆っているマスク用絶縁膜
611およびチャネル保護膜608をフッ素系エッチン
グ液で選択除去し、nチャネル型TFTとp型TFTに
おける第2の絶縁層の構造を変えることで活性層に加わ
る応力に差違をつけ、しきい値電圧を制御してもよい。
(図8(A))
By the way, after adding the p-type impurity, the resist mask covering the n-channel TFT was not removed, and the p-type impurity was removed.
By selectively removing the mask insulating film 611 and the channel protective film 608 covering the active layer of the channel TFT with a fluorine-based etchant, the structure of the second insulating layer in the n-channel TFT and the p-type TFT is changed. The threshold voltage may be controlled by making a difference in the stress applied to the active layer.
(FIG. 8A)

【0053】また、たとえば、同一基板上にあるnチャ
ネル型TFTのなかで、エンハンスメント型およびディ
プレッション型TFTの両方を作り込む場合には、不純
物添加行程終了後、ディプレッション型にしたいTFT
以外をレジストマスクで覆い、フッ素系エッチャント液
でマスク用絶縁膜とチャネル保護膜を選択除去すればよ
い。
For example, when both an enhancement type TFT and a depletion type TFT are to be formed among the n-channel type TFTs on the same substrate, the TFT to be depleted after the impurity addition step is completed.
Other than the above, the mask insulating film and the channel protective film may be selectively removed with a fluorine-based etchant solution by covering the other portions with a resist mask.

【0054】その後、レーザーアニールまたは熱アニー
ルによる不純物元素の活性化の工程を行った後、水素雰
囲気中で熱処理(300〜450℃、1時間)を行い全
体を水素化した(図7、8(A))。また、プラズマ化
された水素により水素化しても良い。その後、チャネル
保護膜608とマスク用絶縁膜611をフッ酸系エッチ
ング液で選択除去し、公知のパターニング技術により結
晶性半導体層を所望の形状にエッチングした。(図7、
8(B))
Then, after performing a step of activating the impurity element by laser annealing or thermal annealing, a heat treatment (300 to 450 ° C., 1 hour) is performed in a hydrogen atmosphere to hydrogenate the whole (FIGS. 7 and 8 ( A)). Alternatively, hydrogenation may be performed using hydrogen that has been converted into plasma. After that, the channel protective film 608 and the mask insulating film 611 were selectively removed with a hydrofluoric acid-based etchant, and the crystalline semiconductor layer was etched into a desired shape by a known patterning technique. (FIG. 7,
8 (B))

【0055】以上の工程を経て、nチャネル型TFTの
ソース領域615、ドレイン領域616、LDD領域6
17、618、チャネル形成領域619が形成され、p
チャネル型TFTのソース領域621、ドレイン領域6
22、チャネル形成領域620が形成された。次いで、
nチャネル型TFTおよびpチャネル型TFTを覆って
第2の絶縁層を形成した。第2の絶縁層は圧縮応力―
8.1×108Paを持つ酸化シリコン膜を1000n
mの厚さに形成した。(図7、8(C))
Through the above steps, the source region 615, the drain region 616, and the LDD region 6 of the n-channel TFT are formed.
17, 618 and a channel formation region 619 are formed.
Source region 621, drain region 6 of channel type TFT
22, a channel formation region 620 was formed. Then
A second insulating layer was formed to cover the n-channel TFT and the p-channel TFT. The second insulating layer has a compressive stress
The silicon oxide film having 8.1 × 10 8 Pa is 1000 n
m. (FIGS. 7, 8 (C))

【0056】そして、コンタクトホールを形成して、ソ
ース電極624、627、ドレイン電極625、627
を形成した。さらに第2の絶縁層として、酸化シリコン
膜から成る絶縁膜623上に、ソース電極624、62
7、ドレイン電極625、627を覆って、窒酸化シリ
コン膜623を形成した。図7、8(D)に示す状態を
得た後、最後に水素雰囲気中で熱処理を行い、全体を水
素化してnチャネル型TFTとpチャネル型TFTが完
成した。水素化の工程はプラズマ化した水素雰囲気にさ
らすことによっても実現できた。
Then, contact holes are formed to form source electrodes 624 and 627 and drain electrodes 625 and 627.
Was formed. Further, source electrodes 624 and 62 are formed on an insulating film 623 made of a silicon oxide film as a second insulating layer.
7. A silicon oxynitride film 623 was formed to cover the drain electrodes 625 and 627. After obtaining the state shown in FIGS. 7 and 8 (D), a heat treatment was finally performed in a hydrogen atmosphere, and the whole was hydrogenated to complete an n-channel TFT and a p-channel TFT. The hydrogenation process could also be realized by exposing it to a plasmated hydrogen atmosphere.

【0057】以上の工程により作製したTFTによる、
ドレイン電圧の絶対値1Vでチャネル形成領域の幅1μ
m当たりのドレイン電流の絶対値1pAのときのゲート
電圧の絶対値、の応力依存性(該ゲート電圧に対する、
第2の絶縁層の応力と膜厚の積および活性層の応力と膜
厚の積の和の依存性)は図12(A)および(B)のよ
うになった。ここで、図12にある3種類の応力と膜厚
の積の値は、表1で表される第2の絶縁層構造によって
得られた。
With the TFT manufactured by the above steps,
The absolute value of the drain voltage is 1 V and the width of the channel formation region is 1 μm.
Stress dependence of the absolute value of the gate voltage when the absolute value of the drain current per m is 1 pA (with respect to the gate voltage,
The dependency of the product of the stress and the film thickness of the second insulating layer and the sum of the product of the stress and the film thickness of the active layer were as shown in FIGS. Here, the values of the product of the three types of stress and the film thickness shown in FIG. 12 were obtained by the second insulating layer structure shown in Table 1.

【0058】[0058]

【表1】 [Table 1]

【0059】図12(A)は前記TFT作製方法により
作製した、nチャネルTFTのしきい値と第2の絶縁層
応力×膜厚の依存性をあらわす。実測データがある直線
上にのると仮定し、この直線を最小二乗法を用いて最も
実測テ゛ータと誤差の少ない直線(線分)として求めたの
が、図12のFitting-Curveであり、そのFitting-Curve
を外挿したのが予想曲線である。Fitting-Curveと予想
曲線より、第2の絶縁層の応力[Pa]と膜厚[m]の積と活
性層の応力[Pa]と膜厚[m]の積の和がおよそ-7.5×1
1〜―1.1×101の間にある時は、ドレイン電圧+
1Vでチャネル形成領域の幅1μm当たりのドレイン電
流の絶対値1pAのときのゲート電圧の絶対値が2V以
下になっていることが分かった。またエンハンスメント
型TFTとディプレッション型TFTの両方を、第2の
絶縁層の応力と膜厚の積と活性層の応力と膜厚の積の和
を適当な値にすることで、作製できることが分かった。
同様に図12(B)はpチャネルTFTの作製実験結果
であるが、やはり2の絶縁層応力[Pa]と膜厚[m]の積と
活性層の応力[Pa]と膜厚[m]の積の和がおよそ-8.5×
101〜-1.1×101の間にある時は、ドレイン電圧
の−1Vでチャネル形成領域の幅1μm当たりのドレイ
ン電流の絶対値1pAのときのゲート電圧の絶対値が2
V以下になっていること、エンハンスメント型TFTと
ディプレッション型TFTの両方を作製できること、が
分かった。
FIG. 12A shows the dependence of the threshold voltage of the n-channel TFT and the stress of the second insulating layer × the film thickness, which are manufactured by the above-described TFT manufacturing method. Assuming that the measured data is on a certain straight line, and the straight line having the least error from the actually measured data (line segment) was obtained using the least squares method, the Fitting-Curve in FIG. Fitting-Curve
Is the expected curve. From the Fitting-Curve and the expected curve, the sum of the product of the stress [Pa] of the second insulating layer and the film thickness [m] and the product of the stress [Pa] of the active layer and the film thickness [m] is approximately -7.5. × 1
When it is between 0 1 and −1.1 × 10 1 , the drain voltage +
It was found that the absolute value of the gate voltage was 1 V or less when the drain current per 1 μm width of the channel formation region was 1 pA at 1 V. It was also found that both the enhancement type TFT and the depletion type TFT can be manufactured by setting the sum of the product of the stress and the film thickness of the second insulating layer and the product of the stress and the film thickness of the active layer to an appropriate value. .
Similarly, FIG. 12B shows the result of an experiment for manufacturing a p-channel TFT. The product of the insulating layer stress [Pa] and the film thickness [m], the stress of the active layer [Pa] and the film thickness [m] are also shown in FIG. Is approximately -8.5 ×
10 when in between 1 ~-1.1 × 10 1, the absolute value of the gate voltage when the absolute value 1pA the drain current per width 1μm of the channel forming region is -1V the drain voltage 2
V, and that both enhancement-type TFTs and depletion-type TFTs can be manufactured.

【0060】[実施例2]チャネルドープを行わず実施例
1の作製工程を用いたnチャネル型TFTとpチャネル
型TFTを備えた半導体装置について図9を用いてその
一例を説明する。図9はCMOS回路の基本構成である
インバータ回路を示す。このようなインバータ回路を組
み合わせることで、NAND回路、NOR回路のような
基本回路を構成したり、さらに複雑なシフトレジスタ回
路やバッファ回路などを構成することができる。図9
(A)はCMOS回路の上面図に相当する図であり、図
9(A)において点線A-A'の断面構造図を図9(B)に
示す。
[Embodiment 2] An example of a semiconductor device provided with an n-channel TFT and a p-channel TFT using the manufacturing process of Embodiment 1 without performing channel doping will be described with reference to FIG. FIG. 9 shows an inverter circuit which is a basic configuration of a CMOS circuit. By combining such inverter circuits, a basic circuit such as a NAND circuit or a NOR circuit can be formed, or a more complicated shift register circuit or buffer circuit can be formed. FIG.
9A is a diagram corresponding to a top view of a CMOS circuit, and FIG. 9B is a cross-sectional structure diagram taken along a dotted line AA ′ in FIG. 9A.

【0061】図9(B)において、nチャネル型TFT
およびpチャネル型TFTの両方は同一基板上に形成さ
れている。pチャネル型TFTは、ゲート電極902が
形成され、その上に第1の絶縁層として、引張り応力を
有する窒素リッチな窒酸化シリコン膜903と、窒酸化
シリコン膜904とが設けられている。そして、第1の
絶縁層に接して結晶性半導体膜から成る活性層が形成さ
れ、p+領域912(ドレイン領域)、915(ソース
領域)とチャネル形成領域914とが設けられている。
この半導体層に接して第2の絶縁層917が設けられ、
ここでは酸化シリコン膜919が形成されている。そし
て酸化シリコン膜に設けられたコンタクトホールを通し
てソース電極920、ドレイン電極918が形成されて
いる。一方、nチャネル型TFTの活性層には、n+
領域905(ソース領域)、911(ドレイン領域)と
チャネル形成領域909と、前記n+型領域とチャネル
形成領域との間にn-型領域が設けられている。そして
活性層の上に、ドープ行程で用いたマスク用絶縁膜92
1および活性層保護膜922が除去されず残されてお
り、これにより前記pチャネル型TFTに比べより大き
な応力を受け、しきい値電圧を制御させている。さらに
pチャネル型TFTと同様に、第2の絶縁層917には
コンタクトホールが形成され、ソース電極916、ドレ
イン電極918が設けられている。
In FIG. 9B, an n-channel TFT
Both the p-channel TFT and the p-channel TFT are formed on the same substrate. In a p-channel TFT, a gate electrode 902 is formed, and a nitrogen-rich silicon oxynitride film 903 having a tensile stress and a silicon oxynitride film 904 having a tensile stress are provided thereon as a first insulating layer. Then, an active layer made of a crystalline semiconductor film is formed in contact with the first insulating layer, and p + regions 912 (drain regions) and 915 (source regions) and a channel formation region 914 are provided.
A second insulating layer 917 is provided in contact with the semiconductor layer,
Here, a silicon oxide film 919 is formed. Then, a source electrode 920 and a drain electrode 918 are formed through contact holes provided in the silicon oxide film. On the other hand, in the active layer of the n-channel type TFT, the n + -type region 905 (source region), 911 (the drain region) and the channel forming region 909, between the n + -type region and the channel forming region n - type An area is provided. Then, on the active layer, the mask insulating film 92 used in the doping process is formed.
1 and the active layer protection film 922 are left unremoved, thereby receiving a larger stress than the p-channel TFT and controlling the threshold voltage. Further, similarly to the p-channel TFT, a contact hole is formed in the second insulating layer 917, and a source electrode 916 and a drain electrode 918 are provided.

【0062】このようなCMOS回路は、アクティブマ
トリクス型液晶表示装置の周辺駆動回路や、EL(Elec
troLuminescence)表示装置の駆動回路や、密着型イメ
ージセンサの読み取り回路などに応用することができ
る。
Such a CMOS circuit includes a peripheral drive circuit of an active matrix type liquid crystal display device and an EL (Elec
The present invention can be applied to a driving circuit of a troLuminescence display device, a reading circuit of a contact image sensor, and the like.

【0063】[実施例3]チャネルドープを行わず、実施
例1の作製工程を用いたnチャネル型TFTを備えた半
導体装置について図10を用いてその一例を説明する。
図10はNMOS回路の基本構成であるE/D MOS
(エンハンスメント/ディプレッション)インバータ回
路を示す。E/D MOSインバータの特徴は、一つの
回路内にエンハンスメント型とディプレッション型の両
方のTFTが含まれることであり、このようなインバー
タ回路を組み合わせることで、NAND回路、NOR回
路のような基本回路を構成したり、さらに複雑なシフト
レジスタ回路やバッファ回路などを構成することができ
る点は実施例2のCMOSインバータ回路と同様であ
る。図10(A)はE/D MOSインバータ回路の上
面図に相当する図であり、図10(A)において点線A-
A'の断面構造図を図10(B)に示し、また図10
(C)に回路図を表す。
[Embodiment 3] An example of a semiconductor device provided with an n-channel TFT using the manufacturing process of Embodiment 1 without performing channel doping will be described with reference to FIG.
FIG. 10 shows an E / D MOS which is a basic configuration of an NMOS circuit.
(Enhancement / depression) Indicates an inverter circuit. A feature of the E / D MOS inverter is that both enhancement type and depletion type TFTs are included in one circuit. By combining such inverter circuits, basic circuits such as a NAND circuit and a NOR circuit can be obtained. Or a more complicated shift register circuit, buffer circuit, or the like can be configured as in the CMOS inverter circuit of the second embodiment. FIG. 10A is a diagram corresponding to a top view of the E / D MOS inverter circuit, and FIG.
FIG. 10B shows a cross-sectional structural view of A ′, and FIG.
(C) shows a circuit diagram.

【0064】図10(B)において、エンハンスメント
型とディプレッション型TFTが同一基板上に形成され
ている。ディプレッション型TFTは、ゲート電極90
2が形成され、その上に第1の絶縁層として、引張り応
力を有する窒素リッチな窒酸化シリコン膜903と、窒
酸化シリコン膜904とが設けられている。そして、第
1の絶縁層に接して結晶性半導体膜から成る活性層が形
成され、n+領域911(ドレイン領域)、915(ソ
ース領域)とチャネル形成領域914とが設けられ、ま
たソース領域およびドレイン領域とチャネル形成領域の
間には必要に応じてn-型領域が設けられている。この
半導体層に接して第2の絶縁層917が設けられ、ここ
では酸化シリコン膜919が形成されている。そして酸
化シリコン膜に設けられたコンタクトホールを通して、
ドレイン電極920が形成されている。一方、エンハン
スメント型TFTの活性層には、n+型領域905(ソ
ース領域)、911(ドレイン領域)とチャネル形成領
域909と、前記n+型領域とチャネル形成領域との間
にn-型領域が設けられている。そして活性層の上に、
ドープ工程で用いたマスク用絶縁膜921および活性層
の保護膜922が除去されず残されており、これにより
前記ディプレッション型TFTに比べより大きな応力を
受け、しきい値電圧を制御させている。さらにディプレ
ッション型TFTと同様に、第2の絶縁層917にはコ
ンタクトホールが形成され、ソース電極916、が設け
られている。
In FIG. 10B, an enhancement type TFT and a depletion type TFT are formed on the same substrate. The depletion type TFT has a gate electrode 90
2 are formed thereon, and a nitrogen-rich silicon oxynitride film 903 having a tensile stress and a silicon oxynitride film 904 are provided thereon as a first insulating layer. Then, an active layer made of a crystalline semiconductor film is formed in contact with the first insulating layer, and n + regions 911 (drain regions) and 915 (source regions) and a channel formation region 914 are provided. An n − -type region is provided between the drain region and the channel formation region as needed. A second insulating layer 917 is provided in contact with the semiconductor layer, and a silicon oxide film 919 is formed here. And through the contact hole provided in the silicon oxide film,
A drain electrode 920 is formed. On the other hand, the active layer of the enhancement type TFT includes n + -type regions 905 (source region) and 911 (drain region) and a channel formation region 909, and an n -type region between the n + -type region and the channel formation region. Is provided. And on the active layer,
The mask insulating film 921 and the protective film 922 of the active layer used in the doping process are not removed and are left, so that a larger stress is applied than in the depletion type TFT, and the threshold voltage is controlled. Further, similarly to the depression type TFT, a contact hole is formed in the second insulating layer 917, and a source electrode 916 is provided.

【0065】このようなE/D MOS回路は、実施例
2のCMOS回路同様アクティブマトリクス型液晶表示
装置の周辺駆動回路や、EL(Electro luminescenc
e)型表示装置の駆動回路や、密着型イメージセンサの
読み取り回路などに応用することができる。
Such an E / D MOS circuit includes a peripheral driving circuit of an active matrix type liquid crystal display device and an EL (Electro luminescenc), like the CMOS circuit of the second embodiment.
e) It can be applied to a driving circuit of a type display device, a reading circuit of a contact type image sensor, and the like.

【0066】[実施例4]同一基板上にエンハンスメント
型TFTであるnチャネル型TFTとpチャネル型TF
Tを備え、そのどちらか一方のTFTのチャネル形成領
域にチャネルドープが行われている半導体装置について
図17を用いてその一例を説明する。図17はCMOS
回路の基本構成であるインバータ回路を示す。このよう
なインバータ回路を組み合わせることで、NAND回
路、NOR回路のような基本回路を構成したり、さらに
複雑なシフトレジスタ回路やバッファ回路などを構成す
ることができる。図17(A)はCMOS回路の上面図
に相当する図であり、図17(A)において点線A-A'の
断面構造図を図17(B)に示す。
[Embodiment 4] An n-channel type TFT and a p-channel type TF which are enhancement type TFTs on the same substrate.
An example of a semiconductor device including T and in which channel doping is performed on a channel formation region of one of the TFTs will be described with reference to FIG. FIG. 17 shows a CMOS
1 shows an inverter circuit which is a basic configuration of a circuit. By combining such inverter circuits, a basic circuit such as a NAND circuit or a NOR circuit can be formed, or a more complicated shift register circuit or buffer circuit can be formed. FIG. 17A is a diagram corresponding to a top view of a CMOS circuit, and FIG. 17B is a cross-sectional structural view taken along a dotted line AA ′ in FIG.

【0067】図17(B)において、nチャネル型TF
Tおよびpチャネル型TFTの両方は同一基板上に形成
されている。pチャネル型TFTは、ゲート電極902
が形成され、その上に第1の絶縁層として、引張り応力
を有する窒素リッチな窒酸化シリコン膜903と、窒酸
化シリコン膜904とが設けられている。そして、第1
の絶縁層に接して結晶性半導体膜から成る活性層が形成
され、p+領域912(ドレイン領域)、915(ソー
ス領域)とp型またはn型不純物濃度が1×10 15atom
s/cm3未満であるチャネル形成領域914とが設けられ
ている。この半導体層に接して第2の絶縁層917が設
けられ、ここでは酸化シリコン膜919が形成されてい
る。そして酸化シリコン膜に設けられたコンタクトホー
ルを通してソース電極920、ドレイン電極918が形
成されている。一方、nチャネル型TFTの活性層に
は、n+型領域905(ソース領域)、911(ドレイ
ン領域)とチャネル形成領域909と、前記n+型領域
とチャネル形成領域との間にn-型領域が設けられてい
る。そして活性層チャネル形成領域の909にBなどの
p型不純物が1×1015atoms/cm3以上5×1017atoms
/cm3以下の低濃度でチャネルドープされており、これに
よりドレイン電圧+1Vでチャネル形成領域の幅1μm
当たりのドレイン電流の絶対値1pAのときのゲート電
圧をプラス側に制御させている。さらにpチャネル型T
FTと同様に、第2の絶縁層917にはコンタクトホー
ルが形成され、ソース電極916、ドレイン電極918
が設けられている。以上はnチャネル型TFTにチャネ
ルドープを行う例だが、第2の絶縁層と活性層の膜厚と
応力の設定によってはpチャネル型TFTにチャネルド
ープを行っても良い。
In FIG. 17B, an n-channel type TF
Both T-channel and p-channel TFTs are formed on the same substrate
Have been. The p-channel type TFT has a gate electrode 902
Is formed thereon, and a tensile stress is formed thereon as a first insulating layer.
Nitrogen-rich silicon oxynitride film 903 having
And a silicon oxide film 904. And the first
Active layer consisting of crystalline semiconductor film formed in contact with insulating layer
And p+Regions 912 (drain region), 915 (saw
Region) and a p-type or n-type impurity concentration of 1 × 10 Fifteenatom
s / cmThreeA channel forming region 914 that is less than
ing. A second insulating layer 917 is provided in contact with this semiconductor layer.
Here, a silicon oxide film 919 is formed here.
You. The contact hole provided on the silicon oxide film
Source and drain electrodes 920 and 918
Has been established. On the other hand, in the active layer of an n-channel TFT,
Is n+Mold region 905 (source region), 911 (drain
Region), a channel forming region 909, and the n+Type area
N between the channel forming region-Mold area is provided
You. The active layer channel forming region 909 has B
1 × 10 p-type impuritiesFifteenatoms / cmThree5 × 10 or more17atoms
/cmThreeChannel doped at the following low concentration,
The drain voltage is +1 V and the width of the channel formation region is 1 μm.
Gate voltage when the drain current per unit absolute value is 1 pA
The pressure is controlled to the positive side. Furthermore, p-channel type T
As in the case of the FT, the second insulating layer 917 has a contact hole.
A source electrode 916 and a drain electrode 918
Is provided. The above is the channel for n-channel TFT.
In this example, the thickness of the second insulating layer and the active layer is
Depending on the stress setting, p-channel TFTs
You may go for a hoop.

【0068】このようなCMOS回路は、アクティブマ
トリクス型液晶表示装置の周辺駆動回路や、EL(Elec
troLuminescence)表示装置の駆動回路や、密着型イメ
ージセンサの読み取り回路などに応用することができ
る。
Such a CMOS circuit includes a peripheral drive circuit of an active matrix type liquid crystal display device and an EL (Elec
The present invention can be applied to a driving circuit of a troLuminescence display device, a reading circuit of a contact image sensor, and the like.

【0069】[実施例5]同一基板上にエンハンスメント
型TFTである第1のnチャネル型TFTとディプレッ
ション型TFTである第2のnチャネル型TFTの両方
を備え、その何れか一方にチャネルドープを行った半導
体装置について図18を用いて説明する。図18はNM
OS回路の基本構成であるE/D MOS(エンハンス
メント/ディプレッション)インバータ回路を示す。E
/D MOSインバータの特徴は、一つの回路内にエン
ハンスメント型とディプレッション型の両方のTFTが
含まれることであり、このようなインバータ回路を組み
合わせることで、NAND回路、NOR回路のような基
本回路を構成したり、さらに複雑なシフトレジスタ回路
やバッファ回路などを構成することができる点は実施例
2のCMOSインバータ回路と同様である。図18
(A)はE/D MOSインバータ回路の上面図に相当
する図であり、図18(A)において点線A-A'の断面構
造図を図18(B)に示し、また図18(C)に回路図
を表す。
[Embodiment 5] Both a first n-channel TFT as an enhancement TFT and a second n-channel TFT as a depletion TFT are provided on the same substrate, and one of them is doped with a channel. The performed semiconductor device will be described with reference to FIG. FIG. 18 shows the NM
1 shows an E / D MOS (enhancement / depletion) inverter circuit which is a basic configuration of an OS circuit. E
The feature of the / D MOS inverter is that both enhancement type and depletion type TFTs are included in one circuit, and by combining such inverter circuits, a basic circuit such as a NAND circuit or a NOR circuit can be obtained. It is the same as the CMOS inverter circuit of the second embodiment in that it can be configured and a more complicated shift register circuit or buffer circuit can be formed. FIG.
18A is a diagram corresponding to a top view of an E / D MOS inverter circuit, and FIG. 18B shows a cross-sectional structure diagram along a dotted line AA ′ in FIG. 18A, and FIG. Shows a circuit diagram.

【0070】図18(B)において、エンハンスメント
型とディプレッション型TFTが同一基板上に形成され
ている。ディプレッション型TFTは、ゲート電極90
2が形成され、その上に第1の絶縁層として、引張り応
力を有する窒素リッチな窒酸化シリコン膜903と、窒
酸化シリコン膜904とが設けられている。そして、第
1の絶縁層に接して結晶性半導体膜から成る活性層が形
成され、n+領域911(ドレイン領域)、915(ソ
ース領域)とp型またはn型不純物濃度が1×1015at
oms/cm3未満であるチャネル形成領域914とが設けら
れ、またソース領域およびドレイン領域とチャネル形成
領域の間には必要に応じてn-型領域が設けられてい
る。この半導体層に接して第2の絶縁層917が設けら
れ、ここでは酸化シリコン膜919が形成されている。
そして酸化シリコン膜に設けられたコンタクトホールを
通して、ドレイン電極920が形成されている。一方、
エンハンスメント型TFTの活性層には、n+型領域9
05(ソース領域)、911(ドレイン領域)とチャネ
ル形成領域909と、前記n+型領域とチャネル形成領
域との間にn-型領域が設けられている。そして活性層
チャネル形成領域の909にBなどのp型不純物が1×
1015atoms/cm3以上5×1017atoms/cm3以下の低濃度
でチャネルドープされており、これによりドレイン電圧
+1Vでチャネル形成領域の幅1μm当たりのドレイン
電流の絶対値1pAのときのゲート電圧をプラス側に制
御させている。さらにディプレッション型TFTと同様
に、第2の絶縁層917にはコンタクトホールが形成さ
れ、ソース電極916、が設けられている。以上はエン
ハンスメント型TFTにチャネルドープを行う例だが、
第2の絶縁層と活性層の膜厚と応力の設定によってはデ
ィプレッション型TFTにチャネルドープを行っても良
い。
In FIG. 18B, an enhancement type TFT and a depletion type TFT are formed on the same substrate. The depletion type TFT has a gate electrode 90
2 are formed thereon, and a nitrogen-rich silicon oxynitride film 903 having a tensile stress and a silicon oxynitride film 904 are provided thereon as a first insulating layer. Then, an active layer made of a crystalline semiconductor film is formed in contact with the first insulating layer, and the n + regions 911 (drain region) and 915 (source region) and a p-type or n-type impurity concentration of 1 × 10 15 at
A channel formation region 914 of less than oms / cm 3 is provided, and an n − type region is provided between the source and drain regions and the channel formation region as needed. A second insulating layer 917 is provided in contact with the semiconductor layer, and a silicon oxide film 919 is formed here.
Then, a drain electrode 920 is formed through a contact hole provided in the silicon oxide film. on the other hand,
The active layer of the enhancement type TFT has an n + type region 9.
05 (source region) and 911 (drain region) and a channel forming region 909, and an n type region is provided between the n + type region and the channel forming region. Then, a p-type impurity such as B is added to the active layer channel forming region 909 by 1 ×.
The channel is doped at a low concentration of 10 15 atoms / cm 3 or more and 5 × 10 17 atoms / cm 3 or less, so that the gate at a drain voltage of +1 V and an absolute value of a drain current per channel width of 1 μm of 1 pA is 1 pA. The voltage is controlled to the positive side. Further, similarly to the depression type TFT, a contact hole is formed in the second insulating layer 917, and a source electrode 916 is provided. The above is an example of channel doping an enhancement type TFT.
Depending on the thickness and stress of the second insulating layer and the active layer, channel doping may be performed on the depletion type TFT.

【0071】このようなE/D MOS回路は、実施例
2のCMOS回路同様アクティブマトリクス型液晶表示
装置の周辺駆動回路や、EL(Electro luminescenc
e)型表示装置の駆動回路や、密着型イメージセンサの
読み取り回路などに応用することができる。
Such an E / D MOS circuit includes a peripheral drive circuit for an active matrix type liquid crystal display device and an EL (Electro luminescenc), like the CMOS circuit of the second embodiment.
e) It can be applied to a driving circuit of a type display device, a reading circuit of a contact type image sensor, and the like.

【0072】[実施例6]本実施例では、本発明のTFT
回路によるアクティブマトリクス型液晶表示装置を組み
込んだ半導体装置について図13、図14、図15で説
明する。
[Embodiment 6] In this embodiment, the TFT of the present invention is used.
A semiconductor device incorporating an active matrix type liquid crystal display device using circuits will be described with reference to FIGS. 13, 14, and 15. FIG.

【0073】このような半導体装置には、携帯情報端末
(電子手帳、モバイルコンピュータ、携帯電話等)、ビ
デオカメラ、スチルカメラ、パーソナルコンピュータ、
テレビ等が挙げられる。それらの一例を図13と図14
に示す。
Such semiconductor devices include portable information terminals (electronic notebooks, mobile computers, mobile phones, etc.), video cameras, still cameras, personal computers,
TV and the like. 13 and 14 show examples of these.
Shown in

【0074】図13(A)は携帯電話であり、本体90
01、音声出力部9002、音声入力部9003、表示
装置9004、操作スイッチ9005、アンテナ900
6から構成されている。本願発明は音声出力部900
2、音声入力部9003、及びアクティブマトリクス基
板を備えた表示部9004に適用することができる。
FIG. 13A shows a portable telephone, and a main body 90.
01, audio output unit 9002, audio input unit 9003, display device 9004, operation switch 9005, antenna 900
6. The present invention is an audio output unit 900
2. The present invention can be applied to a voice input portion 9003 and a display portion 9004 including an active matrix substrate.

【0075】図13(B)はビデオカメラであり、本体
9101、表示部9102、音声入力部9103、操作
スイッチ9104、バッテリー9105、受像部910
6から成っている。本願発明は音声入力部9103、及
びアクティブマトリクス基板を備えた表示装置910
2、受像部9106に適用することができる。
FIG. 13B shows a video camera, which includes a main body 9101, a display portion 9102, an audio input portion 9103, operation switches 9104, a battery 9105, and an image receiving portion 910.
Consists of six. The present invention is directed to a display device 910 including a voice input unit 9103 and an active matrix substrate.
2. It can be applied to the image receiving unit 9106.

【0076】図13(C)はモバイルコンピュータ或い
は携帯型情報端末であり、本体9201、カメラ部92
02、受像部9203、操作スイッチ9204、表示装
置9205で構成されている。本願発明は受像部920
3、及びアクティブマトリクス基板を備えた表示装置9
205に適用することができる。
FIG. 13C shows a mobile computer or a portable information terminal.
02, an image receiving section 9203, operation switches 9204, and a display device 9205. The present invention relates to an image receiving unit 920.
3 and display device 9 including active matrix substrate
205 can be applied.

【0077】図13(D)はヘッドマウントディスプレ
イであり、本体9301、表示部9302、アーム部9
303で構成される。本願発明は表示装置9302に適
用することができる。また、表示されていないが、その
他の信号制御用回路に使用することもできる。
FIG. 13D shows a head-mounted display, which includes a main body 9301, a display portion 9302, and an arm portion 9.
303. The present invention can be applied to the display device 9302. Although not shown, it can be used for other signal control circuits.

【0078】図13(E)はテレビであり、本体940
1、スピーカー9402、表示部9403、受信装置9
404、増幅装置9405等で構成される。液晶表示装
置や、EL表示装置は表示部9403に適用することが
できる。
FIG. 13E shows a television set having a main body 940.
1, speaker 9402, display portion 9403, receiving device 9
404, an amplification device 9405 and the like. A liquid crystal display device or an EL display device can be applied to the display portion 9403.

【0079】図13(F)は携帯書籍であり、本体95
01、表示部9502、9503、記憶媒体9504、
操作スイッチ9505、アンテナ9506から構成され
ており、ミニディスク(MD)やDVDに記憶されたデ
ータや、アンテナで受信したデータを表示するものであ
る。表示部9502、9503は直視型の表示装置であ
り、本発明はこの表示部に適用することができる。
FIG. 13F shows a portable book, which has a main body 95.
01, display portions 9502, 9503, storage medium 9504,
It is composed of an operation switch 9505 and an antenna 9506, and displays data stored on a mini disk (MD) or a DVD or data received by the antenna. The display portions 9502 and 9503 are direct-view display devices, and the present invention can be applied to the display portions.

【0080】図14(A)はパーソナルコンピュータで
あり、本体9601、画像入力部9602、表示部96
03、キーボード9604で構成される。
FIG. 14A shows a personal computer, which includes a main body 9601, an image input section 9602, and a display section 96.
03, and a keyboard 9604.

【0081】図14(B)はプログラムを記録した記録
媒体(以下、記録媒体と呼ぶ)を用いるプレーヤーであ
り、本体9701、表示装置9702、スピーカ部97
03、記録媒体9704、操作スイッチ9705で構成
される。なお、この装置は記録媒体としてDVD(Di
gtial Versatile Disc)、CD等
を用い、音楽鑑賞や映画鑑賞やゲームやインターネット
を行うことができる。
FIG. 14B shows a player that uses a recording medium (hereinafter, referred to as a recording medium) on which a program is recorded, and includes a main body 9701, a display device 9702, and a speaker unit 97.
03, a recording medium 9704, and operation switches 9705. This device uses a DVD (Di) as a recording medium.
It is possible to watch music, watch a movie, play a game, or use the Internet by using a CD (g. Versatile Disc) or a CD.

【0082】図14(C)はデジタルカメラであり、本
体9801、表示部9802、接眼部9803、操作ス
イッチ9804、受像部(図示しない)で構成される。
FIG. 14C shows a digital camera, which comprises a main body 9801, a display portion 9802, an eyepiece portion 9803, operation switches 9804, and an image receiving portion (not shown).

【0083】図15(A)はフロント型プロジェクター
であり、表示装置3601、スクリーン3602で構成
される。本発明は表示装置やその他の信号制御回路に適
用することができる。
FIG. 15A shows a front type projector, which comprises a display 3601 and a screen 3602. The present invention can be applied to a display device and other signal control circuits.

【0084】図15(B)はリア型プロジェクターであ
り、本体3701、投射装置3702、ミラー370
3、スクリーン3704で構成される。本発明は表示装
置やその他の信号制御回路に適用することができる。
FIG. 15B shows a rear type projector, which includes a main body 3701, a projection device 3702, and a mirror 370.
3. It is composed of a screen 3704. The present invention can be applied to a display device and other signal control circuits.

【0085】なお、図15(C)は、図15(A)及び
図15(B)中における投射装置3601、3702の
構造の一例を示した図である。投射装置3601、37
02は、光源光学系3801、ミラー3802、380
4〜3806、ダイクロイックミラー3803、プリズ
ム3807、液晶表示装置3808、位相差板380
9、投射光学系3810で構成される。投射光学系38
10は、投射レンズを含む光学系で構成される。本実施
例は三板式の例を示したが、特に限定されず、例えば単
板式であってもよい。また、図15(C)中において矢
印で示した光路に実施者が適宜、光学レンズや、偏光機
能を有するフィルムや、位相差を調節するためのフィル
ム、IRフィルム等の光学系を設けてもよい。
FIG. 15C is a diagram showing an example of the structure of the projection devices 3601 and 3702 in FIGS. 15A and 15B. Projection devices 3601, 37
02 denotes a light source optical system 3801, mirrors 3802, 380
4 to 3806, dichroic mirror 3803, prism 3807, liquid crystal display device 3808, retardation plate 380
9. It is composed of a projection optical system 3810. Projection optical system 38
Reference numeral 10 denotes an optical system including a projection lens. In the present embodiment, an example of a three-plate type is shown, but there is no particular limitation, and for example, a single-plate type may be used. Further, the practitioner may appropriately provide an optical system such as an optical lens, a film having a polarizing function, a film for adjusting a phase difference, and an IR film in the optical path indicated by the arrow in FIG. Good.

【0086】また、図15(D)は、図15(C)中に
おける光源光学系3801の構造の一例を示した図であ
る。本実施例では、光源光学系3801は、リフレクタ
ー3811、光源3812、レンズアレイ3813、3
814、偏光変換素子3815、集光レンズ3816で
構成される。なお、図15(D)に示した光源光学系は
一例であって特に限定されない。例えば、光源光学系に
実施者が適宜、光学レンズや、偏光機能を有するフィル
ムや、位相差を調節するフィルム、IRフィルム等の光
学系を設けてもよい。
FIG. 15D is a diagram showing an example of the structure of the light source optical system 3801 in FIG. 15C. In this embodiment, the light source optical system 3801 includes a reflector 3811, a light source 3812, a lens array 3813,
814, a polarization conversion element 3815, and a condenser lens 3816. Note that the light source optical system shown in FIG. 15D is an example and is not particularly limited. For example, a practitioner may appropriately provide an optical system such as an optical lens, a film having a polarizing function, a film for adjusting a phase difference, and an IR film in the light source optical system.

【0087】また、本発明はその他にも、イメージセン
サやEL型表示素子に適用することも可能である。この
ように、本願発明の適用範囲はきわめて広く、あらゆる
分野の電子機器に適用することが可能である。
The present invention can also be applied to an image sensor and an EL display device. As described above, the applicable range of the present invention is extremely wide, and the present invention can be applied to electronic devices in all fields.

【0088】[0088]

【発明の効果】以上説明したように、活性層の応力と膜
厚の積または第2の絶縁膜の応力と膜厚の積を適当な値
にすることでチャネルドープを行わずに、TFTのしき
い値電圧を制御することが可能である。これによりチャ
ネルドープ起因の結晶欠陥のないよりよい電気的特性を
持つTFTの作製が可能となる。
As described above, by setting the product of the stress and the film thickness of the active layer or the product of the stress and the film thickness of the second insulating film to an appropriate value, the channel doping is not performed and the TFT of the TFT can be formed. It is possible to control the threshold voltage. This makes it possible to manufacture a TFT having better electrical characteristics without crystal defects caused by channel doping.

【0089】[0089]

【図面の簡単な説明】[Brief description of the drawings]

【図1】 エンハンスメント型TFTとディプレッショ
ン型TFTの定義図。
FIG. 1 is a definition diagram of an enhancement type TFT and a depletion type TFT.

【図2】 薄膜の内部応力の定義を説明する図。FIG. 2 is a diagram illustrating the definition of internal stress of a thin film.

【図3】 実施の形態1を説明するTFTの断面図。FIG. 3 is a cross-sectional view of a TFT illustrating Embodiment 1;

【図4】 実施の形態2を説明するTFTの断面図。FIG. 4 is a cross-sectional view of a TFT illustrating Embodiment 2;

【図5】 TFTの作製工程を示す断面図。FIG. 5 is a cross-sectional view illustrating a manufacturing process of a TFT.

【図6】 TFTの作製工程を示す断面図。FIG. 6 is a cross-sectional view illustrating a manufacturing process of a TFT.

【図7】 TFTの作製工程を示す断面図。FIG. 7 is a cross-sectional view illustrating a manufacturing process of a TFT.

【図8】 TFTの作製工程を示す断面図。FIG. 8 is a cross-sectional view illustrating a manufacturing process of a TFT.

【図9】 CMOS回路の上面図、断面図、回路図。FIG. 9 is a top view, a cross-sectional view, and a circuit diagram of a CMOS circuit.

【図10】 E/DMOS回路の上面図、断面図、回路
図。
FIG. 10 is a top view, a cross-sectional view, and a circuit diagram of an E / DMOS circuit.

【図11】 第2の絶縁層の応力と膜厚の積と本明細書
での基準となるゲート電圧との相関図。
FIG. 11 is a correlation diagram between a product of a stress and a film thickness of a second insulating layer and a gate voltage which is a reference in this specification.

【図12】 実施例1のTFT作製実験結果。12 shows a result of an experiment for manufacturing a TFT in Example 1. FIG.

【図13】 実施例6を説明する図。FIG. 13 is a diagram illustrating a sixth embodiment.

【図14】 実施例6を説明する図。FIG. 14 is a diagram illustrating a sixth embodiment.

【図15】 実施例6を説明する図。FIG. 15 is a diagram illustrating a sixth embodiment.

【図16】 チャネルドープを行う場合の実施の形態を
説明する図
FIG. 16 illustrates an embodiment in the case of performing channel doping.

【図17】 チャネルドープを行って作製するCMOS
回路の上面図、断面図、回路図。
FIG. 17 shows a CMOS manufactured by performing channel doping.
3A and 3B are a top view, a cross-sectional view, and a circuit diagram of a circuit.

【図18】 チャネルドープを行って作製するE/DM
OS回路の上面図、断面図、回路図。
FIG. 18: E / DM fabricated by performing channel doping
3A and 3B are a top view, a cross-sectional view, and a circuit diagram of an OS circuit.

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H01L 27/092 Fターム(参考) 5F048 AB03 AB04 AC02 AC04 BA16 BB09 BB12 BB14 BC06 BD04 5F110 AA08 BB04 CC08 DD02 EE01 EE04 EE14 EE44 FF03 FF04 FF05 FF09 FF30 GG02 GG06 GG13 GG25 GG32 GG45 HJ01 HJ12 HJ23 HM15 NN03 NN14 NN22 NN23 NN28 NN78 PP01 PP03 PP04 PP35 QQ09 QQ12 QQ24 QQ25 ──────────────────────────────────────────────────続 き Continued on the front page (51) Int.Cl. 7 Identification symbol FI Theme coat ゛ (Reference) H01L 27/092 F term (Reference) 5F048 AB03 AB04 AC02 AC04 BA16 BB09 BB12 BB14 BC06 BD04 5F110 AA08 BB04 CC08 DD02 EE01 EE04 EE14 EE44 FF03 FF04 FF05 FF09 FF30 GG02 GG06 GG13 GG25 GG32 GG45 HJ01 HJ12 HJ23 HM15 NN03 NN14 NN22 NN23 NN28 NN78 PP01 PP03 PP04 PP35 QQ09 QQ12 QQ24 QQ25

Claims (15)

【特許請求の範囲】[Claims] 【請求項1】絶縁表面上に形成された電極と、前記電極
上に接して設けられた第1の絶縁層と、前記第1の絶縁
層上に接して設けられた島状半導体膜からなる活性層
と、前記活性層上に接して設けられた前記第2の絶縁層
とを有したTFTを用い、前記活性層は引っ張り応力を
有し、前記第2の絶縁層は圧縮応力を有していることを
特徴とする半導体装置。
An electrode formed on an insulating surface, a first insulating layer provided on the electrode, and an island-shaped semiconductor film provided on the first insulating layer. A TFT having an active layer and the second insulating layer provided in contact with the active layer is used, wherein the active layer has a tensile stress, and the second insulating layer has a compressive stress. A semiconductor device characterized in that:
【請求項2】同一絶縁表面上に少なくとも第1のTFT
と第2のTFTを有し、前記第1のTFTと前記第2の
TFTは前記絶縁表面上に形成された電極と、前記電極
上に接して設けられた第1の絶縁層と、前記第1の絶縁
層上に接して設けられた島状半導体膜からなる活性層
と、活性層上に接して設けられた第2の絶縁層とを有
し、前記第1のTFTはnチャネル型TFTであり、前
記第2のTFTはpチャネル型TFTであり、前記第1
のTFTと前記第2のTFTはエンハンスメント型TF
Tであり、前記第1のTFTの第2の絶縁層の応力と膜
厚の積は、前記第2のTFTの第2の絶縁層の応力と膜
厚の積とは異なることを特徴とする半導体装置。
2. At least a first TFT on the same insulating surface
And a second TFT, wherein the first TFT and the second TFT include an electrode formed on the insulating surface, a first insulating layer provided in contact with the electrode, An active layer made of an island-shaped semiconductor film provided in contact with the first insulating layer; and a second insulating layer provided in contact with the active layer, wherein the first TFT is an n-channel TFT. Wherein the second TFT is a p-channel TFT and the first TFT is
And the second TFT are enhancement-type TF
T, wherein the product of the stress and the film thickness of the second insulating layer of the first TFT is different from the product of the stress and the film thickness of the second insulating layer of the second TFT. Semiconductor device.
【請求項3】同一絶縁表面上に少なくとも第1のTFT
と第2のTFTを有し、前記第1のTFTと前記第2の
TFTは前記絶縁表面上に形成された電極と、前記電極
上に接して設けられた第1の絶縁層と、前記第1の絶縁
層上に接して設けられた島状半導体膜からなる活性層
と、活性層上に接して設けられた第2の絶縁層とを有
し、前記第1のTFTはnチャネル型TFTであり、前
記第2のTFTはpチャネル型TFTであり、前記第1
のTFTと前記第2のTFTはディプレション型TFT
であり、前記第1のTFTの第2の絶縁層の応力と膜厚
の積は、前記第2のTFTの第2の絶縁層の応力と膜厚
の積とは異なることを特徴とする半導体装置。
3. At least a first TFT on the same insulating surface
And a second TFT, wherein the first TFT and the second TFT include an electrode formed on the insulating surface, a first insulating layer provided in contact with the electrode, An active layer made of an island-shaped semiconductor film provided in contact with the first insulating layer; and a second insulating layer provided in contact with the active layer, wherein the first TFT is an n-channel TFT. Wherein the second TFT is a p-channel TFT and the first TFT is
TFT and the second TFT are depletion type TFTs.
Wherein the product of the stress and the film thickness of the second insulating layer of the first TFT is different from the product of the stress and the film thickness of the second insulating layer of the second TFT. apparatus.
【請求項4】同一絶縁表面上に少なくとも第1のTFT
と第2のTFTを有し、前記第1のTFTと前記第2の
TFTは前記絶縁表面上に形成された電極と、前記電極
上に接して設けられた第1の絶縁層と、前記第1の絶縁
層上に接して設けられた島状半導体膜からなる活性層
と、活性層上に接して設けられた第2の絶縁層とを有
し、前記第1のTFTはエンハンスメント型TFTであ
り、前記第2のTFTはディプレッション型TFTであ
り、前記第1のTFTと前記第2のTFTはnチャネル型
TFTであり、前記第1のTFTの第2の絶縁層の応力
と膜厚の積は、前記第2のTFTの第2の絶縁層の応力
と膜厚の積とは異なることを特徴とする半導体装置。
4. At least a first TFT on the same insulating surface
And a second TFT, wherein the first TFT and the second TFT include an electrode formed on the insulating surface, a first insulating layer provided in contact with the electrode, An active layer made of an island-shaped semiconductor film provided in contact with the first insulating layer; and a second insulating layer provided in contact with the active layer, wherein the first TFT is an enhancement type TFT. The second TFT is a depletion type TFT, the first TFT and the second TFT are n-channel type TFTs, and the stress and film thickness of the second insulating layer of the first TFT are different. The semiconductor device is characterized in that the product is different from the product of the stress and the film thickness of the second insulating layer of the second TFT.
【請求項5】同一絶縁表面上に少なくとも第1のTFT
と第2のTFTを有し、前記第1のTFTと前記のTF
Tは前記絶縁表面上に形成された電極と、前記電極上に
接して設けられた第1の絶縁層と、前記第1の絶縁層上
に接して設けられた島状半導体膜からなる活性層と、活
性層上に接して設けられた第2の絶縁層とを有し、前記
第1のTFTはエンハンスメント型TFTであり、前記
第2のTFTはディプレッション型TFTであり、前記
第1のTFTと前記第2のTFTはpチャネル型TFTで
あり、前記第1のTFTの第2の絶縁層の応力と膜厚の
積は、前記第2のTFTの第2の絶縁層の応力と膜厚の
積とは異なることを特徴とする半導体装置。
5. At least a first TFT on the same insulating surface
And a second TFT, wherein the first TFT and the TF
T is an active layer comprising an electrode formed on the insulating surface, a first insulating layer provided on the electrode, and an island-shaped semiconductor film provided on the first insulating layer. And a second insulating layer provided in contact with the active layer, wherein the first TFT is an enhancement type TFT, the second TFT is a depression type TFT, and the first TFT And the second TFT is a p-channel TFT, and the product of the stress and the film thickness of the second insulating layer of the first TFT is the stress and the film thickness of the second insulating layer of the second TFT. A semiconductor device characterized by being different from the product of
【請求項6】請求項1乃至6の何れか一つにおいて、前
記活性層のチャネル形成領域のn型またはp型不純物濃
度が1×1015atoms/cm3未満であることを特徴とする
半導体装置。
6. The semiconductor according to claim 1, wherein an n-type or p-type impurity concentration of a channel forming region of said active layer is less than 1 × 10 15 atoms / cm 3. apparatus.
【請求項7】同一絶縁表面上に少なくとも第1のTFT
と第2のTFTを有し、前記第1のTFTと前記第2のT
FTは前記絶縁表面上に形成された電極と、前記電極上
に接して設けられた第1の絶縁層と、前記第1の絶縁層
上に接して設けられた島状半導体膜からなる活性層と、
活性層上に接して設けられた第2の絶縁層とを有し、前
記第1のTFTはnチャネル型TFTであり、前記第2
のTFTはpチャネル型TFTであり、前記第1のTF
Tと前記第2のTFTはエンハンスメント型TFTであ
り、前記第1のTFTの第2の絶縁層の応力と膜厚の積
は、前記第2のTFTの第2の絶縁層の応力と膜厚の積
と等しいことを特徴とする半導体装置。
7. At least a first TFT on the same insulating surface
And the second TFT. The first TFT and the second TFT
FT is an active layer comprising an electrode formed on the insulating surface, a first insulating layer provided on the electrode, and an island-shaped semiconductor film provided on the first insulating layer. When,
A second insulating layer provided on and in contact with the active layer, wherein the first TFT is an n-channel type TFT,
Is a p-channel TFT, and the first TF
T and the second TFT are enhancement type TFTs, and the product of the stress and the film thickness of the second insulating layer of the first TFT is the stress and the film thickness of the second insulating layer of the second TFT. A semiconductor device characterized by being equal to the product of:
【請求項8】同一絶縁表面上に少なくとも第1のTFT
と第2のTFTを有し、前記第1のTFTと前記第2の
TFTは前記絶縁表面上に形成された電極と、前記電極
上に接して設けられた第1の絶縁層と、前記第1の絶縁
層上に接して設けられた島状半導体膜からなる活性層
と、活性層上に接して設けられた第2の絶縁層とを有
し、前記第1のTFTはnチャネル型TFTであり、前
記第2のTFTはpチャネル型TFTであり、前記第1
のTFTと前記第2のTFTはディプレッション型TF
Tであり、前記第1のTFTの第2の絶縁層の応力と膜
厚の積は、前記第2のTFTの第2の絶縁層の応力と膜
厚の積と等しいことを特徴とする半導体装置。
8. At least a first TFT on the same insulating surface
And a second TFT, wherein the first TFT and the second TFT include an electrode formed on the insulating surface, a first insulating layer provided in contact with the electrode, An active layer made of an island-shaped semiconductor film provided in contact with the first insulating layer; and a second insulating layer provided in contact with the active layer, wherein the first TFT is an n-channel TFT. Wherein the second TFT is a p-channel TFT and the first TFT is
TFT and the second TFT are depletion type TF
T, wherein the product of the stress and the film thickness of the second insulating layer of the first TFT is equal to the product of the stress and the film thickness of the second insulating layer of the second TFT. apparatus.
【請求項9】同一絶縁表面上に少なくとも第1のTFT
と第2のTFTを有し、前記第1のTFTと前記第2の
TFTは前記絶縁表面上に形成された電極と、前記電極
上に接して設けられた第1の絶縁層と、前記第1の絶縁
層上に接して設けられた島状半導体膜からなる活性層
と、活性層上に接して設けられた第2の絶縁層とを有
し、前記第1のTFTはエンハンスメント型TFTであ
り、前記第2のTFTはディプレッション型TFTであ
り、前記第1のTFTと前記第2のTFTはnチャネル型
TFTであり、前記第1のTFTの第2の絶縁層の応力
と膜厚の積は、前記第2のTFTの第2の絶縁層の応力
と膜厚の積と等しいことを特徴とする半導体装置。
9. At least a first TFT on the same insulating surface
And a second TFT, wherein the first TFT and the second TFT include an electrode formed on the insulating surface, a first insulating layer provided in contact with the electrode, An active layer made of an island-shaped semiconductor film provided in contact with the first insulating layer; and a second insulating layer provided in contact with the active layer, wherein the first TFT is an enhancement type TFT. The second TFT is a depletion type TFT, the first TFT and the second TFT are n-channel type TFTs, and the stress and film thickness of the second insulating layer of the first TFT are different. A semiconductor device, wherein the product is equal to the product of the stress and the film thickness of the second insulating layer of the second TFT.
【請求項10】同一絶縁表面上に少なくとも第1のTF
Tと第2のTFTを有し、前記第1のTFTと前記第2
のTFTは前記絶縁表面上に形成された電極と、前記電
極上に接して設けられた第1の絶縁層と、前記第1の絶
縁層上に接して設けられた島状半導体膜からなる活性層
と、活性層上に接して設けられた第2の絶縁層とを有
し、前記第1のTFTはエンハンスメント型TFTであ
り、前記第2のTFTはディプレッション型TFTであ
り、前記第1のTFTと前記第2のTFTはpチャネル型
TFTであり、前記第1のTFTの第2の絶縁層の応力
と膜厚の積は、前記第2のTFTの第2の絶縁層の応力
と膜厚の積と等しいことを特徴とする半導体装置。
10. At least a first TF on the same insulating surface.
T and a second TFT, wherein the first TFT and the second TFT
The TFT of the present invention is an active element comprising an electrode formed on the insulating surface, a first insulating layer provided on the electrode, and an island-shaped semiconductor film provided on the first insulating layer. A second insulating layer provided on and in contact with the active layer, wherein the first TFT is an enhancement type TFT, the second TFT is a depletion type TFT, and the first TFT is The TFT and the second TFT are p-channel TFTs, and the product of the stress and the film thickness of the second insulating layer of the first TFT is the stress and the film thickness of the second insulating layer of the second TFT. A semiconductor device characterized by being equal to a product of thickness.
【請求項11】請求項7乃至10の何れか一つにおい
て、前記第1のTFTと前記第2のTFTのどちらか一方
の活性層のチャネル形成領域のn型またはp型不純物濃
度が1×1015atoms/cm3未満であり、他方の活性層チ
ャネル形成領域のn型またはp型不純物濃度が1×10
15atoms/cm3以上5×1017atoms/cm3以下であことを特
徴とする半導体装置。
11. An n-type or p-type impurity concentration in a channel forming region of one of the first TFT and the second TFT in the active layer, wherein the n-type or p-type impurity concentration is 1 ×. Less than 10 15 atoms / cm 3 and the other active layer channel formation region has an n-type or p-type impurity concentration of 1 × 10
A semiconductor device having a density of 15 atoms / cm 3 or more and 5 × 10 17 atoms / cm 3 or less.
【請求項12】請求項1乃至11の何れか一つにおい
て、前記nチャネル型TFTはドレイン電圧が+1Vで
活性層チャネル形成領域の幅1μm当たりのドレイン電
流値が1pAとなるときのゲート電圧の絶対値が2V以
下であり、前記pチャネル型TFTはドレイン電圧がー
1Vで活性層チャネル形成領域の幅1μm当たりのドレ
イン電流値が1pAとなるときのゲート電圧の絶対値が
2V以下であることを特徴とする半導体装置。
12. The n-channel type TFT according to claim 1, wherein the n-channel TFT has a drain voltage of +1 V and a gate voltage at a drain current value of 1 pA per 1 μm width of an active layer channel formation region. The p-channel TFT has an absolute value of 2 V or less, and the p-channel TFT has a drain voltage of -1 V and an absolute value of a gate voltage of 2 V or less when a drain current value per 1 μm width of an active layer channel formation region is 1 pA. A semiconductor device characterized by the above-mentioned.
【請求項13】請求項1乃至12の何れか一つにおい
て、前記第1の絶縁層は酸化シリコン、窒化シリコン、
窒酸化シリコンから選ばれた単層膜または複数の積層膜
からなることを特徴とする半導体装置。
13. The semiconductor device according to claim 1, wherein the first insulating layer is made of silicon oxide, silicon nitride,
A semiconductor device comprising a single-layer film selected from silicon oxynitride or a plurality of stacked films.
【請求項14】請求項1乃至13の何れか一つにおい
て、前記活性層は、非晶質半導体、多結晶半導体、微結
晶半導体から選ばれた単層膜または複数の積層膜からな
ることを特徴とする半導体装置。
14. The semiconductor device according to claim 1, wherein the active layer comprises a single-layer film or a plurality of stacked films selected from an amorphous semiconductor, a polycrystalline semiconductor, and a microcrystalline semiconductor. Characteristic semiconductor device.
【請求項15】請求項1乃至14の何れか一つにおい
て、前記第2の絶縁層は酸化シリコン、窒化シリコン、
窒酸化シリコン、から選ばれた単層膜または複数の積層
膜からなることを特徴とする半導体装置。
15. The semiconductor device according to claim 1, wherein the second insulating layer is made of silicon oxide, silicon nitride,
A semiconductor device comprising a single-layer film or a plurality of stacked films selected from silicon oxynitride.
JP2000057905A 2000-03-02 2000-03-02 Semiconductor device Expired - Fee Related JP4963140B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000057905A JP4963140B2 (en) 2000-03-02 2000-03-02 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000057905A JP4963140B2 (en) 2000-03-02 2000-03-02 Semiconductor device

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP2010176064A Division JP4963328B2 (en) 2010-08-05 2010-08-05 Semiconductor device
JP2011147889A Division JP5042378B2 (en) 2011-07-04 2011-07-04 Semiconductor device and electronic equipment

Publications (3)

Publication Number Publication Date
JP2001250949A true JP2001250949A (en) 2001-09-14
JP2001250949A5 JP2001250949A5 (en) 2007-06-21
JP4963140B2 JP4963140B2 (en) 2012-06-27

Family

ID=18578575

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000057905A Expired - Fee Related JP4963140B2 (en) 2000-03-02 2000-03-02 Semiconductor device

Country Status (1)

Country Link
JP (1) JP4963140B2 (en)

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004193585A (en) * 2002-11-29 2004-07-08 Fujitsu Ltd Method for manufacturing semiconductor device and semiconductor device
JP2005304230A (en) * 2004-04-14 2005-10-27 Tokyo Coil Engineering Kk Starting method and starting equipment of dc-dc converter
JP2006324426A (en) * 2005-05-18 2006-11-30 Sony Corp Semiconductor device and its manufacturing method
JP2007005627A (en) * 2005-06-24 2007-01-11 Sony Corp Method for manufacturing semiconductor device
JP2007059473A (en) * 2005-08-22 2007-03-08 Matsushita Electric Ind Co Ltd Semiconductor device and its manufacturing method
JP2008523631A (en) * 2004-12-14 2008-07-03 インターナショナル・ビジネス・マシーンズ・コーポレーション Method for manufacturing dual stress SOI substrate and semiconductor device
JP2010098305A (en) * 2008-09-19 2010-04-30 Semiconductor Energy Lab Co Ltd Display device
JP2010109357A (en) * 2008-10-03 2010-05-13 Semiconductor Energy Lab Co Ltd Display device
JP2010109359A (en) * 2008-10-03 2010-05-13 Semiconductor Energy Lab Co Ltd Display device
JP2010161351A (en) * 2008-12-11 2010-07-22 Semiconductor Energy Lab Co Ltd Display
JP2011009734A (en) * 2009-05-29 2011-01-13 Semiconductor Energy Lab Co Ltd Display
JP2011029579A (en) * 2008-10-03 2011-02-10 Semiconductor Energy Lab Co Ltd Display device, and method for manufacturing the same
WO2011129037A1 (en) * 2010-04-16 2011-10-20 シャープ株式会社 Thin film transistor substrate, method for producing same, and display device
US8427595B2 (en) 2008-09-19 2013-04-23 Semiconductor Energy Laboratory Co., Ltd. Display device with pixel portion and common connection portion having oxide semiconductor layers
JP2015133499A (en) * 2009-07-17 2015-07-23 株式会社半導体エネルギー研究所 display device
JP2016029719A (en) * 2014-07-17 2016-03-03 出光興産株式会社 Thin-film transistor
US9478597B2 (en) 2008-09-19 2016-10-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
WO2019176040A1 (en) * 2018-03-15 2019-09-19 シャープ株式会社 Active-matrix substrate and display device
JP2020038981A (en) * 2014-05-29 2020-03-12 株式会社半導体エネルギー研究所 Semiconductor device
US11996418B2 (en) 2019-04-09 2024-05-28 Sharp Kabushiki Kaisha Display device and manufacturing method

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5417475B2 (en) * 2012-03-28 2014-02-12 株式会社半導体エネルギー研究所 Semiconductor device and electronic equipment

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6052052A (en) * 1983-08-31 1985-03-23 Fujitsu Ltd Cmos semiconductor device
JPS63120467A (en) * 1986-11-10 1988-05-24 Fujitsu Ltd Manufacture of semiconductor device
JPH06222387A (en) * 1993-01-21 1994-08-12 Sharp Corp Semiconductor device
JP2001244468A (en) * 2000-03-02 2001-09-07 Sony Corp Semiconductor device and method for its manufacture

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6052052A (en) * 1983-08-31 1985-03-23 Fujitsu Ltd Cmos semiconductor device
JPS63120467A (en) * 1986-11-10 1988-05-24 Fujitsu Ltd Manufacture of semiconductor device
JPH06222387A (en) * 1993-01-21 1994-08-12 Sharp Corp Semiconductor device
JP2001244468A (en) * 2000-03-02 2001-09-07 Sony Corp Semiconductor device and method for its manufacture

Cited By (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004193585A (en) * 2002-11-29 2004-07-08 Fujitsu Ltd Method for manufacturing semiconductor device and semiconductor device
JP2005304230A (en) * 2004-04-14 2005-10-27 Tokyo Coil Engineering Kk Starting method and starting equipment of dc-dc converter
JP2008523631A (en) * 2004-12-14 2008-07-03 インターナショナル・ビジネス・マシーンズ・コーポレーション Method for manufacturing dual stress SOI substrate and semiconductor device
JP2006324426A (en) * 2005-05-18 2006-11-30 Sony Corp Semiconductor device and its manufacturing method
JP2007005627A (en) * 2005-06-24 2007-01-11 Sony Corp Method for manufacturing semiconductor device
JP2007059473A (en) * 2005-08-22 2007-03-08 Matsushita Electric Ind Co Ltd Semiconductor device and its manufacturing method
US9478597B2 (en) 2008-09-19 2016-10-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US11139359B2 (en) 2008-09-19 2021-10-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US10559599B2 (en) 2008-09-19 2020-02-11 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2010098305A (en) * 2008-09-19 2010-04-30 Semiconductor Energy Lab Co Ltd Display device
US11610918B2 (en) 2008-09-19 2023-03-21 Semiconductor Energy Laboratory Co., Ltd. Display device
US10032796B2 (en) 2008-09-19 2018-07-24 Semiconductor Energy Laboratory Co., Ltd. Display device
US9343517B2 (en) 2008-09-19 2016-05-17 Semiconductor Energy Laboratory Co., Ltd. Display device
US8304765B2 (en) 2008-09-19 2012-11-06 Semiconductor Energy Laboratory Co., Ltd. Display device
US8427595B2 (en) 2008-09-19 2013-04-23 Semiconductor Energy Laboratory Co., Ltd. Display device with pixel portion and common connection portion having oxide semiconductor layers
US11574932B2 (en) 2008-10-03 2023-02-07 Semiconductor Energy Laboratory Co., Ltd. Display device
US9659969B2 (en) 2008-10-03 2017-05-23 Semiconductor Energy Laboratory Co., Ltd. Display device
JP7064634B2 (en) 2008-10-03 2022-05-10 株式会社半導体エネルギー研究所 Display device
JP2021122045A (en) * 2008-10-03 2021-08-26 株式会社半導体エネルギー研究所 Display device
US9324874B2 (en) 2008-10-03 2016-04-26 Semiconductor Energy Laboratory Co., Ltd. Display device comprising an oxide semiconductor
JP2010109357A (en) * 2008-10-03 2010-05-13 Semiconductor Energy Lab Co Ltd Display device
US10685985B2 (en) 2008-10-03 2020-06-16 Semiconductor Energy Laboratory Co., Ltd. Display device
US9048144B2 (en) 2008-10-03 2015-06-02 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2018019099A (en) * 2008-10-03 2018-02-01 株式会社半導体エネルギー研究所 Semiconductor device
US9978776B2 (en) 2008-10-03 2018-05-22 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2011029579A (en) * 2008-10-03 2011-02-10 Semiconductor Energy Lab Co Ltd Display device, and method for manufacturing the same
US10910408B2 (en) 2008-10-03 2021-02-02 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2010109359A (en) * 2008-10-03 2010-05-13 Semiconductor Energy Lab Co Ltd Display device
US10573665B2 (en) 2008-10-03 2020-02-25 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2010161351A (en) * 2008-12-11 2010-07-22 Semiconductor Energy Lab Co Ltd Display
JP2011009734A (en) * 2009-05-29 2011-01-13 Semiconductor Energy Lab Co Ltd Display
JP2015133499A (en) * 2009-07-17 2015-07-23 株式会社半導体エネルギー研究所 display device
US8842229B2 (en) 2010-04-16 2014-09-23 Sharp Kabushiki Kaisha Thin film transistor substrate, method for producing same, and display device
WO2011129037A1 (en) * 2010-04-16 2011-10-20 シャープ株式会社 Thin film transistor substrate, method for producing same, and display device
JP2020038981A (en) * 2014-05-29 2020-03-12 株式会社半導体エネルギー研究所 Semiconductor device
JP2016029719A (en) * 2014-07-17 2016-03-03 出光興産株式会社 Thin-film transistor
WO2019176040A1 (en) * 2018-03-15 2019-09-19 シャープ株式会社 Active-matrix substrate and display device
US11508760B2 (en) 2018-03-15 2022-11-22 Sharp Kabushiki Kaisha Active-matrix substrate and display device
US11996418B2 (en) 2019-04-09 2024-05-28 Sharp Kabushiki Kaisha Display device and manufacturing method

Also Published As

Publication number Publication date
JP4963140B2 (en) 2012-06-27

Similar Documents

Publication Publication Date Title
JP4963140B2 (en) Semiconductor device
US9806096B2 (en) Semiconductor device and method for manufacturing the same
TW518650B (en) Electro-optical device and electronic equipment
US8324032B2 (en) Method of manufacturing a semiconductor device
JP5244890B2 (en) Semiconductor device
JP2001177101A (en) Semiconductor device and method of manufacturing the same
JP2000223716A (en) Semiconductor device and its manufacture
JP2000150904A (en) Semiconductor device provided with semiconductor circuit consisting of semiconductor element and manufacture thereof
JP2000269510A (en) Semiconductor device and its manufacture
US6261971B1 (en) Method of manufacturing a semiconductor device by thermal oxidation of amorphous semiconductor film
JP2000269511A (en) Semiconductor device and its forming method
JP5679534B2 (en) Semiconductor device
JP2000243975A (en) Semiconductor device and manufacture thereof
JP5042378B2 (en) Semiconductor device and electronic equipment
JP4963328B2 (en) Semiconductor device
JP2003249661A (en) Method for manufacturing semiconductor device
JP5417476B2 (en) Semiconductor device and electronic equipment
JP5830150B2 (en) Semiconductor device
JP5417475B2 (en) Semiconductor device and electronic equipment
JP4472061B2 (en) Method for manufacturing semiconductor device
JP2002311453A (en) Liquid crystal display device and manufacturing method therefor
JP2001085329A (en) Manufacture of semiconductor device
JP2004266295A (en) Display, camera using display, video movie, portable device, personal computer, car navigation system, and projection liquid crystal display

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070228

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070228

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070509

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100518

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100608

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100805

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110621

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110701

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120321

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120322

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150406

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150406

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees