JP2001190744A - Game machine - Google Patents
Game machineInfo
- Publication number
- JP2001190744A JP2001190744A JP2000007717A JP2000007717A JP2001190744A JP 2001190744 A JP2001190744 A JP 2001190744A JP 2000007717 A JP2000007717 A JP 2000007717A JP 2000007717 A JP2000007717 A JP 2000007717A JP 2001190744 A JP2001190744 A JP 2001190744A
- Authority
- JP
- Japan
- Prior art keywords
- reset
- control device
- discharge control
- power supply
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Pinball Game Machines (AREA)
Abstract
Description
【0001】[0001]
【発明の属する技術分野】本発明は、排出制御装置によ
り排出機構からの遊技価値排出を制御する遊技機に関
し、特に排出制御装置のリセット機能の検査を容易にし
た改良に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a gaming machine for controlling the discharge of a game value from a discharge mechanism by a discharge control device, and more particularly to an improvement which facilitates inspection of a reset function of the discharge control device.
【0002】[0002]
【従来の技術】遊技価値(例えば、賞球あるいは貸球と
しての遊技球、またはコイン等)を排出する排出機構の
動作を、排出制御装置によって制御する遊技機がある。
このような遊技機においては、何らかの異常が発生した
とき等、排出制御装置をリセット(初期化)する処理が
必要な場合がある。従来の遊技機においては、このよう
な排出制御装置のリセット処理を行うためのリセット操
作部(リセットボタン)は、排出制御装置自体に設けら
れているのが通常であった。2. Description of the Related Art There is a gaming machine in which an operation of an ejection mechanism for ejecting a game value (for example, a game ball as a prize ball or a lending ball, or a coin) is controlled by an ejection control device.
In such a gaming machine, a process of resetting (initializing) the discharge control device may be necessary when some abnormality occurs. In a conventional gaming machine, a reset operation unit (reset button) for performing such a reset process of the discharge control device is usually provided in the discharge control device itself.
【0003】[0003]
【発明が解決しようとする課題】しかしながら、このよ
うにリセット操作部が排出制御装置毎に設けられている
のでは、リセット機能の検査をする場合に、一つ一つの
排出制御装置毎に検査せねばならず、手間がかかる。However, since the reset operation unit is provided for each discharge control device, when the reset function is to be tested, the discharge operation must be performed for each discharge control device. It has to be time-consuming.
【0004】本発明は、このような問題点に着目してな
されたもので、排出制御装置により排出機構からの遊技
価値排出を制御する遊技機において、排出制御装置のリ
セット機能の検査を容易にしたものを提供することを目
的とする。The present invention has been made in view of such a problem. In a gaming machine in which a discharge control device controls discharge of a game value from a discharge mechanism, it is easy to inspect a reset function of the discharge control device. The purpose is to provide what has been done.
【0005】[0005]
【課題を解決するための手段】第1の発明では、遊技価
値を排出する排出手段を制御する排出制御装置と、この
排出制御装置のエラー状態をリセットするリセット手段
と、前記排出制御装置に電源を供給する電源供給装置と
を備えた遊技機において、前記リセット手段の操作部を
前記電源供給装置に設け、この操作部が操作されたこと
を検出してリセット操作検出信号を前記排出制御装置に
入力するリセット検出手段とを備えた。According to a first aspect of the present invention, a discharge control device for controlling a discharge device for discharging a game value, a reset device for resetting an error state of the discharge control device, and a power supply for the discharge control device And a power supply device for supplying the power supply device, an operation unit of the reset unit is provided in the power supply device, and when the operation unit is operated, a reset operation detection signal is transmitted to the discharge control device. Reset detecting means for inputting.
【0006】第2の発明では、前記リセット検出手段を
前記電源供給装置に備えるとともに、停電発生を検出す
る停電検出信号を前記リセット操作検出信号と同一の共
通信号とした。In the second invention, the reset detection means is provided in the power supply device, and a power failure detection signal for detecting occurrence of a power failure is the same common signal as the reset operation detection signal.
【0007】第3の発明では、前記排出制御装置が通常
動作しているかを監視する監視手段を備え、前記リセッ
ト手段はこの監視手段が前記排出制御装置が通常動作を
行っていないことを検出した場合に発する指示によりリ
セット処理を行うようにするとともに、前記共通信号の
入力があった場合には前記排出制御装置が通常動作を停
止するようにした。According to a third aspect of the present invention, there is provided a monitoring means for monitoring whether the discharge control device is operating normally, and the reset means detects that the discharge control device is not operating normally. The reset processing is performed by an instruction issued in such a case, and the discharge control device stops the normal operation when the common signal is input.
【0008】[0008]
【発明の作用および効果】第1の発明では、排出制御装
置のリセット手段の操作部を、電源供給装置に設けたの
で、一つの検査用電源供給装置に複数台の排出制御装置
を接続すれば、検査用電源供給装置のリセット操作部を
操作するだけで、接続した総ての排出制御装置の検査を
行うことができ、リセット機能の検査を合理的かつ少な
い労力で行うことができる。また、電源供給装置は遊技
機に必ず必要とされるものであるから、リセット手段の
操作部を電源供給装置20に設ける形態は、どのような
仕様の遊技機においても採ることができ、検査方法の普
遍性を高めることができる。According to the first aspect of the present invention, since the operation section of the reset means of the discharge control device is provided in the power supply device, a plurality of discharge control devices can be connected to one inspection power supply device. By simply operating the reset operation unit of the inspection power supply device, all connected discharge control devices can be inspected, and the inspection of the reset function can be performed rationally and with less labor. Further, since the power supply device is always required for the gaming machine, a mode in which the operation section of the reset means is provided in the power supply device 20 can be adopted in a gaming machine of any specification. Can increase the universality of
【0009】第2の発明では、停電検出信号により迅速
な停電検出を行いうるが、さらにこの停電検出信号はリ
セット操作検出信号と同一の共通信号とされているの
で、端子、ケーブル等の部品を共有化でき、部品点数お
よびコストを削減することができる。According to the second aspect of the present invention, quick power failure detection can be performed by the power failure detection signal. However, since the power failure detection signal is the same common signal as the reset operation detection signal, parts such as terminals and cables are required. It can be shared, and the number of parts and cost can be reduced.
【0010】第3の発明では、停電時とリセット操作部
の操作時のいずれの場合も、監視手段(例えば実施の形
態におけるウォッチドッグ回路15)からの指示を契機
に対応する処理が実行されるようになっているので、排
出制御における停電検出時の処理プログラムとリセット
処理時のプログラムとを共通のプログラムとでき、排出
制御が簡略化され、コスト削減を図り得る。In the third aspect of the present invention, the processing corresponding to the instruction from the monitoring means (for example, the watchdog circuit 15 in the embodiment) is executed in both the case of the power failure and the operation of the reset operation section. With this configuration, the processing program at the time of power failure detection and the program at the time of reset processing in the emission control can be a common program, so that the emission control can be simplified and the cost can be reduced.
【0011】[0011]
【発明の実施の形態】以下、添付図面に基づいて、本発
明の実施の形態について説明する。Embodiments of the present invention will be described below with reference to the accompanying drawings.
【0012】図1は、弾球遊技機の制御系の一部を示す
ブロック構成図である。FIG. 1 is a block diagram showing a part of the control system of the ball game machine.
【0013】図示されるように、排出制御装置10は、
遊技制御装置1からの賞球排出指令に基づいて排出機構
2等の動作を制御する制御装置であり、CPU11、R
OM12、RAM13、電圧低下検出回路14、ウォッ
チドッグ回路15等から構成される。これら排出制御装
置10の各構成要素は、電源供給装置20のロジック電
源回路24からの電源供給を受けて動作する。なお、遊
技制御装置1は、排出制御装置10を始めとする各種従
属制御装置(図示せず)に指令信号を送信することによ
り遊技を統轄的に制御する主制御装置である。As shown, the emission control device 10 comprises:
A control device that controls the operation of the discharge mechanism 2 and the like based on a prize ball discharge command from the game control device 1.
It comprises an OM 12, a RAM 13, a voltage drop detection circuit 14, a watchdog circuit 15, and the like. Each component of the emission control device 10 operates by receiving power supply from the logic power supply circuit 24 of the power supply device 20. Note that the game control device 1 is a main control device that controls the game by transmitting a command signal to various dependent control devices (not shown) such as the discharge control device 10.
【0014】CPU11は、排出制御装置10における
排出制御(後述する排出制御メイン処理および停電割り
込み処理等)を司るICである。この排出制御におい
て、排出制御装置10は排出機構2に制御信号を送信
し、排出機構2から遊技価値である遊技球(賞球または
貸球)を排出させる。また、排出制御装置10は、各種
検知センサ群(例えば、遊技球の排出を検知するセン
サ、排出すべき遊技球の不足を検出するセンサ等のセン
サ群)3からの検出信号に基づいて異常状態発生の判定
を行い、発生の判定がなされた異常に応じて、異常対応
処理(例えば、エラー報知ランプ4を点滅させる処理)
をする。The CPU 11 is an IC that controls discharge control (discharge control main processing and power failure interrupt processing, etc., which will be described later) in the discharge control device 10. In this discharge control, the discharge control device 10 transmits a control signal to the discharge mechanism 2 to cause the discharge mechanism 2 to discharge game balls (prize balls or lending balls) which are game values. Further, the discharge control device 10 detects an abnormal state based on a detection signal from a group of various detection sensors (for example, a sensor group for detecting discharge of game balls, a sensor group for detecting a shortage of game balls to be discharged, etc.) 3. An occurrence determination is performed, and an abnormality handling process (for example, a process of blinking the error notification lamp 4) in accordance with the determined abnormality is performed.
do.
【0015】この場合、特に深刻な異常状態(致命的エ
ラー)が発生した場合には、異常対応処理として、直ち
に排出の制御を中止するとともに、リセット処理(リセ
ットスイッチ30をONする処理)が必要とされる。こ
のような致命的エラーとしては、例えば、排出制御装置
10が排出機構2を作動させていないときに賞球排出が
検出された場合等がある。In this case, when a particularly serious abnormal condition (a fatal error) occurs, the control of the discharge is immediately stopped and the reset process (the process of turning on the reset switch 30) is required as a process for dealing with the abnormal condition. It is said. As such a fatal error, for example, there is a case where prize ball discharge is detected when the discharge control device 10 does not operate the discharge mechanism 2.
【0016】なお、CPU11は、図示されないタイマ
割り込み手段から定期的なタイマ割り込みを受け、この
タイマ割り込み毎にウォッチドッグ回路15へのクリア
信号出力を行うようになっている。The CPU 11 receives periodic timer interrupts from timer interrupt means (not shown), and outputs a clear signal to the watchdog circuit 15 every time the timer interrupts.
【0017】ROM12は、排出制御のための不変の情
報を記憶しているもので、各種プログラムや定数等が記
憶されている。The ROM 12 stores invariable information for emission control, and stores various programs, constants, and the like.
【0018】RAM13は、排出制御時にワークエリア
として使用されるものであり、バックアップエリアと制
御エリアとから構成されている。The RAM 13 is used as a work area at the time of discharge control, and includes a backup area and a control area.
【0019】バックアップエリアは、電源供給装置20
のバックアップ電源25から電源供給可能な領域であ
る。このため、バックアップエリア内のデータは、停電
時等にも保存される。このバックアップエリアには、賞
球データとチェックデータが記憶されている。The backup area is provided by the power supply 20
Is an area where power can be supplied from the backup power supply 25. For this reason, the data in the backup area is saved even at the time of a power failure or the like. This backup area stores prize ball data and check data.
【0020】ここで、賞球データとは、遊技球排出を行
うためのデータであり、遊技制御装置1からの賞球排出
指令、あるいは図示されない貸球装置からの貸球排出指
令に基づいて設定される。具体的には、例えば賞球排出
指令あるいは貸球排出指令に含まれる排出すべき賞球数
あるいは貸球数を累積加算した値であったり、または賞
球排出あるいは貸球排出のパターン(例えば10個排
出、15個排出等のパターン)毎の今後に排出すべき件
数であったりする。Here, the prize ball data is data for discharging game balls, and is set based on a prize ball discharge command from the game control device 1 or a ball rental ball discharge command from a ball rental device (not shown). Is done. Specifically, for example, it is a value obtained by cumulatively adding the number of award balls to be discharged or the number of lending balls included in the award ball discharging command or the lending ball discharging command, or a prize ball discharging or lending ball discharging pattern (for example, 10). Or the number of items to be discharged in the future for each of the patterns such as individual discharge and 15 discharge.
【0021】チェックデータは、バックアップエリア内
のデータが正常であるか否かを判定するためのもので、
例えば、バックアップエリア内の複数領域の値の和であ
ったり、あらかじめ設定されている定数であったりす
る。The check data is for determining whether the data in the backup area is normal or not.
For example, it may be the sum of the values of a plurality of areas in the backup area, or a preset constant.
【0022】制御エリアは、上記バックアップエリア以
外の領域であり、フラグやタイマ等が記憶されている。The control area is an area other than the backup area, and stores a flag, a timer, and the like.
【0023】電圧低下検出回路14は、電源供給装置2
0における電源電圧低下(具体的には定電圧回路23か
らの12V電圧の低下)を検出する回路である。この電
圧低下検出回路14は、電源電圧の低下を検出した場合
に、NMI信号をCPU11に送信する。The voltage drop detection circuit 14 is connected to the power supply 2
This circuit detects a power supply voltage drop at 0 (specifically, a drop of 12 V from the constant voltage circuit 23). The voltage drop detection circuit 14 transmits an NMI signal to the CPU 11 when detecting a drop in the power supply voltage.
【0024】ウォッチドッグ回路15は、排出制御装置
10が正しく動作しているか否かを監視している回路で
ある。このウォッチドッグ回路15は、ウォッチドッグ
タイマを備え、このウォッチドッグタイマがタイムアッ
プするとCPU11にリセット信号を出力する。このリ
セット信号が入力により、CPU11のリセット処理が
実行される。The watchdog circuit 15 is a circuit for monitoring whether or not the discharge control device 10 is operating properly. The watchdog circuit 15 includes a watchdog timer, and outputs a reset signal to the CPU 11 when the time of the watchdog timer expires. When the reset signal is input, the reset process of the CPU 11 is executed.
【0025】なお、リセット処理は、CPU11を一切
の動作を始める前の状態に復帰させる処理であり、異常
状態が発生した場合や、停電となった場合に、排出制御
装置10が異常な動作を行わないように必要となるもの
である。The reset process is a process of returning the CPU 11 to a state before starting any operation. When an abnormal state occurs or a power failure occurs, the discharge control device 10 performs an abnormal operation. It is necessary not to do it.
【0026】また、通常、ウォッチドッグタイマは、タ
イマ割り込み毎のCPU11からのクリア信号によりク
リアされている。したがって、CPU11が正常に動作
している限りタイムアップすることはなく、電圧低下検
出回路14からCPU11にNMI信号が入力され、C
PU11からウォッチドッグ回路15へのクリア信号送
信が停止された場合に初めてタイムアップするようにな
っている。Normally, the watchdog timer is cleared by a clear signal from the CPU 11 for each timer interrupt. Therefore, as long as the CPU 11 operates normally, the time does not increase, and the NMI signal is input from the voltage drop detection circuit 14
The time is up only when the transmission of the clear signal from the PU 11 to the watchdog circuit 15 is stopped.
【0027】また、ウォッチドッグ回路15は、電源供
給装置20のロジック電源回路24の電源の立ち上がり
においても、リセット信号の出力を行うようになってい
る。したがって、停電から復帰した場合にもリセット信
号の出力が行われることになる。The watchdog circuit 15 outputs a reset signal even when the power of the logic power supply circuit 24 of the power supply device 20 rises. Therefore, the reset signal is output even when the operation recovers from the power failure.
【0028】電源供給装置20は、遊技制御装置1、排
出制御装置10とは別体のもので、整流回路21、平滑
回路22、定電圧回路23、ロジック電源回路24、バ
ックアップコンデンサー25等から構成される。また、
この電源供給回路20には、排出制御装置10のリセッ
ト操作部であるリセットスイッチ30が設けられてい
る。The power supply device 20 is separate from the game control device 1 and the discharge control device 10, and includes a rectifier circuit 21, a smoothing circuit 22, a constant voltage circuit 23, a logic power supply circuit 24, a backup capacitor 25, and the like. Is done. Also,
The power supply circuit 20 is provided with a reset switch 30, which is a reset operation unit of the discharge control device 10.
【0029】整流回路21は、電源供給装置20外部か
ら供給されてきた24Vの交流電圧を24Vの直流電圧
に変換する回路である。また、平滑回路24は、この2
4Vの直流電圧を32Vの直流電圧に変換する回路であ
る。また、定電圧回路23は、この32Vの直流電圧を
12Vの直流電圧に変換する回路である。さらに、ロジ
ック電源回路24は、この12Vの直流電圧を5Vの直
流電圧に変換する回路である。これら24V、32V、
12V、5Vの直流電圧は、弾球遊技機の各種装置に電
源として供給される。The rectifier circuit 21 is a circuit for converting a 24V AC voltage supplied from outside the power supply device 20 into a 24V DC voltage. Also, the smoothing circuit 24
This is a circuit for converting a DC voltage of 4V into a DC voltage of 32V. The constant voltage circuit 23 is a circuit that converts the 32 V DC voltage to a 12 V DC voltage. Further, the logic power supply circuit 24 is a circuit that converts the 12 V DC voltage to a 5 V DC voltage. These 24V, 32V,
The DC voltages of 12 V and 5 V are supplied as power to various devices of the ball and ball game machine.
【0030】抵抗26(抵抗値R1)、抵抗27(抵抗
値R2)は、停電検出回路を構成するものである。これ
らの抵抗26、27により、定電圧回路23の12Vが
分圧され、この分圧された電圧(6.5V)は、排出制
御装置10の電圧低下検出回路14に入力される。電圧
低下検出回路14は、この分圧電圧が所定の電圧(4.
5V)以下に低下した場合に、電源電圧が低下したと判
定し、NMI信号の出力をする。The resistor 26 (resistance value R1) and the resistor 27 (resistance value R2) constitute a power failure detection circuit. These resistors 26 and 27 divide 12 V of the constant voltage circuit 23, and the divided voltage (6.5V) is input to the voltage drop detection circuit 14 of the discharge control device 10. The voltage drop detection circuit 14 determines that the divided voltage is a predetermined voltage (4.
When the voltage drops below 5 V), it is determined that the power supply voltage has dropped, and an NMI signal is output.
【0031】さらに、この抵抗27(接地側の抵抗)に
は、直列接続されたリセットスイッチ30と抵抗28
(抵抗値R3)が並列に接続される。抵抗26、27、
28およびリセットスイッチ30により、リセットスイ
ッチ30がONされたことを検出する回路(リセット検
出回路)が構成される。すなわち、リセットスイッチ3
0はONされると導通状態となるが、この場合、抵抗2
8の抵抗値R3は、抵抗26(12V電源側の抵抗)の
抵抗値R1よりも十分に小さな値であるので、分圧電圧
は所定電圧(4.5V)以下に低下する。したがって、
リセットスイッチ30がONされた場合も、停電発生時
と同じように電圧低下検出回路14により検出される。Further, a reset switch 30 and a resistor 28 connected in series are connected to the resistor 27 (the resistor on the ground side).
(Resistance value R3) are connected in parallel. Resistors 26, 27,
The circuit 28 and the reset switch 30 constitute a circuit (reset detection circuit) for detecting that the reset switch 30 is turned on. That is, the reset switch 3
0 is turned on when turned on. In this case, the resistance 2
Since the resistance value R3 of the resistor 8 is sufficiently smaller than the resistance value R1 of the resistor 26 (the resistor on the 12V power supply side), the divided voltage drops to a predetermined voltage (4.5V) or less. Therefore,
Also when the reset switch 30 is turned on, the voltage drop detection circuit 14 detects the same as when a power failure occurs.
【0032】図2は、電源供給装置20を示す断面図で
ある。FIG. 2 is a sectional view showing the power supply device 20.
【0033】図示されるように、電源供給装置20は、
下側カバー41と上側カバー42の間に基板43を収納
して構成される。基板43上には各種電源回路(整流回
路21、平滑回路22、定電圧回路23、ロジック電源
回路24、バックアップ電源25等)を構成する各種部
品が装着されている。As shown, the power supply 20 is
The board 43 is housed between the lower cover 41 and the upper cover 42. Various components constituting various power supply circuits (rectifier circuit 21, smoothing circuit 22, constant voltage circuit 23, logic power supply circuit 24, backup power supply 25, etc.) are mounted on substrate 43.
【0034】電源供給装置20は、取り付け部45A、
45Bを介して、下側カバー41側を下にして弾球遊技
機裏面にビス等により固定される。上側カバー42の上
面46には、窪み部47が形成され、この窪み部47底
面の開口48からリセットスイッチ30が突出するよう
になっている。この場合、リセットスイッチ30は、上
側カバー42の上面46よりも奥にあって(上面46よ
りも突出せず)、誤って操作されることがないととも
に、上方から落下してきた遊技球が衝突して破損するこ
とがないようになっている。The power supply device 20 includes a mounting portion 45A,
It is fixed to the back of the ball game machine with screws or the like with the lower cover 41 side down through 45B. A recess 47 is formed in the upper surface 46 of the upper cover 42, and the reset switch 30 projects from an opening 48 in the bottom of the recess 47. In this case, the reset switch 30 is located deeper than the upper surface 46 of the upper cover 42 (does not protrude from the upper surface 46), so that the reset switch 30 is not erroneously operated and a game ball falling from above collides. To prevent damage.
【0035】図3は、排出制御メイン処理の処理手順を
示すフローチャートである。なお、この排出制御メイン
処理は、CPU11へのリセット信号の入力により実行
開始される。FIG. 3 is a flowchart showing the procedure of the discharge control main process. The discharge control main process is started when a reset signal is input to the CPU 11.
【0036】排出制御メイン処理では、まずステップS
1で、チェックデータ異常の判定処理が実行される。具
体的には、RAM13のバックアップエリア内のチェッ
クデータに異常があるかどうかをチェックして、異常が
なければそのままステップS3に進む。異常があればス
テップS2でバックアップエリアの初期化を行ってステ
ップS3に進む。In the discharge control main process, first, in step S
In step 1, a check data abnormality determination process is executed. Specifically, it is checked whether or not there is an abnormality in the check data in the backup area of the RAM 13. If there is no abnormality, the process directly proceeds to step S3. If there is an abnormality, the backup area is initialized in step S2, and the process proceeds to step S3.
【0037】ステップS3では制御エリアの初期化を行
い、続くステップS4ではタイマ割り込みの許可をす
る。In step S3, the control area is initialized, and in step S4, a timer interrupt is permitted.
【0038】ステップS5では、賞球/貸球排出制御を
行い、RAM13のバックアップエリアに記憶されてい
る賞球データに基づいて、遊技球を排出する。In step S5, prize ball / ball lending discharge control is performed, and game balls are discharged based on the prize ball data stored in the backup area of the RAM 13.
【0039】ステップS6では、致命的エラーの発生が
あったかどうかの判定を行い、致命的エラーがなければ
ステップS5の賞球/貸球排出制御を繰り返す。In step S6, it is determined whether or not a fatal error has occurred, and if there is no fatal error, the prize ball / ball rental discharge control in step S5 is repeated.
【0040】一方、致命的エラーがあれば、ステップS
7のエラー発生の報知状態を繰り返す。このエラー発生
の報知状態では、エラー報知ランプ4を点滅させて異常
状態発生を報知するとともに、遊技球の排出を停止し
て、リセットスイッチ30によるリセット処理を待つ。On the other hand, if there is a fatal error, step S
7 is repeated. In this error occurrence notification state, the error notification lamp 4 is blinked to notify the occurrence of an abnormal state, the discharge of the game balls is stopped, and the reset processing by the reset switch 30 is awaited.
【0041】なお、このエラー発生の報知状態でも、タ
イマ割り込みは許可されたままであるから、CPU11
からウォッチドッグ回路15へのクリア信号の出力は継
続される。したがって、リセットスイッチ30によるリ
セット処理がなされない限り、ウォッチドッグ回路15
からリセット信号が出力されることはない。Note that, even in this error notification state, the timer interrupt is still permitted.
, The output of the clear signal to the watchdog circuit 15 is continued. Therefore, unless the reset process by the reset switch 30 is performed, the watchdog circuit 15
Does not output a reset signal.
【0042】図4は、停電割り込み処理の処理手順を示
す。この停電割り込み処理は、停電時に電源電圧が低下
する結果、電圧低下検出回路14からNMI割り込みが
なされたときに実行される処理である。なお、停電時の
ロジック電源回路24の電圧低下は、定電圧回路23の
電圧低下よりも遅れがある。このため、定電圧回路23
の電圧が低下した後も、しばらくの間、排出制御装置1
0は動作を続け、その間に、この停電割り込み処理、お
よびタイマ割り込みの禁止に基づくCPU11のリセッ
ト処理等が実行されることになる。FIG. 4 shows a processing procedure of the power failure interruption processing. This power failure interruption process is a process executed when an NMI interrupt is issued from the voltage drop detection circuit 14 as a result of a power supply voltage drop during a power failure. Note that the voltage drop of the logic power supply circuit 24 at the time of the power failure has a delay compared to the voltage drop of the constant voltage circuit 23. Therefore, the constant voltage circuit 23
After the voltage of the discharge control device 1
0 continues the operation, during which the power failure interrupt processing, the reset processing of the CPU 11 based on the prohibition of the timer interrupt, and the like are executed.
【0043】また、本実施の形態では、停電検出回路と
リセット検出回路の入力先(電圧低下検出回路14)が
共通化されている(停電検出信号とリセット操作検出信
号が同一の共通信号となっている)ので、この停電割り
込み処理は、リセットスイッチ30がONされた場合に
も実行される。In this embodiment, the input destination (voltage drop detection circuit 14) of the power failure detection circuit and the reset detection circuit is shared (the power failure detection signal and the reset operation detection signal are the same common signal). Therefore, the power failure interruption process is also executed when the reset switch 30 is turned on.
【0044】ステップS11では、タイマ割り込みの禁
止を行う。これにより、タイマ割り込み毎のCPU11
からウォッチドッグ回路15へのクリア信号の出力され
なくなるので、一定時間後にウォッチドッグタイマはタ
イムアップし、その時点でウォッチドッグ回路15から
CPU11へリセット信号が入力されることになる。In step S11, a timer interrupt is prohibited. As a result, the CPU 11
, The clear signal is no longer output to the watchdog circuit 15, so that the watchdog timer times out after a certain period of time, at which point a reset signal is input from the watchdog circuit 15 to the CPU 11.
【0045】ステップS12では、チェックデータの設
定処理が行われる。このように設定されたチェックデー
タは、バックアップエリアの賞球データとともに、ロジ
ック電源回路24がOFFとなった場合にも保存され
る。これにより、排出制御装置10が再び立ち上がった
ときにも、排出制御メイン処理(図3)のステップS1
でチェックデータ異常が発見されない限り、バックアッ
プエリアに保存されていた賞球データがそのまま使わ
れ、それ以前の賞球データが無駄にならないようになっ
ている。In step S12, a check data setting process is performed. The check data set in this way is stored together with the prize ball data in the backup area even when the logic power supply circuit 24 is turned off. Thus, even when the discharge control device 10 starts up again, the step S1 of the discharge control main process (FIG. 3) is performed.
As long as no abnormal check data is found, the award ball data stored in the backup area is used as it is, so that previous award ball data is not wasted.
【0046】ステップS13では、タイマ割り込みを禁
止した後に、RAM13への読み書きを一切行わない状
態で無限ループ処理を行う。この無限ループ処理は、ロ
ジック電源回路24から電源供給が継続する限り継続す
る。In step S13, after prohibiting the timer interrupt, an infinite loop process is performed in a state where no reading or writing to the RAM 13 is performed. This infinite loop processing continues as long as the power supply from the logic power supply circuit 24 continues.
【0047】停電割り込み処理は以上のようになってい
るので、リセットスイッチ30が操作された場合には、
ステップS13の無限ループ処理が開始された後、所定
時間経過後にウォッチドッグ回路15からCPU11に
入力されるリセット信号によって、排出制御メイン処理
(図3)が先頭から開始される結果、リセット処理が実
行される。Since the power failure interruption process is as described above, when the reset switch 30 is operated,
After the infinite loop processing in step S13 is started, the discharge control main processing (FIG. 3) is started from the beginning by a reset signal input from the watchdog circuit 15 to the CPU 11 after a predetermined time has elapsed, and as a result, the reset processing is executed. Is done.
【0048】また、停電発生時には、電源が完全に落ち
たところでステップS13の無限ループ処理が終了する
とともに、再び電源投入されると、この電源投入により
ウォッチドッグ回路15からCPU11に入力される信
号によって、排出制御メイン処理が開始される結果、リ
セット処理が実行される。When a power failure occurs, the infinite loop processing of step S13 ends when the power is completely turned off, and when the power is turned on again, a signal input from the watchdog circuit 15 to the CPU 11 by the power-on causes As a result of the start of the discharge control main process, the reset process is executed.
【0049】以上のように本発明では、排出制御装置1
0のリセットスイッチ30を、電源供給装置20に設け
ている。したがって、リセット機能を検査する場合に
は、以下に述べるような合理的な検査を行いうる。すな
わち、一つの検査用電源供給装置に複数台の排出制御装
置10を接続すれば、検査用電源供給装置のリセット操
作部を操作するだけで、接続した総ての排出制御装置1
0の検査を行うことができる。As described above, in the present invention, the emission control device 1
The reset switch 30 of 0 is provided in the power supply device 20. Therefore, when testing the reset function, a reasonable test as described below can be performed. That is, if a plurality of discharge control devices 10 are connected to one inspection power supply device, all of the connected discharge control devices 1 can be operated simply by operating the reset operation unit of the inspection power supply device.
A zero test can be performed.
【0050】また、電源供給装置20は遊技機に必ず必
要とされるものであるから、排出制御装置10のリセッ
トスイッチ30を電源供給装置20に設ける形態は、ど
のような仕様の遊技機においても採ることができ、検査
方法の普遍性を高めることができる。Further, since the power supply device 20 is always required for a game machine, providing the reset switch 30 of the discharge control device 10 on the power supply device 20 is not limited to any specification of a game machine. Can be adopted, and the universality of the inspection method can be increased.
【0051】また、電源供給装置20に停電検出回路を
設けることにより迅速な停電検出を行いうるが、この停
電検出回路の排出制御装置10への入力先とリセット検
出回路の入力先は、共通の電圧低下検出回路14である
ので、端子、ケーブル等の部品を停電検出回路とリセッ
ト検出回路とで共有化でき、部品点数およびコストを削
減することができる。Further, by providing a power failure detection circuit in the power supply device 20, quick power failure detection can be performed. However, the input destination of the power failure detection circuit to the discharge control device 10 and the input destination of the reset detection circuit are common. Since the voltage drop detection circuit 14 is used, components such as terminals and cables can be shared by the power failure detection circuit and the reset detection circuit, and the number of components and cost can be reduced.
【0052】また、排出制御装置10の停電時の処理と
リセット処理は、いずれもウォッチドッグ回路15から
のリセット信号出力を契機に実行されるようになってい
るので、排出制御における停電検出時の処理プログラム
とリセット処理時のプログラムとを共通のプログラム
(図4の停電割り込み処理のプログラム)とでき、排出
制御を簡略化でき、コスト削減を図り得る。Further, since both the processing at the time of power failure and the resetting process of the discharge control device 10 are executed upon the output of the reset signal from the watchdog circuit 15, the processing at the time of power failure detection in the discharge control is performed. The processing program and the program at the time of the reset processing can be a common program (the program for the power failure interruption processing in FIG. 4), so that the discharge control can be simplified and the cost can be reduced.
【0053】また、上記実施の形態では、上記実施の形
態では、リセットスイッチ30の操作によって排出制御
を無限ループ処理(図4のステップS13)に移行させ
た後、ウォッチドッグ回路15からCPU11に入力さ
れるリセット信号によってリセット処理を行うようにし
ているので、バックアップされるRAM13に記憶され
たデータを破壊しないようにできる。すなわち、このよ
うな構成により、CPU11がRAM13に読み書きを
行っている最中に電源供給の断絶あるいはRES端子へ
の信号入力(強制リセット)が行われてRAM13内の
データが不安定な状態で記憶されてしまうことを回避す
ることができる。Further, in the above embodiment, after the discharge control is shifted to the infinite loop processing (step S13 in FIG. 4) by operating the reset switch 30, the input from the watchdog circuit 15 to the CPU 11 is performed. Since the reset process is performed in response to the reset signal, the data stored in the RAM 13 to be backed up can be prevented from being destroyed. That is, with such a configuration, while the CPU 11 is reading or writing to the RAM 13, the power supply is interrupted or a signal is input to the RES terminal (forced reset), and the data in the RAM 13 is stored in an unstable state. Can be avoided.
【0054】なお、本発明は、上記実施の形態のように
リセットスイッチ30の操作によって排出制御を無限ル
ープ処理に移行させた後、ウォッチドッグ回路15から
CPU11に入力されるリセット信号によってリセット
処理を行うものに限られるわけではない。本発明は、例
えば、リセットスイッチ30の操作信号を、直接CPU
11のRES端子(リセット端子)に入力する形態を採
ることもでき、これによっても上述の検査の合理化等に
ついては、上記実施の形態と同様の効果を得ることがで
きる。According to the present invention, after the discharge control is shifted to the infinite loop processing by operating the reset switch 30 as in the above embodiment, the reset processing is performed by the reset signal input from the watchdog circuit 15 to the CPU 11. You are not limited to what you do. The present invention provides, for example, a method in which an operation signal of the reset switch 30 is directly
11 can be applied to the RES terminal (reset terminal), and the same effect as in the above-described embodiment can be obtained with respect to the above-described rationalization of the inspection and the like.
【図1】本発明の実施の形態における弾球遊技機の制御
系の一部を示すブロック構成図である。FIG. 1 is a block diagram showing a part of a control system of a ball game machine according to an embodiment of the present invention.
【図2】同じく電源供給装置を示す断面図である。FIG. 2 is a sectional view showing the power supply device.
【図3】同じく排出制御メイン処理の処理手順を示すフ
ローチャートである。FIG. 3 is a flowchart showing a processing procedure of a discharge control main process.
【図4】同じく停電割り込み処理の処理手順を示すフロ
ーチャートである。FIG. 4 is a flowchart showing a processing procedure of a power failure interruption process.
2 排出機構 10 排出制御装置 11 CPU 12 ROM 13 RAM 14 電圧低下検出回路 15 ウォッチドッグ回路 20 電源供給装置 23 定電圧回路 24 ロジック電源回路 25 バックアップ電源 26 抵抗 27 抵抗 28 抵抗 30 リセットスイッチ 2 Ejection mechanism 10 Emission control device 11 CPU 12 ROM 13 RAM 14 Voltage drop detection circuit 15 Watchdog circuit 20 Power supply device 23 Constant voltage circuit 24 Logic power supply circuit 25 Backup power supply 26 Resistance 27 Resistance 28 Resistance 30 Reset switch
Claims (3)
出制御装置と、 この排出制御装置のエラー状態をリセットするリセット
手段と、 前記排出制御装置に電源を供給する電源供給装置と、 を備えた遊技機において、 前記リセット手段の操作部を前記電源供給装置に設け、 この操作部が操作されたことを検出してリセット操作検
出信号を前記排出制御装置に入力するリセット検出手段
と、 を備えたことを特徴とする遊技機。1. A discharge control device for controlling discharge means for discharging a game value, a reset means for resetting an error state of the discharge control device, and a power supply device for supplying power to the discharge control device. In the gaming machine, an operation unit of the reset unit is provided in the power supply device, and a reset detection unit that detects that the operation unit is operated and inputs a reset operation detection signal to the discharge control device. A gaming machine characterized by the following.
に備えるとともに、停電発生を検出する停電検出信号を
前記リセット操作検出信号と同一の共通信号としたこと
を特徴とする請求項1に記載の遊技機。2. The power supply apparatus according to claim 1, wherein said reset detection means is provided in said power supply device, and a power failure detection signal for detecting occurrence of a power failure is the same common signal as said reset operation detection signal. Gaming machine.
監視する監視手段を備え、前記リセット手段はこの監視
手段が前記排出制御装置が通常動作を行っていないこと
を検出した場合に発する指示によりリセット処理を行う
ようにするとともに、前記共通信号の入力があった場合
には前記排出制御装置が通常動作を停止するようにした
ことを特徴とする請求項2に記載の遊技機。3. A monitoring means for monitoring whether the emission control device is operating normally, and the resetting means issues an instruction issued when the monitoring means detects that the emission control device is not operating normally. 3. The gaming machine according to claim 2, wherein the reset control device performs a reset process, and the discharge control device stops a normal operation when the common signal is input. 4.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000007717A JP4076692B2 (en) | 2000-01-17 | 2000-01-17 | Game machine |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000007717A JP4076692B2 (en) | 2000-01-17 | 2000-01-17 | Game machine |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001190744A true JP2001190744A (en) | 2001-07-17 |
JP4076692B2 JP4076692B2 (en) | 2008-04-16 |
Family
ID=18536083
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000007717A Expired - Fee Related JP4076692B2 (en) | 2000-01-17 | 2000-01-17 | Game machine |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4076692B2 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007209633A (en) * | 2006-02-10 | 2007-08-23 | Sankyo Kk | Game machine |
JP2007209632A (en) * | 2006-02-10 | 2007-08-23 | Sankyo Kk | Game machine |
JP2019048112A (en) * | 2018-11-07 | 2019-03-28 | サミー株式会社 | Game machine |
-
2000
- 2000-01-17 JP JP2000007717A patent/JP4076692B2/en not_active Expired - Fee Related
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007209633A (en) * | 2006-02-10 | 2007-08-23 | Sankyo Kk | Game machine |
JP2007209632A (en) * | 2006-02-10 | 2007-08-23 | Sankyo Kk | Game machine |
JP4528732B2 (en) * | 2006-02-10 | 2010-08-18 | 株式会社三共 | Game machine |
JP4528733B2 (en) * | 2006-02-10 | 2010-08-18 | 株式会社三共 | Game machine |
JP2019048112A (en) * | 2018-11-07 | 2019-03-28 | サミー株式会社 | Game machine |
Also Published As
Publication number | Publication date |
---|---|
JP4076692B2 (en) | 2008-04-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH09258821A (en) | Device for monitoring microcomputer fault | |
US6243665B1 (en) | Monitoring and control apparatus incorporating run-time fault detection by boundary scan logic testing | |
EP0831399A2 (en) | Watchdog timer circuit | |
JP2008307123A (en) | Game machine | |
JP2001104610A5 (en) | ||
JP5374295B2 (en) | Electronic control device for vehicle | |
JP2003071093A (en) | Game machine | |
JP2004326629A (en) | Abnormality monitoring device | |
JP2007061522A (en) | Game machine | |
JP2001190744A (en) | Game machine | |
JPH11502352A (en) | Method and apparatus for electronic computing unit monitoring | |
JP2001190802A (en) | Game machine | |
JP2563965B2 (en) | Elevator control equipment | |
KR100586521B1 (en) | Display apparatus and control method thereof | |
JP2001198273A (en) | Playing machine | |
JP2913866B2 (en) | Electronic equipment | |
JP2002045478A (en) | Game machine | |
JP4478946B2 (en) | Game machine | |
US11385904B2 (en) | Methods and apparatus for selecting operating modes in a device | |
JP2583266B2 (en) | Engine control method and engine control device | |
JPH10187235A (en) | Device for detecting state of sensor | |
JPH09311797A (en) | Abnormality detection device for watchdog counter circuit and abnormality detection device for electronic circuit | |
KR100232838B1 (en) | Computer module reset control device | |
JPH08123704A (en) | Controller | |
KR100560817B1 (en) | Method for confirming loaded/unloaded wafer state |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20070622 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20070703 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070830 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080129 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080130 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110208 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110208 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110208 Year of fee payment: 3 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110208 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120208 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120208 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130208 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130208 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130208 Year of fee payment: 5 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |