JP2000324115A - 出力バッファ型atm交換装置および同報制御方法 - Google Patents

出力バッファ型atm交換装置および同報制御方法

Info

Publication number
JP2000324115A
JP2000324115A JP13337099A JP13337099A JP2000324115A JP 2000324115 A JP2000324115 A JP 2000324115A JP 13337099 A JP13337099 A JP 13337099A JP 13337099 A JP13337099 A JP 13337099A JP 2000324115 A JP2000324115 A JP 2000324115A
Authority
JP
Japan
Prior art keywords
output
cell
broadcast
cells
output port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13337099A
Other languages
English (en)
Inventor
Masateru Fukano
真輝 深野
Koshin Shimada
耕臣 嶋田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
KYUSHU NIPPON DENKI TSUSHIN SY
KYUSHU NIPPON DENKI TSUSHIN SYSTEM KK
NEC Corp
Original Assignee
KYUSHU NIPPON DENKI TSUSHIN SY
KYUSHU NIPPON DENKI TSUSHIN SYSTEM KK
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by KYUSHU NIPPON DENKI TSUSHIN SY, KYUSHU NIPPON DENKI TSUSHIN SYSTEM KK, NEC Corp filed Critical KYUSHU NIPPON DENKI TSUSHIN SY
Priority to JP13337099A priority Critical patent/JP2000324115A/ja
Priority to US09/568,592 priority patent/US6775287B1/en
Publication of JP2000324115A publication Critical patent/JP2000324115A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/20Support for services
    • H04L49/201Multicast operation; Broadcast operation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/20Support for services
    • H04L49/201Multicast operation; Broadcast operation
    • H04L49/203ATM switching fabrics with multicast or broadcast capabilities

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】 【課題】 同報制御のためのビットマップテーブルへの
検索処理を低速にでき、ビットマップテーブルの大容量
化に対応可能とする。 【解決手段】 複数の入力ポートから入力されたセルを
入力セル周期内で多重し、時分割多重バスから分配され
たセルのうちユニキャストセルをその出力ポートに対応
する出力バッファにそれぞれ蓄積し、出力セル周期に合
わせて対応する出力ポートに出力する出力バッファ型A
TM交換装置の同報制御方法において、時分割多重バス
から分配されたセルのうち同報セルを同報セルバッファ
に一時蓄積し、出力セル周期ごとに同報セルの出力ポー
トを示す同報出力ポート情報をビットマップテーブルか
ら取り出し、同報出力ポート情報として得られた各出力
ポートごとに、出力バッファに蓄積されたユニキャスト
セルとの出力調停を行い、同報セルを優先して対応する
複数の出力ポートに出力する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、ある入力ポートか
ら入力されたセルを複数の出力ポートに出力する同報機
能を有する出力バッファ型ATM交換装置および同報制
御方法に関する。
【0002】
【従来の技術】音声、画像、データ等の様々な情報を固
定長のパケットであるセルに変換し、高速に交換を行う
非同期転送モード(ATMモード)のような転送方式で
は、交換装置の複数の入線から1つの出線に対してセル
がルーチングされるときにセルの衝突が起こりうる。こ
のような衝突によりセルが消失することを防ぐために、
セルを一時的に蓄積するバッファをもった交換装置およ
び交換方式が提案されている。その中の一つに、スイッ
チの後段に出線ごとにバッファを備えた出力バッファ型
ATM交換装置がある。
【0003】この出力バッファ型ATM交換装置は、複
数の入力ポートと複数の出力ポートをもち、複数の入力
ポートから同時に1つの出力ポートへセルがルーチング
される場合には、各出力ポートごとに用意されたバッフ
ァにこれら複数のセルを一時的に蓄積する。これによ
り、瞬時的な衝突によるセルの消失を回避することが可
能になっている。
【0004】一方、このような交換装置には、ある入力
ポートから入力されたセルをある1つの出力ポートにの
み出力する接続(ユニキャスト)だけでなく、ある入力
ポートから入力されたセルを複数の出力ポートに出力す
る同報機能が備えられている。
【0005】図7は、従来の出力バッファ型ATM交換
装置の同報制御方法を説明するブロック図である。ここ
では、入力ポートおよび出力ポートがそれぞれ4本の場
合を示す。
【0006】図において、出力バッファ型ATM交換装
置は、入力ポート700〜703、セル多重回路71、
時分割多重バス72、アドレスフィルタ730〜73
3、出力バッファ740〜743、出力ポート750〜
753が順次接続され、さらにセル多重回路71および
アドレスフィルタ730〜733にビットマップテーブ
ル76が接続される構成である。
【0007】この出力バッファ型ATM交換装置の動作
について説明する。入力ポート700〜703からセル
多重回路71にセルが入力される。セル多重回路71
は、各入力ポートが1セルを転送する時間(以下「入力
セル周期」という)内に、全ての入力ポートからのセル
を多重する。図8(a)は、セル多重回路71における
各入力ポートからのセル多重の様子を示す。セル多重回
路71は、入力セル周期ごとにこの動作を繰り返す。
【0008】また、セル多重回路71は、各入力ポート
から受信したセルを多重した後に、セル内の同報セル表
示ビット23(ATMセルの構成を図2に示す、以下同
様)を監視し、本ビットが「0」を示すセル、すなわち
ユニキャストセルの場合は、そのまま多重したセルを時
分割多重バス72へ出力する。一方、同報セル表示ビッ
トが「1」を示すセル、すなわち同報セルの場合は、時
分割多重バス72へ出力する直前に、同報セル中の同報
コネクション番号24をアドレスとしてビットマップテ
ーブル76を検索する。得られた同報出力ポート情報
は、対応するアドレスフィルタに通知される。ビットマ
ップテーブル76の検索を終えた同報セルは、時分割多
重バス72へ出力される。なお、入力ポート数がmの場
合、セル多重回路71は各入力ポート速度のm倍以上の
速度で動作する必要がある。図7の構成は入力ポート数
が4であるので、入力ポート速度の4倍以上の速度での
動作が要求される。
【0009】時分割多重バス72は、セル多重回路71
から入力するセルを各出力ポートごとのアドレスフィル
タ730〜733に分配する。アドレスフィルタ730
〜733は、入力するセルの同報セル表示ビット23お
よび出力ポート番号22を監視し、同報セル表示ビット
が「0」、すなわちユニキャストセルの場合は出力ポー
ト番号と各アドレスフィルタがもつ自身のポートアドレ
スが一致するセルだけを取り込み、対応する出力バッフ
ァ740〜743に出力する。また、アドレスフィルタ
730〜733は、同報セル表示ビットが「1」、すな
わち同報セルを入力した場合は、この同報セル中の同報
コネクション番号24によりビットマップテーブル76
を検索し、得られた出力ポート情報が「1」を示してい
るポートだけセルを取り込み、対応する出力バッファ7
40〜743に出力する。出力バッファ740〜743
は、対応するアドレスフィルタ730〜733から出力
されたセルを蓄積するとともに、最も早く蓄積したセル
から順次、出力ポート速度に合わせて対応する出力ポー
ト750〜753に出力する。
【0010】たとえば、入力ポート700から図4
(d)に示すセル20dが入力されたとする。このと
き、ビットマップテーブル76は同報セルのルーチング
のために図3(b)に示すような設定が行われているも
のとする。セル多重回路71は、入力ポート700から
入力されたセルを多重するとともに、そのセル中の同報
セル表示ビット23が「1」であるので、同セル中の同
報コネクション番号24(=1)をビットマップテーブ
ル76へ出力し、同報出力ポート情報を検索する。ビッ
トマップテーブル76は、同報コネクション番号1で
「1」を表示している同報出力ポート1,2,3に対応
するアドレスフィルタ731,732,733に同報出
力ポート情報を通知する。
【0011】次に、セル多重回路71で多重されたセル
20dは、時分割多重バス72を介して全てのアドレス
フィルタ730〜733に分配される。アドレスフィル
タ730〜733は、入力セルの同報セル表示ビット2
3が「1」であるので、ビットマップテーブル76から
通知された同報出力ポート情報に対応するアドレスフィ
ルタ731,732,733だけが同セルを取り込む。
アドレスフィルタ731,732,733に取り込まれ
たセル20dは、それぞれ後段の出力バッファ741,
742,743に書き込まれ、各出力バッファにおいて
先に書き込まれたセルが無くなると、各出力ポート75
1,752,753に出力される。このようにして、1
つの入力ポートから入力されたセル20dを3つの出力
ポートに同報出力することができる。
【0012】
【発明が解決しようとする課題】しかし、従来の従来の
出力バッファ型ATM交換装置の同報制御方法には、次
のような問題点があった。それは、同報セルの出力ポー
トを格納するビットマップテーブルに対して、非常に高
速な検索処理が要求されることである。ビットマップテ
ーブルへの検索処理は、同時にすべての入力ポートから
同報セルが入力された場合を想定し、図8(b)に示す
ように入力セル期間内に入力ポート数分(ここでは4
回)の検索処理が要求される。
【0013】一方、ビットマップテーブルは、アドレス
として同報コネクション番号を用いており、データとし
て出力ポート数分のビット幅をもつ。同報コネクション
番号は、その交換装置によって様々であるが、数キロ〜
数十キロコネクション分用意されることが多い。したが
って、ビットマップテーブルのハードウェア量は莫大な
ものとなる。図7に示すような出力バッファ型ATM交
換装置は、高速交換処理を実現するために1つあるいは
複数のLSIで構成される。しかし、ビットマップテー
ブルについては上記のように莫大なハードウェア量を必
要とするのでLSIに内蔵することができず、市販のメ
モリをLSIの外側に配置することなるので高速処理に
は限界があった。
【0014】すなわち、ビットマップテーブルの容量増
大と検索処理の高速化がトレードオフの関係になり、出
力バッファ型ATM交換装置の容量(入出力ポート数)
を増大させることが困難であった。
【0015】本発明は、同報制御のためのビットマップ
テーブルへの検索処理を低速にでき、その結果、従来の
ものに比べてATM交換装置の容量を増加したりビット
マップテーブルを大容量化することができる出力バッフ
ァ型ATM交換装置および同報制御方法を提供すること
を目的とする。
【0016】
【課題を解決するための手段】請求項1に記載の発明
は、複数の入力ポートから入力されたセルを入力セル周
期内のそれぞれ固定のタイムスロットに多重するセル多
重回路と、セル多重回路で時分割多重されたセルを複数
の経路に分配する時分割多重バスと、時分割多重バスか
ら分配されたセルのうち、単一出力ポートにルーチング
するユニキャストセルであり、かつ出力ポート番号と自
身がもつポートアドレスが一致したセルだけを取り込む
出力ポート対応の複数のアドレスフィルタと、各アドレ
スフィルタを通過したセルをそれぞれ蓄積し、出力セル
周期に合わせて対応する出力ポートに出力する複数の出
力バッファとを備えた出力バッファ型ATM交換装置に
おいて、時分割多重バスから分配されたセルのうち、複
数の出力ポートにルーチングする同報セルを取り込む同
報セルフィルタと、同報セルの出力ポートを示す同報出
力ポート情報を格納するビットマップテーブルと、同報
セルフィルタを通過した同報セルを蓄積し、出力セル周
期ごとにビットマップテーブルを参照して蓄積した同報
セルの同報出力ポート情報を取り出し、対応する複数の
出力ポートに出力する同報セルバッファとを備える。
【0017】請求項2に記載の発明は、請求項1に記載
の出力バッファ型ATM交換装置において、複数の出力
バッファと同報セルバッファからそれぞれ出力要求を受
け付け、同一の出力ポートに出力されるユニキャストセ
ルと同報セルがある場合に同報セルを優先して出力させ
る出力調停回路を備える。
【0018】請求項3に記載の発明は、請求項1に記載
の出力バッファ型ATM交換装置において、セルは、ユ
ニキャストセルの出力ポート番号と、ユニキャストセル
または同報セルを識別する同報セル表示ビットと、同報
コネクション番号を付加制御情報として有し、アドレス
フィルタは同報セル表示ビットと出力ポート番号を監視
し、ユニキャストセルで出力ポート番号と自身がもつポ
ートアドレスが一致したセルだけを取り込み、同報セル
フィルタは同報セル表示ビットを監視して同報セルだけ
を取り込む構成であり、ビットマップテーブルは、同報
コネクション番号と同報出力ポート情報とを対応付けて
格納し、同報セルバッファに蓄積された同報セルの同報
コネクション番号に対する同報出力ポート情報を応答す
る構成である。
【0019】請求項4に記載の発明は、複数の入力ポー
トから入力されたセルを入力セル周期内のそれぞれ固定
のタイムスロットに多重して時分割多重バスに出力し、
時分割多重バスから分配されたセルのうち、単一出力ポ
ートにルーチングするユニキャストセルをその出力ポー
トに対応する出力バッファにそれぞれ蓄積し、出力セル
周期に合わせて対応する出力ポートに出力する出力バッ
ファ型ATM交換装置の同報制御方法において、時分割
多重バスから分配されたセルのうち、複数の出力ポート
にルーチングする同報セルを同報セルバッファに一時蓄
積し、出力セル周期ごとに同報セルの出力ポートを示す
同報出力ポート情報をビットマップテーブルから取り出
し、同報出力ポート情報として得られた各出力ポートご
とに、出力バッファに蓄積されたユニキャストセルとの
出力調停を行い、同報セルを優先して対応する複数の出
力ポートに出力する。
【0020】
【発明の実施の形態】図1は、本発明の出力バッファ型
ATM交換装置の実施の形態を示すブロック図である。
図1において、入力ポート100〜10mは、本交換装
置を収容する交換機内の前段装置(図示せず)からセル
を受信し、セル多重回路11へ出力する。入力ポート1
00〜10mに受信されるセルには、図2に示すように
ATMセル20に交換機内のルーチング情報等を含む内
部制御情報21が付加されている。この内部制御情報2
1には、ユニキャスト接続の際の出力ポートを示す出力
ポート番号22、同報接続であることを示す同報セル表
示ビット23、同報接続の場合のコネクション(呼)を
識別する同報コネクション番号24等が含まれる。な
お、同報セル表示ビット23は、「0」がユニキャス
ト、「1」が同報を示す。
【0021】セル多重回路11は、全ての入力ポートか
らのセルを固定のタイムスロットに順次多重する。この
とき、セル多重回路11は、全ての入力ポートから連続
してセルが入力されてきた場合でもセルを消失すること
なく転送する必要があるので、入力セル周期内にm本の
入力ポートからのセルを処理する速度、すなわち入力ポ
ートのm倍以上の処理速度で動作する。図8(a)は、
入力ポート数を4本とした場合のセル多重回路11にお
ける時分割多重の様子を示す。
【0022】セル多重回路11で多重されたセルは、時
分割多重バス12に出力される。時分割多重バス12
は、入力したセルを全てのアドレスフィルタ130〜1
3n、および同報セルフィルタ14に分配する。アドレ
スフィルタ130〜13nは、入力するセルの同報セル
表示ビット23および出力ポート番号22を監視し、同
報セル表示ビットが「0」、すなわちユニキャストセル
の場合は出力ポート番号と各アドレスフィルタがもつ自
身のポートアドレスが一致するセルだけ取り込み、対応
する出力バッファ150〜15nに出力する。同報セル
フィルタ14は、入力するセルの同報セル表示ビット2
3が「1」、すなわち同報セルのみを取り込み、同報セ
ルバッファ160に出力する。出力バッファ150〜1
5nおよび同報セルバッファ160は、アドレスフィル
タ130〜13nおよび同報セルフィルタ14をそれぞ
れ通過したセルを順次蓄積する。
【0023】出力バッファ150〜15nは1つ以上の
セルを蓄積すると、各々に対応する出力調停回路170
〜17nへ出力要求1000〜100nを通知し、出力
調停回路170〜17nから出力許可1020〜102
nを得ると、蓄積された順番にセルを対応するオア回路
180〜18nを介して出力ポート190〜19nへ出
力する。
【0024】同報セルバッファ160は1つ以上のセル
を蓄積すると、最も早く蓄積されたセルの同報コネクシ
ョン番号24をアドレスとしてビットマップテーブル1
61を検索し、同報出力ポート情報30〜3nを得る。
さらに、同報セルバッファ160は獲得した同報出力ポ
ート情報30〜3nを参照し、同報セルの出力ポートに
属する出力調停回路全てに同報出力要求1010〜10
1nを通知する。さらに、同報セルバッファ160は、
出力調停回路170〜17nから同報出力許可1030
〜103nを得ると、蓄積された順番にセルを同報出力
許可が得られた出力ポートに対して出力する。
【0025】ビットマップテーブル161は、図3
(a)に示すように、同報コネクション番号をアドレス
として出力ポート数分のビット幅をもつビットマップ型
式の情報であり、同報セルの出力ポートに予め「1」が
書き込まれている。また、ビットマップテーブル161
は、同報セルバッファ160から同報コネクション番号
24を通知されると、対応するnビット分の同報出力ポ
ート情報30〜3nを同報セルバッファ160に通知す
る。
【0026】出力調停回路170〜17nは、それぞれ
対応する出力バッファ150〜15nからの出力要求1
000〜100nと、同報セルバッファ160からの同
報出力要求1010〜101nを出力調停周期ごとに監
視し、対応する出力バッファまたは同報セルバッファに
対する出力許可の調停を行う。各出力ポートに対応する
出力バッファ150〜15nおよび同報セルバッファ1
60は、出力許可を得たセルを出力セル周期に合わせて
オア回路180〜18nを介して出力ポート190〜1
9nへ出力する。
【0027】次に、本実施の形態の動作について説明す
る。ここで、説明を簡単にするために、図1における入
力ポート数mを4、出力ポート数nを4とし、さらに各
入力ポート速度と各出力ポート速度は同じものとする。
したがって、セル多重回路11、時分割多重バス12、
アドレスフィルタ130〜133、同報セルフィルタ1
4の処理速度、および出力バッファ150〜153と同
報セルバッファ160のセル書き込み処理速度は、入力
ポート速度の4倍で動作するものとする。また、出力バ
ッファ150〜153、同報セルバッファ160からの
セル読み出し速度は、出力調停回路170〜173の出
力調停周期内に1セル読み出せる速度であり、出力調停
周期は出力ポートから1つのセルを出力する出力セル周
期と同じである。
【0028】また、ビットマップテーブル161は図3
(b)の状態に設定され、例えば同報コネクション番号
24(=2)に対応する同報出力ポート情報30〜33
のうち、出力ポート192,193に対応するビット3
2,33に「1」が書かれているものとする。
【0029】図1において、入力ポート100,10
2,103からそれぞれ図4(a),(b),(c)の
セル20a,20b,20cが同時に入力されたとす
る。セル20aは出力ポート192にルーチングされる
ユニキャストセルであり、セル20bは同報コネクショ
ン番号24が「2」であるので、出力ポート192,1
93にルーチングされる同報セルであり、セル20cは
出力ポート191にルーチングされるユニキャストセル
である。
【0030】これらの入力セルがセル多重回路11に入
力されると、図5に示すように各入力ポート別のスロッ
ト00,02,03に多重される。この場合、スロット
01には何も多重されないか、無効セルが多重される。
セル多重回路11からは、各スロットに多重されたセル
が順次時分割多重バス12に出力され、すべてのアドレ
スフィルタ130〜133および同報セルフィルタ14
に分配される。各アドレスフィルタは、自身が接続され
る出力ポート番号をポートアドレスとして内部にもち、
時分割多重バス12から分配されたセルのうちユニキャ
ストでその出力ポート番号22がポートアドレスと一致
するセルを取り込む。また、同報セルフィルタ14は、
時分割多重バス12から分配されたセルのうち同報セル
を取り込む。時分割多重バス12から分配されたセルが
ユニキャストセルか同報セルかは、セル内の同報セル表
示ビット23を監視することにより判別できる。
【0031】ここでは、まず入力ポート100から入力
されたセル20aが、時分割多重バス12からアドレス
フィルタ130〜133および同報セルフィルタ14に
分配される。セル20aは、同報セル表示ビット23が
「0」のユニキャストセルであり、出力ポート番号22
が「2」であるので、ポートアドレス「2」をもつアド
レスフィルタ132のみがセルを取り込み、それ以外の
アドレスフィルタおよび同報セルフィルタは取り込まな
い。次に、時分割多重バス12からは無効セルが分配さ
れるか何も分配されないので、どのアドレスフィルタお
よび同報セルフィルタもセルを取り込まない。
【0032】次に、入力ポート102から入力されたセ
ル20aが、時分割多重バス12からアドレスフィルタ
130〜133および同報セルフィルタ14に分配され
る。セル20bは、同報セル表示ビット23が「1」の
同報セルであるので、同報セルフィルタ14のみがセル
を取り込み、アドレスフィルタ130〜133はセルを
取り込まない。次に、入力ポート103から入力された
セル20cが、時分割多重バス12からアドレスフィル
タ130〜133および同報セルフィルタ14に分配さ
れる。セル20cは、同報セル表示ビット23が「0」
のユニキャストセルであり、出力ポート番号22が
「1」であるので、ポートアドレス「1」をもつアドレ
スフィルタ131のみがセルを取り込み、それ以外のア
ドレスフィルタおよび同報セルフィルタは取り込まな
い。
【0033】各アドレスフィルタ130〜133および
同報セルフィルタ14に取り込まれたセルは、各々の後
段に接続される出力バッファ150〜153および同報
セルバッファ160に書き込まれ、一時的に蓄積され
る。
【0034】出力バッファ150〜153は1つ以上の
セルを蓄積すると、次の出力調停開始と同時に対応する
出力調停回路170〜173に出力要求1000〜10
03を通知する。ここでは、出力バッファ151,15
2にそれぞれセル20c,20aが蓄積され、それぞれ
出力調停回路171,172に対して出力要求100
1,1002を通知する。
【0035】同報セルバッファ160は1つ以上の同報
セルを蓄積すると、次の出力調停開始と同時に最も早く
書き込まれた同報セルの同報コネクション番号24をビ
ットマップテーブル161に出力する。ここでは、セル
20bの同報コネクション番号24(=2)がビットマ
ップテーブル161に通知される。ビットマップテーブ
ル161は、図3(b)のようになっているので、同報
出力ポート情報30〜33としてそれぞれ0,0,1,
1を出力する。同報セルバッファ160は、獲得した同
報出力ポート情報30〜33が「1」を示す出力ポート
192,193に属する出力調停回路172,173に
対して同報出力要求1012,1013を通知する。
【0036】出力調停回路170〜173は、毎回の出
力調停周期において、出力バッファ150〜153から
の出力要求1000〜1003と、同報セルバッファ1
60からの同報出力要求1010〜1013を参照し、
各ポートごとに出力調停を行う。具体的には、出力ポー
トnに属する出力調停回路17nは、ある出力調停周期
において出力要求100nと同報出力要求101nが同
時にあった場合は、同報セルバッファ160に対して同
報出力許可103nを通知する。同報出力要求101n
のみがあった場合は同報セルバッファ160に対して同
報出力許可103nを通知し、出力要求100nのみが
あった場合は出力バッファ15nに対して出力許可10
2nを通知する。それ以外は、出力許可102nも同報
出力許可103nも通知しない。
【0037】ここでは、出力調停回路170には、出力
要求1000および同報出力要求1010のいずれもな
いので、出力許可1020および同報出力許可1030
のいずれも通知しない。出力調停回路171には、出力
要求1001のみがあるので、出力バッファ151に対
して出力許可1021を通知する。出力調停回路172
には、出力要求1002および同報出力要求1012の
両方があるので、同報セルバッファ160に対して同報
出力許可1032を通知する。出力調停回路173に
は、同報出力要求1013のみがあるので、同報セルバ
ッファ160に対して同報出力許可1033を通知す
る。
【0038】出力バッファ150〜153は、対応する
出力調停回路170〜173から出力許可1020〜1
023を通知されると、出力要求1000〜1003を
取り下げ、さらに次の出力調停の開始と同時に、出力許
可を受けたポートに属するオア回路180〜183に対
して最も早く書き込まれたセルを出力する。このとき、
出力するセル以外にセルが蓄積されている場合は、再び
出力要求1000〜1003を通知する。
【0039】同報セルバッファ160は、出力調停回路
170〜173から同報出力許可1030〜1033を
通知されると、対応する同報出力要求1010〜101
3を取り下げ、さらに次の出力調停の開始と同時に、同
報出力要求を受けたポートに属するオア回路180〜1
83に対して最も早く書き込まれたセルを出力する。こ
のとき、出力するセル以外にセルが蓄積されている場合
は、再びビットマップテーブル161を検索し、さらに
同報出力要求の通知を行う。
【0040】ビットマップテーブル161は、同報セル
バッファ160からアクセスされた後、次の出力調停が
始まる前に同報出力ポート情報30〜33の出力を止め
るか、またはすべて「0」にして次のアクセスを待つ。
【0041】ここでは、セル20cが出力バッファ15
1からオア回路181を介して出力ポート191に出力
され、セル20bが同報セルバッファ160からオア回
路182,183を介して出力ポート192,193に
出力される。一方、出力バッファ152に蓄積されたセ
ル20aは出力されずに蓄積されたままとなり、出力バ
ッファ152は次の出力調停周期も出力要求1002を
通知する。
【0042】図6は、本実施の形態の出力調停回路17
2の出力調停、ビットマップテーブル161のアクセ
ス、同報セルバッファ160のセル出力のタイミング関
係を示す。ここでは、同報セルバッファ160は、1つ
の同報セルに対するビットマップテーブル161へのア
クセスと同報出力要求の通知を、同一出力調停周期内に
行う場合を示しているが、ビットマップテーブルへのア
クセスを1つ前の出力調停周期中に行って同報出力ポー
ト情報を獲得しておき、次の出力調停周期の開始までに
同報出力要求の有無を判定するという方法をとってもよ
い。
【0043】
【発明の効果】以上説明したように、本発明の出力バッ
ファ型ATM交換装置および同報制御方法は、同報セル
の出力ポート情報が格納されているビットマップテーブ
ルの検索処理を従来構成に比べて大幅に低速化すること
ができる。
【0044】その理由は次の通りである。従来構成で
は、入力ポートから同報セルが入力すると、出力バッフ
ァに書き込む前にビットマップテーブルの検索を行って
おり、その処理は入力セル周期内に入力ポート数mの回
数だけ行う必要があった。それに対して、本発明の装置
および方法は、同報セルを蓄積する同報セルバッファを
備え、出力調停時にビットマップテーブルを検索するこ
とにより同報出力を可能としている。このビットマップ
テーブルの検索処理は、出力調停周期に1回、すなわち
出力セル周期に1回だけ行えばよく、さらにこの出力セ
ル周期は入力セル周期と同じ時間である。したがって、
同報制御のためのビットマップテーブルの検索処理は、
従来構成よりも大幅に低速化することが可能となる。ま
た、ビットマップテーブルへの検索処理を低速化できる
ことによって、ATM交換装置の容量を増加させること
も可能になる。
【図面の簡単な説明】
【図1】 本発明の出力バッファ型ATM交換装置の実
施の形態を示すブロック図である。
【図2】 セルに付加される内部制御情報を示す図であ
る。
【図3】 ビットマップテーブルの構成を示す図であ
る。
【図4】 入力セルを示す図である。
【図5】 セル多重回路11の動作例を示す図である。
【図6】 出力調停回路172の出力調停、ビットマッ
プテーブル161のアクセス、同報セルバッファ160
のセル出力のタイミング関係を示す図である。
【図7】 従来の出力バッファ型ATM交換装置の同報
制御方法を説明するブロック図である。
【図8】 セル多重およびビットマップテーブルアクセ
ス動作例を示す図である。
【符号の説明】
100〜10m 入力ポート 11 セル多重回路 12 時分割多重バス 130〜13n アドレスフィルタ 14 同期セルフィルタ 150〜15n 出力バッファ 160 同報セルバッファ 161 ビットマップテーブル 170〜17n 出力調停回路 180〜18n オア回路 190〜19n 出力ポート
フロントページの続き (72)発明者 嶋田 耕臣 福岡県福岡市早良区百道浜二丁目4番1号 九州日本電気通信システム株式会社内 Fターム(参考) 5K030 HA10 JA01 KX13 KX18 KX28

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 複数の入力ポートから入力されたセルを
    入力セル周期内のそれぞれ固定のタイムスロットに多重
    するセル多重回路と、 前記セル多重回路で時分割多重されたセルを複数の経路
    に分配する時分割多重バスと、 前記時分割多重バスから分配されたセルのうち、単一出
    力ポートにルーチングするユニキャストセルであり、か
    つ出力ポート番号と自身がもつポートアドレスが一致し
    たセルだけを取り込む出力ポート対応の複数のアドレス
    フィルタと、 前記各アドレスフィルタを通過したセルをそれぞれ蓄積
    し、出力セル周期に合わせて対応する出力ポートに出力
    する複数の出力バッファとを備えた出力バッファ型AT
    M交換装置において、 前記時分割多重バスから分配されたセルのうち、複数の
    出力ポートにルーチングする同報セルを取り込む同報セ
    ルフィルタと、 前記同報セルの出力ポートを示す同報出力ポート情報を
    格納するビットマップテーブルと、 前記同報セルフィルタを通過した同報セルを蓄積し、前
    記出力セル周期ごとに前記ビットマップテーブルを参照
    して蓄積した同報セルの同報出力ポート情報を取り出
    し、対応する複数の出力ポートに出力する同報セルバッ
    ファとを備えたことを特徴とする出力バッファ型ATM
    交換装置。
  2. 【請求項2】 前記複数の出力バッファと前記同報セル
    バッファからそれぞれ出力要求を受け付け、同一の出力
    ポートに出力されるユニキャストセルと同報セルがある
    場合に同報セルを優先して出力させる出力調停回路を備
    えたことを特徴とする請求項1に記載の出力バッファ型
    ATM交換装置。
  3. 【請求項3】 前記セルは、ユニキャストセルの出力ポ
    ート番号と、ユニキャストセルまたは同報セルを識別す
    る同報セル表示ビットと、同報コネクション番号を付加
    制御情報として有し、前記アドレスフィルタは前記同報
    セル表示ビットと出力ポート番号を監視し、ユニキャス
    トセルで出力ポート番号と自身がもつポートアドレスが
    一致したセルだけを取り込み、前記同報セルフィルタは
    前記同報セル表示ビットを監視して同報セルだけを取り
    込む構成であり、 前記ビットマップテーブルは、前記同報コネクション番
    号と前記同報出力ポート情報とを対応付けて格納し、前
    記同報セルバッファに蓄積された同報セルの同報コネク
    ション番号に対する前記同報出力ポート情報を応答する
    構成であることを特徴とする請求項1に記載の出力バッ
    ファ型ATM交換装置。
  4. 【請求項4】 複数の入力ポートから入力されたセルを
    入力セル周期内のそれぞれ固定のタイムスロットに多重
    して時分割多重バスに出力し、 前記時分割多重バスから分配されたセルのうち、単一出
    力ポートにルーチングするユニキャストセルをその出力
    ポートに対応する出力バッファにそれぞれ蓄積し、出力
    セル周期に合わせて対応する出力ポートに出力する出力
    バッファ型ATM交換装置の同報制御方法において、 前記時分割多重バスから分配されたセルのうち、複数の
    出力ポートにルーチングする同報セルを同報セルバッフ
    ァに一時蓄積し、 前記出力セル周期ごとに前記同報セルの出力ポートを示
    す同報出力ポート情報をビットマップテーブルから取り
    出し、同報出力ポート情報として得られた各出力ポート
    ごとに、前記出力バッファに蓄積されたユニキャストセ
    ルとの出力調停を行い、同報セルを優先して対応する複
    数の出力ポートに出力することを特徴とする出力バッフ
    ァ型ATM交換装置の同報制御方法。
JP13337099A 1999-05-13 1999-05-13 出力バッファ型atm交換装置および同報制御方法 Pending JP2000324115A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP13337099A JP2000324115A (ja) 1999-05-13 1999-05-13 出力バッファ型atm交換装置および同報制御方法
US09/568,592 US6775287B1 (en) 1999-05-13 2000-05-11 Output buffer type ATM exchange device and multicast control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13337099A JP2000324115A (ja) 1999-05-13 1999-05-13 出力バッファ型atm交換装置および同報制御方法

Publications (1)

Publication Number Publication Date
JP2000324115A true JP2000324115A (ja) 2000-11-24

Family

ID=15103149

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13337099A Pending JP2000324115A (ja) 1999-05-13 1999-05-13 出力バッファ型atm交換装置および同報制御方法

Country Status (2)

Country Link
US (1) US6775287B1 (ja)
JP (1) JP2000324115A (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002064497A (ja) * 2000-08-15 2002-02-28 Nec Corp Atm交換機
US7310345B2 (en) * 2001-11-01 2007-12-18 International Business Machines Corporation Empty indicators for weighted fair queues
US7280474B2 (en) * 2001-11-01 2007-10-09 International Business Machines Corporation Weighted fair queue having adjustable scaling factor
US7103051B2 (en) * 2001-11-01 2006-09-05 International Business Machines Corporation QoS scheduler and method for implementing quality of service with aging time stamps
US7187684B2 (en) 2001-11-01 2007-03-06 International Business Machines Corporation Weighted fair queue having extended effective range
US7317683B2 (en) * 2001-11-01 2008-01-08 International Business Machines Corporation Weighted fair queue serving plural output ports
US7257124B2 (en) * 2002-03-20 2007-08-14 International Business Machines Corporation Method and apparatus for improving the fairness of new attaches to a weighted fair queue in a quality of service (QoS) scheduler
US7680043B2 (en) * 2002-03-20 2010-03-16 International Business Machines Corporation Network processor having fast flow queue disable process
WO2003094482A1 (en) * 2002-05-03 2003-11-13 Nokia Corporation A node of a communication bus
WO2005071042A1 (en) 2004-01-23 2005-08-04 Aquatech, Llc Petroleum recovery and cleaning system and process
US7143218B1 (en) 2004-08-27 2006-11-28 Xilinx, Inc. Network media access controller embedded in a programmable logic device-address filter
US7366807B1 (en) 2004-08-27 2008-04-29 Xilinx, Inc. Network media access controller embedded in a programmable logic device—statistics interface

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2852069B2 (ja) 1989-07-17 1999-01-27 株式会社日立製作所 交換機
JP2555906B2 (ja) 1990-05-18 1996-11-20 日本電気株式会社 Atmセルのvci変換方式
JPH07283818A (ja) 1994-04-12 1995-10-27 Toshiba Corp セルデータ交換方法及び交換装置
JP2757907B2 (ja) 1995-09-26 1998-05-25 日本電気株式会社 Atmスイッチおよびその制御方法
US5689506A (en) * 1996-01-16 1997-11-18 Lucent Technologies Inc. Multicast routing in multistage networks
US5784003A (en) * 1996-03-25 1998-07-21 I-Cube, Inc. Network switch with broadcast support
US6324165B1 (en) * 1997-09-05 2001-11-27 Nec Usa, Inc. Large capacity, multiclass core ATM switch architecture
US6320864B1 (en) * 1998-06-19 2001-11-20 Ascend Communications, Inc. Logical multicasting method and apparatus
US6574232B1 (en) * 1999-05-26 2003-06-03 3Com Corporation Crossbar switch utilizing broadcast buffer and associated broadcast buffer management unit

Also Published As

Publication number Publication date
US6775287B1 (en) 2004-08-10

Similar Documents

Publication Publication Date Title
US4849968A (en) Buffer management system
JP3783731B2 (ja) 高速切替ネットワーク構造
JPH07321793A (ja) コピー能力を備えたatm交換機
JPH0774749A (ja) スイッチングシステム
EP0471344A1 (en) Traffic shaping method and circuit
JPH0748745B2 (ja) アダプタ間のパケツト転送方法、競合解消装置、及びトークン・リング装置
JPH11510285A (ja) メモリインタフェースユニット、共有メモリスイッチシステムおよび関連の方法
JPH09162879A (ja) Atmスイッチ及びその制御方法
JP2002111716A (ja) パケットスイッチ及びそれに用いるマルチキャスト制御方式
JPH03139044A (ja) Atmシステム用スイッチ回路網およびスイッチ―回路網モジュール
JP2000324115A (ja) 出力バッファ型atm交換装置および同報制御方法
JP2002111723A (ja) ルーチング装置
JPH0583283A (ja) Atm交換機
JPH07143126A (ja) 同期発生決定システム
US5864553A (en) Multiport frame exchange system
JPH09326807A (ja) 共有セルメモリ型atm交換制御方法及び共有セルメモリ型atm交換スイッチ
JPH04220837A (ja) 同様の装置を管理する方法および回路装置およびスイッチ素子
JPH10285173A (ja) Atmセル処理装置
US6680939B1 (en) Expandable router
US7111093B2 (en) Ping-pong buffer system having a buffer to store a subset of data from a data source
JPH10322347A (ja) ネットワーク通信装置
JP2002344514A (ja) マルチキャスト方法及びマルチキャスト装置
JPH01270431A (ja) 高速パケット交換スイッチ
EP1952568B1 (en) Method and device for managing multi-frames
JP3127950B2 (ja) Atmバスシステム