JP2000312118A - 増幅装置 - Google Patents

増幅装置

Info

Publication number
JP2000312118A
JP2000312118A JP2000114924A JP2000114924A JP2000312118A JP 2000312118 A JP2000312118 A JP 2000312118A JP 2000114924 A JP2000114924 A JP 2000114924A JP 2000114924 A JP2000114924 A JP 2000114924A JP 2000312118 A JP2000312118 A JP 2000312118A
Authority
JP
Japan
Prior art keywords
amplifier
signal
distortion
input
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000114924A
Other languages
English (en)
Inventor
Kanichi Yonenaga
寛一 米永
Kotaro Takenaga
浩太郎 竹永
Hidekatsu Ueno
英克 上野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kokusai Electric Corp
Original Assignee
Kokusai Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kokusai Electric Corp filed Critical Kokusai Electric Corp
Priority to JP2000114924A priority Critical patent/JP2000312118A/ja
Publication of JP2000312118A publication Critical patent/JP2000312118A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Abstract

(57)【要約】 【課題】 入力した信号を増幅器で増幅するとともに増
幅した信号と前記入力信号とを逆相加算することで前記
増幅器で発生した歪成分を検出する歪検出ループと、歪
検出ループから出力された前記増幅信号と前記歪成分信
号とを逆相加算することで当該増幅信号から歪成分を除
去する歪除去ループとを備えた増幅装置で、瞬時的に高
レベルの信号が入力された場合にも増幅器での位相歪を
低減させる。 【解決手段】 高レベルの信号が入力された場合に前記
増幅器(第2増幅器)で発生する位相歪を抑制する特性
を有した第1増幅器を前記第2増幅器に付加することに
より、増幅器で発生する位相歪を全体として低減させ
た。また、前記増幅器で位相歪を生じさせる閾値以上の
レベルの信号を減少させて前記歪検出ループに入力させ
るリミッタ回路を備えることにより、増幅器での位相歪
を低減させた。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、歪検出ループによ
り入力した信号を増幅器で増幅するとともに当該増幅器
で発生した歪成分を検出し、増幅した信号から歪除去ル
ープにより歪成分を除去する増幅装置に関し、特に、増
幅器の構成を工夫することや、入力信号を制限するリミ
ッタ回路を備えることにより、高レベルの信号が入力さ
れた場合であっても増幅器での位相歪を低減させる増幅
装置に関する。
【0002】
【従来の技術】信号を増幅器で増幅する増幅装置では、
例えば信号を増幅器で増幅するときに発生する相互変調
歪や雑音等といった歪成分を増幅信号から除去すること
(歪補償)を行うために、歪検出ループや歪除去ループ
から成る歪補償回路を備える場合がある。図9には、こ
のような増幅装置の一例として、歪補償回路を備えた共
通増幅装置の構成例を示してある。
【0003】同図に示した増幅装置には、3つの方向性
結合器(第1方向性結合器〜第3方向性結合器)1、
5、9と、2つのベクトル調整器(第1ベクトル調整器
〜第2ベクトル調整器)2、7と、主増幅器3と、2つ
の遅延線(第1遅延線〜第2遅延線)4、6と、補助増
幅器8と、制御回路10とが備えられており、この増幅
装置では以下に示すように、例えば増幅対象となるマイ
クロ波帯の多周波信号(マルチトーン)を第1方向性結
合器1から入力し、当該信号を主増幅器3で増幅等した
後に第3方向性結合器9から出力する。
【0004】第1方向性結合器1は、例えば1つの入力
端と2つの出力端とを有しており、入力端から増幅対象
となる多周波信号を入力する一方、入力した多周波信号
を2つの信号に分配して、分配した各信号を各出力端か
らそれぞれ第1ベクトル調整器2と第1遅延線4へ出力
する。第1ベクトル調整器2は、例えば後述する制御回
路10による制御に従って信号の位相を調整する機能を
有しており、第1方向性結合器1から入力された信号の
位相を調整して、当該信号を主増幅器3へ出力する。な
お、位相の調整の仕方については後述する。
【0005】主増幅器3は、信号を増幅する増幅器から
構成されており、第1ベクトル調整器2から入力された
信号を増幅して第2方向性結合器5へ出力する。ここ
で、主増幅器3から出力される増幅信号には、例えば入
力された多周波信号を増幅する際に発生した相互変調歪
や雑音等といった歪成分が含まれる。第1遅延線4は、
信号を伝送する機能を有しており、第1方向性結合器1
から入力された信号を伝送して第2方向性結合器5へ出
力する。
【0006】第2方向性結合器5は、例えば2つの入力
端と2つの出力端とを有しており、一方の入力端には上
記した主増幅器3から出力された増幅信号が入力され、
他方の入力端には上記した第1遅延線4から出力された
信号が入力される。そして、第2方向性結合器5は、前
記一方の入力端から入力した増幅信号を一方の出力端か
ら第2遅延線6へ出力するとともに、当該増幅信号と前
記他方の入力端から入力した信号とを加算して得られる
信号を他方の出力端から第2ベクトル調整器7へ出力す
る。
【0007】ここで、第2方向性結合器5で加算される
上記した2つの信号(すなわち、第2方向性結合器5に
入力される2つの信号)は、上記した第1ベクトル調整
器2での位相調整等により逆相(すなわち、互いに位相
が反転している状態)で加算されるように制御されてお
り、これにより、上記した第2方向性結合器5の他方の
出力端からは、主増幅器3で発生した増幅信号中の歪成
分(歪成分信号)のみが検出されて第2ベクトル調整器
7へ出力される。上記した第1ベクトル調整器2では、
このような逆相加算が実現されるように位相の調整が行
われる。
【0008】なお、図9に示した回路構成では、上記の
ように第1方向性結合器1と第2方向性結合器5との間
の回路により主増幅器3で発生した増幅信号中の歪成分
を検出することが行われており、こうした歪検出を行う
回路により歪検出ループが構成されている。
【0009】第2遅延線6は、信号を伝送する機能を有
しており、第2方向性結合器5から入力された増幅信号
を伝送して第3方向性結合器9へ出力する。第2ベクト
ル調整器7は、例えば後述する制御回路10による制御
に従って信号の位相を調整する機能を有しており、第2
方向性結合器5から入力された歪成分信号の位相を調整
して、当該歪成分信号を補助増幅器8へ出力する。な
お、位相の調整の仕方については後述する。補助増幅器
8は、信号を増幅する増幅器から構成されており、第2
ベクトル調整器7から入力された歪成分信号を増幅して
第3方向性結合器9へ出力する。
【0010】第3方向性結合器9は、例えば2つの入力
端と1つの出力端とを有しており、一方の入力端には上
記した第2遅延線6から出力された増幅信号が入力さ
れ、他方の入力端には上記した補助増幅器8から出力さ
れた歪成分信号が入力される。そして、第3方向性結合
器9は、上記した2つの入力端から入力した増幅信号と
歪成分信号とを加算して得られる信号を出力端から出力
する。
【0011】ここで、第3方向性結合器9で加算される
上記した2つの信号(すなわち、第3方向性結合器9に
入力される2つの信号)は、上記した第2ベクトル調整
器7での位相調整等により逆相で加算されるように制御
されており、これにより、上記した第3方向性結合器9
の出力端からは、上記した第2遅延線6から入力された
増幅信号中の歪成分が除去された信号が出力される。上
記した第2ベクトル調整器7では、このような逆相加算
が実現されるように位相の調整が行われる。また、上記
した補助増幅器8での歪成分の増幅は、例えば歪除去ル
ープにより増幅信号中の歪成分がなるべく多く除去され
る程度に行われるのが好ましい。
【0012】なお、図9に示した回路構成では、上記の
ように第2方向性結合器5と第3方向性結合器9との間
の回路により主増幅器3から出力された増幅信号中の歪
成分を除去することが行われており、こうした歪除去を
行う回路により歪除去ループが構成されている。制御回
路10は、上記した2つのベクトル調整器2、7を制御
する機能を有しており、例えば上記した歪検出ループや
歪除去ループでの逆相加算が最適に行われるように2つ
のベクトル調整器2、7での位相調整値を自動的に設定
する。
【0013】以上のように、上記図9に示した増幅装置
では、歪検出ループと歪除去ループとから成る歪補償回
路を備え、歪検出ループでは入力した増幅対象の信号を
主増幅器3で増幅するとともに増幅した信号と前記入力
信号とを逆相加算することにより主増幅器3で発生した
歪成分を検出し、歪除去ループでは歪検出ループから出
力された前記増幅信号と前記歪成分信号とを逆相加算す
ることにより当該増幅信号から歪成分を除去する。この
ような歪検出及び歪除去を行うことにより、上記した増
幅装置では、入力した信号を増幅器で増幅して出力する
に際して、当該増幅器で発生する相互変調歪等を出力信
号から除去することができる。
【0014】なお、上記した歪検出ループや歪除去ルー
プで2つの信号を逆相加算することにより不要な成分を
抑圧(除去)する場合の抑圧量を図10を用いて概略的
に示す。同図には、上記したループの一つを概略的に示
してある。すなわち、分配器(入力側の方向性結合器)
31が抑圧対象となる信号を2つの信号(例えばそれぞ
れ電圧V0)に分配して、分配した一方の信号を結合器
(出力側の方向性結合器)33へ出力する一方、分配し
た他方の信号を位相反転回路32を介して結合器33へ
出力し、結合器33が入力した2つの信号を加算して出
力するループを示してある。
【0015】ここで、例えば処理が必要とされる信号の
周波数帯域におけるループの特性として、振幅偏差がd
(デシベル:dB)であり、位相偏差がθ(度:゜)で
あるとすると、上記図10中に示したように、不要成分
の抑圧量K(dB)は式1で示される。なお、式1中
の”j”は虚数部分を表している。
【0016】
【数1】
【0017】また、図11には、上記式1中の”d”
や”θ”に種々な値を設定した場合の抑圧量Kをグラフ
で示してあり、例えば振幅偏差dが0.1dBであり、
位相偏差θが1゜である場合には約40dBの抑圧量K
が確保される。なお、同図のグラフでは、横軸に振幅偏
差dを示してあり、縦軸に位相偏差θを示してある。
【0018】
【発明が解決しようとする課題】しかしながら、上記の
ような歪補償回路を備えた増幅装置では、例えば上記図
9に示した主増幅器2に入力される信号のレベルが高く
なると当該主増幅器9で位相歪が発生してしまい、この
位相歪に起因して歪検出ループでの歪検出や歪除去ルー
プでの歪除去の性能が悪くなってしまう場合があるとい
った不具合があった。なお、上記従来例で示したように
多周波信号が増幅装置に入力される場合には、各周波数
成分(各トーン)の信号の位相の重なりによって瞬時的
にピーク電力が増加してしまうことがあるため、入力信
号のレベルが瞬時的に高くなってしまうことが生じ、上
記した不具合が特に顕著であった。
【0019】ここで、図12には、具体例として上記し
た主増幅器3を1個の増幅器A3から構成した場合にお
ける当該主増幅器3(すなわち、増幅器A3)の入出力
特性の一例をグラフで示してある。このグラフの横軸は
主増幅器3に入力される信号のレベル(例えば入力電力
のレベル)を示し、縦軸は主増幅器3から出力される増
幅信号のレベル(例えば出力電力のレベル)及び当該増
幅信号の位相を示している。また、同図中の特性P4が
出力レベルの特性を示し、特性Q4が出力信号の位相の
特性を示している。
【0020】同図に示されるように、例えば主増幅器3
に瞬時的に高レベルの信号が入力され、出力レベルが飽
和電力付近のレベルまで到達すると、当該主増幅器3か
ら出力される増幅信号の位相特性に変化を生じる位相歪
が発生してしまう。そして、このような位相歪が発生す
ると、上記図9に示した増幅装置では、瞬時的な歪検出
ループのバランスが崩れ、当該歪検出ループの抑圧量が
劣化してしまうことが生じる。
【0021】更に、上記のように歪検出ループで抑圧量
の劣化が生じると、抑圧することができなかった信号分
が歪除去ループの補助増幅器8に入力されてしまう。な
お、ベクトル調整器では、例えば信号のレベルが瞬時的
に増加してしまった場合には、これに追従することがで
きない。また、補助増幅器8は例えば主増幅器3と同様
な特性を有しているため、この補助増幅器8では上記の
ように歪検出ループで抑圧されなかった信号分が入力さ
れて出力レベルが増加してしまうと歪が発生し、当該出
力レベルが飽和電力付近のレベルまで達すると位相歪が
発生してしまう。そして、補助増幅器8で発生した歪は
そのまま増幅装置(例えば上記図9では第3方向性結合
器9)から出力されてしまうため、歪除去ループでは必
要な抑圧量を得ることができず、増幅装置の性能劣化を
引き起こしてしまうといった不具合があった。
【0022】本発明は、このような従来の課題を解決す
るためになされたもので、歪検出ループにより入力した
信号を増幅器で増幅するとともに当該増幅器で発生した
歪成分を検出し、増幅した信号から歪除去ループにより
歪成分を除去するに際して、例えば瞬時的に高レベルの
信号が入力されてしまった場合であっても、増幅器での
位相歪を低減させることができる増幅装置を提供するこ
とを目的とする。
【0023】
【課題を解決するための手段】上記目的を達成するた
め、本発明に係る増幅装置では、歪検出ループにより入
力した信号を増幅器で増幅するとともに増幅した信号と
前記入力信号とを逆相加算することにより前記増幅器で
発生した歪成分を検出し、歪除去ループにより前記歪検
出ループから出力された前記増幅信号と前記歪成分信号
とを逆相加算することにより当該増幅信号から歪成分を
除去するに際して、次のように増幅器の構成を工夫し
た。すなわち、高レベルの信号が入力された場合に前記
増幅器で発生する位相歪を抑制する特性を有した増幅器
を前記増幅器に付加した。
【0024】従って、例えば瞬時的に高レベルの信号が
入力されたことに起因して個々の増幅器に位相歪が生じ
てしまった場合であっても、本発明では、このような個
々の増幅器毎の位相歪が全体として抑制される構成とな
っているため、増幅器での位相歪を全体として低減させ
ることができ、これにより、歪検出ループでの歪検出や
歪除去ループでの歪除去の性能劣化を防止することがで
きる。
【0025】また、本発明に係る増幅装置では、歪検出
ループにより入力した信号を増幅器で増幅するとともに
増幅した信号と前記入力信号とを逆相加算することによ
り前記増幅器で発生した歪成分を検出し、歪除去ループ
により前記歪検出ループから出力された前記増幅信号と
前記歪成分信号とを逆相加算することにより当該増幅信
号から歪成分を除去するに際して、次のようなリミッタ
回路を備えた。すなわち、前記増幅器で位相歪を生じさ
せる閾値以上のレベルの信号を減少させて前記歪検出ル
ープに入力させるリミッタ回路を備えた。
【0026】従って、例えば増幅器で位相歪を生じさせ
てしまう程の高レベルな信号が瞬時的に入力されてしま
った場合であっても、本発明では、当該信号が増幅器に
入力される前に当該信号のレベルが上記したリミッタ回
路により減少させられるため、増幅器での位相歪を低減
させることができ、これにより、歪検出ループでの歪検
出や歪除去ループでの歪除去の性能劣化を防止すること
ができる。
【0027】
【発明の実施の形態】本発明の第1実施例に係る増幅装
置を図面を参照して説明する。本例では、例えば上記図
9に示した増幅装置に本発明を適用して、当該増幅装置
の主増幅器3の構成を工夫した場合の例を示す。このよ
うに本例の増幅装置では上記図9に示した主増幅器3に
係る部分が本発明の要部であり、他の構成部分1〜2、
4〜10については上記図9に示した構成と同様である
ため、本例では、これら他の構成部分1〜2、4〜10
についての説明を省略する。また、本例では、説明の便
宜上から、上記図9に示した増幅装置の各構成部分1〜
10と同じ符号を用いて本例の増幅装置の構成等を説明
している。
【0028】図1には、本例の増幅装置における主増幅
器3の構成例を示してある。同図に示されるように、本
例の主増幅器3は、例えば上記図12に示したものと同
様な入出力特性を有した増幅器(第2増幅器)A2と、
当該第2増幅器A2の前段に接続されて設けられた第1
増幅器A1とから構成されている。ここで、第1増幅器
A1としては、高レベルの信号が第2増幅器A2に入力
された場合に当該第2増幅器A2で発生する位相歪を打
ち消す特性を有した増幅器が用いられている。
【0029】図2(a)には、上記した第1増幅器A1
の入出力特性の具体例をグラフで示してあり、図2
(b)には、上記した第2増幅器A2の入出力特性の具
体例をグラフで示してあり、図2(c)には、これら第
1増幅器A1の特性及び第2増幅器A2の特性を総じて
得られる特性、すなわち主増幅器3全体としての入出力
特性の具体例をグラフで示してある。なお、これらのグ
ラフの横軸は入力される信号のレベル(例えば入力電力
のレベル)を示し、縦軸は出力される増幅信号のレベル
(例えば出力電力のレベル)及び当該増幅信号の位相を
示している。また、これら図2(a)〜図2(c)中の
特性P1や特性P2や特性P3が出力レベルの特性を示
しており、特性Q1や特性Q2や特性Q3が出力信号の
位相の特性を示している。
【0030】上記図2(a)〜(c)に示されるよう
に、本例の増幅装置に備えられた主増幅器3では、例え
ば高レベルの信号が入力されることで出力レベルが飽和
電力付近のレベルまで達してしまった場合であっても、
第1増幅器A1の位相特性Q1と第2増幅器A2の位相
特性Q2とが打ち消し合うことにより、主増幅器3全体
としては飽和レベル付近の位相特性Q3が変化しない構
成が用いられている。
【0031】なお、図3及び図4には、上記した第1増
幅器A1や第2増幅器A2として用いることが可能な増
幅器の入出力特性例を示してある。具体的に、図3には
上記した第1増幅器A1として用いることが可能な増幅
器の入力レベルに対する出力信号の利得(Gain)T
1及び位相(Phase)S1の特性例を示してあり、
また、図4には上記した第2増幅器A2として用いるこ
とが可能な増幅器の入力レベルに対する利得(Gai
n)T2及び位相(Phase)S2の特性例を示して
ある。ここで、横軸は入力レベル(入力電力のデシベル
値:dBm)を示し、縦軸は出力信号の利得(dB)及
び位相(゜)を示している。一例として、上記した図3
及び図4に示した特性を有する増幅器を組み合わせて用
いることにより、高レベルの信号に対して増幅器で発生
する位相歪を打ち消させることができる。
【0032】以上のように、本例の増幅装置では、歪検
出ループにより入力した信号を増幅器(主増幅器3)で
増幅するとともに増幅した信号と前記入力信号とを逆相
加算することにより前記増幅器(主増幅器3)で発生し
た歪成分を検出し、歪除去ループにより前記歪検出ルー
プから出力された前記増幅信号と前記歪成分信号とを逆
相加算することにより当該増幅信号から歪成分を除去す
るに際して、例えば瞬時的に高レベルの信号が入力され
てしまった場合であっても、第1増幅器A1や第2増幅
器A2で発生する位相歪が増幅器(主増幅器3)全体と
して打ち消されるようにしたため、歪検出ループでの歪
検出の性能劣化等を防止することができ、これにより、
増幅装置による歪補償の性能劣化を防ぐことができる。
【0033】具体例として本例の増幅装置では、例えば
マイクロ波帯等の多周波信号が入力されるに際して、各
周波数成分の位相の重なりによってピーク電力が瞬時的
に増加してしまった場合であっても、上記のように歪検
出ループでの抑圧量の劣化等を防止することができるた
め、増幅装置から出力される増幅信号に瞬時的な歪劣化
が発生してしまうことを防ぐことができ、これにより、
増幅の品質を補償することができる。
【0034】なお、上記第1実施例では、1個の増幅器
(第2増幅器)A2の前段に1個の増幅器(第1増幅
器)A1を付加することにより、これら2個の増幅器全
体として高レベル信号に対する位相歪を打ち消した場合
を示したが、このような位相歪を打ち消すための増幅器
の構成としては、種々な態様が用いられてもよい。例え
ば、このような構成を実現するために用いる増幅器の個
数や、各増幅器の位相特性や、増幅器間の接続の仕方
(例えば前段に付加する或いは後段に付加するといった
こと)等としては、特に限定はなく、要は、高レベルの
信号が入力された場合に各増幅器で発生する位相歪が増
幅器(上記第1実施例では主増幅器3)全体として打ち
消される構成が用いられればよい。
【0035】また、上記した本発明による増幅器での位
相歪の打ち消しの仕方としては、例えば増幅器(上記第
1実施例では主増幅器3)全体として位相歪をゼロに相
殺することができる態様が用いられるのが好ましいが、
本発明では、実用上で有効な程度で位相歪の発生を抑制
することができるような態様であれば、必ずしも位相歪
がゼロに相殺される構成が用いられなくともよく、この
ような場合であっても、位相歪の抑制の程度に応じて歪
検出ループでの歪検出の性能劣化等を低減させる効果を
得ることができる。
【0036】次に、本発明の第2実施例に係る増幅装置
を図面を参照して説明する。図5には、本例の増幅装置
の一例を示してあり、この増幅装置では、例えば上記図
9に示した増幅装置の第1方向性結合器1の入力側(す
なわち、歪補償回路を構成する歪検出ループの前段)に
リミッタ回路Lを接続して備えた構成となっている。こ
こで、本例の増幅装置では上記したリミッタ回路Lに係
る部分が本発明の要部であり、他の構成部分1〜10に
ついては上記図9に示した構成と同様であるため、本例
では、これら他の構成部分1〜10についての説明を省
略する。また、本例では、説明の便宜上から、上記図9
に示した増幅装置の各構成部分1〜10と同様な構成部
分については上記図9に示した場合と同じ符号を用いて
本例の増幅装置の構成等を説明している。
【0037】図6には、上記のようなリミッタ回路L1
の一構成例を示してあり、このリミッタ回路L1には、
入力側の方向性結合器11と、リミッタ遅延線12と、
位相変化器13と、増幅器14と、出力側の方向性結合
器15とが備えられている。入力側方向性結合器11
は、例えば1つの入力端と2つの出力端とを有してお
り、入力端から増幅対象となる信号を入力する一方、入
力した信号を2つの信号に分配して、例えば等分配した
各信号を各出力端からそれぞれリミッタ遅延線12と位
相変化器13へ出力する。
【0038】リミッタ遅延線12は、信号を伝送する機
能を有しており、入力側方向性結合器11から入力され
た信号を伝送して出力側方向性結合器15へ出力する。
位相変化器13は、例えば信号に歪を発生させることな
く信号の位相を変化させる機能を有しており、入力側方
向性結合器11から入力された信号を増幅器14へ出力
するに際して、入力された信号のレベルが後述する閾値
Z以上の場合には当該信号の位相を変化させる。
【0039】ここで、図7には、上記した位相変化器1
3の入出力特性の一例をグラフで示してあり、このグラ
フの横軸は位相変化器13に入力される信号のレベル
(例えば入力電力のレベル)を示し、縦軸は位相変化器
13から出力される信号の利得及び当該信号の位相を示
している。また、同図中の特性Mが出力信号の利得の特
性を示しており、特性Nが当該出力信号の位相の特性を
示している。
【0040】同図に示されるように、本例の位相変化器
13は、入力した信号のレベルが閾値Z以上である場合
に当該位相変化器13から出力する信号の位相を変化さ
せる特性を有しており、このような閾値Zとしては、例
えば主増幅器3で位相歪が発生してしまうのを防止する
ことができるような値が用いられている。なお、この閾
値Zについては更に後述する。
【0041】増幅器14は、信号を増幅する機能を有し
ており、位相変化器13から入力された信号を増幅して
出力側方向性結合器15へ出力する。なお、増幅器14
による増幅の程度については後述する。出力側方向性結
合器15は、例えば2つの入力端と1つの出力端とを有
しており、一方の入力端には上記したリミッタ遅延線1
2から出力された信号が入力され、他方の入力端には上
記した増幅器14から出力された信号が入力される。そ
して、出力側方向性結合器15は、前記一方の入力端か
ら入力した信号と前記他方の入力端から入力した信号と
を加算して上記図5に示した第1方向性結合器1の入力
端へ出力する。
【0042】このような構成により、本例のリミッタ回
路L1では、例えば上記した閾値Z未満のレベルの信号
が位相変化器13に入力された場合には、リミッタ遅延
線12を介して出力側方向性結合器15に入力される信
号と、位相変化器13及び増幅器14を介して出力側方
向性結合器15に入力される信号とが例えば同相(すな
わち、互いに位相がそろっている状態)及び同レベルで
加算(合成)されて出力側方向性結合器15から出力さ
れる。なお、本例では、このような同相及び同レベルで
の加算が実現されるように上記した増幅器14の増幅率
等が設定されている。
【0043】一方、本例のリミッタ回路L1では、例え
ば上記した閾値Z以上のレベルの信号が位相変化器13
に入力された場合には、当該位相変化器13から出力さ
れる信号に位相の変化が生じるため、リミッタ遅延線1
2を介して出力側方向性結合器15に入力される信号
と、位相変化器13及び増幅器14を介して出力側方向
性結合器15に入力される信号とが同相で加算されなく
なり、このため、出力側方向性結合器15から出力され
る信号のレベルが減少させられる。
【0044】ここで、上記したように本例の閾値Zとし
ては主増幅器3での位相歪を防止することができる値が
用いられており、更に具体的には、好ましい態様とし
て、当該閾値Z未満のレベルの信号が位相変化器13に
入力された場合にはリミッタ回路L1から第1方向性結
合器1及び第1ベクトル調整器2を介して主増幅器3へ
出力される信号のレベルが当該主増幅器3で位相歪を発
生させてしまうレベルより小さくなるような値が用いら
れている。
【0045】以上のように、本例の増幅装置では、歪検
出ループにより入力した信号を増幅器(主増幅器3)で
増幅するとともに増幅した信号と前記入力信号とを逆相
加算することにより前記増幅器(主増幅器3)で発生し
た歪成分を検出し、歪除去ループにより前記歪検出ルー
プから出力された前記増幅信号と前記歪成分信号とを逆
相加算することにより当該増幅信号から歪成分を除去す
るに際して、前記増幅器(主増幅器3)で位相歪を生じ
させる閾値以上のレベルの信号を減少させて歪検出ルー
プに入力させるリミッタ回路L1を備えたため、例えば
増幅装置に入力される信号が瞬時的に高レベルになって
しまった場合であっても、当該信号が増幅器(主増幅器
3)に入力される前に当該信号のレベルをリミッタ回路
L1により減少させることができる。これにより、増幅
器(主増幅器3)での位相歪を低減させることができ、
歪検出ループでの歪検出や歪除去ループでの歪除去の性
能劣化を防止して、増幅装置による歪補償の性能劣化を
防ぐことができる。
【0046】なお、ここに言う「前記増幅器(主増幅器
3)で位相歪を生じさせる閾値」とは、上記した位相変
化器13に入力される信号のレベルに関する閾値Zのこ
とではなく、例えばリミッタ回路L1に入力される信号
のレベルに関する閾値のことを言っており、具体的に本
例の場合には、位相変化器13に上記した閾値Zのレベ
ルの信号が入力される場合にリミッタ回路L1の入力側
方向性結合器11に入力されている信号のレベルのこと
を言っている。
【0047】また、具体例として本例の増幅装置では、
上記第1実施例で示した増幅装置の場合と同様に、例え
ばマイクロ波帯等の多周波信号が入力されるに際して、
各周波数成分の位相の重なりによってピーク電力が瞬時
的に増加してしまった場合であっても、上記したリミッ
タ回路L1により当該信号のレベルを減少させることが
行われるため、増幅器(主増幅器3)に入力される信号
のレベルを当該増幅器(主増幅器3)で位相歪を発生さ
せない程度のレベルに低く抑えることができる。このた
め、歪検出ループでの抑圧量の劣化を防止することがで
き、更に、例えば補助増幅器8に高レベルの信号が入力
されないことから当該補助増幅器8での位相歪等の発生
を抑えて歪除去ループでの抑圧量の劣化を防止すること
ができ、これにより、増幅装置から出力される増幅信号
に瞬時的な歪劣化が発生してしまうことを防いで、増幅
の品質を補償することができる。
【0048】ここで、増幅器(上記第2実施例では主増
幅器3)で位相歪を生じさせる閾値以上のレベルの信号
を減少させるリミッタ回路の構成としては、必ずしも上
記第2実施例で示したものに限られず、同様な効果を奏
するものであれば、種々な構成が用いられてもよい。一
例として、図8に示すリミッタ回路L2のように、入力
側方向性結合器21と増幅器24との間に複数の位相変
化器23a〜23nを多段にして備えるようにすれば、
1個の位相変化器を備えた場合に比べて位相変化器23
a〜23nでの位相の変化量を大きくすることができ、
これにより、リミッタの効果を急峻にすることができ
る。なお、同図に示した位相変化器23a〜23n以外
の各構成部分21〜22、24〜25については、例え
ば上記図6に示した各構成部分11〜12、14〜15
と同様である。
【0049】また、上記したリミッタ回路により上記閾
値以上のレベルの信号を減少させる仕方としては、要
は、増幅器(上記第2実施例では主増幅器3)での位相
歪を低減させることができるようなものであれば特に限
定はなく、例えば信号の電圧や電流のレベル(振幅)を
減少させることにより増幅器(上記第2実施例では主増
幅器3)での位相歪を低減させる態様を用いることがで
きる。
【0050】また、本発明に言う「増幅器(上記第2実
施例では主増幅器3)で位相歪を生じさせる閾値」とし
ては、用いられる増幅器の特性や、リミッタ回路と当該
増幅器との間に備えられた回路の構成や、要求される歪
検出や歪除去の精度等に応じて適当に決定されればよ
く、要は、実用上で有効な程度で増幅器(上記第2実施
例では主増幅器3)における位相歪の発生を防止するこ
とができればよい。
【0051】また、リミッタ回路により上記した閾値以
上のレベルの信号を減少させる程度としては、例えば当
該信号を当該閾値未満のレベルに減少させる態様を用い
るのが好ましいが、必ずしもこのような態様が用いられ
なくともよい。例えば、高レベルの信号の全てを前記閾
値未満に減少させることはできなくとも、こうした高レ
ベル信号のレベルを実用上で有効な程度で減少させるこ
とができる態様が用いられれば、当該信号レベルの減少
の程度に応じて増幅器(上記第2実施例では主増幅器
3)での位相歪を小さく抑えることができる。
【0052】また、以上の第1実施例や第2実施例で示
した本発明に係る増幅装置は、信号を増幅器で増幅する
ことを行う種々な分野に適用されてもよく、一例とし
て、通信対象となる多周波信号の増幅を行う無線通信シ
ステムにおける増幅装置として用いることができる。
【0053】
【発明の効果】以上説明したように、本発明に係る増幅
装置によると、歪検出ループにより入力した信号を増幅
器で増幅するとともに当該増幅器で発生した歪成分を検
出し、歪除去ループにより前記歪検出ループから出力さ
れた前記増幅信号から歪成分を除去するに際して、例え
ば高レベルの信号が入力された場合であっても、前記増
幅器に付加した増幅器により増幅器で発生する位相歪を
抑制するようにしたため、歪検出ループでの歪検出の性
能劣化を防止することができ、これにより、増幅装置の
性能劣化を防ぐことができる。
【0054】また、本発明に係る増幅装置によると、歪
検出ループにより入力した信号を増幅器で増幅するとと
もに当該増幅器で発生した歪成分を検出し、歪除去ルー
プにより前記歪検出ループから出力された前記増幅信号
から歪成分を除去するに際して、リミッタ回路により前
記増幅器で位相歪を生じさせる閾値以上のレベルの信号
を減少させてから前記歪検出ループに入力させるように
したため、上記と同様に、増幅装置の性能劣化を防ぐこ
とができる。
【図面の簡単な説明】
【図1】本発明の第1実施例に係る増幅装置に備えられ
た主増幅器の構成例を示す図である。
【図2】主増幅器の特性を説明するための図である。
【図3】実験により測定された増幅器の特性の一例を示
す図である。
【図4】実験により測定された増幅器の特性の一例を示
す図である。
【図5】本発明の第2実施例に係る増幅装置の一例を示
す図である。
【図6】リミッタ回路の構成例を示す図である。
【図7】位相変化器の特性の一例を示す図である。
【図8】リミッタ回路の他の構成例を示す図である。
【図9】従来例に係る増幅装置の構成例を示す図であ
る。
【図10】ループの抑圧量を説明するための図である。
【図11】振幅偏差及び位相偏差に対する抑圧量を示す
図である。
【図12】従来例に係る主増幅器の特性を説明するため
の図である。
【符号の説明】
1、5、9、11、15、21、25・・方向性結合
器、2、7・・ベクトル調整器、 3・・主増幅器、
4、6・・遅延線、8・・補助増幅器、 10・・制御
回路、A1、A2、14、24・・増幅器、 P1〜P
3・・出力レベル、Q1〜Q3、S1〜S2、N・・位
相、 T1〜T2、M・・利得、L、L1、L2・・リ
ミッタ回路、 12、22・・リミッタ遅延線、13、
23a〜23n・・位相変化器、

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 入力した信号を増幅器で増幅するととも
    に増幅した信号と前記入力信号とを逆相加算することに
    より前記増幅器で発生した歪成分を検出する歪検出ルー
    プと、当該歪検出ループから出力された前記増幅信号と
    前記歪成分信号とを逆相加算することにより当該増幅信
    号から歪成分を除去する歪除去ループとを備えた増幅装
    置において、 高レベルの信号が入力された場合に前記増幅器で発生す
    る位相歪を抑制する特性を有した増幅器を前記増幅器に
    付加したことを特徴とする増幅装置。
JP2000114924A 2000-01-01 2000-04-17 増幅装置 Pending JP2000312118A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000114924A JP2000312118A (ja) 2000-01-01 2000-04-17 増幅装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000114924A JP2000312118A (ja) 2000-01-01 2000-04-17 増幅装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP30166398A Division JP3376298B2 (ja) 1998-10-08 1998-10-08 増幅装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2003314384A Division JP2004048789A (ja) 2003-09-05 2003-09-05 増幅装置

Publications (1)

Publication Number Publication Date
JP2000312118A true JP2000312118A (ja) 2000-11-07

Family

ID=18626651

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000114924A Pending JP2000312118A (ja) 2000-01-01 2000-04-17 増幅装置

Country Status (1)

Country Link
JP (1) JP2000312118A (ja)

Similar Documents

Publication Publication Date Title
US6392483B2 (en) Feed-forward amplifier
JP3303141B2 (ja) 無線周波数通信システムにおいて使用する増幅回路および増幅器の制御方法
JPH08222965A (ja) フィードフォワード増幅器
US5396189A (en) Adaptive feedback system
JP3662552B2 (ja) フィードフォワード増幅器
US6801083B2 (en) Feedforward amplifier
US6400223B1 (en) Double carrier cancellation in wide band multi-carrier feed forward linearized power amplifier
US20030117217A1 (en) Distortion-compensated amplifying circuit
US6198346B1 (en) Adaptive linear amplifier without output power loss
JP3376298B2 (ja) 増幅装置
US6392481B1 (en) Method and apparatus for improved fed forward amplification
JP2000312118A (ja) 増幅装置
JP2003110369A (ja) 歪み補償増幅装置
US20010020868A1 (en) Linear power amplifying apparatus
EP1353438A1 (en) Feedforward amplifier, communication apparatus, feedforward amplifying method, program and medium
JP3995130B2 (ja) フィードフォワード増幅器
JP2004048789A (ja) 増幅装置
JP4558155B2 (ja) 増幅装置
JP3494957B2 (ja) フィードフォワード増幅器
JP2943838B2 (ja) フィードフォワード増幅器
KR20020070572A (ko) 지연선로를 이용한 선형화기를 갖는 선형전력증폭기
JP3400113B2 (ja) フィードフォワード増幅器
JP2005151185A (ja) 高出力広帯域信号を合成する方法及び増幅器
EP1400010B1 (en) Rf transmitter employing linear and non-linear pre-correctors
JP2006279673A (ja) 増幅装置