JP2000229077A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2000229077A5 JP2000229077A5 JP1999236345A JP23634599A JP2000229077A5 JP 2000229077 A5 JP2000229077 A5 JP 2000229077A5 JP 1999236345 A JP1999236345 A JP 1999236345A JP 23634599 A JP23634599 A JP 23634599A JP 2000229077 A5 JP2000229077 A5 JP 2000229077A5
- Authority
- JP
- Japan
- Prior art keywords
- signal
- bit
- series
- pulses
- data signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000001702 transmitter Effects 0.000 description 15
- 238000006243 chemical reaction Methods 0.000 description 7
- 238000003325 tomography Methods 0.000 description 4
- 239000000969 carrier Substances 0.000 description 3
- 238000001514 detection method Methods 0.000 description 3
- 230000001360 synchronised Effects 0.000 description 3
- 239000002131 composite material Substances 0.000 description 2
- 230000001276 controlling effect Effects 0.000 description 2
- 238000003384 imaging method Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000000051 modifying Effects 0.000 description 2
- 230000000875 corresponding Effects 0.000 description 1
Description
【特許請求の範囲】
【請求項1】 各々の信号ビットが関連するビット期間内に信号ビット速度で発生し且つ各々の信号ビットが交代的に第1の論理状態及び第2の論理状態を表しているような複数の信号ビットで構成されている直列ディジタル・ビット信号を、相対的に回転する第1の面から第2の面に結合する装置において、前記第1の面上に配置されていて、前記直列ディジタル・ビット信号をディジタル無線周波(RF)搬送波信号を用いて符号化してディジタル符号化直列ディジタル・ビット・データ信号を発生する信号送信器と、前記回転枠に配置された第1の素子及び前記不動の枠に配置された第2の素子を持ち、該第1の素子が前記信号送信器からの前記符号化直列ディジタル・ビット・データ信号を受取って、それを前記第2の素子に電磁結合するようにした電磁カップラと、前記第2の枠上に配置されていて、前記第2の素子に応答して前記ディジタル符号化直列ディジタル・ビット信号を符号化前の状態に変換する信号受信器と、を有し、
前記信号送信器は、前記直列ディジタル・ビット・データ信号の各々の第1の論理状態ビットに関連するビット期間だけをディジタル符号化し、前記信号受信器は、前記直列ディジタル・ビット・データ信号の符号化前の状態に対応して、受信した第1の論理状態の符号化信号を第1の論理状態ビット及び第2の論理状態ビットに変換することを特徴とする前記装置。
【請求項2】 前記信号送信器は、RFパルス繰返し周波数で発生する複数個の直列パルスを用いて、各々の第1の論理状態ビットの各々のビット期間を符号化する請求項1記載の装置。
【請求項3】 前記信号送信器は、送信器クロック及び位相固定ループを含んでいて、前記データ信号ビット速度に同期したtaxiクロック信号を発生し、該taxiクロック信号が前記ディジタル符号化直列ディジタル・ビット・データ信号のビット期間の発生を制御して、それをデータ信号ビット速度と同期させ、前記信号受信器は、受信した前記ディジタル符号化直列ディジタル・ビット・データ信号から前記taxiクロック信号を復元する信号検出回路を含んでいて、前記変換を前記データ信号ビット速度と同期させる請求項2記載の装置。
【請求項4】 前記信号送信器は、RFパルス繰返し周波数で発生する既知の偶数の直列パルスを用いて、各々の前記第1の論理状態ビットの各々のビット期間を符号化し、前記信号受信器は、ビット期間内に前記既知の偶数個の直列パルスの大多数が存在する毎に、それを第1の論理状態の信号ビットとして変換すると共に、この他のすべての数の直列パルスが発生したことを第2の論理状態の信号ビットとして変換する請求項3記載の装置。
【請求項5】 前記信号送信器は、RFパルス繰返し周波数で発生する既知の偶数個の直列パルスを用いて各々の前記第1の論理状態ビットの各々のビット期間を符号化し、前記信号受信器は、前記taxiクロック信号から各々のビット期間の存在を検出すると共に、各々の検出されたビット期間内に発生する直列パルスを計数して、前記検出されたビット期間内に前記既知の偶数個の直列パルスの大多数が存在する度に、それを第1の論理状態の信号ビットとして変換すると共に、他のそれぞれの数の直列ビットが発生したことを第2の論理状態の信号ビットとして変換する請求項3記載の装置。
【請求項6】 前記信号送信器は、RFパルス繰返し周波数で発生する4つの直列パルスを用いて、各々の前記第1の論理状態ビットの各々のビット期間を符号化し、前記信号受信器は、前記taxiクロック信号から各々のビット期間の存在を検出すると共に、検出された各々のビット期間内に発生する直列パルスを計数して、検出されたビット期間内に前記4個のパルスの内の3個並びに前記4個のパルス内の4個が存在する度に、それを第1の論理状態の信号ビットとして変換すると共に、前記検出されたビット期間内のパルスなし並びに4個のパルスの内1個及び4個のパルスの内の3個が存在する度に、それを第2の論理状態の信号ビットとして変換する請求項3記載の装置。
【請求項7】 前記信号送信器は、前記データ信号ビット速度に対応する周波数より少なくとも4倍高いRFパルス繰り返し周波数で前記4つの直列パルスを発生する請求項6記載の装置。
【請求項8】 前記信号送信器は、略50%デューティ・サイクルで前記4つの直列パルスを発生する請求項6記載の装置。
【請求項9】 前記信号送信器は更に、送信器クロック及び位相固定ループを含んでいて、前記データ信号ビット速度に同期したtaxiクロック信号を発生し、該taxiクロック信号が前記ディジタル符号化直列ディジタル・ビット・データ信号のビット期間の発生を制御して、それと前記データ信号ビット速度とを同期させ、前記信号受信器は、前記受信したディジタル符号化直列ディジタル・ビット・データ信号から前記taxiクロック信号を復元する信号検出回路を含んでいて、前記変換を前記データ信号ビット信号と同期させる請求項1記載の装置。
【請求項10】 前記信号送信器及び前記信号受信器の何れもエミッタ結合ロジック(ECL)回路素子で構成されている請求項1記載の装置。
【請求項11】 相対的に不動の枠に装着された回転枠を持つ形式であって、該回転枠がその中のイメージング平面に配置された試験物体を回転方向に取巻くようにした開口を持っていて、該回転枠の1つ又は更に多くの角度位置で試験物体のx線ビューを求めるようになっており、各々のビューが直列ディジタル・ビット・データ信号で構成され、各々の直列ディジタル・ビットが関連するビット期間内にデータ信号ビット速度で発生して、各々交代的に第1の論理状態及び第2の論理状態を表し、それらが包括的に所望のビューを表すようになっており、各々のビューに関連する直列ディジタル・ビット・データ信号が相対的に不動の枠に装着された信号プロセッサに供給され、該信号プロセッサがこのようなすべてのビューの合成として試験物体の断面画像を作るように構成されている計算機式断層撮影装置で、回転界面を横切って信号データを転送する方法において、ディジタル無線周波(RF)搬送波信号を用いて前記回転枠上で前記直列ディジタル・ビット・データ信号を符号化してディジタル符号化直列ディジタル・ビット・データ信号を発生する工程と、それぞれ前記回転枠上に配置された第1の素子及び不動の枠上に配置された第2の素子を持つ電磁カップラを用いて、前記ディジタル符号化直列ディジタル・ビット信号を前記第1の素子に加えて、該第1の素子から第2の素子へ電磁結合する工程と、前記第2の素子からディジタル符号化直列ディジタル・ビット・データ信号を受取り、該符号化信号を符号化前の状態に変換する工程と、有しており、
前記符号化する工程が、各々のビット期間の存在を確認する工程と、確認されたビット期間の中から、第1の論理状態ビットを持つビット期間を検出する工程と、各々の第1の論理状態のビット期間をディジタルRF搬送波信号で変調する工程とを含んでいることを特徴とする前記方法。
【請求項12】 前記変調する工程が、前記第1の論理状態の信号ビットを、RFパルス繰返し周波数で発生する複数個の直列パルスに置換える工程を含んでいる請求項11記載の方法。
【請求項13】 更に、前記回転枠上でtaxiクロック信号を発生する工程と、該taxiクロック信号を前記データ信号ビット速度と同期させる工程と、同期させたtaxiクロック信号を用いて、前記回転枠上でのディジタル符号化直列ディジタル・ビット・データ信号のビット期間の発生を制御して、それをデータ信号ビット速度と同期させるようにする工程と、受信したディジタル符号化直列ディジタル・ビット・データ信号から前記不動の枠で前記taxiクロック信号を抽出して、前記変換を前記データ信号ビット速度と同期させる工程と、を含んでいる請求項12記載の方法。
【請求項14】 前記置換える工程が、前記複数個の直列のパルスをRFパルス繰返し周波数で発生する既知の偶数個の直列パルスとして用意する工程を含み、前記変換する工程が、ビット期間内に前記既知の偶数個の直列パルスの内の大多数が存在する毎に、それを第1の論理状態の信号ビットとして記録すると共に、この他の数の直列パルスが発生する度に、それを第2の論理状態の信号ビットとして記録する工程を含んでいる請求項13記載の方法。
【請求項15】 前記置換える工程が、前記複数個の直列パルスを、RFパルス繰返し周波数で発生する既知の偶数個の直列パルスとして用意する工程を含み、前記変換する工程が、前記taxiクロック信号から判断して各々のビット期間の存在を検出する工程と、このようにして検出された各々のビット期間内に発生する直列パルスを計数する工程と、こうして計数されたビット期間内に前記既知の偶数個の直列パルスの内の大多数が存在する度に、それを第1の論理状態の信号ビットとして記録すると共に、他の数の直列パルスが発生する度に、それを第2の論理状態の信号ビットとして記録する工程とを含んでいる請求項13記載の方法。
【請求項16】 前記置換える工程が、RFパルス繰返し周波数で発生する4つの直列パルスを用意する工程を含み、前記変換する工程が、前記taxiクロック信号から判断して各々のビット期間の存在を検出する工程と、こうして検出されたビット期間内に4つのパルスの内の3個並びに4つのパルスの内の4個が発生したことを第1の論理状態の信号ビットとして記録すると共に、前記検出されたビット期間内にパルスなし並びに4個のパルスの内の1個及び4個のパルスの内の3個が存在する度に、それを第2の論理状態の信号ビットとして記録する工程とを含んでいる請求項13記載の方法。
【請求項17】 イメージング平面内に配置された試験物体を回転方向に取巻くようにした開口を持つと共に、該開口の両側にそれぞれ配置されたx線源及び検出器配列を持つ回転枠であって、前記x線源は前記開口の回転通路に沿った幾つかの角度位置の各々で前記イメージング平面内にx線を放出して、前記検出器配列が前記試験物体を通過した放出されたx線を受取り、また前記検出器配列は、それが受取ったx線の強度を表す画像信号を発生し、該画像信号の表示は直列ディジタル・ビット・データ信号であり、その各々の直列ディジタル・ビットは関連するビット期間内にデータ信号ビット速度で発生して、それぞれ交代的に第1の論理状態及び第2の論理状態を表し、それらが包括的に前記開口の関連する角度位置における試験物体のビューを表すように構成されている回転枠と、
該回転枠に対して固定である不動の枠あって、各々の前記角度位置における各々のビューに関連する前記直列ディジタル・ビット・データ信号を受取ると共に、前記ビューの合成として前記試験物体の断面画像を作るメモリつき信号プロセッサを持っている不動の枠とを更に有し、
前記信号送信器は前記回転枠上に配置されており、
前記第1及び第2の素子はそれぞれ前記回転枠及び前記不動の枠に配置されており、
前記信号受信器は前記不動の枠上に配置されている、請求項1記載の計算機式断層撮影装置。
【請求項18】 前記電磁カップラはRFスリップリングで構成される請求項17記載の計算機式断層撮影装置。
【請求項19】 前記信号送信器及び前記信号受信器のいずれもエミッタ結合ロジック(ECL)回路で構成されている請求項17記載の計算機式断層撮影装置。
【請求項1】 各々の信号ビットが関連するビット期間内に信号ビット速度で発生し且つ各々の信号ビットが交代的に第1の論理状態及び第2の論理状態を表しているような複数の信号ビットで構成されている直列ディジタル・ビット信号を、相対的に回転する第1の面から第2の面に結合する装置において、前記第1の面上に配置されていて、前記直列ディジタル・ビット信号をディジタル無線周波(RF)搬送波信号を用いて符号化してディジタル符号化直列ディジタル・ビット・データ信号を発生する信号送信器と、前記回転枠に配置された第1の素子及び前記不動の枠に配置された第2の素子を持ち、該第1の素子が前記信号送信器からの前記符号化直列ディジタル・ビット・データ信号を受取って、それを前記第2の素子に電磁結合するようにした電磁カップラと、前記第2の枠上に配置されていて、前記第2の素子に応答して前記ディジタル符号化直列ディジタル・ビット信号を符号化前の状態に変換する信号受信器と、を有し、
前記信号送信器は、前記直列ディジタル・ビット・データ信号の各々の第1の論理状態ビットに関連するビット期間だけをディジタル符号化し、前記信号受信器は、前記直列ディジタル・ビット・データ信号の符号化前の状態に対応して、受信した第1の論理状態の符号化信号を第1の論理状態ビット及び第2の論理状態ビットに変換することを特徴とする前記装置。
【請求項2】 前記信号送信器は、RFパルス繰返し周波数で発生する複数個の直列パルスを用いて、各々の第1の論理状態ビットの各々のビット期間を符号化する請求項1記載の装置。
【請求項3】 前記信号送信器は、送信器クロック及び位相固定ループを含んでいて、前記データ信号ビット速度に同期したtaxiクロック信号を発生し、該taxiクロック信号が前記ディジタル符号化直列ディジタル・ビット・データ信号のビット期間の発生を制御して、それをデータ信号ビット速度と同期させ、前記信号受信器は、受信した前記ディジタル符号化直列ディジタル・ビット・データ信号から前記taxiクロック信号を復元する信号検出回路を含んでいて、前記変換を前記データ信号ビット速度と同期させる請求項2記載の装置。
【請求項4】 前記信号送信器は、RFパルス繰返し周波数で発生する既知の偶数の直列パルスを用いて、各々の前記第1の論理状態ビットの各々のビット期間を符号化し、前記信号受信器は、ビット期間内に前記既知の偶数個の直列パルスの大多数が存在する毎に、それを第1の論理状態の信号ビットとして変換すると共に、この他のすべての数の直列パルスが発生したことを第2の論理状態の信号ビットとして変換する請求項3記載の装置。
【請求項5】 前記信号送信器は、RFパルス繰返し周波数で発生する既知の偶数個の直列パルスを用いて各々の前記第1の論理状態ビットの各々のビット期間を符号化し、前記信号受信器は、前記taxiクロック信号から各々のビット期間の存在を検出すると共に、各々の検出されたビット期間内に発生する直列パルスを計数して、前記検出されたビット期間内に前記既知の偶数個の直列パルスの大多数が存在する度に、それを第1の論理状態の信号ビットとして変換すると共に、他のそれぞれの数の直列ビットが発生したことを第2の論理状態の信号ビットとして変換する請求項3記載の装置。
【請求項6】 前記信号送信器は、RFパルス繰返し周波数で発生する4つの直列パルスを用いて、各々の前記第1の論理状態ビットの各々のビット期間を符号化し、前記信号受信器は、前記taxiクロック信号から各々のビット期間の存在を検出すると共に、検出された各々のビット期間内に発生する直列パルスを計数して、検出されたビット期間内に前記4個のパルスの内の3個並びに前記4個のパルス内の4個が存在する度に、それを第1の論理状態の信号ビットとして変換すると共に、前記検出されたビット期間内のパルスなし並びに4個のパルスの内1個及び4個のパルスの内の3個が存在する度に、それを第2の論理状態の信号ビットとして変換する請求項3記載の装置。
【請求項7】 前記信号送信器は、前記データ信号ビット速度に対応する周波数より少なくとも4倍高いRFパルス繰り返し周波数で前記4つの直列パルスを発生する請求項6記載の装置。
【請求項8】 前記信号送信器は、略50%デューティ・サイクルで前記4つの直列パルスを発生する請求項6記載の装置。
【請求項9】 前記信号送信器は更に、送信器クロック及び位相固定ループを含んでいて、前記データ信号ビット速度に同期したtaxiクロック信号を発生し、該taxiクロック信号が前記ディジタル符号化直列ディジタル・ビット・データ信号のビット期間の発生を制御して、それと前記データ信号ビット速度とを同期させ、前記信号受信器は、前記受信したディジタル符号化直列ディジタル・ビット・データ信号から前記taxiクロック信号を復元する信号検出回路を含んでいて、前記変換を前記データ信号ビット信号と同期させる請求項1記載の装置。
【請求項10】 前記信号送信器及び前記信号受信器の何れもエミッタ結合ロジック(ECL)回路素子で構成されている請求項1記載の装置。
【請求項11】 相対的に不動の枠に装着された回転枠を持つ形式であって、該回転枠がその中のイメージング平面に配置された試験物体を回転方向に取巻くようにした開口を持っていて、該回転枠の1つ又は更に多くの角度位置で試験物体のx線ビューを求めるようになっており、各々のビューが直列ディジタル・ビット・データ信号で構成され、各々の直列ディジタル・ビットが関連するビット期間内にデータ信号ビット速度で発生して、各々交代的に第1の論理状態及び第2の論理状態を表し、それらが包括的に所望のビューを表すようになっており、各々のビューに関連する直列ディジタル・ビット・データ信号が相対的に不動の枠に装着された信号プロセッサに供給され、該信号プロセッサがこのようなすべてのビューの合成として試験物体の断面画像を作るように構成されている計算機式断層撮影装置で、回転界面を横切って信号データを転送する方法において、ディジタル無線周波(RF)搬送波信号を用いて前記回転枠上で前記直列ディジタル・ビット・データ信号を符号化してディジタル符号化直列ディジタル・ビット・データ信号を発生する工程と、それぞれ前記回転枠上に配置された第1の素子及び不動の枠上に配置された第2の素子を持つ電磁カップラを用いて、前記ディジタル符号化直列ディジタル・ビット信号を前記第1の素子に加えて、該第1の素子から第2の素子へ電磁結合する工程と、前記第2の素子からディジタル符号化直列ディジタル・ビット・データ信号を受取り、該符号化信号を符号化前の状態に変換する工程と、有しており、
前記符号化する工程が、各々のビット期間の存在を確認する工程と、確認されたビット期間の中から、第1の論理状態ビットを持つビット期間を検出する工程と、各々の第1の論理状態のビット期間をディジタルRF搬送波信号で変調する工程とを含んでいることを特徴とする前記方法。
【請求項12】 前記変調する工程が、前記第1の論理状態の信号ビットを、RFパルス繰返し周波数で発生する複数個の直列パルスに置換える工程を含んでいる請求項11記載の方法。
【請求項13】 更に、前記回転枠上でtaxiクロック信号を発生する工程と、該taxiクロック信号を前記データ信号ビット速度と同期させる工程と、同期させたtaxiクロック信号を用いて、前記回転枠上でのディジタル符号化直列ディジタル・ビット・データ信号のビット期間の発生を制御して、それをデータ信号ビット速度と同期させるようにする工程と、受信したディジタル符号化直列ディジタル・ビット・データ信号から前記不動の枠で前記taxiクロック信号を抽出して、前記変換を前記データ信号ビット速度と同期させる工程と、を含んでいる請求項12記載の方法。
【請求項14】 前記置換える工程が、前記複数個の直列のパルスをRFパルス繰返し周波数で発生する既知の偶数個の直列パルスとして用意する工程を含み、前記変換する工程が、ビット期間内に前記既知の偶数個の直列パルスの内の大多数が存在する毎に、それを第1の論理状態の信号ビットとして記録すると共に、この他の数の直列パルスが発生する度に、それを第2の論理状態の信号ビットとして記録する工程を含んでいる請求項13記載の方法。
【請求項15】 前記置換える工程が、前記複数個の直列パルスを、RFパルス繰返し周波数で発生する既知の偶数個の直列パルスとして用意する工程を含み、前記変換する工程が、前記taxiクロック信号から判断して各々のビット期間の存在を検出する工程と、このようにして検出された各々のビット期間内に発生する直列パルスを計数する工程と、こうして計数されたビット期間内に前記既知の偶数個の直列パルスの内の大多数が存在する度に、それを第1の論理状態の信号ビットとして記録すると共に、他の数の直列パルスが発生する度に、それを第2の論理状態の信号ビットとして記録する工程とを含んでいる請求項13記載の方法。
【請求項16】 前記置換える工程が、RFパルス繰返し周波数で発生する4つの直列パルスを用意する工程を含み、前記変換する工程が、前記taxiクロック信号から判断して各々のビット期間の存在を検出する工程と、こうして検出されたビット期間内に4つのパルスの内の3個並びに4つのパルスの内の4個が発生したことを第1の論理状態の信号ビットとして記録すると共に、前記検出されたビット期間内にパルスなし並びに4個のパルスの内の1個及び4個のパルスの内の3個が存在する度に、それを第2の論理状態の信号ビットとして記録する工程とを含んでいる請求項13記載の方法。
【請求項17】 イメージング平面内に配置された試験物体を回転方向に取巻くようにした開口を持つと共に、該開口の両側にそれぞれ配置されたx線源及び検出器配列を持つ回転枠であって、前記x線源は前記開口の回転通路に沿った幾つかの角度位置の各々で前記イメージング平面内にx線を放出して、前記検出器配列が前記試験物体を通過した放出されたx線を受取り、また前記検出器配列は、それが受取ったx線の強度を表す画像信号を発生し、該画像信号の表示は直列ディジタル・ビット・データ信号であり、その各々の直列ディジタル・ビットは関連するビット期間内にデータ信号ビット速度で発生して、それぞれ交代的に第1の論理状態及び第2の論理状態を表し、それらが包括的に前記開口の関連する角度位置における試験物体のビューを表すように構成されている回転枠と、
該回転枠に対して固定である不動の枠あって、各々の前記角度位置における各々のビューに関連する前記直列ディジタル・ビット・データ信号を受取ると共に、前記ビューの合成として前記試験物体の断面画像を作るメモリつき信号プロセッサを持っている不動の枠とを更に有し、
前記信号送信器は前記回転枠上に配置されており、
前記第1及び第2の素子はそれぞれ前記回転枠及び前記不動の枠に配置されており、
前記信号受信器は前記不動の枠上に配置されている、請求項1記載の計算機式断層撮影装置。
【請求項18】 前記電磁カップラはRFスリップリングで構成される請求項17記載の計算機式断層撮影装置。
【請求項19】 前記信号送信器及び前記信号受信器のいずれもエミッタ結合ロジック(ECL)回路で構成されている請求項17記載の計算機式断層撮影装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13969798P | 1998-08-25 | 1998-08-25 | |
US09/139697 | 1998-08-25 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2000229077A JP2000229077A (ja) | 2000-08-22 |
JP2000229077A5 true JP2000229077A5 (ja) | 2009-01-08 |
JP4424564B2 JP4424564B2 (ja) | 2010-03-03 |
Family
ID=22487888
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP23634599A Expired - Lifetime JP4424564B2 (ja) | 1998-08-25 | 1999-08-24 | 回転界面を横切ってディジタル信号データを結合する装置と方法 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP4424564B2 (ja) |
DE (1) | DE69929287T2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016068505A1 (ko) * | 2014-10-31 | 2016-05-06 | (주)뮤트로닉스 | 전자파를 이용한 신호 처리 장치 및 이의 제어 방법 |
KR101724207B1 (ko) | 2014-10-31 | 2017-04-07 | (주)뮤트로닉스 | 전자파를 이용한 신호 처리 장치 및 이의 제어 방법 |
-
1999
- 1999-08-20 DE DE69929287T patent/DE69929287T2/de not_active Expired - Lifetime
- 1999-08-24 JP JP23634599A patent/JP4424564B2/ja not_active Expired - Lifetime
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1112648B1 (en) | A system and method for sending and receiving data signals over a clock signal line | |
US10817014B2 (en) | System and method for synchronizing networked components | |
US6292919B1 (en) | Methods and apparatus for exchanging data in an imaging system | |
JP3421889B2 (ja) | 通信方法、通信システム、送信方法、送信装置、受信方法、受信装置、立体映像装置、立体映像装置用送信機及び立体映像装置用受信機 | |
EP0982681B1 (en) | Digital encoding of rf computerized tomography data | |
US4038590A (en) | Pulse code modulation radio control system | |
US7844020B2 (en) | Transmission system, transmitter, receiver, and transmission method | |
KR100306938B1 (ko) | 직렬 데이터와 클록 신호를 합성하는 방법 및 장치 | |
JP2000229077A5 (ja) | ||
EP0464457B1 (en) | Optical bus transmission method and transmitting-side encoder and receiving-side decoder therefor | |
US4759040A (en) | Digital synchronizing circuit | |
CA1333725C (en) | Optical communications transmitter and receiver | |
US4947394A (en) | Spare channel monitor circuit | |
US5163072A (en) | Optical communications transmitter and receiver | |
JP3399768B2 (ja) | 信号伝送装置 | |
JP4424564B2 (ja) | 回転界面を横切ってディジタル信号データを結合する装置と方法 | |
US5025459A (en) | Optical communications transmitter and receiver | |
US3249763A (en) | Clock signal generator | |
US4069504A (en) | Digital transmission method for coded video signals | |
Carrió | The Data Acquisition System for the ATLAS Tile Calorimeter Phase-II Upgrade Demonstrator | |
KR0139755B1 (ko) | 디지탈 오디오신호의 변조장치 | |
SU1688430A1 (ru) | Способ синхронной передачи дискретной информации в волоконно-оптических системах св зи | |
KR100285538B1 (ko) | 주파수 가변 맨체스터 코딩 시스템 | |
JP2786136B2 (ja) | データ回線接続装置 | |
GB2359223A (en) | Clock recovery where the clock is synchronised to its own output transitions when there are no input data transitions |