JP2000183727A - Digital cmos circuit - Google Patents

Digital cmos circuit

Info

Publication number
JP2000183727A
JP2000183727A JP10357276A JP35727698A JP2000183727A JP 2000183727 A JP2000183727 A JP 2000183727A JP 10357276 A JP10357276 A JP 10357276A JP 35727698 A JP35727698 A JP 35727698A JP 2000183727 A JP2000183727 A JP 2000183727A
Authority
JP
Japan
Prior art keywords
differential
input terminal
output
voltage
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10357276A
Other languages
Japanese (ja)
Other versions
JP3173486B2 (en
Inventor
Katsumasa Kurata
勝正 倉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP35727698A priority Critical patent/JP3173486B2/en
Publication of JP2000183727A publication Critical patent/JP2000183727A/en
Application granted granted Critical
Publication of JP3173486B2 publication Critical patent/JP3173486B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Logic Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a digital CMOS circuit whose threshold voltage can be controlled. SOLUTION: A voltage Vdd/2 is applied to a reference voltage input terminal 7. When an input terminal 5 receives 0 V, a PMOS transistor(TR) 10 is conductive and a voltage at an output terminal 6 is equal to a voltage of a 1st power supply Vdd. In this case, a switch 30 is open to shut off a current flowing from the 1st power supply 1 to a 2nd power supply 2. When the input terminal 5 receives a voltage of about Vdd/2, differential pair TRs 100, 200 compare the voltage at the input terminal 5 with a voltage at the reference voltage input terminal 7 to decide the share of the current. When the voltage at the input terminal 5 is a little than the Vdd/2, the voltage at the output terminal 6 is close to the Vdd, and when the voltage at the input terminal 5 is a little than the Vdd/2, the voltage at the output terminal 6 is close to 0 V. When the voltage at the input terminal 5 is equal to the Vdd, an NMOS TR 20 is conductive and the voltage at the output terminal 6 is as low as a voltage of the 2nd power supply, that is, 0 V. In this case, a switch 40 is open to shut off a current flowing from the 1st power supply 1 to the 2nd power supply 2.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は、しきい値電圧が
制御可能なデジタルCMOS回路に関する。
The present invention relates to a digital CMOS circuit whose threshold voltage can be controlled.

【0002】[0002]

【従来の技術】図4は、従来のデジタルCMOS回路の
回路図である。図4に示すデジタルCMOS回路では、
入力端子5におけるしきい値電圧が、通常、第1電源1
の電圧Vddの20%から80%の範囲に入るように設
計されているが、その値は良く知られているように、N
MOSトランジスタおよびPMOSトランジスタのしき
い値電圧に影響される。
2. Description of the Related Art FIG. 4 is a circuit diagram of a conventional digital CMOS circuit. In the digital CMOS circuit shown in FIG.
When the threshold voltage at the input terminal 5 is
Is designed to fall within the range of 20% to 80% of the voltage Vdd of the
It is affected by the threshold voltages of the MOS transistor and the PMOS transistor.

【0003】また、近年プロセスの微細化が進む中で電
源電圧が低下してきているので、いわゆるデジタル信号
のノイズマージンが少なくなってきており、しきい値電
圧がノイズマージンに与える影響が大きくなってきてい
る。
In addition, since the power supply voltage has been reduced in recent years as the process has been miniaturized, the so-called digital signal noise margin has been reduced, and the threshold voltage has a greater influence on the noise margin. ing.

【0004】さらに、携帯電話機等の電池駆動システム
では、一度の充電で長時間使えるようにするために、低
消費電流化が求められている。
Further, in a battery-driven system such as a portable telephone, low current consumption is required in order to use the battery for a long time with a single charge.

【0005】[0005]

【発明が解決しようとする課題】上述したように、従来
のデジタルCMOS回路では、入力端子におけるしきい
値電圧が、PMOSおよびNMOSトランジスタのしき
い値電圧に影響される度合いが大きく、また、電源電圧
が低下とともに、デジタル信号のノイズマージンが少な
くなってきているために、しきい値電圧がノイズマージ
ンに与える影響が大きくなってきており、回路のしきい
値電圧を制御できる回路が望まれている。しかも、低消
費電流化の要請から、精度はそこそこで良いが、アナロ
グのコンパレータのように定常的に電流を必要としない
回路が望まれている。
As described above, in the conventional digital CMOS circuit, the threshold voltage at the input terminal is greatly influenced by the threshold voltages of the PMOS and NMOS transistors, As the voltage drops and the noise margin of digital signals is decreasing, the influence of the threshold voltage on the noise margin is increasing, and a circuit that can control the threshold voltage of the circuit is desired. I have. In addition, due to the demand for low current consumption, a circuit that does not require a constant current like an analog comparator is desired, although the accuracy is good.

【0006】この発明の目的は、しきい値電圧が制御可
能であり、また、定常的な電流を流すことがないデジタ
ルCMOS回路を提供することにある。
An object of the present invention is to provide a digital CMOS circuit in which a threshold voltage can be controlled and a steady current does not flow.

【0007】[0007]

【課題を解決するための手段】この発明のデジタルCM
OS回路は、一方の差動入力が入力端子に接続され、他
方の差動入力が基準電圧入力端子に接続され、一方の差
動出力が出力端子に接続されている差動ペアPMOSト
ランジスタと、ドレインが前記差動ペアPMOSトラン
ジスタのソースに接続され、ソースが第1電源に接続さ
れ、ゲートが入力端子に接続されたPMOSトランジス
タと、前記差動ペアPMOSトランジスタの他方の差動
出力と第2電源との間に接続された第1のスイッチと、
一方の差動入力が入力端子に接続され、他方の差動入力
が基準電圧入力端子に接続され、一方の差動出力が出力
端子に接続されている差動ペアNMOSトランジスタ
と、ドレインが前記差動ペアNMOSトランジスタのソ
ースに接続され、ソースが第2電源に接続され、ゲート
が入力端子に接続されたNMOSトランジスタと、前記
差動ペアNMOSトランジスタの他方の差動出力と第1
電源との間に接続された第2のスイッチと、入力が出力
端子に接続され、出力が前記第1のスイッチと第2のス
イッチのそれぞれの制御端子に接続されたスイッチ制御
回路と、を備えることを特徴とする。
Means for Solving the Problems Digital CM of the present invention
The OS circuit includes a differential pair PMOS transistor having one differential input connected to the input terminal, the other differential input connected to the reference voltage input terminal, and one differential output connected to the output terminal; A PMOS transistor having a drain connected to the source of the differential pair PMOS transistor, a source connected to the first power supply, and a gate connected to the input terminal; a second differential output of the differential pair PMOS transistor; A first switch connected between the power supply;
A differential pair NMOS transistor having one differential input connected to the input terminal, the other differential input connected to the reference voltage input terminal, and one differential output connected to the output terminal; An NMOS transistor having a source connected to the source of the active pair NMOS transistor, a source connected to the second power supply, and a gate connected to the input terminal; the other differential output of the differential pair NMOS transistor;
A second switch connected between the power supply and a switch control circuit having an input connected to the output terminal and an output connected to respective control terminals of the first switch and the second switch; It is characterized by the following.

【0008】[0008]

【発明の実施の形態】次に、この発明の実施の形態につ
いて図面を参照して説明する。
Next, an embodiment of the present invention will be described with reference to the drawings.

【0009】図1は、この発明の第1の実施の形態を示
すデジタルCMOS回路の回路図である。図1におい
て、PMOSトランジスタ10と差動ペアPMOSトラ
ンジスタ100で構成される差動回路と、これと対称に
構成されたNMOSトランジスタ20と差動ペアNMO
Sトランジスタ200で構成される差動回路のそれぞれ
の一方の差動入力が入力端子5に接続され、それぞれの
他方の差動入力が基準電圧入力端子7に接続されてい
る。
FIG. 1 is a circuit diagram of a digital CMOS circuit showing a first embodiment of the present invention. In FIG. 1, a differential circuit including a PMOS transistor 10 and a differential pair PMOS transistor 100, an NMOS transistor 20 and a differential pair NMO
One differential input of the differential circuit constituted by the S transistor 200 is connected to the input terminal 5, and the other differential input is connected to the reference voltage input terminal 7.

【0010】差動ペアPMOSトランジスタ100の一
方の差動出力と差動ペアNMOSトランジスタ200の
一方の差動出力は相互接続され、かつ出力端子6に接続
されている。また、差動ペアPMOSトランジスタ10
0の他方の差動出力は、スイッチ30を通して第2電源
2に接続され、差動ペアNMOSトランジスタ200の
他方の差動出力は、スイッチ40を通して第1電源1に
接続されている。
One differential output of the differential pair PMOS transistor 100 and one differential output of the differential pair NMOS transistor 200 are interconnected and connected to the output terminal 6. Also, the differential pair PMOS transistor 10
The other differential output of 0 is connected to the second power supply 2 through the switch 30, and the other differential output of the differential pair NMOS transistor 200 is connected to the first power supply 1 through the switch 40.

【0011】PMOSトランジスタ10のソースは第1
電源1に接続され、ドレインは差動ペアPMOSトラン
ジスタ100のソースに接続され、ゲートは入力端子5
に接続されており、NMOSトランジスタ20のソース
は第2電源2に接続され、ドレインは差動ペアNMOS
トランジスタ200ソースに接続され、ゲートは入力端
子5に接続されている。
The source of the PMOS transistor 10 is the first
The power supply 1 is connected, the drain is connected to the source of the differential pair PMOS transistor 100, and the gate is connected to the input terminal 5
The source of the NMOS transistor 20 is connected to the second power supply 2 and the drain is a differential pair NMOS.
The transistor 200 is connected to the source, and the gate is connected to the input terminal 5.

【0012】スイッチ制御回路300の入力は出力端子
6に接続され、その出力はスイッチ30とスイッチ40
のそれぞれの制御端子に接続されている。
The input of the switch control circuit 300 is connected to the output terminal 6, and the output thereof is connected to the switch 30 and the switch 40.
Are connected to the respective control terminals.

【0013】図2は、差動ペアPMOSトランジスタ1
00の一例を示す図である。差動ペアPMOSトランジ
スタは、図2に示すように2つのPMOSトランジスタ
のソース側が相互に接続されている。
FIG. 2 shows a differential pair PMOS transistor 1
It is a figure showing an example of 00. In the differential pair PMOS transistor, as shown in FIG. 2, the source sides of two PMOS transistors are connected to each other.

【0014】図3は、差動ペアNMOSトランジスタ2
00の一例を示す図である。差動ペアNMOSトランジ
スタは、図3に示すように、2つのNMOSトランジス
タのソース側が相互に接続されている。
FIG. 3 shows a differential pair NMOS transistor 2
It is a figure showing an example of 00. In the differential pair NMOS transistor, as shown in FIG. 3, the source sides of two NMOS transistors are connected to each other.

【0015】次に、この実施の形態の動作について図1
を参照して説明する。
Next, the operation of this embodiment will be described with reference to FIG.
This will be described with reference to FIG.

【0016】第1電源1にVddという電圧が印加さ
れ、第2電源2にゼロの電圧が印加され、基準電圧入力
端子7にVdd/2が印加された状態とする。この時、
入力端子5にゼロからVddへと変化する電圧が印加さ
れた時のことを考える。
A state is assumed in which a voltage Vdd is applied to the first power supply 1, a zero voltage is applied to the second power supply 2, and Vdd / 2 is applied to the reference voltage input terminal 7. At this time,
Consider a case where a voltage that changes from zero to Vdd is applied to the input terminal 5.

【0017】まず、入力端子5の電圧がゼロの時を考え
る。この状態では、NMOSトランジスタ20は、OF
F状態であって、電流I20、I200ともゼロであ
り、他方、PMOSトランジスタ10はON状態であ
り、差動ペアPMOSトランジスタ100は、I100
を流しうるべくONしている。したがって、出力端子6
は、Vddまで電圧が高くなっている。
First, consider the case where the voltage at the input terminal 5 is zero. In this state, the NMOS transistor 20
In the F state, the currents I20 and I200 are both zero, while the PMOS transistor 10 is in the ON state, and the differential pair PMOS transistor 100
Is turned on so that can be flowed. Therefore, output terminal 6
Has a voltage as high as Vdd.

【0018】この時、スイッチ制御回路300は、出力
端子6がハイレベルであることを検出し、スイッチ30
をOFFにし、スイッチ40をONにする。これは、第
1電源1→PMOSトランジスタ10→差動ペアPMO
Sトランジスタ100→スイッチ30→第2電源2へと
定常的に電流が流れないようにするためである。
At this time, the switch control circuit 300 detects that the output terminal 6 is at a high level,
Is turned off and the switch 40 is turned on. This is because the first power supply 1 → the PMOS transistor 10 → the differential pair PMO
This is to prevent a steady current from flowing from the S transistor 100 → the switch 30 → the second power supply 2.

【0019】次に、入力端子5の電圧がVdd/2の前
後で変化する時を考える。この状態では、PMOSトラ
ンジスタ10、NMOSトランジスタ20、スイッチ4
0はON状態であり、スイッチ30はOFF状態であ
り、電流I10、I20が流れている。電流I100
は、スイッチ30がOFFしているので、電流I10と
同じ電流が流れている。
Next, consider the case where the voltage of the input terminal 5 changes before and after Vdd / 2. In this state, the PMOS transistor 10, the NMOS transistor 20, the switch 4
0 indicates an ON state, the switch 30 indicates an OFF state, and currents I10 and I20 are flowing. Current I100
Since the switch 30 is OFF, the same current as the current I10 flows.

【0020】一方、電流I200は、入力端子5の電圧
と基準電圧入力7の電圧を比較からI20の電流が配分
された値である。電流I200、つまりI20の配分
は、入力端子5の電圧がVdd/2前後で大幅に変化す
る。入力端子5の電圧が上昇し、能力的にI200>I
100となった時、出力端子6はゼロ側に傾いて行く。
出力端子6の電圧レベルがローレベルの範囲に入った
時、スイッチ制御回路300が働いて、スイッチ30を
ON、スイッチ40をOFFにする。スイッチ30がO
NすることでI100の電流が更に減り、スイッチ40
がOFFすることでI200の電流がさらに増え、出力
端子6の電圧レベルの下降が加速される。
On the other hand, the current I200 is a value to which the current of I20 is distributed by comparing the voltage of the input terminal 5 and the voltage of the reference voltage input 7. The distribution of the current I200, i.e., I20, greatly changes when the voltage of the input terminal 5 is around Vdd / 2. The voltage of the input terminal 5 rises, and I200> I
When it reaches 100, the output terminal 6 tilts to the zero side.
When the voltage level of the output terminal 6 enters the low level range, the switch control circuit 300 operates to turn on the switch 30 and turn off the switch 40. Switch 30 is O
N further reduces the current in I100,
Is turned off, the current of I200 further increases, and the decrease in the voltage level of the output terminal 6 is accelerated.

【0021】次に、入力端子5の電圧がVddの時を考
える。この状態では、PMOSトランジスタ10はOF
F状態であって、電流I10、I100ともゼロであ
り、他方、NMOSトランジスタ20はON状態であ
り、差動ペアNMOSトランジスタ200は、I200
を流しうるべくONしている。したがって、出力端子6
は、ゼロVまで電圧が低くなっている。
Next, consider the case where the voltage of the input terminal 5 is Vdd. In this state, the PMOS transistor 10
In the F state, the currents I10 and I100 are both zero, while the NMOS transistor 20 is in the ON state, and the differential pair NMOS transistor 200 is
Is turned on so that can be flowed. Therefore, output terminal 6
Has a voltage as low as zero volts.

【0022】この時、スイッチ30はONし、スイッチ
40はOFFしている。これは、スイッチ40をOFF
にして、第1電源1→スイッチ40→差動ペアNMOS
トランジスタ200→NMOSトランジスタ20→第2
電源2へと定常的に電流が流れないようにするためであ
る。
At this time, the switch 30 is ON and the switch 40 is OFF. This turns off the switch 40
And the first power supply 1 → switch 40 → differential pair NMOS
Transistor 200 → NMOS transistor 20 → Second
This is to prevent the current from constantly flowing to the power supply 2.

【0023】上述のように、この実施の形態は、入力が
基準電圧と比較され、出力が変化し、MOSトランジス
タの閾値の影響を直接受け難い回路として動作する。し
かも定常的に電流が流れない。
As described above, this embodiment operates as a circuit in which the input is compared with the reference voltage, the output is changed, and the influence of the threshold value of the MOS transistor is hardly affected. Moreover, no current flows constantly.

【0024】図4は、この発明の第1の実施の形態の具
体例を示す回路図である。図1との違いは、スイッチ3
0がPMOSトランジスタで、スイッチ40がNMOS
トランジスタで、スイッチ制御回路が正転アンプで構成
されていることである。動作は上に述べた通りである。
FIG. 4 is a circuit diagram showing a specific example of the first embodiment of the present invention. The difference from FIG.
0 is a PMOS transistor and switch 40 is an NMOS transistor
That is, the switch control circuit is constituted by a non-inverting amplifier with a transistor. The operation is as described above.

【0025】図5は、この発明の第2の実施の形態を示
す回路図である。第1の実施の形態と異なり、スイッチ
制御回路300が、ヒステリシス付き正転アンプで構成
されている。
FIG. 5 is a circuit diagram showing a second embodiment of the present invention. Unlike the first embodiment, the switch control circuit 300 is configured by a non-inverting amplifier with hysteresis.

【0026】図6は、この発明の第3の実施の形態を示
す回路図である。第3の実施の形態は、スイッチ制御回
路300を使わず、直接出力端子の信号でスイッチ30
とスイッチ40を制御する構成となっている。
FIG. 6 is a circuit diagram showing a third embodiment of the present invention. The third embodiment does not use the switch control circuit 300, but uses the signal of the output terminal directly to switch 30.
And the switch 40 are controlled.

【0027】[0027]

【発明の効果】以上説明したように、この発明は、従来
のデジタルCMOS回路のように、回路のしきい値電圧
が、PMOSおよびNMOSトランジスタのしきい値電
圧に影響される度合いが小さくなり、しきい値電圧のば
らつき範囲を制御可能とすることができる。特に電源電
圧が低い領域では、しきい値電圧がノイズマージンに与
える影響が大きくなってくるので、なるべく電源の半分
近くにしきい値電圧を制御できることは、ノイズマージ
ンにたいする効果が大きい。
As described above, according to the present invention, unlike a conventional digital CMOS circuit, the degree to which the threshold voltage of a circuit is affected by the threshold voltages of PMOS and NMOS transistors is reduced. The variation range of the threshold voltage can be controlled. In particular, in a region where the power supply voltage is low, the influence of the threshold voltage on the noise margin increases. Therefore, controlling the threshold voltage as close to half of the power supply as possible has a great effect on the noise margin.

【0028】また、この発明は、定常的な電流の流れを
制限するので、消費電流を低減することができる。
Further, according to the present invention, since the steady current flow is restricted, the current consumption can be reduced.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明の第1の実施の形態を示すデジタルC
MOS回路の回路図である。
FIG. 1 is a digital C showing a first embodiment of the present invention.
FIG. 3 is a circuit diagram of a MOS circuit.

【図2】PMOS差動ペアトランジスタの一例を示す図
である。
FIG. 2 is a diagram illustrating an example of a PMOS differential pair transistor.

【図3】NMOS差動ペアトランジスタの一例を示す図
である。
FIG. 3 is a diagram illustrating an example of an NMOS differential pair transistor.

【図4】この発明の第1の実施の形態の具体例を示す回
路図である。
FIG. 4 is a circuit diagram showing a specific example of the first embodiment of the present invention.

【図5】この発明の第2の実施の形態を示す回路図であ
る。
FIG. 5 is a circuit diagram showing a second embodiment of the present invention.

【図6】この発明の第3の実施の形態を示す回路図であ
る。
FIG. 6 is a circuit diagram showing a third embodiment of the present invention.

【図7】従来のデジタルCMOS回路の回路図である。FIG. 7 is a circuit diagram of a conventional digital CMOS circuit.

【符号の説明】[Explanation of symbols]

1 第1電源 2 第2電源 5 入力端子 6 出力端子 7 基準電圧入力端子 10,50 PMOSトランジスタ 20,60 NMOSトランジスタ 30,40 スイッチ 100 差動ペアPMOSトランジスタ 200 差動ペアNMOSトランジスタ 300 スイッチ制御回路 DESCRIPTION OF SYMBOLS 1 1st power supply 2 2nd power supply 5 Input terminal 6 Output terminal 7 Reference voltage input terminal 10,50 PMOS transistor 20,60 NMOS transistor 30,40 Switch 100 Differential pair PMOS transistor 200 Differential pair NMOS transistor 300 Switch control circuit

───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 5J055 AX12 AX39 AX48 AX54 AX65 BX16 CX24 DX22 DX56 DX72 DX83 EX07 EX21 EY21 EZ00 EZ07 EZ08 FX12 FX17 FX35 GX01 5J056 AA00 BB10 BB17 BB38 BB40 CC00 CC25 DD13 DD28 EE07 EE11 FF06 FF08 GG09  ──────────────────────────────────────────────────続 き Continued on the front page F term (reference) 5J055 AX12 AX39 AX48 AX54 AX65 BX16 CX24 DX22 DX56 DX72 DX83 EX07 EX21 EY21 EZ00 EZ07 EZ08 FX12 FX17 FX35 GX01 5J056 AA00 BB10 BB17 BB38 BB40 CC00 CC25 DD13 DD28 DD13 DD

Claims (6)

【特許請求の範囲】[Claims] 【請求項1】一方の差動入力が入力端子に接続され、他
方の差動入力が基準電圧入力端子に接続され、一方の差
動出力が出力端子に接続されている差動ペアPMOSト
ランジスタと、 ドレインが前記差動ペアPMOSトランジスタのソース
に接続され、ソースが第1電源に接続され、ゲートが入
力端子に接続されたPMOSトランジスタと、 前記差動ペアPMOSトランジスタの他方の差動出力と
第2電源との間に接続された第1のスイッチと、 一方の差動入力が入力端子に接続され、他方の差動入力
が基準電圧入力端子に接続され、一方の差動出力が出力
端子に接続されている差動ペアNMOSトランジスタ
と、 ドレインが前記差動ペアNMOSトランジスタのソース
に接続され、ソースが第2電源に接続され、ゲートが入
力端子に接続されたNMOSトランジスタと、 前記差動ペアNMOSトランジスタの他方の差動出力と
第1電源との間に接続された第2のスイッチと、 入力が出力端子に接続され、出力が前記第1のスイッチ
と第2のスイッチのそれぞれの制御端子に接続されたス
イッチ制御回路と、を備えることを特徴とするデジタル
CMOS回路。
1. A differential pair PMOS transistor having one differential input connected to an input terminal, the other differential input connected to a reference voltage input terminal, and one differential output connected to an output terminal. A PMOS transistor having a drain connected to the source of the differential pair PMOS transistor, a source connected to the first power supply, and a gate connected to the input terminal; A first switch connected between the two power supplies, one differential input is connected to the input terminal, the other differential input is connected to the reference voltage input terminal, and one differential output is connected to the output terminal. A connected differential pair NMOS transistor, a drain connected to the source of the differential pair NMOS transistor, a source connected to the second power supply, and a gate connected to the input terminal NMOS transistor, a second switch connected between the other differential output of the differential pair NMOS transistor and a first power supply, an input connected to an output terminal, and an output connected to the first switch. And a switch control circuit connected to each control terminal of the second switch.
【請求項2】一方の差動入力が入力端子に接続され、他
方の差動入力が基準電圧入力端子に接続され、一方の差
動出力が出力端子に接続されている差動ペアPMOSト
ランジスタと、 ドレインが前記差動ペアPMOSトランジスタのソース
に接続され、ソースが第1電源に接続され、ゲートが入
力端子に接続された第1のPMOSトランジスタと、 ソースが前記差動ペアPMOSトランジスタの他方の差
動出力に接続され、ドレインが第2電源に接続された第
2のPMOSトランジスタと、 一方の差動入力が入力端子に接続され、他方の差動入力
が基準電圧入力端子に接続され、一方の差動出力が出力
端子に接続されている差動ペアNMOSトランジスタ
と、 ドレインが前記差動ペアNMOSトランジスタのソース
に接続され、ソースが第2電源に接続され、ゲートが入
力端子に接続された第1のNMOSトランジスタと、 ソースが前記差動ペアNMOSトランジスタの他方の差
動出力に接続され、ドレインが第1電源に接続された第
2のNMOSトランジスタと、 入力が出力端子に接続され、出力が前記第2のPMOS
トランジスタおよび第2のNMOSトランジスタのゲー
トに接続された正転アンプで構成されたスイッチ制御回
路と、を備えることを特徴とするデジタルCMOS回
路。
2. A differential pair PMOS transistor having one differential input connected to an input terminal, the other differential input connected to a reference voltage input terminal, and one differential output connected to an output terminal. A first PMOS transistor having a drain connected to the source of the differential pair PMOS transistor, a source connected to the first power supply, and a gate connected to the input terminal; and a source connected to the other of the differential pair PMOS transistor. A second PMOS transistor connected to the differential output and having a drain connected to the second power supply; one differential input connected to the input terminal; the other differential input connected to the reference voltage input terminal; A differential pair NMOS transistor having a differential output connected to the output terminal; a drain connected to the source of the differential pair NMOS transistor; A first NMOS transistor having a gate connected to the input terminal, a second NMOS transistor having a source connected to the other differential output of the differential pair NMOS transistor, and a drain connected to the first power supply; And an input connected to the output terminal and an output connected to the second PMOS transistor.
And a switch control circuit including a non-inverting amplifier connected to the gates of the transistor and the second NMOS transistor.
【請求項3】前記正転アンプが、ヒステリシス付き正転
アンプであることを特徴とする請求項2に記載のデジタ
ルCMOS回路。
3. The digital CMOS circuit according to claim 2, wherein said non-inverting amplifier is a non-inverting amplifier with hysteresis.
【請求項4】一方の差動入力が入力端子に接続され、他
方の差動入力が基準電圧入力端子に接続され、一方の差
動出力が出力端子に接続されている差動ペアPMOSト
ランジスタと、 ドレインが前記差動ペアPMOSトランジスタのソース
に接続され、ソースが第1電源に接続され、ゲートが入
力端子に接続された第1のPMOSトランジスタと、 ソースが前記差動ペアPMOSトランジスタの他方の差
動出力に接続され、ドレインが第2電源に接続され、ゲ
ートが出力端子に接続された第2のPMOSトランジス
タと、 一方の差動入力が入力端子に接続され、他方の差動入力
が基準電圧入力端子に接続され、一方の差動出力が出力
端子に接続されている差動ペアNMOSトランジスタ
と、 ドレインが前記差動ペアNMOSトランジスタのソース
に接続され、ソースが第2電源に接続され、ゲートが入
力端子に接続された第1のNMOSトランジスタと、 ソースが前記差動ペアNMOSトランジスタの他方の差
動出力に接続され、ドレインが第1電源に接続され、ゲ
ートが出力端子に接続された第2のNMOSトランジス
タと、を備えることを特徴とするデジタルCMOS回
路。
4. A differential pair PMOS transistor having one differential input connected to an input terminal, the other differential input connected to a reference voltage input terminal, and one differential output connected to an output terminal. A first PMOS transistor having a drain connected to the source of the differential pair PMOS transistor, a source connected to the first power supply, and a gate connected to the input terminal; and a source connected to the other of the differential pair PMOS transistor. A second PMOS transistor connected to the differential output, the drain connected to the second power supply, and the gate connected to the output terminal; one differential input connected to the input terminal; A differential pair NMOS transistor having one differential output connected to the voltage input terminal and one differential output connected to the output terminal; and a drain connected to the differential pair NMOS transistor. A first NMOS transistor having a source connected to the second power supply and a gate connected to the input terminal; a source connected to the other differential output of the differential pair NMOS transistor; A second NMOS transistor connected to one power supply and having a gate connected to the output terminal.
【請求項5】低電圧駆動LSIの入力段に用いられるこ
とを特徴とする請求項1〜4のいずれかに記載のデジタ
ルCMOS回路。
5. The digital CMOS circuit according to claim 1, wherein the digital CMOS circuit is used in an input stage of a low voltage drive LSI.
【請求項6】請求項1〜5のいずれかに記載のデジタル
CMOS回路を用いたことを特徴とする携帯端末機用L
SI。
6. An L for a portable terminal, wherein the digital CMOS circuit according to claim 1 is used.
SI.
JP35727698A 1998-12-16 1998-12-16 Digital CMOS circuit Expired - Fee Related JP3173486B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP35727698A JP3173486B2 (en) 1998-12-16 1998-12-16 Digital CMOS circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP35727698A JP3173486B2 (en) 1998-12-16 1998-12-16 Digital CMOS circuit

Publications (2)

Publication Number Publication Date
JP2000183727A true JP2000183727A (en) 2000-06-30
JP3173486B2 JP3173486B2 (en) 2001-06-04

Family

ID=18453294

Family Applications (1)

Application Number Title Priority Date Filing Date
JP35727698A Expired - Fee Related JP3173486B2 (en) 1998-12-16 1998-12-16 Digital CMOS circuit

Country Status (1)

Country Link
JP (1) JP3173486B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6320663B1 (en) 1999-01-22 2001-11-20 Cymer, Inc. Method and device for spectral measurements of laser beam
JP6053240B1 (en) * 2016-06-20 2016-12-27 株式会社レーベン販売 Temperature control device

Also Published As

Publication number Publication date
JP3173486B2 (en) 2001-06-04

Similar Documents

Publication Publication Date Title
US6765430B2 (en) Complementary source follower circuit controlled by back bias voltage
US20030160749A1 (en) Differential circuit, amplifier circuit, driver circuit and display device using those circuits
US6051999A (en) Low voltage programmable complementary input stage sense amplifier
JPH0918253A (en) Operational amplification circuit
US20060255781A1 (en) Constant voltage power supply
JP2004240646A (en) Constant voltage circuit
US7061322B2 (en) Low voltage differential amplifier circuit and bias control technique enabling accommodation of an increased range of input levels
US7167052B2 (en) Low voltage differential amplifier circuit for wide voltage range operation
JPH1188159A (en) Charge pump circuit
US8482317B2 (en) Comparator and method with adjustable speed and power consumption
US6028458A (en) Differential amplifier with input signal determined standby state
JP2706721B2 (en) Voltage regulator
JP2000181554A (en) Startup circuit for reference voltage generating circuit
JP3173486B2 (en) Digital CMOS circuit
JP2001148621A (en) Hysteresis comparator
JPH06230840A (en) Bias circuit
JPS6021605A (en) Dmos high gain amplifier utilizing positive feedback
JP3389291B2 (en) High speed current sense amplifier
US6975168B2 (en) Drive circuit
JP3173485B2 (en) Digital CMOS circuit
JP2550871B2 (en) CMOS constant current source circuit
JPS62125713A (en) Semiconductor integrated circuit
JP2003273672A (en) Differential amplifier circuit
JP3077664B2 (en) Input circuit
JPH05190624A (en) Semiconductor integrated circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees