JP2000106442A - Insulated-gate semiconductor device and use thereof - Google Patents

Insulated-gate semiconductor device and use thereof

Info

Publication number
JP2000106442A
JP2000106442A JP10274696A JP27469698A JP2000106442A JP 2000106442 A JP2000106442 A JP 2000106442A JP 10274696 A JP10274696 A JP 10274696A JP 27469698 A JP27469698 A JP 27469698A JP 2000106442 A JP2000106442 A JP 2000106442A
Authority
JP
Japan
Prior art keywords
region
conductivity type
semiconductor
source region
gate electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10274696A
Other languages
Japanese (ja)
Inventor
Takeshi Nobe
武 野辺
Shigeo Akiyama
茂夫 秋山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP10274696A priority Critical patent/JP2000106442A/en
Publication of JP2000106442A publication Critical patent/JP2000106442A/en
Pending legal-status Critical Current

Links

Landscapes

  • Junction Field-Effect Transistors (AREA)
  • Thin Film Transistor (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide an insulated-gate semiconductor device, which is easily manufactured, and a method of using the device. SOLUTION: An insulated-gate semiconductor device is provided with a first conductivity type semiconductor region 2, which has a prescribed impurity concentration and is provided on the surface of a substrate 1, a first conductivity type source region 3 provided on the surface of the region 2, a first conductivity type drain region 4 provided on the surface of the region 2 separately from the region 3, a second conductivity type gate electrode 9, which gas a gate insulating film 8 between the surface of an intermediate region 7 between the regions 3 and 4 in the region 2 and the electrode 9 and is provided in a state that the electrode 9 is insulated from the region 7, and an insulating film 10 provided in a prescribed depth from the surface of the substrate 1, the region 7 is formed until the arrival of a depletion layer 11 to the film 10 by a difference between the work function of the region 3 and the electrode 9 at the time when a potential in the region 3 and a potential in the electrode 9 are equipotential, whereby a channel region to put the state between the regions 3 and 4 in an off-state is provided.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、半導体リレー等に
使用される絶縁ゲート型半導体装置に関するものであ
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an insulated gate type semiconductor device used for a semiconductor relay or the like.

【0002】[0002]

【従来の技術】従来、この種の絶縁ゲート型半導体装置
として、図4に示すものが存在する。このものは、所定
の不純物濃度を有して基板A の表面に設けられた第1の
導電型(P型)の半導体領域B と、半導体領域B の表面
に設けられた第2の導電型(N型)のソース領域C と、
ソース領域C に接続されたソース電極D と、半導体領域
B の表面にソース領域C とは離間して設けられた第2の
導電型(N型)のドレイン領域E と、ドレイン領域E に
接続されたドレイン電極F と、半導体領域B におけるソ
ース領域C とドレイン領域E との間の中間領域G の表面
とはゲート絶縁膜H を間に有して絶縁状態で設けられた
ゲート電極J と、中間領域G の直下に設けられた絶縁膜
K と、を備えている。
2. Description of the Related Art Conventionally, there is an insulated gate type semiconductor device of this type shown in FIG. This has a semiconductor region B of the first conductivity type (P type) provided on the surface of the substrate A with a predetermined impurity concentration, and a second conductivity type (P type) provided on the surface of the semiconductor region B 1. N-type) source region C,
A source electrode D connected to the source region C and a semiconductor region D
A second conductivity type (N-type) drain region E provided on the surface of B at a distance from the source region C, a drain electrode F connected to the drain region E, and a source region C in the semiconductor region B; The surface of the intermediate region G between the drain region E and the gate electrode J provided in an insulated state with the gate insulating film H interposed therebetween, and the insulating film provided immediately below the intermediate region G
And K.

【0003】このものの中間領域F の表面付近は、ソー
ス領域C に対するゲート電極H の電位が変化されること
によって空乏層の形成状態が制御されてソース領域C と
ドレイン領域E との間の導通状態が変化するチャネル領
域となっている。
In the vicinity of the surface of the intermediate region F, the formation state of the depletion layer is controlled by changing the potential of the gate electrode H with respect to the source region C, and the conduction state between the source region C and the drain region E is changed. Is a changing channel region.

【0004】[0004]

【発明が解決しようとする課題】上記した従来の絶縁ゲ
ート型半導体装置にあっては、中間領域G の直下に絶縁
膜J が設けられているから、PN接合面積が小さくなっ
ており、ソース領域C とドレイン領域E との間の導通状
態の変化が速いものとなっている。
In the above-mentioned conventional insulated gate type semiconductor device, since the insulating film J is provided immediately below the intermediate region G, the PN junction area is reduced, and the source region is formed. The conduction state between C and the drain region E changes quickly.

【0005】このものの有するPN接合は、その面積が
小さくなっているとはいえ、複雑な半導体製造プロセス
経て形成するために、製作がやり難いものとなってい
る。
[0005] Although the PN junction of this device has a small area, it is difficult to manufacture because it is formed through a complicated semiconductor manufacturing process.

【0006】本発明は、上記の点に着目してなされたも
ので、その目的とするところは、製作がやり易い絶縁ゲ
ート型半導体装置及びその使用方法を提供することにあ
る。
The present invention has been made in view of the above points, and an object of the present invention is to provide an insulated gate semiconductor device which is easy to manufacture and a method of using the same.

【0007】[0007]

【課題を解決するための手段】上記した課題を解決する
ために、請求項1記載の発明は、所定の不純物濃度を有
して基板の表面に設けられた第1の導電型の半導体領域
と、半導体領域の表面に設けられた第1の導電型のソー
ス領域と、半導体領域の表面にソース領域とは離間して
設けられた第1の導電型のドレイン領域と、半導体領域
におけるソース領域とドレイン領域との間の中間領域の
表面との間にゲート絶縁膜を間に有して中間領域とは絶
縁状態で設けられた第2の導電型のゲート電極と、基板
の表面から所定の深さに設けられた絶縁膜と、を備え、
前記中間領域は、前記ソース領域と前記ゲート電極とが
同電位である同電位時に前記ゲート電極との仕事関数差
によって空乏層が前記絶縁層に達するまで形成されるこ
とによって前記ソース領域と前記ドレイン領域との間を
オフ状態にするチャネル領域が設けられた構成にしてあ
る。
According to a first aspect of the present invention, there is provided a semiconductor device of the first conductivity type provided on a surface of a substrate with a predetermined impurity concentration. A first conductivity type source region provided on the surface of the semiconductor region, a first conductivity type drain region provided on the surface of the semiconductor region at a distance from the source region, and a source region in the semiconductor region. A second conductive type gate electrode provided with a gate insulating film between the drain region and the surface of the intermediate region and insulated from the intermediate region and a predetermined depth from the surface of the substrate; And an insulating film provided at
The intermediate region is formed until a depletion layer reaches the insulating layer by a work function difference between the gate electrode and the gate electrode at the same potential when the source region and the gate electrode are at the same potential, so that the source region and the drain are formed. A channel region for turning off the region is provided.

【0008】請求項2記載の発明の使用方法は、所定の
不純物濃度を有して基板の表面に設けられた第1の導電
型の半導体領域と、半導体領域の表面に設けられた第1
の導電型のソース領域と、半導体領域の表面にソース領
域とは離間して設けられた第1の導電型のドレイン領域
と、半導体領域におけるソース領域とドレイン領域との
間の中間領域の表面との間にゲート絶縁膜を間に有して
中間領域とは絶縁状態で設けられた第2の導電型のゲー
ト電極と、基板の表面から所定の深さに設けられた絶縁
膜と、を備え、前記中間領域は、前記ソース領域と前記
ゲート電極とが同電位である同電位時に前記ゲート電極
との仕事関数差によって空乏層が前記絶縁層に達するま
で形成されることによって前記ソース領域と前記ドレイ
ン領域との間をオフ状態にするチャネル領域が設けられ
た絶縁ゲート型半導体装置を使用する絶縁ゲート型半導
体装置の使用方法であって、前記同電位時に前記中間領
域に光を照射するようにしてある。
According to a second aspect of the invention, there is provided a semiconductor device having a first conductivity type provided on a surface of a substrate with a predetermined impurity concentration and a first conductivity type provided on a surface of the semiconductor region.
A source region of the first conductivity type, a drain region of the first conductivity type provided on the surface of the semiconductor region apart from the source region, and a surface of an intermediate region between the source region and the drain region in the semiconductor region. A second conductive type gate electrode provided in a state insulated from the intermediate region with a gate insulating film therebetween, and an insulating film provided at a predetermined depth from the surface of the substrate. The intermediate region is formed until the depletion layer reaches the insulating layer due to a work function difference between the gate electrode and the gate electrode at the same potential when the source region and the gate electrode are at the same potential. A method of using an insulated gate semiconductor device using an insulated gate semiconductor device provided with a channel region for turning off a drain region, wherein the intermediate region is irradiated with light at the same potential. Unishi are.

【0009】[0009]

【発明の実施の形態】本発明の絶縁ゲート型半導体装置
20の一実施形態を図1乃至図3に基づいて以下に説明す
る。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Insulated gate type semiconductor device of the present invention
One embodiment of the present invention will be described below with reference to FIGS.

【0010】1 はシリコン製のN型半導体基板で、その
表面には所定の不純物濃度を有した第1の導電型(N
型)の半導体領域2 が設けられ、この半導体領域2 の表
面には、半導体領域2 よりも高濃度の不純物濃度を有し
た第1の導電型(N型)のソース領域3 が設けられると
ともに、半導体領域2 よりも高濃度の不純物濃度を有し
た第1の導電型(N型)のドレイン領域4 が、ソース領
域3 とは離間して設けられている。そして、半導体領域
2 に設けられたソース領域3 にはソース電極5 が、ドレ
イン領域4 にはドレイン電極6 がそれぞれ接続されてい
る。
Reference numeral 1 denotes a silicon N-type semiconductor substrate having a first conductivity type (N) having a predetermined impurity concentration on the surface thereof.
A semiconductor region 2 of a first conductivity type (N type) having a higher impurity concentration than the semiconductor region 2 is provided on the surface of the semiconductor region 2; A first conductivity type (N-type) drain region 4 having a higher impurity concentration than the semiconductor region 2 is provided apart from the source region 3. And the semiconductor area
2, a source electrode 5 is connected to the source region 3 and a drain electrode 6 is connected to the drain region 4.

【0011】また、この基板1 は、半導体領域2 におけ
るソース領域3 とドレイン領域4 との間の中間領域7 の
表面との間にゲート絶縁膜8 を有して、第2の導電型
(P型)材料製のゲート電極9 が中間領域7 とは絶縁状
態で設けられるとともに、半導体領域1 の表面から所定
の深さに絶縁膜10が設けられている。
The substrate 1 has a gate insulating film 8 between the surface of the intermediate region 7 between the source region 3 and the drain region 4 in the semiconductor region 2, and has a second conductivity type (P A gate electrode 9 made of (mold) material is provided in an insulated state with respect to the intermediate region 7, and an insulating film 10 is provided at a predetermined depth from the surface of the semiconductor region 1.

【0012】そのために、このものは、ソース領域3 と
ゲート領域5 とが同電位である同電位時に、第1の導電
型(N型)の中間領域7 と第2の導電型(P型)のゲー
ト電極9 との間の後述する仕事関数差φMSにより、空
乏層11が絶縁層10に達するまでゲート絶縁膜8 直下に形
成されることによって、ソース領域3 とドレイン領域4
との間をオフ状態にするチャネル領域12が、中間領域7
に設けられることとなる。
For this purpose, the intermediate region 7 of the first conductivity type (N type) and the second conductivity type (P type) are formed when the source region 3 and the gate region 5 have the same potential. Due to the work function difference φMS between the gate electrode 9 and the gate electrode 9, the depletion layer 11 is formed immediately below the gate insulating film 8 until the depletion layer 11 reaches the insulating layer 10.
The channel region 12 for turning off between the
Will be provided.

【0013】次に、前述した仕事関数差φMSについて
説明する。この仕事関数差φMSは、(1) 式に示すもの
であって、この(1) 式では、φMがゲート電極材料の仕
事関数を、χが半導体の電子親和力を、Egが半導体の
バンドギャップを、φbがゲート絶縁膜直下の半導体の
フェルミ準位と真性フェルミ準位との電位差をそれぞれ
示している。
Next, the work function difference φMS will be described. The work function difference φMS is expressed by the equation (1), where φM is the work function of the gate electrode material, χ is the electron affinity of the semiconductor, and Eg is the band gap of the semiconductor. , Φb indicate the potential difference between the Fermi level of the semiconductor immediately below the gate insulating film and the intrinsic Fermi level, respectively.

【0014】 φMS=φM−(χ+(Eg/2)−φb) (1) 上記したφMSの電圧は、第1の導電型(N型)の中間
領域7 に対して、第2の導電型(P型)材料製のゲート
電極9 に負電圧を与える極性となっている。
ΦMS = φM− (χ + (Eg / 2) −φb) (1) The above-mentioned voltage of φMS is applied to the intermediate region 7 of the first conductivity type (N-type) with respect to the second conductivity type (N-type). It has a polarity that applies a negative voltage to the gate electrode 9 made of (P-type) material.

【0015】このように、仕事関数差φMSにより、空
乏層11が絶縁層10に達するまで形成されることによっ
て、ソース領域3 とドレイン領域4 との間をオフ状態に
したチャネル領域12は、ソース領域3 に対してゲート電
極9 に正電圧を印加することにより、その印加された正
電圧がゲート絶縁膜10を介して、中間領域7 に形成され
た空乏層11を消滅させるようになるから、ソース領域3
とドレイン領域4 との間をオン状態にする。
As described above, the depletion layer 11 is formed by the work function difference φMS until the depletion layer 11 reaches the insulating layer 10, so that the channel region 12 in which the source region 3 and the drain region 4 are turned off has the source region 3. By applying a positive voltage to the gate electrode 9 with respect to the region 3, the applied positive voltage causes the depletion layer 11 formed in the intermediate region 7 to disappear through the gate insulating film 10, so that Source area 3
And the drain region 4 is turned on.

【0016】また、ソース領域3 とドレイン領域4 との
間をオフ状態にしたチャネル領域12は、中間領域7 に光
照射しても、チャネル領域12は、ソース領域3 とドレイ
ン領域4 との間をオン状態にすることができる。詳しく
は、中間領域7 に光照射すると、少数キャリアが発生す
るので、その結果、仕事関数差φMSによって、ゲート
絶縁膜8 直下に形成されている空乏層11が後退して、ソ
ース領域3 とドレイン領域4 との間がオン状態になるの
である。
The channel region 12 in which the source region 3 and the drain region 4 are turned off is irradiated with light to the intermediate region 7, and the channel region 12 is formed between the source region 3 and the drain region 4. Can be turned on. Specifically, when light is irradiated on the intermediate region 7, minority carriers are generated. As a result, the depletion layer 11 formed immediately below the gate insulating film 8 recedes due to the work function difference φMS, and the source region 3 and the drain The region 4 is turned on.

【0017】かかる絶縁ゲート型半導体装置20にあって
は、ソース領域3 とゲート電極9 とが同電位である同電
位時にゲート電極9 との仕事関数差φMSによって空乏
層11が形成されることによってソース領域3 とドレイン
領域4 との間をオフ状態にするチャネル領域12が設けら
れた中間領域7 は、ソース領域3 及びドレイン領域4と
同一の導電型を有しているのであるから、複雑な半導体
製造プロセスを必要とするPN接合が形成されておら
ず、製作がやり易いものとなっている。
In the insulated gate semiconductor device 20, the depletion layer 11 is formed by the work function difference φMS between the source region 3 and the gate electrode 9 when the source region 3 and the gate electrode 9 are at the same potential. Since the intermediate region 7 provided with the channel region 12 for turning off the source region 3 and the drain region 4 has the same conductivity type as the source region 3 and the drain region 4, the intermediate region 7 is complicated. Since a PN junction that requires a semiconductor manufacturing process is not formed, it is easy to manufacture.

【0018】また、ソース領域3 とゲート電極9 とが同
電位である同電位時に、中間領域7とゲート電極9 との
仕事関数差φMSによって空乏層11が形成されることに
よって、ソース領域3 とドレイン領域4 との間をオフ状
態にしたチャネル領域12は、図2に示すように、矢示す
る光が中間領域7 に照射されることによって半導体領域
2 に発生された少数キャリアにより、空乏層11が後退さ
せるようになるから、ソース領域3 に対して正電圧をゲ
ート電極9 を印加しなくとも、ソース領域3 とドレイン
領域4 との間をオン状態にすることができる。従って、
例えば、図3に示すように、光信号を発光する発光素子
30a を備えた半導体リレー30に使用される場合に、光信
号を電気信号に変換するためのフォトダイオード等の素
子が必要でなくなるので、小型化することができる。
When the source region 3 and the gate electrode 9 are at the same potential, ie, at the same potential, the depletion layer 11 is formed due to the work function difference φMS between the intermediate region 7 and the gate electrode 9. As shown in FIG. 2, the intermediate region 7 is irradiated with light as indicated by an arrow to form a semiconductor region.
2 causes the depletion layer 11 to recede, so that a positive voltage is not applied to the source region 3 but the gate electrode 9 is applied to turn on the source region 3 and the drain region 4. State. Therefore,
For example, as shown in FIG. 3, a light emitting element that emits an optical signal
When used for the semiconductor relay 30 provided with 30a, an element such as a photodiode for converting an optical signal into an electric signal is not required, so that the size can be reduced.

【0019】なお、本実施形態では、第1の導電型がN
型で、第2の導電型がP型であるが、第1の導電型がP
型で、第2の導電型がN型であっても、同様の効果を奏
することができる。
In this embodiment, the first conductivity type is N
The second conductivity type is P-type, but the first conductivity type is P-type.
The same effect can be obtained even if the second conductivity type is N-type.

【0020】また、本実施形態では、半導体基板1 は、
シリコン製であるが、シリコンカーバイド製でもよく、
シリコンカーバイドの場合では、シリコンに比較してP
N接合を形成するのに高温度を必要とするので、このよ
うな高温度を必要としなくてもよくなり、製作がやり易
くなるという効果を顕著に奏することができる。
In the present embodiment, the semiconductor substrate 1 is
It is made of silicon, but it may be made of silicon carbide,
In the case of silicon carbide, P
Since a high temperature is required to form an N-junction, such a high temperature is not required, and the effect of facilitating manufacture can be remarkably exhibited.

【0021】また、本実施形態を示す図1及び図3で
は、絶縁層10は、ソース領域3 及びドレイン領域4 と接
する状態で設けられているが、中間領域7 とゲート電極
9 との仕事関数差φMSによって形成された空乏層11が
達するのであれば、ソース領域3 及びドレイン領域4 と
接する状態で設けられなくてもよい。
In FIGS. 1 and 3 showing the present embodiment, the insulating layer 10 is provided in contact with the source region 3 and the drain region 4, but the intermediate region 7 and the gate electrode are provided.
As long as the depletion layer 11 formed by the work function difference φMS between the source region 3 and the source region 3 reaches the source region 3 and the drain region 4, it does not need to be provided.

【0022】[0022]

【発明の効果】請求項1記載の発明は、ソース領域とゲ
ート電極とが同電位である同電位時にゲート電極との仕
事関数差によって空乏層が形成されることによってソー
ス領域とドレイン領域との間をオフ状態にするチャネル
領域が設けられた中間領域は、ソース領域及びドレイン
領域と同一の導電型を有しているのであるから、複雑な
半導体製造プロセスを必要とするPN接合が形成されて
おらず、製作がやり易いものとなっている。
According to the first aspect of the present invention, a depletion layer is formed due to a work function difference between the gate electrode and the source region when the source region and the gate electrode are at the same potential. Since the intermediate region provided with the channel region for turning off between the regions has the same conductivity type as the source region and the drain region, a PN junction requiring a complicated semiconductor manufacturing process is formed. No, it is easy to make.

【0023】請求項2記載の発明の使用方法によれば、
ソース領域とゲート電極とが同電位である同電位時に、
中間領域とゲート電極との仕事関数差によって空乏層が
形成されることによって、ソース領域とドレイン領域と
の間をオフ状態にしたチャネル領域は、光が中間領域に
照射されることによって半導体領域に発生された少数キ
ャリアにより、空乏層が後退されるようになるから、ソ
ース領域に対して正の電圧をゲート電極を印加しなくと
も、ソース領域とドレイン領域との間をオン状態にする
ことができる。従って、例えば、半導体リレーに使用さ
れる場合に、光信号を電気信号に変換するためのフォト
ダイオード等の素子が必要でなくなるので、小型化する
ことができる。
According to the method of using the invention described in claim 2,
At the same potential when the source region and the gate electrode are at the same potential,
The depletion layer is formed due to the work function difference between the intermediate region and the gate electrode, so that the channel region, which has been turned off between the source region and the drain region, is irradiated with light to the semiconductor region. Since the generated minority carriers cause the depletion layer to recede, the source region and the drain region can be turned on without applying a positive voltage to the source region to the gate electrode. it can. Therefore, for example, when used in a semiconductor relay, an element such as a photodiode for converting an optical signal into an electric signal is not required, and the size can be reduced.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施形態の断面図である。FIG. 1 is a cross-sectional view of one embodiment of the present invention.

【図2】同上のものの中間領域に光照射してソース領域
とドレイン領域との間の導通状態を変化させる状態を示
す断面図である。
FIG. 2 is a cross-sectional view showing a state in which a conductive state between a source region and a drain region is changed by irradiating light to an intermediate region of the above.

【図3】同上のものを使用した半導体リレーの回路図で
ある。
FIG. 3 is a circuit diagram of a semiconductor relay using the same as above.

【図4】従来例の断面図である。FIG. 4 is a sectional view of a conventional example.

【符号の説明】[Explanation of symbols]

1 半導体基板 2 半導体領域 3 ソース領域 4 ドレイン領域 7 中間領域 8 ゲート絶縁膜 9 ゲート電極 10 絶縁層 11 空乏層 12 チャネル領域 φMS 仕事関数差 1 semiconductor substrate 2 semiconductor region 3 source region 4 drain region 7 intermediate region 8 gate insulating film 9 gate electrode 10 insulating layer 11 depletion layer 12 channel region φMS work function difference

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 所定の不純物濃度を有して基板の表面に
設けられた第1の導電型の半導体領域と、半導体領域の
表面に設けられた第1の導電型のソース領域と、半導体
領域の表面にソース領域とは離間して設けられた第1の
導電型のドレイン領域と、半導体領域におけるソース領
域とドレイン領域との間の中間領域の表面との間にゲー
ト絶縁膜を間に有して中間領域とは絶縁状態で設けられ
た第2の導電型のゲート電極と、基板の表面から所定の
深さに設けられた絶縁膜と、を備え、前記中間領域は、
前記ソース領域と前記ゲート電極とが同電位である同電
位時に前記ゲート電極との仕事関数差によって空乏層が
前記絶縁層に達するまで形成されることによって前記ソ
ース領域と前記ドレイン領域との間をオフ状態にするチ
ャネル領域が設けられたことを特徴とする絶縁ゲート型
半導体装置。
A first conductivity type semiconductor region provided on the surface of the substrate with a predetermined impurity concentration; a first conductivity type source region provided on the surface of the semiconductor region; and a semiconductor region. A gate insulating film is interposed between a drain region of the first conductivity type provided on the surface of the semiconductor device and separated from the source region, and a surface of an intermediate region between the source region and the drain region in the semiconductor region. The intermediate region includes a gate electrode of the second conductivity type provided in an insulated state, and an insulating film provided at a predetermined depth from the surface of the substrate.
At the same potential where the source region and the gate electrode are at the same potential, a depletion layer is formed until the depletion layer reaches the insulating layer due to a work function difference between the gate electrode and the source region and the drain region. An insulated gate semiconductor device provided with a channel region to be turned off.
【請求項2】 所定の不純物濃度を有して基板の表面に
設けられた第1の導電型の半導体領域と、半導体領域の
表面に設けられた第1の導電型のソース領域と、半導体
領域の表面にソース領域とは離間して設けられた第1の
導電型のドレイン領域と、半導体領域におけるソース領
域とドレイン領域との間の中間領域の表面との間にゲー
ト絶縁膜を間に有して中間領域とは絶縁状態で設けられ
た第2の導電型のゲート電極と、基板の表面から所定の
深さに設けられた絶縁膜と、を備え、前記中間領域は、
前記ソース領域と前記ゲート電極とが同電位である同電
位時に前記ゲート電極との仕事関数差によって空乏層が
前記絶縁層に達するまで形成されることによって前記ソ
ース領域と前記ドレイン領域との間をオフ状態にするチ
ャネル領域が設けられた絶縁ゲート型半導体装置を使用
する絶縁ゲート型半導体装置の使用方法であって、前記
同電位時に前記中間領域に光を照射することを特徴とす
る絶縁ゲート型半導体装置の使用方法。
2. A semiconductor region of a first conductivity type provided on a surface of a substrate with a predetermined impurity concentration, a source region of a first conductivity type provided on a surface of the semiconductor region, and a semiconductor region. A gate insulating film is interposed between a drain region of the first conductivity type provided on the surface of the semiconductor device and separated from the source region, and a surface of an intermediate region between the source region and the drain region in the semiconductor region. The intermediate region includes a gate electrode of the second conductivity type provided in an insulated state, and an insulating film provided at a predetermined depth from the surface of the substrate.
At the same potential where the source region and the gate electrode are at the same potential, a depletion layer is formed until the depletion layer reaches the insulating layer due to a work function difference between the gate electrode and the source region and the drain region. A method for using an insulated gate semiconductor device using an insulated gate semiconductor device provided with a channel region to be turned off, wherein the intermediate region is irradiated with light at the same potential. How to use a semiconductor device.
JP10274696A 1998-09-29 1998-09-29 Insulated-gate semiconductor device and use thereof Pending JP2000106442A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10274696A JP2000106442A (en) 1998-09-29 1998-09-29 Insulated-gate semiconductor device and use thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10274696A JP2000106442A (en) 1998-09-29 1998-09-29 Insulated-gate semiconductor device and use thereof

Publications (1)

Publication Number Publication Date
JP2000106442A true JP2000106442A (en) 2000-04-11

Family

ID=17545303

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10274696A Pending JP2000106442A (en) 1998-09-29 1998-09-29 Insulated-gate semiconductor device and use thereof

Country Status (1)

Country Link
JP (1) JP2000106442A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008511984A (en) * 2004-09-01 2008-04-17 クリー スウェーデン エービー Transverse field effect transistor with channel layer dry bottom upper spacer layer and fabrication method thereof
US9670826B2 (en) 2010-07-28 2017-06-06 Audi Ag Self-igniting internal combustion engine having piston recesses having swirl steps

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008511984A (en) * 2004-09-01 2008-04-17 クリー スウェーデン エービー Transverse field effect transistor with channel layer dry bottom upper spacer layer and fabrication method thereof
US9670826B2 (en) 2010-07-28 2017-06-06 Audi Ag Self-igniting internal combustion engine having piston recesses having swirl steps

Similar Documents

Publication Publication Date Title
KR840008537A (en) Semiconductor device
KR940010367A (en) Semiconductor device and manufacturing method
JP3575331B2 (en) Field effect transistor
KR960012539A (en) Semiconductor device and manufacturing method
JPS59193066A (en) Mos semiconductor device
JPH11243210A (en) Semiconductor device and method for manufacturing the same
JPH04107877A (en) Semiconductor device and its production
JPS63266882A (en) Vertical-type insulated-gate field-effect transistor
JP2000106442A (en) Insulated-gate semiconductor device and use thereof
JPH02280380A (en) Semiconductor device
JPH06209010A (en) Manufacture of thin film transistor
JPH09199721A (en) Field effect transistor
KR102264230B1 (en) Transistor element, ternary inverter device including the same, and method of facbricating the same
JP2917931B2 (en) Inverter structure
JP2019040960A (en) Nitride semiconductor device
KR920022563A (en) Semiconductor device and manufacturing method thereof
JPS62274778A (en) Semiconductor device
JPS605068B2 (en) MOS type semiconductor device
JPH04115538A (en) Semiconductor device
JPH0680830B2 (en) Semiconductor device
JPS6279673A (en) Field effect transistor
JP2000216381A (en) Field effect transistor
KR20230029083A (en) Tunneling Field Effect Transistor
JPS62101077A (en) Vertical insulated gate type field effect semiconductor device
JPH04370977A (en) Quantized field-effect transistor