ITMI960923A1 - ON-SCREEN DISPLAY CIRCUIT FOR A VIDEO DISPLAY EQUIPMENT - Google Patents

ON-SCREEN DISPLAY CIRCUIT FOR A VIDEO DISPLAY EQUIPMENT Download PDF

Info

Publication number
ITMI960923A1
ITMI960923A1 IT96MI000923A ITMI960923A ITMI960923A1 IT MI960923 A1 ITMI960923 A1 IT MI960923A1 IT 96MI000923 A IT96MI000923 A IT 96MI000923A IT MI960923 A ITMI960923 A IT MI960923A IT MI960923 A1 ITMI960923 A1 IT MI960923A1
Authority
IT
Italy
Prior art keywords
screen
signals
video
green
red
Prior art date
Application number
IT96MI000923A
Other languages
Italian (it)
Inventor
Il Jin Jun
Original Assignee
Lg Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lg Electronics Inc filed Critical Lg Electronics Inc
Publication of ITMI960923A0 publication Critical patent/ITMI960923A0/it
Publication of ITMI960923A1 publication Critical patent/ITMI960923A1/en
Application granted granted Critical
Publication of IT1282970B1 publication Critical patent/IT1282970B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/641Multi-purpose receivers, e.g. for auxiliary information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Details Of Television Scanning (AREA)
  • Filters And Equalizers (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Color Television Systems (AREA)

Description

DESCRIZIONE DESCRIPTION

La presente invenzione riguarda generalmente un’apparecchiatura di visualizzazione video. In particolare, la presente invenzione riguarda un circuito di visualizzazione sullo schermo per un'apparecchiatura di visualizzazione video che possa visualizzare segnali sullo schermo in una posizione specifica di uno schermo di visualizzazione quando sono forniti i segnali sullo schermo. The present invention generally relates to a video display equipment. In particular, the present invention relates to an on-screen display circuit for video display equipment that can display on-screen signals at a specific location of a display screen when the on-screen signals are provided.

Un circuito di visualizzazione video convenzionale per un’apparecchiatura di visualizzazione video, come mostrato nella figura 1, include sezioni 1a, 1b e 1c di uscita di tensione di azionamento per fornire tensioni di azionamento per segnali video di rosso, verde e blu dividendo una tensione di alimentazione Vcc, un pre-amplificatore video 2 per pre-amplificare i segnali video di ingresso rosso (R), verde (G), e blu (B) in accordo con le tensioni di azionamento R, G e B emesse dalle sezioni 1a, 1b e le di uscita di tensione di azionamento, ed una sezione 3 di uscita video per amplificare i segnali video R, G e B emessi dal pre-amplificatore video 2 per fornire i segnali video amplificati R, G e B a terminali di catodo di R, G e B, Rk, Gk e Bk di un tubo a raggi catodici (CRT) (non illustrato). A conventional video display circuit for video display equipment, as shown in Figure 1, includes drive voltage output sections 1a, 1b, and 1c for providing drive voltages for red, green, and blue video signals by dividing a voltage power supply Vcc, a video pre-amplifier 2 to pre-amplify the red (R), green (G), and blue (B) input video signals in accordance with the R, G and B drive voltages output from sections 1a , 1b and the drive voltage output le, and a video output section 3 for amplifying the video signals R, G and B emitted by the video pre-amplifier 2 to supply the amplified video signals R, G and B to cathode terminals of R, G and B, Rk, Gk and Bk of a cathode ray tube (CRT) (not shown).

Il funzionamento del circuito di visualizzazione video convenzionale per un'apparecchiatura di visualizzazione video come costruito in precedenza verrà ora spiegato. The operation of the conventional video display circuit for video display equipment as constructed above will now be explained.

I segnali video R, G e B provenienti da un calcolatore personale e così via sono immessi al pre-amplificatore video 2 tramite condensatori C1, C2 e C3. I segnali video R, G e B immessi al pre-amplificatore video 2 sono pre-amplificati in accordo con le tensioni di azionamento immesse dalle sezioni 1a, 1b e le di uscita di tensione di azionamento a terminali di azionamento rispettivi Rd, Gd e Bd del pre-amplificatore video 2. A questo punto, le tensioni di azionamento immesse ai terminali di azionamento Rd, Gd e Bd del pre-amplificatore 2 sono preparate dividendo la tensione di alimentazione Vcc tramite resistori R1, R2 e R3 e resistori variabili VR1, VR2 e VR3 nelle sezioni 1a, 1b e 1c di uscita di tensione di azionamento. Video signals R, G and B from a personal computer, etc., are fed to the video pre-amplifier 2 via capacitors C1, C2 and C3. The video signals R, G and B input to the video pre-amplifier 2 are pre-amplified in accordance with the drive voltages input from sections 1a, 1b and the drive voltage output le to respective drive terminals Rd, Gd and Bd of the video pre-amplifier 2. At this point, the drive voltages entered at the drive terminals Rd, Gd and Bd of the pre-amplifier 2 are prepared by dividing the supply voltage Vcc through resistors R1, R2 and R3 and variable resistors VR1, VR2 and VR3 in drive voltage output sections 1a, 1b and 1c.

In seguito, i segnali video R, G e B emessi da terminali di uscita video rispettivi Ro, Go e Bo del pre-amplificatore video 2 sono immessi a ed amplificati dalla sezione di uscita video 3, dopo essere divisi da resistori da R4 a R9. I segnali video amplificati R, G e B sono emessi ai terminali di catodo Rk, Gk e Bk del CRT, avendo come risultato il fatto che i segnali video sono visualizzati sullo schermo del CRT. Thereafter, the video signals R, G and B output from respective video output terminals Ro, Go and Bo of the video pre-amplifier 2 are input to and amplified by the video output section 3, after being divided by resistors R4 to R9 . Amplified video signals R, G and B are output to the cathode terminals Rk, Gk and Bk of the CRT, resulting in the video signals being displayed on the CRT screen.

Tuttavia, il circuito di visualizzazione video convenzionale come descritto in precedenza ha l'inconveniente nel fatto che dato che esso visualizza sullo schermo solamente i segnali video R, G e B forniti da una sorgente di segnale quale un calcolatore personale, esso non può fornire una visualizzazione sullo schermo con una luminosità predeterminata in una posizione specifica dello schermo CRT. However, the conventional video display circuit as described above has the drawback in that since it displays on the screen only the R, G and B video signals supplied by a signal source such as a home computer, it cannot provide a display on the screen with a predetermined brightness in a specific position of the CRT screen.

Uno scopo della presente invenzione è risolvere i problemi connessi alla tecnica nota, e fornire un circuito di visualizzazione sullo schermo per un'apparecchiatura di visualizzazione video che possa visualizzare i segnali sullo schermo con una luminosità predeterminata in una posizione specifica di uno schermo di visualizzazione quando i segnali sullo schermo sono forniti. An object of the present invention is to solve the problems associated with the prior art, and to provide an on-screen display circuit for a video display apparatus which can display the signals on the screen with a predetermined brightness in a specific position of a display screen when the signals on the screen are provided.

Per conseguire lo scopo precedente, è fornito un circuito di visualizzazione sullo schermo per un'apparecchiatura di visualizzazione video comprendente: To achieve the above object, an on-screen display circuit is provided for a video display apparatus comprising:

un microcalcolatore per controllare una visualizzazione sullo schermo; mezzi di elaborazione sullo schermo per fornire segnali sullo schermo di rosso, verde e blu sotto il controllo del microcalcolatore; a microcomputer to control an on-screen display; screen processing means for providing red, green and blue screen signals under the control of the microcomputer;

mezzi di commutazione che sono controllati da un segnale di spegnimento veloce fornito dai mezzi di elaborazione sullo schermo per selezionare e fornire uno dei segnali sullo schermo di rosso, verde e blu e segnali video di ingresso di rosso, verde e blu; switching means which is controlled by a fast turn-off signal provided by the on-screen processing means for selecting and providing one of the red, green and blue on-screen signals and input video signals of red, green and blue;

mezzi di uscita video per amplificare i segnali sullo schermo di rosso, verde e blu o i segnali video di rosso, verde e blu forniti dai mezzi di commutazione, ed emettere i segnali amplificati ai terminali di catodo di rosso, verde e blu di un tubo a raggi catodici; e video output means for amplifying the red, green and blue on-screen signals or the red, green and blue video signals provided by the switching means, and outputting the amplified signals to the red, green and blue cathode terminals of a cathode rays; And

mezzi di controllo di spegnimento che sono controllati da un segnale di sincronismo separato dai segnali video e dal segnale di spegnimento veloce fornito dai mezzi di elaborazione sullo schermo per fornire un segnale di spegnimento ai mezzi di uscita video. shutdown control means which is controlled by a sync signal separate from the video signals and the fast shutdown signal provided by the processing means on the screen for providing a shutdown signal to the video output means.

Preferibilmente, il segnale di sincronismo può essere un segnale di sincronismo orizzontale. E' anche preferibile che il circuito di visualizzazione sullo schermo secondo la presente invenzione comprenda inoltre mezzi di memoria temporanea per memorizzare temporaneamente i segnali sullo schermo di rosso, verde e blu forniti dai mezzi di elaborazione sullo schermo ai mezzi di commutazione. Preferably, the synchronism signal can be a horizontal synchronism signal. It is also preferable that the screen display circuit according to the present invention further comprises buffer means for temporarily storing the red, green and blue screen signals provided by the screen processing means to the switching means.

Gli scopi precedenti, altre caratteristiche e vantaggi della presente invenzione diventeranno più evidenti descrivendo la sua forma di realizzazione preferita con riferimento ai disegni allegati, in cui: The foregoing objects, other features and advantages of the present invention will become more evident by describing its preferred embodiment with reference to the accompanying drawings, in which:

La figura Ί è un diagramma circuitale schematico di un circuito di visualizzazione video convenzionale per un'apparecchiatura di visualizzazione video. Figure Ί is a schematic circuit diagram of a conventional video display circuit for video display equipment.

La figura 2 è un diagramma circuitale schematico del circuito di visualizzazione sullo schermo per un'apparecchiatura di visualizzazione video secondo la presente invenzione. Figure 2 is a schematic circuit diagram of the on-screen display circuit for a video display apparatus according to the present invention.

La figura SA è una vista spiegante il funzionamento della sezione di commutazione della figura 2 quando il segnale di spegnimento veloce è in uno stato basso. FIG. SA is a view explaining the operation of the switching section of FIG. 2 when the fast-off signal is in a low state.

La figura 3B è una vista spiegante il funzionamento della sezione di commutazione della figura 2 quando il segnale di spegnimento veloce è in uno stato alto. Figure 3B is a view explaining the operation of the switching section of Figure 2 when the fast shutdown signal is in a high state.

La figura 3C è una tabella della verità spiegante l'operazione di commutazione della sezione di commutazione della figura 2. Figure 3C is a truth table explaining the switching operation of the switching section of Figure 2.

Le figure da 4A a 4D sono diagrammi di forme d'onda generate in corrispondenza di diversi punti del circuito della figura 2. Figures 4A to 4D are diagrams of waveforms generated at different points in the circuit of Figure 2.

La figura 2 illustra il circuito di visualizzazione sullo schermo per un'apparecchiatura di visualizzazione video secondo la presente invenzione. Facendo riferimento alla figura 2, il circuito di visualizzazione sullo schermo secondo la presente invenzione include sezioni 1a, 1b e 1c di uscita di tensione di azionamento per fornire tensioni di azionamento R, G e B dividendo una tensione di alimentazione Vcc, un pre-amplificatore video 2 per pre-amplificare segnali video di ingresso R, G e B in accordo con le tensioni di azionamento R, G e B emesse dalle sezioni 1a, 1b e 1c di uscita di tensione di azionamento, un microcalcolatore 4 per controllare una visualizzazione sullo schermo, una sezione 5 di elaborazione sullo schermo per fornire segnali sullo schermo R, G e B sotto il controllo del microcalcolatore 4, una sezione di memoria temporanea 6 per memorizzare temporaneamente i segnali sullo schermo R, G e B forniti dalla sezione 5 di elaborazione sullo schermo, ed una sezione di commutazione 7 che è controllata da un segnale di spegnimento veloce fornito dalla sezione 5 di elaborazione sullo schermo e che seleziona e fornisce uno dei segnali video R, G e B emessi dal pre-amplificatore video 2 ed i segnali sullo schermo R, G e B emessi dalla sezione 6 di memoria temporanea. Figure 2 illustrates the on-screen display circuit for a video display apparatus according to the present invention. Referring to Figure 2, the on-screen display circuit according to the present invention includes drive voltage output sections 1a, 1b and 1c for providing drive voltages R, G and B by dividing a supply voltage Vcc, a pre-amplifier video 2 to pre-amplify input video signals R, G and B in accordance with the drive voltages R, G and B output from the drive voltage output sections 1a, 1b and 1c, a microcomputer 4 to control a display on the screen, a screen processing section 5 for providing screen signals R, G and B under the control of the microcomputer 4, a buffer section 6 for temporarily storing screen signals R, G and B provided by processing section 5 on the screen, and a switching section 7 which is controlled by a fast shutdown signal provided by the processing section 5 on the screen and which selects and supplies a the video signals R, G and B output from video pre-amplifier 2 and the on-screen signals R, G and B output from buffer section 6.

Il circuito di visualizzazione sullo schermo secondo la presente invenzione include anche una sezione 8 di controllo di spegnimento che è controllata da un segnale di sincronismo orizzontale Hsync separato dai segnali video e dal segnale di spegnimento veloce FB fornito dalla sezione IC 5 di elaborazione sullo schermo per fornire un segnale di spegnimento video, ed una sezione 3 di uscita video per amplificare i segnali video R, G e B o i segnali sullo schermo R, G e B forniti dalla sezione di commutazione 7, ed emettere i segnali amplificati a terminali di catodo R, G e B di un tubo a raggi catodici (CRT) (non illustrato). The screen display circuit according to the present invention also includes a shutdown control section 8 which is controlled by a horizontal sync signal Hsync separate from the video signals and by the fast shutdown signal FB provided by the processing section IC 5 on the screen for provide a video off signal, and a video output section 3 to amplify the video signals R, G and B or the screen signals R, G and B supplied by the switching section 7, and output the amplified signals to cathode terminals R , G and B of a cathode ray tube (CRT) (not shown).

Nei disegni, i numeri da R1 a R21 indicano resistori, da C1 a C9 indicano condensatori, da VR1 a VR3 indicano resistori variabili, e da Q1 a Q6 indicano transistori. In the drawings, the numbers R1 to R21 indicate resistors, C1 to C9 indicate capacitors, VR1 to VR3 indicate variable resistors, and Q1 to Q6 indicate transistors.

Il funzionamento del circuito di visualizzazione sullo schermo per un'apparecchiatura di visualizzazione video secondo la presente invenzione come costruito in precedenza verrà ora spiegato. The operation of the on-screen display circuit for a video display apparatus according to the present invention as constructed above will now be explained.

Facendo riferimento alla figura 2, i segnali video di ingresso R, G e B sono immessi al pre-amplificatore video 2 tramite i condensatori C1, C2 e C3. I segnali video immessi R, G e B sono pre-amplificati in accordo con le tensioni di azionamento che sono fornite dalle sezioni 1a, 1b e 1c di uscita di tensione di azionamento ai terminali di azionamento Rd, Gd e Bd del pre-amplificatore video 2. Referring to Figure 2, the video input signals R, G and B are fed to the video pre-amplifier 2 via the capacitors C1, C2 and C3. The input video signals R, G and B are pre-amplified in accordance with the drive voltages which are supplied by the drive voltage output sections 1a, 1b and 1c to the drive terminals Rd, Gd and Bd of the video pre-amplifier 2.

La sezione di commutazione 7 seleziona uno dei segnali video R, G e B e dei segnali sullo schermo R, G e B, ed emette i segnali di selezione alla sezione di uscita video 3. La sezione di uscita video 3 amplifica i segnali video R, G e B o i segnali sullo schermo R, G e B immessi ad essa, ed emette i segnali amplificati ai terminali di catodo rispettivi Rk, Gk e Bk del CRT, avendo come risultato il fatto che i segnali video o i segnali sullo schermo sono visualizzati sullo schermo del CRT. The switching section 7 selects one of the video signals R, G and B and the on-screen signals R, G and B, and outputs the selection signals to the video output section 3. The video output section 3 amplifies the video signals R , G and B or the screen signals R, G and B input to it, and outputs the amplified signals to the respective cathode terminals Rk, Gk and Bk of the CRT, resulting in the video signals or screen signals being displayed on the CRT screen.

In modo specifico, nel caso in cui i segnali sullo schermo R, G e B siano forniti dalla sezione 5 di elaborazione sullo schermo dal controllo del microcalcolatore 4, il segnale di spegnimento veloce FB emesso dalla sezione 5 di elaborazione sullo schermo va ad un livello alto, e poi è fornito a terminali di controllo Sa, Sb e Se della sezione di commutazione 7. La figura 3 è una tabella della verità spiegante l'operazione di commutazione della sezione di commutazione 7 in accordo con il segnale di spegnimento veloce FB. Di conseguenza, la sezione di commutazione 7 è commutata per selezionare ì segnali sullo schermo che sono forniti dalla sezione di elaborazione sullo schermo 5 tramite la sezione 6 di memoria temporanea, ed i segnali sullo schermo selezionati sono immessi alla sezione di uscita video 5. Specifically, in the event that the screen signals R, G and B are provided by the processing section 5 on the screen by the control of the microcomputer 4, the fast-off signal FB emitted by the processing section 5 on the screen goes to a level high, and then is supplied to control terminals Sa, Sb and Se of the switching section 7. Figure 3 is a truth table explaining the switching operation of the switching section 7 in accordance with the fast shutdown signal FB. Accordingly, the switching section 7 is switched to select the on-screen signals which are provided by the on-screen processing section 5 via the buffer section 6, and the selected on-screen signals are input to the video output section 5.

Allo stesso tempo, il segnale di spegnimento veloce FB emesso dalla sezione 5 di elaborazione sullo schermo è pure immesso alla sezione di controllo di spegnimento 8. Di conseguenza, la sezione 8 di controllo di spegnimento emette un segnale di spegnimento ad un terminale di controllo di spegnimento BLK della sezione di uscita video 3, inducendo i segnali video che devono essere visualizzati in una posizione specifica dello schermo ad essere spenti per la visualizzazione dei segnali sullo schermo nella stessa posizione. D'altra parte, la sezione 8 di controllo di spegnimento emette il segnale di spegnimento pure in accordo con il segnale di sincronismo orizzontale di ingresso. At the same time, the fast shutdown signal FB outputted from the processing section 5 on the screen is also input to the shutdown control section 8. Consequently, the shutdown control section 8 outputs a shutdown signal to a shutdown control terminal. BLK shutdown of the video output section 3, causing the video signals to be displayed in a specific position on the screen to be turned off for the signals to be displayed on the screen in the same position. On the other hand, the shutdown control section 8 outputs the shutdown signal also in accordance with the input horizontal sync signal.

Le figure da 4A a 4D sono diagrammi di forme d'onda spieganti il funzionamento del circuito di visualizzazione sullo schermo secondo la presente invenzione. Facendo riferimento alle figure da 4A a 4D, verrà spiegata in dettaglio l'operazione di visualizzazione sullo schermo secondo la presente invenzione. Figures 4A to 4D are waveform diagrams explaining the operation of the on-screen display circuit according to the present invention. With reference to Figures 4A to 4D, the screen display operation according to the present invention will be explained in detail.

Se il segnale di sincronismo orizzontale Hsync come mostrato nella figura 4B è applicato al transistore Q5 nella sezione di controllo di spegnimento 8, il transistore Q5 è spento durante un periodo di livello basso del segnale di sincronismo orizzontale Hsync. Di conseguenza, il segnale di sincronismo orizzontale invertito come mostrato nella figura 4C è prodotto in corrispondenza del punto 'P1' del circuito, e quindi il transistore Q6 è attivato per far sì che il punto 'P2‘ sia in uno stato di livello basso. If the horizontal sync signal Hsync as shown in FIG. 4B is applied to transistor Q5 in the shutdown control section 8, transistor Q5 is turned off during a low level period of the horizontal sync signal Hsync. Consequently, the inverted horizontal synchronism signal as shown in Figure 4C is produced at the point 'P1' of the circuit, and then the transistor Q6 is activated to cause the point 'P2' to be in a low level state.

In questo stato, se i segnali sullo schermo sono forniti sotto il controllo del microcalcolatore 4, il segnale di spegnimento veloce FB va ad un livello alto come mostrato nella figura 4A. Il segnale di spegnimento veloce di livello alto FB è poi applicato alla base del transistore Q4, facendo sì che il transistore Q4 sia attivato e facendo quindi sì che il punto ' P2' del circuito sia in uno stato di livello basso. Conseguentemente, un segnale di spegnimento avente una forma d'onda in cui l'uscita del transistore Q6 e l'uscita del transistore Q4 sono sommate logicamente è generato in corrispondenza del punto ’P2' del circuito come mostrato nella figura 4D, e poi immesso al terminale di controllo di spegnimento BLK della sezione di uscita video 3. In this state, if the signals on the screen are provided under the control of the microcomputer 4, the fast-off signal FB goes to a high level as shown in Figure 4A. The high-level fast turn-off signal FB is then applied to the base of transistor Q4, causing transistor Q4 to be activated and thereby causing point 'P2' of the circuit to be in a low level state. Consequently, a shutdown signal having a waveform in which the output of transistor Q6 and the output of transistor Q4 are logically added is generated at point 'P2' of the circuit as shown in Figure 4D, and then entered to the BLK power off control terminal of the video output section 3.

In modo specifico, se i segnali sullo schermo non sono forniti, il segnale di spegnimento veloce FB va ad un livello basso, e quindi la sezione di commutazione 7 è commutata al pre-amplificatore video 2. A questo punto, dato che il segnale di spegnimento veloce FB è in un livello basso, il segnale di spegnimento è generato solamente in accordo con il segnale di sincronismo orizzontale Hsync, senza tenere conto dello stato del segnale di spegnimento veloce FB. Il segnale di spegnimento generato come in precedenza è emesso alla sezione di uscita video 3, e quindi i segnali video di ingresso sono visualizzati sullo schermo. Specifically, if the on-screen signals are not provided, the fast-off signal FB goes to a low level, and then the switching section 7 is switched to video pre-amplifier 2. At this point, since the FB fast switch-off is in a low level, the switch-off signal is generated only in accordance with the horizontal synchronism signal Hsync, without taking into account the status of the fast switch-off signal FB. The shutdown signal generated as above is output to the video output section 3, and then the video input signals are displayed on the screen.

Nel frattempo, se sono forniti i segnali sullo schermo, il segnale di spegnimento veloce FB va ad un livello alto, e quindi la sezione di commutazione 7 è commutata alla sezione di memoria temporanea 6 da cui sono forniti i segnali sullo schermo. A questo punto, la sezione di controllo di spegnimento 8 genera il segnale di spegnimento in accordo con il segnale di spegnimento veloce FB come pure in accordo con il segnale di sincronismo orizzontale Hsync come mostrato nella figura 4D. Il segnale di spegnimento generato come in precedenza è emesso alla sezione di uscita video 3, e quindi i segnali sullo schermo sono visualizzati nella posizione specifica dello schermo. Meanwhile, if the on-screen signals are supplied, the fast-off signal FB goes to a high level, and then the switching section 7 is switched to the buffer section 6 from which the on-screen signals are supplied. At this point, the shutdown control section 8 generates the shutdown signal in accordance with the fast shutdown signal FB as well as in accordance with the horizontal synchronism signal Hsync as shown in Figure 4D. The shutdown signal generated as above is output to the video output section 3, and then the signals on the screen are displayed at the specified position on the screen.

Da quanto detto in precedenza, sarà evidente che il circuito di visualizzazione sullo schermo secondo la presente invenzione fornisce i vantaggi per il fatto che esso può visualizzare i segnali sullo schermo con una luminosità predeterminata in una posizione specifica dello schermo spegnendo i segnali video corrispondenti quando sono forniti i segnali sullo schermo. From the foregoing, it will be apparent that the on-screen display circuit according to the present invention provides the advantages in that it can display the signals on the screen with a predetermined brightness at a specific position on the screen by turning off the corresponding video signals when they are signals provided on the screen.

Claims (3)

RIVENDICAZIONI 1. Circuito di visualizzazione sullo schermo per un'apparecchiatura di visualizzazione video comprendente: un microcalcolatore per controllare una visualizzazione sullo schermo; mezzi di elaborazione sullo schermo per fornire segnali sullo schermo di rosso, verde e blu sotto il controllo del microcalcolatore; mezzi di commutazione che sono controllati da un segnale di spegnimento veloce fornito dai mezzi di elaborazione sullo schermo per selezionare e fornire uno dei segnali sullo schermo di rosso, verde e blu e segnali video di ingresso di rosso, verde e blu; mezzi di uscita video per amplificare i segnali sullo schermo di rosso, verde e blu o i segnali video di rosso, verde e blu forniti dai mezzi di commutazione, ed emettere i segnali amplificati a terminali di catodo di rosso, verde e blu di un tubo a raggi catodici; e mezzi di controllo di spegnimento che sono controllati da un segnale di sincronismo separato dai segnali video e dal segnale di spegnimento veloce fornito dai mezzi di elaborazione sullo schermo per fornire un segnale di spegnimento ai mezzi di uscita video. CLAIMS 1. An on-screen display circuit for video display equipment comprising: a microcomputer to control an on-screen display; screen processing means for providing red, green and blue screen signals under the control of the microcomputer; switching means which is controlled by a fast turn-off signal provided by the on-screen processing means for selecting and providing one of the red, green and blue on-screen signals and input video signals of red, green and blue; video output means for amplifying the red, green and blue on-screen signals or the red, green and blue video signals provided by the switching means, and outputting the amplified signals to the red, green and blue cathode terminals of a tube cathode rays; And shutdown control means which is controlled by a sync signal separate from the video signals and the fast shutdown signal provided by the processing means on the screen for providing a shutdown signal to the video output means. 2. Circuito di visualizzazione sullo schermo come rivendicato nella rivendicazione 1, comprendente inoltre mezzi di memoria temporanea per memorizzazione temporanea dei segnali sullo schermo di rosso, verde e blu forniti dai mezzi di elaborazione sullo schermo ai mezzi di commutazione. The screen display circuit as claimed in claim 1, further comprising buffer means for temporary storage of the red, green and blue screen signals provided by the screen processing means to the switching means. 3. Circuito di visualizzazione sullo schermo come rivendicato nella rivendicazione 1, in cui il segnale di sincronismo separato dai segnali video è un segnale di sincronismo orizzontale. Screen display circuit as claimed in claim 1, wherein the sync signal separated from the video signals is a horizontal sync signal.
IT96MI000923A 1995-05-09 1996-05-08 ON-SCREEN DISPLAY CIRCUIT FOR A VIDEO DISPLAY EQUIPMENT IT1282970B1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950011321A KR960043808A (en) 1995-05-09 1995-05-09 On-Screen Display Circuit of Image Display Equipment

Publications (3)

Publication Number Publication Date
ITMI960923A0 ITMI960923A0 (en) 1996-05-08
ITMI960923A1 true ITMI960923A1 (en) 1997-11-08
IT1282970B1 IT1282970B1 (en) 1998-04-03

Family

ID=19413998

Family Applications (1)

Application Number Title Priority Date Filing Date
IT96MI000923A IT1282970B1 (en) 1995-05-09 1996-05-08 ON-SCREEN DISPLAY CIRCUIT FOR A VIDEO DISPLAY EQUIPMENT

Country Status (10)

Country Link
JP (1) JPH08336084A (en)
KR (1) KR960043808A (en)
CN (1) CN1139334A (en)
AU (1) AU5214896A (en)
BR (1) BR9601651A (en)
CA (1) CA2175959A1 (en)
DE (1) DE19618525A1 (en)
GB (1) GB2300780B (en)
IT (1) IT1282970B1 (en)
RU (1) RU2115263C1 (en)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6017489A (en) * 1983-07-08 1985-01-29 船井電機株式会社 Video signal imposing circuit
US5034818A (en) * 1989-07-10 1991-07-23 Samsung Electronics Co., Ltd. Priority selector for external signals

Also Published As

Publication number Publication date
KR960043808A (en) 1996-12-23
DE19618525A1 (en) 1996-11-14
CA2175959A1 (en) 1996-11-10
CN1139334A (en) 1997-01-01
GB9609685D0 (en) 1996-07-10
JPH08336084A (en) 1996-12-17
RU2115263C1 (en) 1998-07-10
GB2300780B (en) 1999-10-27
AU5214896A (en) 1996-11-21
GB2300780A (en) 1996-11-13
IT1282970B1 (en) 1998-04-03
BR9601651A (en) 1998-03-31
ITMI960923A0 (en) 1996-05-08

Similar Documents

Publication Publication Date Title
US7522140B2 (en) Liquid crystal display device driving method
KR100465255B1 (en) Plasma display panel drive pulse controller for preventing fluctuation in subframe location and the mathod thereof
US20070222718A1 (en) El display device and driving method of same
KR920022912A (en) Multi-screen display device
KR960007544B1 (en) Osd apparatus of monitor
KR0139119B1 (en) Osd displaying circuit and position detecting circuit
KR100526612B1 (en) Display device, display system and storage
US20040207620A1 (en) Power supply, liquid crystal display device, and method of driving the same
ITMI960923A1 (en) ON-SCREEN DISPLAY CIRCUIT FOR A VIDEO DISPLAY EQUIPMENT
EP1746570A1 (en) Display unit
KR100333531B1 (en) Apparatus for displaying optimum satatus of monitor screen
US20070121395A1 (en) Device and Method of Controlling Source Driver
MY116359A (en) Display device using electron beam and method of erasing display screen
KR19990027734U (en) PD TV power check
KR100224088B1 (en) Apparatus for displaying and control method having fluorescence display function
JP2005109697A (en) Character display control circuit and integrated circuit
US20060156258A1 (en) Display apparatuses and methods for automatically entering factory configuration mode
KR20050121922A (en) Plasma display device and driving method thereof
ITMI960461A1 (en) DEVICE TO PROTECT A VERTICAL DEFLECTION INTEGRATED CIRCUIT FOR A MONITOR WITH A DATA CHIP CHIP
KR940007164Y1 (en) Mode conversion display circuit of monitor
JPS63121885A (en) Display device
KR940017703A (en) Cathode ray tube control circuit
KR20000074708A (en) Stabilizing method and apparatus for plasma display panel television at the screen mute
JP2001245276A (en) Monitor
JPH03282582A (en) Plasma display device

Legal Events

Date Code Title Description
0001 Granted