HUP0002388A2 - Eljárás valós idejű feladat végrehajtására digitális jelfeldolgozó segítségével - Google Patents

Eljárás valós idejű feladat végrehajtására digitális jelfeldolgozó segítségével

Info

Publication number
HUP0002388A2
HUP0002388A2 HU0002388A HUP0002388A HUP0002388A2 HU P0002388 A2 HUP0002388 A2 HU P0002388A2 HU 0002388 A HU0002388 A HU 0002388A HU P0002388 A HUP0002388 A HU P0002388A HU P0002388 A2 HUP0002388 A2 HU P0002388A2
Authority
HU
Hungary
Prior art keywords
digital signal
signal processor
executing
task
interval
Prior art date
Application number
HU0002388A
Other languages
English (en)
Inventor
Luc Attimont
Jannick Bodin
Original Assignee
Alcatel
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alcatel filed Critical Alcatel
Publication of HU0002388D0 publication Critical patent/HU0002388D0/hu
Publication of HUP0002388A2 publication Critical patent/HUP0002388A2/hu

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4812Task transfer initiation or dispatching by interrupt, e.g. masked
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System Of A Hierarchy Structure (AREA)
  • Advance Control (AREA)

Abstract

A találmány tárgya eljárás valós idejű feladat végrehajtásáragyorsítótárat használó digitális jelfeldolgozó (DSP) segítségével,melynek során a feladat és a digitális jelfeldolgozóval társítottperifériákról érkező megszakítások végrehajtásának teljes időtartamátelőre megszabják. Jellegzetessége, hogy a teljes időtartamot (T)időszakaszok sokaságára osztják, az időszakaszok legalább egy darabmaszkolt időközt (TM) és legalább egy darab maszkolatlan időközt (TN)tartalmaznak, a maszkolt időköz (TM) alatt a feladat végrehajtásátfolytatják, a megszakításokat viszont várakoztatják és csoportokbagyűjtik, míg a maszkolatlan időköz (TN) alatt a feladat végrehajtásátfelfüggesztik, a megszakítások csoportját pedig végrehajtják. Ó
HU0002388A 1999-06-24 2000-06-23 Eljárás valós idejű feladat végrehajtására digitális jelfeldolgozó segítségével HUP0002388A2 (hu)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9908072A FR2795537B1 (fr) 1999-06-24 1999-06-24 Procede d'execution d'une tache en temps reel par un processeur de traitement numerique du signal

Publications (2)

Publication Number Publication Date
HU0002388D0 HU0002388D0 (en) 2000-08-28
HUP0002388A2 true HUP0002388A2 (hu) 2001-07-30

Family

ID=9547250

Family Applications (1)

Application Number Title Priority Date Filing Date
HU0002388A HUP0002388A2 (hu) 1999-06-24 2000-06-23 Eljárás valós idejű feladat végrehajtására digitális jelfeldolgozó segítségével

Country Status (6)

Country Link
US (1) US6629180B1 (hu)
EP (1) EP1069502A1 (hu)
JP (1) JP2001034484A (hu)
AU (1) AU4257200A (hu)
FR (1) FR2795537B1 (hu)
HU (1) HUP0002388A2 (hu)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004272844A (ja) * 2003-03-12 2004-09-30 Renesas Technology Corp 割り込み制御方法
US7421521B2 (en) * 2004-04-05 2008-09-02 Intel Corporation System, method and device for real time control of processor
JP4033215B2 (ja) * 2006-01-31 2008-01-16 セイコーエプソン株式会社 マルチプロセッサシステム及びマルチプロセッサシステムの制御方法をコンピュータに実行させるためのプログラム
US7886303B2 (en) * 2007-05-18 2011-02-08 Mediatek Inc. Method for dynamically adjusting audio decoding process
US8255602B2 (en) * 2008-09-09 2012-08-28 Texas Instruments Incorporated Effective mixing real-time software with a non-real-time operating system
JP6328500B2 (ja) * 2014-06-24 2018-05-23 日本リライアンス株式会社 情報処理装置
US20220206972A1 (en) * 2020-12-24 2022-06-30 Intel Corporation Interrupt and exception clustering in a processor using external event groups
CN117193991B (zh) * 2023-11-08 2024-02-23 广州翼辉信息技术有限公司 一种实时操作系统中断处理时间的准确测量方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01126751A (ja) * 1987-11-11 1989-05-18 Fujitsu Ltd グルーピング装置
US4912628A (en) * 1988-03-15 1990-03-27 International Business Machines Corp. Suspending and resuming processing of tasks running in a virtual machine data processing system
JP3678759B2 (ja) * 1992-07-21 2005-08-03 アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド 割込を発生するための装置および割込を発生するための方法
US5404536A (en) * 1992-09-15 1995-04-04 Digital Equipment Corp. Scheduling mechanism for network adapter to minimize latency and guarantee background processing time
DE69429204T2 (de) * 1993-03-26 2002-07-25 Cabletron Systems Inc Ablaufssteuerungsverfahren und -gerät für ein Kommunikationsnetzwerk
US5708814A (en) * 1995-11-21 1998-01-13 Microsoft Corporation Method and apparatus for reducing the rate of interrupts by generating a single interrupt for a group of events
US6496847B1 (en) * 1998-05-15 2002-12-17 Vmware, Inc. System and method for virtualizing computer systems

Also Published As

Publication number Publication date
FR2795537A1 (fr) 2000-12-29
FR2795537B1 (fr) 2001-09-21
EP1069502A1 (fr) 2001-01-17
HU0002388D0 (en) 2000-08-28
US6629180B1 (en) 2003-09-30
JP2001034484A (ja) 2001-02-09
AU4257200A (en) 2001-01-04

Similar Documents

Publication Publication Date Title
HUP0003982A1 (hu) Renin-angiotenzin inhibitorok alkalmazása, hipoxia vagy gyengült metabolikus funkció kezelésére alkalmas gyógyszerkészítmények előállítására
MXPA01011734A (es) Sistema para realizar administracion de carga.
WO2005106738A3 (en) Rule management method and system
DE60029619D1 (de) Verfahren, vorrichtung, medium und programm zur aufnahme und zum verlassen von mehreren fäden in einem vielfadenprozessor
ATE339196T1 (de) Zelladhäsionsinhibitoren
ATE402518T1 (de) Verfahren zum bestimmen eines numerischen wertes für die zeitliche dauer eines sich periodisch wiederholenden impulsförmigen signals, und vorrichtung zur durchführung eines solchen verfahrens
DE69632875D1 (de) System zum verwalten von warteschlangen
DE69930620D1 (de) Verfahren und vorrichtung zur vermeidung von mi brauch eines zell-telefons
DE60023349D1 (de) System, Verfahren und Rechnerprogrammprodukt zur Überwachung des Gebrauchs einer Zielanwendung
DE602004028747D1 (de) Verfahren zum zählen von objekten in einer überwachten umgebung und vorrichtung dafür
HUP0002388A2 (hu) Eljárás valós idejű feladat végrehajtására digitális jelfeldolgozó segítségével
DE69013306D1 (de) Vorrichtung um Musik automatisch zu spielen.
DE19681687T1 (de) Manipulieren von Video- und Audiosignalen unter Verwendung eines Prozessors, welcher SIMD-Instruktionen unterstützt
ATE466256T1 (de) Positionsmessgerät und verfahren zur bestimmung einer position
PT1499213E (pt) Dispositivo de limpeza dos dentes
DE602004007754D1 (de) Verfahren und Vorrichtung zur Feststellung einer Prozessorenbelastung
DE60332654D1 (de) Speicherverwaltungsverfahren und einrichtung
FR2715976B1 (fr) Rivets-clous et procédés de mise en Óoeuvre de ceux-ci.
DE60029039D1 (de) Verfahren, Vorrichtung und Computerprogramm zur Verschlüsselung von Computertelefonie
FR3101980B1 (fr) Processeur
ATE225107T1 (de) Vorrichtung und verfahren zur automatischen steuerung von videokameras mittels mikrophons
DK0649427T3 (da) Sekventiel fjernelse af monosaccharider fra den reducerende ende af oligosaccharider og anvendelser deraf
ATE244301T1 (de) Verfahren zur regulierung der enzym-aktivitäten durch edelgase
DE50210978D1 (de) Verfahren und vorrichtung zur bildung von taktimpulsen in einem bussystem mit wenigstens einem teilnehmer, bussystem und teilnehmer
ATE372549T1 (de) Verfahren und vorrichtung zur abwechselnden aktivierung einer austauschbaren hardwareeinheit