FR3101215B1 - Flux de données complémentaire pour réduction du bruit - Google Patents

Flux de données complémentaire pour réduction du bruit Download PDF

Info

Publication number
FR3101215B1
FR3101215B1 FR1910458A FR1910458A FR3101215B1 FR 3101215 B1 FR3101215 B1 FR 3101215B1 FR 1910458 A FR1910458 A FR 1910458A FR 1910458 A FR1910458 A FR 1910458A FR 3101215 B1 FR3101215 B1 FR 3101215B1
Authority
FR
France
Prior art keywords
lower rate
data stream
data streams
group
rate data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
FR1910458A
Other languages
English (en)
Other versions
FR3101215A1 (fr
Inventor
Nicolas Alain Paul Nodenot
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MACOM Technology Solutions Holdings Inc
Original Assignee
MACOM Technology Solutions Holdings Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MACOM Technology Solutions Holdings Inc filed Critical MACOM Technology Solutions Holdings Inc
Priority to FR1910458A priority Critical patent/FR3101215B1/fr
Priority to PCT/US2020/048817 priority patent/WO2021061348A1/fr
Priority to EP20869266.5A priority patent/EP4035321A4/fr
Priority to CN202080066795.XA priority patent/CN114731167A/zh
Priority to US17/008,303 priority patent/US11146340B2/en
Publication of FR3101215A1 publication Critical patent/FR3101215A1/fr
Application granted granted Critical
Publication of FR3101215B1 publication Critical patent/FR3101215B1/fr
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B15/00Suppression or limitation of noise or interference
    • H04B15/005Reducing noise, e.g. humm, from the supply
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving

Abstract

L’invention concerne un procédé et un système pour la réduction du bruit d’alimentation électrique, comprenant la réception d’un flux de données primaire à un certain débit de données, le flux de données primaire comprenant un flux de bits ayant des valeurs logiques égales à zéro ou à un ; puis la division du flux de données primaire pour créer un premier groupe de flux de données à plus bas débit et un deuxième groupe de flux de données à plus bas débit ; le traitement du deuxième groupe de flux de données à plus bas débit pour inverser les valeurs logiques des bits des flux de données à plus bas débit afin de créer des flux de données à plus bas débit traités ; la combinaison du premier groupe de flux de données à plus bas débit avec les flux de données à plus bas débit traités pour créer un flux de données complémentaire ; puis le traitement du flux de données primaire et du flux de données complémentaire simultanément par un système de traitement de données, le traitement simultané réduisant le bruit sur l’alimentation électrique.
FR1910458A 2019-09-23 2019-09-23 Flux de données complémentaire pour réduction du bruit Active FR3101215B1 (fr)

Priority Applications (5)

Application Number Priority Date Filing Date Title
FR1910458A FR3101215B1 (fr) 2019-09-23 2019-09-23 Flux de données complémentaire pour réduction du bruit
PCT/US2020/048817 WO2021061348A1 (fr) 2019-09-23 2020-08-31 Flux de données complémentaires destiné à la réduction du bruit
EP20869266.5A EP4035321A4 (fr) 2019-09-23 2020-08-31 Flux de données complémentaires destiné à la réduction du bruit
CN202080066795.XA CN114731167A (zh) 2019-09-23 2020-08-31 用于噪声降低的互补数据流
US17/008,303 US11146340B2 (en) 2019-09-23 2020-08-31 Complementary data flow for noise reduction

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR1910458 2019-09-23
FR1910458A FR3101215B1 (fr) 2019-09-23 2019-09-23 Flux de données complémentaire pour réduction du bruit

Publications (2)

Publication Number Publication Date
FR3101215A1 FR3101215A1 (fr) 2021-03-26
FR3101215B1 true FR3101215B1 (fr) 2022-06-17

Family

ID=69743299

Family Applications (1)

Application Number Title Priority Date Filing Date
FR1910458A Active FR3101215B1 (fr) 2019-09-23 2019-09-23 Flux de données complémentaire pour réduction du bruit

Country Status (5)

Country Link
US (1) US11146340B2 (fr)
EP (1) EP4035321A4 (fr)
CN (1) CN114731167A (fr)
FR (1) FR3101215B1 (fr)
WO (1) WO2021061348A1 (fr)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11515865B1 (en) * 2021-12-15 2022-11-29 Macom Technology Solutions Holdings, Inc. Serializer clock delay optimization

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6346832B1 (en) * 2000-05-22 2002-02-12 Motorola, Inc. Multi-channel signaling
JP4464189B2 (ja) * 2004-04-28 2010-05-19 Necエレクトロニクス株式会社 ノイズキャンセル回路
US7548174B2 (en) * 2007-10-04 2009-06-16 Avago Technologies Enterprise IP (Singapore) Pte. Ltd. System and method for equalizing transition density in an integrated circuit
US8225017B1 (en) * 2007-10-17 2012-07-17 Marvell International Ltd. Method and apparatus for reducing power supply introduced data dependent jitter in high-speed SerDes transmitters
JP2009188489A (ja) * 2008-02-04 2009-08-20 Nec Electronics Corp 複数チャンネルの信号を送受信する送信回路及び受信回路
JP5260193B2 (ja) * 2008-09-03 2013-08-14 ルネサスエレクトロニクス株式会社 半導体集積回路及びそのスイッチングノイズ平準化方法
JP5505026B2 (ja) * 2010-03-29 2014-05-28 富士通株式会社 増幅回路及びその増幅回路を含む送信回路
KR101708822B1 (ko) * 2010-06-24 2017-02-22 페어차일드코리아반도체 주식회사 인터락 회로 및 이를 포함하는 인터락 시스템
US9549232B1 (en) * 2013-07-11 2017-01-17 Inphi Corporation Configurable multi-rate format for communication system for silicon photonics
JP6837549B2 (ja) * 2017-06-29 2021-03-03 ヌヴォトンテクノロジージャパン株式会社 ノイズキャンセル回路及びデータ伝送回路

Also Published As

Publication number Publication date
US11146340B2 (en) 2021-10-12
EP4035321A4 (fr) 2023-11-29
CN114731167A (zh) 2022-07-08
WO2021061348A1 (fr) 2021-04-01
FR3101215A1 (fr) 2021-03-26
EP4035321A1 (fr) 2022-08-03
US20210091861A1 (en) 2021-03-25

Similar Documents

Publication Publication Date Title
MX2021004867A (es) Sistemas y métodos para señalizar la diversidad de pdsch.
PH12019500167A1 (en) Iterative decoding of harq-ir transmissions based on soft output polar code decoders
US20140286387A1 (en) Rank-Order Equalization
BR112019003366A2 (pt) configurações de numerologia diferentes de suporte
MY192138A (en) Control flow enhancements for lte-unlicensed
BR0113615A (pt) Método para aparelho para decodificação de matriz de áudio
FR3101215B1 (fr) Flux de données complémentaire pour réduction du bruit
DE602004013592D1 (de) Dynamischer gemeinsam benutzter vorwärtsstreckenka
WO2009118720A3 (fr) Appareil et procédés pour l’arrondi non biaisé à efficacité matérielle
KR950004774A (ko) 이동체통신장치
TW200610410A (en) Fast channel change
MX2016011533A (es) Metodo de decodificacion de imagenes y dispositivo para el mismo, y metodo de codificacion de imagenes y dispositivo para el mismo.
WO2009137007A3 (fr) Egaliseur numérique pour des communications série haute vitesse
WO2007087512A3 (fr) Dispositif et procédés de décodage conjoint de messages à partir d'une connaissance à rpiori de la transmission d'un mot de code modifié
AU2017269280B2 (en) Executable logic for processing keyed data in networks
MX2010004702A (es) Programacion mejorada en un sistema celular.
JP2010528549A5 (fr)
NO20090801L (no) Forbedret gjennomstromning i et system omfattende varige tildelninger
RU2016108028A (ru) Базовая станция и абонентский терминал и способы подавления помех, используемые в таких станции и терминале
MX2018002690A (es) Metodos y sistemas para transmision de datos arbitrarios a traves de conexiones de audio de perfil de manos libres por bluetooth con baja latencia.
MX351687B (es) Método y descodificador para codificación de objeto de audio especial de multi-instancias que emplea un concepto paramétrico para casos de mezcla descendente/mezcla ascendente de multicanal.
MX2021001070A (es) Composiciones y métodos para editar el gen hidroxiácido oxidasa 1 (hao1) para tratar la hiperoxaluria primaria tipo 1 (ph1).
EP3745744A3 (fr) Traitement audio
WO2020232549A9 (fr) Procédés et systèmes de détection de codec dans des flux vidéo
FR3089081B1 (fr) Procédé d’échange de données entre des drones d’un essaim de drones

Legal Events

Date Code Title Description
PLFP Fee payment

Year of fee payment: 2

PLSC Publication of the preliminary search report

Effective date: 20210326

PLFP Fee payment

Year of fee payment: 3

PLFP Fee payment

Year of fee payment: 4

PLFP Fee payment

Year of fee payment: 5