FR2982720A1 - Interrupteur de puissance - Google Patents
Interrupteur de puissance Download PDFInfo
- Publication number
- FR2982720A1 FR2982720A1 FR1160349A FR1160349A FR2982720A1 FR 2982720 A1 FR2982720 A1 FR 2982720A1 FR 1160349 A FR1160349 A FR 1160349A FR 1160349 A FR1160349 A FR 1160349A FR 2982720 A1 FR2982720 A1 FR 2982720A1
- Authority
- FR
- France
- Prior art keywords
- transistor
- coupled
- gate
- switch
- node
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims abstract description 22
- 238000005516 engineering process Methods 0.000 claims description 12
- 101000711846 Homo sapiens Transcription factor SOX-9 Proteins 0.000 claims description 6
- 102100034204 Transcription factor SOX-9 Human genes 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 8
- 239000004065 semiconductor Substances 0.000 description 6
- 101100232371 Hordeum vulgare IAT3 gene Proteins 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 4
- 230000001960 triggered effect Effects 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 238000001514 detection method Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
- H03K17/063—Modifications for ensuring a fully conducting state in field-effect transistor switches
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0259—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements
- H01L27/0262—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements including a PNP transistor and a NPN transistor, wherein each of said transistors has its base coupled to the collector of the other transistor, e.g. silicon controlled rectifier [SCR] devices
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electronic Switches (AREA)
Abstract
L'invention concerne un interrupteur de puissance (K) comprenant : des premier (TR1) et deuxième (TR2) transistors MOS en série entre des premier (N1) et deuxième (N2) noeuds, chacun des premier et deuxième transistors ayant sa grille (G1 ; G2) couplée à son substrat (B1 ; B2) ; des premiers (R1) et second (R2) éléments résistifs couplés respectivement entre la grille (G1) du premier transistor (TR1) et le premier noeud (N1), et entre la grille (G2) du deuxième transistor (TR2) et le deuxième noeud (N2) ; un triac (TC) couplé entre les premier (N1) et deuxième (N2) noeuds, la gâchette (GT) du triac étant couplée à un troisième noeud (NC) commun aux premier (TR1) et deuxième (TR2) transistors ; et un troisième transistor (TR3) MOS ayant une première électrode de conduction (D3) couplée à la grille (G1) du premier transistor (TR1) et une deuxième électrode de conduction (S3) couplée à la grille (G2) du deuxième transistor (TR2).
Description
B11353 - 11-GR1-0716FR01 1 INTERRUPTEUR DE PUISSANCE Domaine de l'invention La présente invention concerne de façon générale les circuits électroniques. Elle vise plus particulièrement le domaine des interrupteurs électroniques de puissance, c'est-à- dire des interrupteurs à commande électrique adaptés à tenir des tensions relativement élevées à l'état ouvert (bloqué) et à laisser passer des courants relativement importants à l'état fermé (passant). Exposé de l'art antérieur Il est connu d'utiliser un transistor MOS en tant qu'interrupteur de puissance, par exemple pour bloquer ou rétablir le passage d'un courant d'alimentation dans un circuit électrique. A titre d'exemple, un transistor MOS peut être utilisé pour commander une lampe ou un moteur en série avec le transistor, le tout recevant une tension d'alimentation continue ou alternative. Les transistors MOS utilisés en tant qu'interrupteurs de puissance peuvent être des composants discrets, ou des composants intégrés (par exemple dans une puce semiconductrice réalisée en technologie CMOS).
Un inconvénient des interrupteurs de ce type est qu'il faut une surface semiconductrice importante pour pouvoir B11353 - 11-GR1-0716FR01 2 réaliser un transistor MOS apte à tenir des tensions élevées et à laisser passer des courants importants. De plus, à l'état ouvert, les transistors MOS présentent des courants de fuite non négligeables, entraînant 5 des pertes d'énergie indésirables. Résumé Ainsi, un objet d'un mode de réalisation de la présente invention est de prévoir un interrupteur de puissance palliant au moins en partie certains des inconvénients des 10 interrupteurs connus. Un autre objet d'un mode de réalisation de la présente invention est de prévoir un interrupteur de puissance occupant, à tenue en puissance identique ou du même ordre, une surface semiconductrice plus faible que les interrupteurs à transistor 15 MOS. Un autre objet d'un mode de réalisation de la présente invention est de prévoir un interrupteur de puissance présentant des courants de fuite moins élevés que les interrupteurs à transistor MOS. 20 Un autre objet d'un mode de réalisation de la présente invention est de prévoir un interrupteur symétrique, c'est-à-dire adapté à être commandé en fermeture quel que soit le signe de la tension à ses bornes à l'état ouvert. Un autre objet d'un mode de réalisation de la présente 25 invention est de prévoir un interrupteur de puissance adapté à être intégré à une puce semiconductrice réalisée en technologie CMOS. Un autre objet d'un mode de réalisation de la présente invention est de prévoir un interrupteur de puissance 30 susceptible de servir d'élément d'évacuation du courant en cas de surtension brutale (décharge électrostatique) survenant à ses bornes. Ainsi, un mode de réalisation de la présente invention prévoit un interrupteur de puissance comprenant : des premier et 35 deuxième transistors MOS en série entre des premier et deuxième B11353 - 11-GR1-0716FR01 3 noeuds, chacun des premier et deuxième transistors ayant sa grille couplée à son substrat ; des premiers et second éléments résistifs couplés respectivement entre la grille du premier transistor et le premier noeud, et entre la grille du deuxième 5 transistor et le deuxième noeud ; un triac couplé entre les premier et deuxième noeuds, la gâchette du triac étant couplée à un troisième noeud commun aux premier et deuxième transistors ; et un troisième transistor MOS ayant une première électrode de conduction couplée à la grille du premier transistor et une 10 deuxième électrode de conduction couplée à la grille du deuxième transistor. Selon un mode de réalisation de la présente invention, la grille et le substrat du premier transistor ne sont pas directement connectés à l'une ou l'autre de ses électrodes de 15 conduction, et la grille et le substrat du deuxième transistor ne sont pas directement connectés à l'une ou l'autre de ses électrodes de conduction. Selon un mode de réalisation de la présente invention, les premier à troisième transistors sont des transistors MOS à 20 canal N. Selon un mode de réalisation de la présente invention, l'interrupteur comporte au moins une première borne de commande couplée à la grille du troisième transistor. Selon un mode de réalisation de la présente invention, 25 l'interrupteur comporte au moins une deuxième borne de commande couplée au substrat du troisième transistor. Selon un mode de réalisation de la présente invention, l'interrupteur comporte en outre une première diode commandée dont l'anode est couplée au premier noeud et dont la cathode est 30 couplée au troisième noeud, et une seconde diode commandée dont l'anode est couplée au deuxième noeud et dont la cathode est couplée au troisième noeud, une grille de commande de la première diode étant couplée à la grille du premier transistor, et une grille de commande de la seconde diode étant couplée à la 35 grille du deuxième transistor.
B11353 - 11-GR1-0716FR01 4 Selon un mode de réalisation de la présente invention, le troisième transistor est commandé par application d'un signal de commande référencé par rapport à un quatrième noeud distinct des premier, deuxième et troisième noeuds.
Un autre mode de réalisation de la présente invention prévoit d'utiliser un transistor du type susmentionné pour commander une charge alimentée par une tension continue. Un autre mode de réalisation de la présente invention prévoit d'utiliser un transistor du type susmentionné pour 10 commander une charge alimentée par une tension alternative. Un autre mode de réalisation de la présente invention prévoit d'utiliser un transistor du type susmentionné pour commuter des sources d'alimentation électrique. Un autre mode de réalisation de la présente invention 15 prévoit un circuit intégré réalisé en technologie CMOS, comprenant un interrupteur du type susmentionné. Brève description des dessins Ces objets, caractéristiques et avantages, ainsi que d'autres seront exposés en détail dans la description suivante 20 de modes de réalisation particuliers faite à titre non limitatif en relation avec les figures jointes parmi lesquelles : la figure 1 est un schéma électrique illustrant un exemple de réalisation d'un circuit comportant un composant et un dispositif de protection de ce composant contre des décharges 25 électrostatiques ; la figure 2 est un schéma électrique illustrant un mode de réalisation d'un interrupteur de puissance ; et la figure 3 est un schéma électrique illustrant une variante de réalisation de l'interrupteur de la figure 2. 30 Description détaillée Par souci de clarté, de mêmes éléments ont été désignés par de mêmes références aux différentes figures. De plus, seuls les éléments utiles à la compréhension de l'invention ont été représentés et seront décrits par la suite. 35 En particulier, les dispositifs utilisés pour fournir un signal B11353 - 11-GR1-0716FR01 de commande à l'interrupteur n'ont pas été détaillés, les modes de réalisation décrits étant compatibles avec les dispositifs de commande usuels (photodétecteur, microcontrôleur, etc.). La figure 1 est un schéma électrique illustrant un 5 exemple de réalisation d'un circuit comportant un composant CMP, et un dispositif PR de protection de ce composant contre des décharges électrostatiques. Le composant CMP est connecté entre des bornes ou noeuds N1 et N2 du circuit, par exemple des bornes d'alimentation respectivement haute et basse du circuit.
Le dispositif de protection PR comporte un triac TC dont une première électrode de conduction Al est couplée au noeud N1 et dont la deuxième électrode de conduction A2 est couplée au noeud N2. La gâchette GT du triac TC, qui est la gâchette de type N du triac dans cet exemple, est couplée à un noeud NC du dispositif PR. Dans l'exemple représenté, les bornes Al et A2 et la gâchette GT sont directement connectées respectivement aux noeuds N1, N2 et NC. Le dispositif PR comporte en outre des transistors TR1 et TR2 en série entre les noeuds N1 et N2. Les première et deuxième électrodes de conduction Dl et S1 du transistor TR1 sont couplées aux noeuds N1 et NC respectivement, et les première et deuxième électrodes de conductions D2 et S2 du transistor TR2 sont couplées aux noeuds NC et N2 respectivement. On notera qu'on appelle ici électrodes de conduction d'un transistor MOS les électrodes reliées aux régions de source et de drain de ce transistor. L'homme du métier sait que la structure d'un transistor MOS est symétrique vis-à-vis de ses deux électrodes de conduction et qu'en pratique, le drain est désigné comme étant l'électrode portée à un potentiel haut par rapport à un potentiel bas appliqué sur l'autre électrode qui est alors désigné comme la source. Dans l'exemple représenté, les transistors TR1 et TR2 sont des transistors MOS à canal N. De plus, dans cet exemple, les électrodes Dl et S1 sont directement connectées aux noeuds N1 et NC respectivement, et les électrodes D2 et S2 sont directement connectées aux noeuds B11353 - 11-GR1-0716FR01 6 NC et N2 respectivement. Le transistor TR1 a sa grille Gl couplée à son substrat Bl, la grille Gl et le substrat B1 n'étant pas directement connectés à l'une ou l'autre des électrodes Dl et Si. De même, le transistor TR2 a sa grille G2 couplée à son substrat B2, la grille G2 et le substrat B2 n'étant pas directement connectés à l'une ou l'autre des électrodes D2 et S2. Dans cet exemple, le transistor TR1 a sa grille Gl directement connectée à son substrat Bl, et le transistor TR2 a sa grille G2 directement connectée à son substrat B2. Le dispositif PR comprend de plus un élément résistif R1 couplé entre le substrat B1 du transistor TR1 et le noeud N1, et un élément résistif R2 couplé entre le substrat B2 du transistor TR2 et le noeud N2. Le fonctionnement du dispositif de protection PR est 15 expliqué en détail dans la demande de brevet français 1054363 déposée le 3 juin 2010, et plus particulièrement en relation avec les figures 14 et 22 de cette demande de brevet. Le dispositif PR utilise le principe d'un fonctionnement hybride d'un transistor MOS, qui a été exposé dans l'article de P. Galy 20 et V. Berland intitulé "Ideal Gummel curves simulation of high current gain vertical NPN BIMOS transistor", INT. J. ELECTRONICS, 1996, vol. 80 N°6,717-726, et dont l'application à la protection d'un composant contre des décharges électrostatiques est décrite dans la demande de brevet français 25 susmentionnée. En présence d'une décharge électrostatique positive entre les noeuds N1 et N2, c'est-à-dire donnant lieu à une différence de potentiel positive entre les noeuds N1 et N2 (impulsion de courant allant du noeud N1 vers le noeud N2), le 30 circuit comportant les transistors TR1 et TR2 et les résistances R1 et R2 se comporte comme un élément déclencheur ("trigger"), provoquant la fermeture du triac, ce qui permet l'évacuation de la décharge électrostatique. Le triac TC et les transistors MOS étant des 35 structures symétriques, le dispositif PR se comporte de façon B11353 - 11-GR1-0716FR01 7 symétrique en présence d'une décharge électrostatique négative entre les noeuds N1 et N2, c'est-à-dire qu'il évacue la décharge avant que cette dernière n'endommage le composant CMP. En régime établi, c'est-à-dire lorsque le composant CMP est en fonctionnement, avec par exemple des potentiels d'alimentation haut et bas présents respectivement sur les noeuds N1 et N2, les électrodes Dl et S1 forment respectivement le drain et la source du transistor TR1, et les électrodes D2 et S2 forment respectivement le drain et la source du transistor TR2. La résistance R1 et la jonction PN (passante) substrat-source du transistor TR1 tirent à un niveau haut le potentiel du noeud NC. La jonction PN substrat-drain du transistor TR2 est non passante puisque le potentiel du substrat B2 du transistor TR2 est tiré à un niveau bas par l'intermédiaire de la résistance R2 reliée au noeud V2. Le potentiel de la grille G2 du transistor TR2 est également tiré à un niveau bas par l'intermédiaire de la résistance R2. Le transistor TR2 est donc bloqué, empêchant tout déclenchement du dispositif PR. Du fait de la symétrie de la structure, le 20 comportement du dispositif PR est similaire si les potentiels haut et bas d'alimentation sont inversés, c'est-à-dire que le dispositif reste bloqué en régime établi. Comme cela est expliqué dans la demande de brevet français susmentionné, le dispositif de protection PR se prête 25 particulièrement bien à une intégration dans des puces semiconductrices réalisées dans des technologies CMOS avancées, par exemple inférieures à 1 micromètre, et de façon plus significative encore dans des technologies inférieures à 65 nanomètres, par exemple les technologies 45 nanomètres et 32 30 nanomètres. En effet, ces technologies confèrent une importance plus grande au comportement bipolaire parasite du transistor MOS, ce qui favorise le fonctionnement hybride des transistors TR1 et TR2 pour un déclenchement rapide de la protection en cas de décharge électrostatique.
B11353 - 11-GR1-0716FR01 8 Selon un aspect d'un mode de réalisation, on prévoit de modifier le dispositif PR de la figure 1 pour réaliser un interrupteur de puissance susceptible d'être commandé en fermeture en régime établi.
La figure 2 est un schéma électrique illustrant un mode de réalisation d'un interrupteur de puissance K, c'est-à-dire un interrupteur apte à commuter des courants de l'ordre de 100 mA ou plus, connecté entre des noeuds N1 et N2 d'un circuit, les noeuds N1 et N2 pouvant être couplés, directement ou indirectement (par exemple par l'intermédiaire d'une charge), à des bornes d'alimentation du circuit. L'interrupteur K comprend les mêmes éléments que le dispositif PR de la figure 1, agencés de la même manière entre les noeuds N1 et N2, et comprend en outre un transistor MOS TR3 dont une première électrode de conduction D3 est couplée à la grille G1 du transistor TRi et dont la deuxième électrode de conduction S3 est couplée à la grille G2 du transistor TR2. Dans l'exemple représenté, le transistor TR3 est un transistor à canal N. De plus, dans cet exemple, les électrodes D3 et S3 du transistor TR3 sont directement connectées respectivement à la grille G1 du transistor TRi et à la grille G2 du transistor TR2. Un premier noeud de commande CMD1 de l'interrupteur K est couplé à la grille G3 du transistor TR3 et un second noeud de commande CMD2 de l'interrupteur K est couplé au substrat B3 du transistor TR3, la grille G3 et le substrat B3 n'étant pas connectés directement à l'une ou l'autre des électrodes D3 et S3. En régime établi, par exemple lorsqu'une tension positive continue est appliquée entre les noeuds N1 et N2, si le transistor TR3 est maintenu ouvert (non passant), l'interrupteur K a le même comportement que le dispositif PR de la figure 1 en régime établi, c'est-à-dire qu'il reste bloqué. Les potentiels des électrodes D3 et S3 du transistor TR3 sont tirés respectivement à un niveau haut par l'intermédiaire de la résistance R1 et à un niveau bas par l'intermédiaire de la résistance R2.
B11353 - 11-GR1-0716FR01 9 Si le transistor TR3 est fermé, le potentiel de la grille G2 du transistor TR2 est ramené à un niveau haut par rapport au potentiel de la source S2 de ce transistor, qui est couplée au noeud de potentiel bas N2. Ceci entraîne la mise en conduction du transistor TR2, et la circulation d'un courant entre les noeuds N1 et N2, passant par la jonction PN entre la borne Al et la gâchette GT du triac, et par le transistor TR2. Ce courant provoque le déclenchement du triac, c'est-à-dire la mise en conduction de l'interrupteur K.
Une fois le triac TC déclenché, ce dernier ne se bloque que lorsque le courant qui le traverse devient inférieur à un seuil. Si la tension d'alimentation du circuit comprenant l'interrupteur K est une tension continue, et si l'on souhaite pouvoir également commander l'interrupteur K en ouverture, il faut prévoir un dispositif supplémentaire, non représenté, adapté à interrompre, au moins temporairement, la circulation du courant entre les noeuds N1 et N2. Ce dispositif supplémentaire peut être un dispositif à commande électrique, ou un interrupteur mécanique. A titre d'exemple, une application possible de l'interrupteur K est le déclenchement d'une alarme (lumineuse, sonore, ou autre) sur un évènement quelconque, par exemple la détection d'un individu à l'intérieur d'un bâtiment au moyen d'un photodétecteur. Une fois déclenchée, l'alarme ne peut être arrêtée que par l'actionnement d'un interrupteur mécanique configuré pour interrompre le passage du courant dans le triac. Si la tension d'alimentation du circuit comprenant l'interrupteur K est une tension alternative, le triac se bloque automatiquement à chaque passage à zéro de la tension alternative. Il n'est donc pas nécessaire de prévoir un dispositif supplémentaire spécifique pour ouvrir le triac après que ce dernier ait été rendu passant. L'interrupteur K peut par exemple être utilisé pour commander la puissance fournie à une charge en série avec l'interrupteur, le tout recevant la tension B11353 - 11-GR1-0716FR01 10 alternative d'alimentation. L'instant de chaque alternance (positive et/ou négative) auquel l'interrupteur K est mis en conduction, détermine la puissance fournie à la charge. En particulier, un déclenchement en début d'alternance revient à fournir à la charge une puissance plus importante qu'un déclenchement en fin d'alternance. Dans l'exemple représenté, l'interrupteur K comprend deux noeuds de commande CMD1 et CMD2 permettant chacun de fermer et d'ouvrir le transistor TR3. On désigne par VC1 la tension de commande appliquée entre le noeud CMD1 (couplé à la grille Gl) et un noeud de masse N3 du circuit, et par VC2 la tension de commande appliquée entre le noeud CMD2 (couplé à la grille G2) et la masse N3. Dans un premier exemple, le noeud CM2 est relié à la 15 masse N3, c'est-à-dire que la tension VC2 est toujours nulle, et la commande du transistor TR3 se fait en faisant varier la tension VC1. Lorsque la tension VC1 est à un état bas (par exemple 0 volt), le transistor TR3 est non passant, et lorsque la tension VC1 est à un état haut (par exemple de l'ordre de 1,5 20 volt), le transistor TR3 est passant. Ceci correspond à un mode de commande classique d'un transistor MOS à canal N. Dans un deuxième exemple, les noeuds CMD1 et CMD2 sont reliés entre eux, c'est-à-dire que les tensions VC1 et VC2 sont identiques. Lorsque les tensions VC1 et VC2 sont à un état bas 25 (par exemple 0 volt), le transistor TR3 est non passant, et lorsque les tensions VC1 et VC2 sont à un état haut (par exemple 1,5 volt), le transistor TR3 est passant. Lors de sa mise en conduction, le transistor TR3 ayant son substrat polarisé à un potentiel positif, passe par un fonctionnement hybride c'est-à- 30 dire dans lequel à la fois le transistor MOS et le transistor bipolaire parasite associé au transistor MOS sont exploités. Ceci permet une mise en conduction plus rapide du transistor par rapport à un fonctionnement MOS classique. Dans un troisième exemple, le noeud CMD1 est relié à 35 la masse N3, c'est-à-dire que la tension VC1 est toujours nulle, B11353 - 11-GR1-0716FR01 11 et la commande du transistor TR3 se fait en faisant varier la tension VC2. Lorsque la tension VC2 est à un état bas (par exemple 0 volt), le transistor TR3 est non passant, et lorsque la tension VC2 est à un état haut (par exemple de l'ordre de 1,5 volt), le transistor bipolaire parasite du transistor TR3, dont la base, l'émetteur et le collecteur correspondent respectivement au substrat, à la source et au drain du transistor MOS, devient passant. Une différence par rapport au premier exemple (fonctionnement MOS classique), est que la commande du transistor bipolaire parasite du transistor TR3 est une commande en courant (injection d'un courant base-émetteur), et non pas une commande en tension (tension positive grille-source). Plus généralement, l'homme du métier saura choisir un mode de commande du transistor TR3 adapté aux contraintes de 15 l'application, et notamment adapté aux caractéristiques du circuit de commande (non représenté) de l'interrupteur, et de la vitesse de commutation souhaitée. Le cas échéant, l'homme du métier pourra utiliser un transistor MOS (à canal N ou à canal P) TR3 classique ne comportant qu'une unique borne de commande, 20 par exemple couplée à sa grille. Dans l'exemple représenté, les signaux de commande VC1 et VC2 appliqués au transistor TR3 sont référencés par rapport à un noeud de masse N3 du circuit, distinct des noeuds N1 et N2. Ceci permet un fonctionnement parfaitement symétrique de 25 l'interrupteur, dans le cas où le signe de la tension entre les noeuds N1 et N2 serait inversé, ou dans le cas où le circuit ou la branche de circuit comprenant l'interrupteur K reçoit une tension d'alimentation alternative. En d'autres termes, l'utilisation d'un noeud de référence distinct des noeuds N1 et 30 N2 permet de commander l'interrupteur quel que soit le signe de la tension entre les noeuds N1 et N2. Toutefois, si la tension d'alimentation du circuit comprenant l'interrupteur est toujours positive, ou si, dans le cas d'un circuit alimenté par une tension alternative, on 35 prévoit de ne fermer l'interrupteur K que pendant des B11353 - 11-GR1-0716FR01 12 alternances positives, c'est-à-dire lorsqu'une tension positive est présente entre les noeuds N1 et N2, les signaux de commande du transistor TR3 peuvent être référencés par rapport au noeud N2. A l'inverse, si l'on prévoit de ne fermer l'interrupteur K que lorsqu'une tension négative est présente entre les bornes N1 et N2, les signaux de commande du transistor TR3 peuvent être référencés par rapport au noeud Nl. Dans un exemple particulier de réalisation, le transistor K est réalisé en technologie CMOS 32 nanomètres, et voit, en fonctionnement, une tension de l'ordre de 2 bornes (à l'état ouvert), et est traversé par des l'ordre de 300 milliampères (à l'état fermé). Les TR1, TR2 et TR3 sont par exemple réalisés avec la longueur de grille disponible dans la technologie, largeur de grille de l'ordre de 10 micromètres. Les volts à ses courants de transistors plus petite et avec une résistances R1 et R2 ont par exemple une valeur de l'ordre de 1000 ohms. Le triac TC, qui est une structure double P-N-P-N, comprend par exemple deux doigts réalisés de façon intégrée au sein de deux caissons semiconducteurs. On prévoit avantageusement de réaliser les transistors TR1, TR2 et TR3, et les éléments résistifs R1 et R2 au sein des deux caissons contenant le triac. Les modes de réalisation décrits ne se limitent toutefois pas à cet exemple particulier. Un avantage du mode de réalisation décrit en relation avec la figure 2 est que, à tenue en puissance identique, l'interrupteur K occupe une surface de silicium nettement plus faible qu'un interrupteur utilisant un transistor MOS comme composant de puissance. A titre d'exemple, à tenue en puissance identique, un transistor MOS occupe une surface de silicium de l'ordre de 10 à 20 fois plus importante qu'un triac. De plus, la surface occupée par les transistors TR1, TR2, et TR3, qui ne sont pas des composants de puissance, est négligeable devant la surface occupée par le triac. Un autre avantage de l'interrupteur K est que les 35 courants de fuite sont nettement réduits par rapport à un B11353 - 11-GR1-0716FR01 13 interrupteur utilisant un transistor MOS comme composant de puissance. Un autre avantage de l'interrupteur K est qu'il est protégé contre d'éventuelles décharges électrostatiques qui 5 pourraient survenir à ses bornes. En effet, si une décharge électrostatique survient alors que le transistor TR3 est non passant, l'interrupteur K aura le même comportement dynamique que le dispositif PR de la figure 1, c'est-à-dire que la mise en conduction du triac TC sera automatiquement déclenchée, 10 permettant l'évacuation de la surtension. La figure 3 est un schéma électrique illustrant une variante de réalisation de l'interrupteur K de la figure 2. Le schéma de la figure 3 comprend les mêmes éléments que le schéma de la figure 2. Il diffère du schéma de la figure 2 en ce qu'il 15 comprend en outre une première diode commandée GD1 dont l'anode est couplée au noeud N1 et dont la cathode est couplée au noeud NC, et une deuxième diode commandée GD2 dont l'anode est couplée au noeud N2 et dont la cathode est couplée au noeud NC. La diode GD1 comporte une grille de commande couplée à la grille G1 du 20 transistor TR1 et la diode GD2 comporte une grille de commande couplée à la grille G2 du transistor TR2. Dans cet exemple, les anodes des diodes GD1 et GD2 sont directement connectées respectivement au noeud N1 et au noeud N2, et les cathodes des diodes GD1 et GD2 sont directement connectées au noeud NC. 25 Les diodes GD1 et GD2 permettent d'ajuster la sensibilité du déclenchement en cas de décharge électrostatique (lorsque le transistor TR3 est ouvert). Les diodes GD1 et GD2 permettent notamment d'éviter des déclenchements indésirables en cas de bruit parasite sur le signal vu par les noeuds N1 et N2. 30 Des modes de réalisation particuliers de la présente invention ont été décrits. Diverses variantes et modifications apparaîtront à l'homme de l'art. En particulier, les modes de réalisation décrits ne se limitent pas aux exemples d'application mentionnés ci-dessus 35 dans lesquels l'interrupteur K est utilisé pour commander une B11353 - 11-GR1-0716FR01 14 charge en série avec l'interrupteur, le tout recevant une tension d'alimentation continue ou alternative. L'interrupteur K peut être utilisé dans toute autre configuration, par exemple dans des systèmes de gestion d'énergie pour commuter des sources d'alimentation électrique d'un appareil comportant plusieurs sources distinctes (plusieurs batteries par exemple). Par ailleurs, bien que les modes de réalisation décrits soient particulièrement bien adaptés à une intégration dans une puce semiconductrice réalisée en technologie CMOS, ils ne se limitent pas à ce cas particulier. L'interrupteur K pourra aussi être réalisé en utilisant des composants discrets, par exemple dans des applications de forte puissance, pour commander des charges alimentées par la tension secteur du réseau de distribution électrique.
De plus, les modes de réalisation décrits ne se limitent pas au cas où les transistors TR1, TR2 et TR3 sont des transistors MOS à canal N. L'homme de l'art saura mettre en oeuvre le fonctionnement recherché en utilisant des transistors à canal P. On notera toutefois que dans les technologies CMOS avancées, les transistors à canal N présentent l'avantage d'être plus petits et plus rapides que les transistors à canal P.
Claims (11)
- REVENDICATIONS1. Interrupteur de puissance (K) comprenant : des premier (TR1) et deuxième (TR2) transistors MOS en série entre des premier (N1) et deuxième (N2) noeuds, chacun des premier et deuxième transistors ayant sa grille (Gl ; G2) couplée à son substrat (B1 ; B2) ; des premiers (R1) et second (R2) éléments résistifs couplés respectivement entre la grille (G1) du premier transistor (TR1) et le premier noeud (N1), et entre la grille (G2) du deuxième transistor (TR2) et le deuxième noeud (N2) ; un triac (TC) couplé entre les premier (N1) et deuxième (N2) noeuds, la gâchette (GT) du triac étant couplée à un troisième noeud (NC) commun aux premier (TR1) et deuxième (TR2) transistors ; et un troisième transistor (TR3) MOS ayant une première 15 électrode de conduction (D3) couplée à la grille (G1) du premier transistor (TR1) et une deuxième électrode de conduction (S3) couplée à la grille (G2) du deuxième transistor (TR2).
- 2. Interrupteur (K) selon la revendication 1, dans lequel la grille (G1) et le substrat (B1) du premier transistor 20 (TR1) ne sont pas directement connectés à l'une ou l'autre de ses électrodes de conduction (Dl, S1), et la grille (G2) et le substrat (B2) du deuxième transistor (TR2) ne sont pas directement connectés à l'une ou l'autre de ses électrodes de conduction (D2, S2). 25
- 3. Interrupteur (K) selon la revendication 1 ou 2, dans lequel les premier à troisième transistors (TR1, TR2, TR3) sont des transistors MOS à canal N.
- 4. Interrupteur (K) selon l'une quelconque des revendications 1 à 3, comportant au moins une première borne de 30 commande (CMD1) couplée à la grille (G3) du troisième transistor (TR3).
- 5. Interrupteur (K) selon la revendication 4, comportant au moins une deuxième borne de commande (CM2) couplée au substrat (B3) du troisième transistor (TR3).B11353 - 11-GR1-0716FR01 16
- 6. Interrupteur (K) selon l'une quelconque des revendications 1 à 5, comportant en outre une première diode commandée (GD1) dont l'anode est couplée au premier noeud (N1) et dont la cathode est couplée au troisième noeud (NC), et une seconde diode commandée (GD2) dont l'anode est couplée au deuxième noeud (N2) et dont la cathode est couplée au troisième noeud (NC), une grille de commande de la première diode étant couplée à la grille (G1) du premier transistor (TR1), et une grille de commande de la seconde diode (GD2) étant couplée à la grille (G2) du deuxième transistor (TR2).
- 7. Interrupteur (K) selon l'une quelconque des revendications 1 à 6, dans lequel le troisième transistor (TR3) est commandé par application d'un signal de commande référencé par rapport à un quatrième noeud (N3) distinct des premier (N1), deuxième (N2) et troisième (NC) noeuds.
- 8. Utilisation d'un interrupteur (K) selon l'une quelconque des revendications 1 à 7, pour commander une charge alimentée par une tension continue.
- 9. Utilisation d'un interrupteur (K) selon l'une 20 quelconque des revendications 1 à 7, pour commander une charge alimentée par une tension alternative.
- 10. Utilisation d'un interrupteur (K) selon l'une quelconque des revendications 1 à 7, pour commuter des sources d'alimentation électrique. 25
- 11. Circuit intégré réalisé en technologie CMOS, comprenant un interrupteur (K) selon l'une quelconque des revendications 1 à 7.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1160349A FR2982720B1 (fr) | 2011-11-15 | 2011-11-15 | Interrupteur de puissance |
US13/666,727 US8598938B2 (en) | 2011-11-15 | 2012-11-01 | Power switch |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1160349A FR2982720B1 (fr) | 2011-11-15 | 2011-11-15 | Interrupteur de puissance |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2982720A1 true FR2982720A1 (fr) | 2013-05-17 |
FR2982720B1 FR2982720B1 (fr) | 2014-01-03 |
Family
ID=45809118
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR1160349A Expired - Fee Related FR2982720B1 (fr) | 2011-11-15 | 2011-11-15 | Interrupteur de puissance |
Country Status (2)
Country | Link |
---|---|
US (1) | US8598938B2 (fr) |
FR (1) | FR2982720B1 (fr) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9614367B2 (en) * | 2013-09-13 | 2017-04-04 | Stmicroelectronics Sa | Electronic device for ESD protection |
US9754931B2 (en) * | 2015-07-24 | 2017-09-05 | Semiconductor Components Industries, Llc | Circuit and an integrated circuit including a transistor and another component coupled thereto |
FR3063574B1 (fr) | 2017-03-03 | 2019-05-03 | Stmicroelectronics Sa | Dispositif compact de protection d'un circuit integre contre les decharges electrostatiques |
CN111123119A (zh) * | 2018-10-15 | 2020-05-08 | 盐城市惠众新能源科技有限公司 | 电池测量电路 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011089179A1 (fr) * | 2010-01-22 | 2011-07-28 | Stmicroelectronics Sa | Dispositif electronique, en particulier de protection contre les décharges électrostatistiques, et procédé de protection d'un composant contre des décharges électrostatiques |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5811857A (en) * | 1996-10-22 | 1998-09-22 | International Business Machines Corporation | Silicon-on-insulator body-coupled gated diode for electrostatic discharge (ESD) and analog applications |
US6191615B1 (en) * | 1998-03-30 | 2001-02-20 | Nec Corporation | Logic circuit having reduced power consumption |
US6747501B2 (en) * | 2001-07-13 | 2004-06-08 | Industrial Technology Research Institute | Dual-triggered electrostatic discharge protection circuit |
JP2004328760A (ja) * | 2003-04-29 | 2004-11-18 | Stmicroelectronics Sa | トライアック制御回路 |
-
2011
- 2011-11-15 FR FR1160349A patent/FR2982720B1/fr not_active Expired - Fee Related
-
2012
- 2012-11-01 US US13/666,727 patent/US8598938B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011089179A1 (fr) * | 2010-01-22 | 2011-07-28 | Stmicroelectronics Sa | Dispositif electronique, en particulier de protection contre les décharges électrostatistiques, et procédé de protection d'un composant contre des décharges électrostatiques |
Also Published As
Publication number | Publication date |
---|---|
US20130120049A1 (en) | 2013-05-16 |
FR2982720B1 (fr) | 2014-01-03 |
US8598938B2 (en) | 2013-12-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0579561B1 (fr) | Circuit de protection d'un composant de puissance contre des surtensions directes | |
EP0357528B1 (fr) | Transistor MOS composite et application à une diode roue libre | |
WO2011089179A1 (fr) | Dispositif electronique, en particulier de protection contre les décharges électrostatistiques, et procédé de protection d'un composant contre des décharges électrostatiques | |
FR2710191A1 (fr) | MOSFET de puissance avec protection de sur-intensité et de surchauffe. | |
FR2471702A1 (fr) | Circuit bipolaire et a effet de champ a autocontrole de la commutation | |
EP0788047B1 (fr) | Dispositif de référence de courant en circuit intégré | |
EP1977514B1 (fr) | Commande d'un transistor mos | |
FR2982720A1 (fr) | Interrupteur de puissance | |
EP2092643B1 (fr) | Element de pont redresseur synchrone, pont redresseur synchrone correspondant et utilisation | |
EP0743753B1 (fr) | Modules interrupteurs et d'alimentation utilisant des thyristors | |
EP3070798B1 (fr) | Dispositif de protection contre des surtensions | |
FR2572600A1 (fr) | Stabilisateur electronique de tension, utilisable en particulier dans l'automobile, avec protection contre les surtensions transitoires de polarite opposee a celle du generateur | |
FR2477338A1 (fr) | Circuit de sortie empeche de se bloquer du fait d'impulsions de tension produites par une charge inductive | |
EP0652598A2 (fr) | Commutateur bidirectionnel à commande en tension | |
EP0930711B1 (fr) | Thyristor bidirectionnel | |
FR3013920A1 (fr) | Dispositif electronique de commutation avec reduction des courants de fuite et procede de commande correspondant | |
EP0881682B1 (fr) | Dispositif de protection contre des surtensions d'un transistor MOS de puissance intégré | |
EP1544919B1 (fr) | Triac | |
CA3087843A1 (fr) | Dispositif de protection d'un equipement electrique | |
FR2818806A1 (fr) | Commutateur electronique bidirectionnel bistable a commande par implusions | |
EP2246886A1 (fr) | Circuit intégré muni d'une protection de grande surface contre les décharges électrostatiques | |
EP1017103B1 (fr) | Interrupteur de puissance à DI/DT contrôle | |
FR2766984A1 (fr) | Dispositif de protection d'une charge electrique et circuit d'alimentation comportant un tel dispositif | |
FR3036001A1 (fr) | Commutateur bidirectionnel de puissance | |
FR2579008A1 (fr) | Microcontact a commutation electronique |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |
Effective date: 20150731 |