FR2840730A1 - Procede de fabrication d'un substrat comportant une couche utile en materiau semi-conducteur monocristallin de proprietes ameliorees - Google Patents
Procede de fabrication d'un substrat comportant une couche utile en materiau semi-conducteur monocristallin de proprietes ameliorees Download PDFInfo
- Publication number
- FR2840730A1 FR2840730A1 FR0207132A FR0207132A FR2840730A1 FR 2840730 A1 FR2840730 A1 FR 2840730A1 FR 0207132 A FR0207132 A FR 0207132A FR 0207132 A FR0207132 A FR 0207132A FR 2840730 A1 FR2840730 A1 FR 2840730A1
- Authority
- FR
- France
- Prior art keywords
- layer
- intermediate support
- useful
- support
- nucleation layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 63
- 230000006911 nucleation Effects 0.000 title claims abstract description 32
- 238000010899 nucleation Methods 0.000 title claims abstract description 32
- 230000004888 barrier function Effects 0.000 title claims abstract description 22
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 title claims abstract description 19
- 239000004065 semiconductor Substances 0.000 title claims abstract description 11
- 229910001218 Gallium arsenide Inorganic materials 0.000 title claims abstract description 10
- 238000009792 diffusion process Methods 0.000 title claims abstract description 10
- 238000004519 manufacturing process Methods 0.000 title claims description 7
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 claims abstract description 30
- 229910002601 GaN Inorganic materials 0.000 claims abstract description 29
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 claims abstract description 14
- 238000010494 dissociation reaction Methods 0.000 claims abstract description 9
- 230000005593 dissociations Effects 0.000 claims abstract description 9
- 238000005530 etching Methods 0.000 claims abstract description 5
- 239000000463 material Substances 0.000 claims description 39
- 238000000034 method Methods 0.000 claims description 36
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 claims description 20
- 229910010271 silicon carbide Inorganic materials 0.000 claims description 12
- 239000011787 zinc oxide Substances 0.000 claims description 10
- 239000000126 substance Substances 0.000 claims description 9
- 238000002513 implantation Methods 0.000 claims description 7
- WHXSMMKQMYFTQS-UHFFFAOYSA-N Lithium Chemical compound [Li] WHXSMMKQMYFTQS-UHFFFAOYSA-N 0.000 claims description 4
- 238000000151 deposition Methods 0.000 claims description 4
- AJNVQOSZGJRYEI-UHFFFAOYSA-N digallium;oxygen(2-) Chemical compound [O-2].[O-2].[O-2].[Ga+3].[Ga+3] AJNVQOSZGJRYEI-UHFFFAOYSA-N 0.000 claims description 4
- 229910001195 gallium oxide Inorganic materials 0.000 claims description 4
- 150000004767 nitrides Chemical class 0.000 claims description 4
- 230000005855 radiation Effects 0.000 claims description 4
- 239000011248 coating agent Substances 0.000 claims description 3
- 238000000576 coating method Methods 0.000 claims description 3
- 229910052744 lithium Inorganic materials 0.000 claims description 3
- YQNQTEBHHUSESQ-UHFFFAOYSA-N lithium aluminate Chemical compound [Li+].[O-][Al]=O YQNQTEBHHUSESQ-UHFFFAOYSA-N 0.000 claims description 3
- 229910052710 silicon Inorganic materials 0.000 claims description 3
- 239000010703 silicon Substances 0.000 claims description 3
- 238000005070 sampling Methods 0.000 claims description 2
- 230000015572 biosynthetic process Effects 0.000 claims 2
- 230000035882 stress Effects 0.000 claims 2
- 230000008646 thermal stress Effects 0.000 claims 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims 1
- 229910017214 AsGa Inorganic materials 0.000 description 8
- 238000000407 epitaxy Methods 0.000 description 7
- 238000005498 polishing Methods 0.000 description 7
- 238000001465 metallisation Methods 0.000 description 6
- 238000010438 heat treatment Methods 0.000 description 5
- 150000002500 ions Chemical class 0.000 description 5
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 4
- 238000011109 contamination Methods 0.000 description 4
- 239000013078 crystal Substances 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 229910004298 SiO 2 Inorganic materials 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 238000009499 grossing Methods 0.000 description 3
- 238000001534 heteroepitaxy Methods 0.000 description 3
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 2
- 229910052785 arsenic Inorganic materials 0.000 description 2
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 230000008020 evaporation Effects 0.000 description 2
- 238000001704 evaporation Methods 0.000 description 2
- 239000001257 hydrogen Substances 0.000 description 2
- 229910052739 hydrogen Inorganic materials 0.000 description 2
- -1 hydrogen ions Chemical class 0.000 description 2
- 238000010849 ion bombardment Methods 0.000 description 2
- 238000010884 ion-beam technique Methods 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 230000010070 molecular adhesion Effects 0.000 description 2
- 125000000896 monocarboxylic acid group Chemical group 0.000 description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 229910052763 palladium Inorganic materials 0.000 description 2
- 229910052594 sapphire Inorganic materials 0.000 description 2
- 239000010980 sapphire Substances 0.000 description 2
- PIGFYZPCRLYGLF-UHFFFAOYSA-N Aluminum nitride Chemical compound [Al]#N PIGFYZPCRLYGLF-UHFFFAOYSA-N 0.000 description 1
- 229910010093 LiAlO Inorganic materials 0.000 description 1
- 229910010092 LiAlO2 Inorganic materials 0.000 description 1
- 229910010936 LiGaO2 Inorganic materials 0.000 description 1
- 229910003200 NdGaO3 Inorganic materials 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 1
- JFBZPFYRPYOZCQ-UHFFFAOYSA-N [Li].[Al] Chemical compound [Li].[Al] JFBZPFYRPYOZCQ-UHFFFAOYSA-N 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 238000004026 adhesive bonding Methods 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 229910052681 coesite Inorganic materials 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 230000001143 conditioned effect Effects 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- 229910052906 cristobalite Inorganic materials 0.000 description 1
- 238000000354 decomposition reaction Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000005496 eutectics Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 238000002248 hydride vapour-phase epitaxy Methods 0.000 description 1
- 150000002431 hydrogen Chemical class 0.000 description 1
- GPRLSGONYQIRFK-UHFFFAOYSA-N hydron Chemical compound [H+] GPRLSGONYQIRFK-UHFFFAOYSA-N 0.000 description 1
- 238000007654 immersion Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 229910001947 lithium oxide Inorganic materials 0.000 description 1
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- QEFYFXOXNSNQGX-UHFFFAOYSA-N neodymium atom Chemical compound [Nd] QEFYFXOXNSNQGX-UHFFFAOYSA-N 0.000 description 1
- PLDDOISOJJCEMH-UHFFFAOYSA-N neodymium oxide Inorganic materials [O-2].[O-2].[O-2].[Nd+3].[Nd+3] PLDDOISOJJCEMH-UHFFFAOYSA-N 0.000 description 1
- 150000002902 organometallic compounds Chemical group 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 230000002787 reinforcement Effects 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 238000000992 sputter etching Methods 0.000 description 1
- 239000007858 starting material Substances 0.000 description 1
- 229910052682 stishovite Inorganic materials 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- 239000011135 tin Substances 0.000 description 1
- 229910052905 tridymite Inorganic materials 0.000 description 1
- 239000011701 zinc Substances 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76251—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
- H01L21/76254—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/7605—Making of isolation regions between components between components manufactured in an active substrate comprising AIII BV compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/185—Joining of semiconductor bodies for junction formation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S2304/00—Special growth methods for semiconductor lasers
- H01S2304/12—Pendeo epitaxial lateral overgrowth [ELOG], e.g. for growing GaN based blue laser diodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Recrystallisation Techniques (AREA)
Abstract
L'invention concerne un procédé de fabrication d'un substrat comprenant une couche utile d'au moins un matériau semi-conducteur monocristallin sur un support. Il comprend selon l'invention les étapes consistant à : rapporter une couche de nucléation (12) sur un support intermédiaire (20) par prélèvement de couche mince dans un substrat source (10), le support intermédiaire étant constitué d'un matériau apte à être attaqué chimiquement par un milieu d'attaque donné, et le matériau de la couche de nucléation formant une barrière vis-à-vis d'une diffusion d'éléments provenant d'une éventuelle dissociation thermique du matériau du support intermédiaire, faire croître par épitaxie, sur ladite couche de nucléation (12), le ou chaque matériau semi-conducteur monocristallin de la couche utile (30), mettre en adhésion la couche utile (30) sur un support final (40) au niveau de sa face opposée au support intermédiaire, et exposer ledit support intermédiaire (20) audit milieu d'attaque pour éliminer celui-ci par attaque chimique sensiblement sans affecter la couche utile. Application notamment à la réalisation de composants optoélectroniques tels que des LEDs à base de nitrures métalliques en couche mince.
Description
l'interrupteur a gaz.
La presente invention concerne un procede de fabrication d'un substrat comportant une couche utile en materiau semi-conducteur monocristallin, notamment un materiau a large bande interdite, et en particulier un substrat en nitrure de gallium (GaN), en nitrure d'aluminium (AI N) ou a utre n itru re mono- ou polymetall ique, ou encore en diamant, su r
un support.
Les filieres du GaN, de l'AIN et des composes de ceux-ci souffrent a l' heu re actuel le de l' inexiste nce de substrats massifs de g rande tail le de tels materiaux. Ainsi la technique principalement connue pour realiser un substrat massif en GaN consiste a deposer ce materiau par hetero-epitaxie sur un substrat. Pour obtenir une bonne qualite cristalline du materiau depose, il est necessaire que le materiau du substrat presente un faible desaccord de maille par rapport au monocristal epitaxie. II est egalement necessaire, compte-tenu des temperatures elevees mises en jeu dans l'hetero-epitaxie, que le materiau du substrat presente un coefficient de dilatation thermique relativement proche de celui du monocristal epitaxie. Enfin ce substrat doit etre stable mecaniquement et chimiquement aux temperatures considerees pour obtenir une bonne qualite cristalline. Naturellement, I'etat de surface et la bon ne q ualite cristal line d u s ubstrat de depart vent egalement des
facteurs importants.
Des materisux qui vent aujourd'hui reconnus comme bon candidate au regard de ces criteres vent le sapphire et le carbure de silicium (SiC), bien qu'ils solent loin d'etre optimaux en termes de parametres de maille et
de coefficients de dilatation.
On a egalement decrit la croissance de couches de GaN sur des substrats en oxyde de zinc ZnO, en oxyde de lithium et de gallium LiGaO2 ou encore en oxyde de lithium et d'aluminium LiAIO2 (voir ['article << Growth of ElNitrides on ZnO, LiGaO2 and LiAIO2 substrates >>, Mackenzie et al., J. Electrochem. Soc., vol 145, N 7, Juillet 1998, p. 2581) ou encore en oxyde de neodyme et de gallium NdGaO3 (voir ['article < GaN bulk substrates for GaN based LEDs and LDs >>, Oda et al., Phys. Stat. Sol., (a) 180, 51 (2000)), ces materieux ayant ete choisis pour leur faible desaccord de
maille et leur faible ecart de coefficient de dilatation par rapport au GaN.
Cependant, ces substrats vent des oxydes dont la stabilite chimique a haute temperature est moins bonne que celle du SiC ou du sapphire. Ce defaut de stabilite se manifeste sous la forme d'une dissociation et d'une diffusion des elements, metal eVou oxygene, qui composent l'oxyde vers la couche epitaxiee. Ainsi, dans le cas d'un substrat en ZnO, I'article << Impurity contamination of GaN epitaxial films from the shapphire, SiC and ZnO substrates >>, Popovici et al., Appl. Phys. Lett., 71(23), 8 decembre 1997, a demontre la contamination aussi bien par le zinc que par l'oxygene dans le cas d'un substrat en ZnO, et cette contamination compromet la
qualite et la purete de la couche epitaxiee.
Par ailleurs, une fois que la ou les couches destinees a former le substrat ont ete formees, on souhaite dans la plupart des cas eliminer le support sur lequel la croissance a ete realisee, ce qui necessite soit une attaque chimique de ce support et done sa perte, alors meme qu'il est reeiise en un materiau qui peut s'averer couteux et done au detriment du rendement economique du procede, soit une rupture entre les couches formees par epitaxie et ce support, ce qui peut s'averer difficile a ma^triser eVou necessiterait des dispositions particulieres compliquant le procede ou
le rendant plus coOteux.
On a egalement propose dans ['article << Preparation of large freestanding GaN substrates by Hydride Vapor Phase Epitaxy using GaAs as a starting substrate >>, Motoki et al. Jpn. J. Appl. Phys., Vol 41 (2001), p. -143, d'utiliser pour la croissance de GaN par hetero-epitaxie un substrat en arseniure de gallium AsGa. Toutefois, I'AsGa, lorsqu'il est porte aux hautes temperatures impliquees dans l'epitaxie, est soumis a une dissociation en surface, qui provoque une evaporation d'arsenic susceptible
de contaminer le monocristal de GaN.
La presente invention vise a pallier ces limitations de l'etat de la technique et a proposer un procede de fabrication d'un substrat par croissance hetero-epitaxiale qui d'une part protege bien la ou les couches epitaxiees vis-a-vis des contaminations malgre les hautes temperatures necessaires a la croissance, et plus secondairement autorise une elimination aisee d'un support economique sur lequel la croissance est effectuee. Ainsi la presente invention propose selon un premier aspect un procede de fabrication d'un substrat comprenant une couche utile d'au moins un materiau semi-conducteur monocristallin sur un support, caracterise en ce qu'il comprend les etapes consistent a: rapporter une couche de nucleation sur un support intermediaire par prelevement de couche mince dans un substrat source, le support intermediaire etant constitue d'un materiau apte a etre attaque chimiquement par un milieu d'attaque donne, et le materieu de la couche de nucleation formant une barriere vis-a-vis d'une diffusion d'elements provenant d'une eventuelle dissociation thermique du materiau du support intermediaire, faire cro^'tre par epitaxie, sur ladite couche de nucleation, le ou chaque materiau semi-conducteur monocristallin de la couche utile, mettre en adhesion la couche utile sur un support final au niveau de sa face opposee au support intermediaire, et exposer ledit support intermediaire audit milieu d'attaque pour eiiminer celui-ci par attaque chimique sensiblement sans affecter la couche utile. Certains aspects preferes, mais non limitatifs, de ce procede vent les suivants: - la premiere etape est realisee en formant un substrat source comportant a une certaine profondeur une zone de detachement, en collant le substrat source sur le support intermediaire, et en exer,cant sur la zone formant site de detachement un traitement pour aboutir au detachement de
la couche mince par rapport au substrat source.
- la zone de detachement est realisee par implantation d'especes
atomiques.
- ledit traitement de detachement comprend ['application de contraintes comprises dans le groupe comprenant les contraintes
thermiques et les contraintes mecaniques.
- I'on rapporte la couche de nucleation sur le support intermediaire
par collage par adhesion moleculaire.
- avant de rapporter la couche de nucleation sur ledit support intermediaire, on depose sur au moins l'une de ces deux parties une couche
de collage.
- le support intermediaire est choisi dans le groupe comprenant I'arseniure de gallium, I'oxyde de zinc, I'oxyde de lithium et de gallium et
l'oxyde de lithium et d'aluminium.
- la couche utile comprend au moins un nitrure mono- ou polymetallique. la couche utile est constituee de nitrure de gallium, et le materiau de la couche de nucleation est choisi dans le groupe comprenant le carbure de silicium, le nitrure de gallium et le silicium{111}. - le support final comprend sur sa surface recevant la couche utile un
revetement reflechissant le rayonnement.
Selon un deuxieme aspect, la presente invention propose un procede de fabrication d'un substrat comprenant une couche utile de materiau semi conducteur monocristallin sur un support, caracterise en ce qu'il comprend les etapes consistent a: prevoir un support intermediaire realise en un materiau susceptible d'etre attaque chimiquement par un milieu d'attaque donne et comportant sur l'une de ses faces une couche barriere et une couche de nucleation, le materiau de la couche barriere resistant a la diffusion d'elements provenant d'une eventuelle dissociation thermique du materiau du support intermediaire, faire cro^tre par epitaxie, sur ladite couche de nucleation, le ou chaque materiau semi-conducteur monocristallin de la couche utile, mettre en adhesion la couche utile sur un support final au niveau de sa face opposee au support intermediaire, et exposer ledit support intermediaire audit milieu d'attaque pour
eliminer celui-ci par attaque chimique.
Des aspects preferes mais non limitatifs propres a ce second procede vent les suivants: - la couche barriere eVou la couche de nucleation est formee en prevoyant un substrat source comportant a une certaine profondeur une zone formant site de detachement, en collant le substrat source sur le support intermediaire, et en exer,cant sur la zone formant site de detachement un traitement pour aboutir au detachement de la couche en
question par rapport au substrat source.
- I'on rapporte la couche barriere sur le support intermediaire et/ou la couche de nucleation sur la couche barriere par collage par adhesion
m olecu la ire.
- avant de rapporter par collage la couche barriere eVou la couche de nucleation, on depose sur au moins l'une des faces a coller une couche de collage. D'autres aspects, buts et avantages de la presente invention
appara^tront mieux a la lecture de la description suivante d'un mode de
realisation prefere de celle-ci, donnee a titre d'exemple non limitatif et faite en reference au dessin annexe, sur lequel les figures 1A a 1G illustrent les
etapes successives d'un procede selon ['invention.
En reference aux figures 1A a 1G, on a represente tout d'abord sur la figure 1A un substrat source 10, par exemple en carbure de silicium SiC monocristallin, dans lequel on a implante a une certaine profondeur des ions, par exemple des ions d'hydrogene, a ['aide d'une machine de bombardement ionique, machine d'implantation a plasma, etc. Cette implantation delimite une couche mince 12 par rapport au reste du substrat
source, la concentration d'ions hydrogene etant indiquee en 14.
Typiquement, I'implantation est realisee a une profondeur comprise entre et 1000 nm, en utilisant des ions d'une energie comprise entre 50 et keV, et la dose d'implantation est comprise entre 5.106 et 1.10'7 ions/cm2. En reference a la figure 1B, Le substrat 10 portent la couche 12 est alors colle par adhesion moleculaire sur un substrat formant support de croissance 20 realise ici en arseniure de gallium AsGa monocristallin. Ce substrat 20 presente typiquement une epaisseur comprise entre 400 et 800 um. Optionnellement, les faces a assembler du substrat 10 et du substrat 20 vent prealablement pourvues de couches de collage 13, 23 notamment en oxyde de silicium SiO2 ou en nitrure de silicium Si3N4, de facon connue en soi. Ces couches de collage, lorsqu'elles vent realisees en SiO2 sur Si, vent avantageusement formees par oxydation thermique, ou alternativement par depot. L'energie de liaison de ['interface de collage est amenee au niveau requis par un traitement thermique, typiquement a une temperature superieure a 300 C pendant une duree typiquement de 2 heures. Des contraintes notamment thermiques eVou mecaniques, mais pouvant etre egalement d'une autre nature, vent exercees de maniere a effectuer un detachement de ['ensemble constitue du substrat 20 et de la couche 12 par rapport au reste du substrat 10 au niveau de la zone implantee 14, selon la technologie connue Smart-CutO developpee par la Demanderesse. Typiquement, on realise pour ce faire un traitement thermique a une temperature comprise entre 800 et 900 C pendant une duree comprise entre 30 minutes et 3 heures. Un tel traitement thermique
S peut se recouper avec celui utilise pour renforcer ['interface de collage.
On obtient ainsi comme illustre sur la figure 1C une structure comprenant un support de croissance 20 en AsGa portent une couche mince de nucleation 12 en SiC monocristallin. La surface libre de cette couche peut etre soumise a un polissage/nettoyage, et notamment un polissage mecano-chimique ou un lissage par faisceau d'ions, destine a
permettre une croissance epitaxiale de bonne qualite sur celle-ci.
Sur cette surface, on realise par une technique dthetero-epitaxie par depot chimique en phase vapeur d'organo-metalliques (connue de l'homme du metier sous l'acronyme a MOCVD >>, de ['expression anglo-saxonne a Metal Organic Chemical Vapor Deposition >>), un empilement de depots de nitrure de gallium GaN avec differents types de dopages, cette technique etant connue pour engendrer une empilement de GaN 30 de bonne qualite cristalline. Une telle operation steffectue a une temperature de l'ordre de 1050 a 1100 C, temperature a laquelle on assiste generalement a une dissociation thermique partielle de l'AsGa formant ie support 20. Mais la presence de la couche de nucleation 12 en SiC, qui forme une couche barriere contre la diffusion d'atomes d'arsenic ou de gallium vers la couche deposee 30, evite de perturber la qualite cristalline et la purete de ladite
couche 30.
L'epaisseur de cet empilement est typiquement de quelques microns, c'esta-dire qutil s'agit d'une couche mince par opposition aux couches epaisses d'une epaisseur minimale d'environ 200 a 300,um
rendant l'empilement autoporte.
La figure 1 D montre la structure resultante.
Apres la croissance de l'empilement de GaN 30, on applique ['ensemble constitue des couches 20, 23, 13, 12 et 30 sur un substrat cible en silicium monocristallin ou polycristallin destine a constituer le support
final de la couche utile de GaN.
Ce support final 40 porte avantageusement, au niveau de sa surface recevant la couche utile de GaN, une metallisation 41 permettant au support final de constituer un recuperateur du rayonnement visible ou UV emis par les composants electroluminescents qui vont etre formes dans la couche utile 30. Cette metallisation est de preference formee par pulverisation cathodique ou evaporation sous vice d'or7 d'etain ou encore de palladium (ou de tout alliage approprie) avec une epaisseur par exemple de
500 nm.
La surface libre de l'empilement de GaN 30 est soumis a un traitement de polissage, typiquement un polissage mecano-chimique ou un lissage par faisceau d'ions, destine a lui donner une planeite propre a permettre un collage par adhesion moleculaire avec le substrat cible 40, qui lui aussi doit presenter une planeite, obtenue avant depot de la
metallisation, satisfaisante.
Le substrat 40 presente typiquement une epaisseur comprise entre
300 et 500,um.
La fixation est realisee ici par adhesion moleculaire ou encore par collage eutectique (qui permet de se passer de polissage), avec si necessaire apport d'energie thermique a une temperature comprise entre et 350 C pendant quelques heures pour aboutir aux forces de liaison recherchees. Le cas echeant, avant cette operation de fixation, I'empilement 30 de Ga N peut etre soum is a tout ou pa rtie des traitements de realisation de composants tels que DELs bleues ou verses, diodes laser, etc. Ensuite, I'ensemble est expose a un attaque chimique avec une solution composee d'un melange de HF, HNO3, CH3COOH et H2O dans des proportions de 1:3:3:5 de maniere a attaquer le support intermediaire 20
en AsGa et l'eliminer completement.
L'etape finale consiste a eliminer, de preference par gravure ionique, la couche de nucleation et le cas echeant les couches de collage 13 et 23 dans la mesure ou elles n'ont pas ete eliminees chimiquement. Au cours de cette operation, on peut egalement eliminer une partie des couches epitaxiees qui ont ete formees, notamment pour retirer des zones
initiales de l'epitaxie presentant des defauts.
De nombreuses variantes peuvent etre apportees au procede decrit cidessus. En premier lieu, le choix de la couche de nucleation 12 est conditionne principalement par la recherche d'un compromis entre parametre de maille, coefficient de dilatation thermique, stabilite aux hautes temperatures, aptitude a former une couche barriere contre la diffusion d'elements issus d'une eventuelle decomposition partielle de la couche formant support intermediaire. On choisit de preference soit le SiC comme indique plus haut, soit le GaN, soit encore le Si{111}. En revanche, le materiau du support intermediaire 20 n'est nullement critique en termes de parametre de maille, mais son choix resulte principalement de la recherche d'un compromis entre coefficient de dilatation thermique par rapport a celui du materiau de la couche epitaxiee, stabilite aux hautes temperatures de l'epitaxie, et surtout de sa facilite a
s'eliminer par vole chimique.
En dehors de l'AsGa, il peut s'agir en particuiier de certains oxydes
tels que ZnO, ou encore de LiGa2 ou de NdGaO3.
Par ailleurs, le materiau depose par epitaxie pour former la ou les couches utiles du substrat est typiquement un empilement de couches de GaN dopees de fa,con differenciee, de fa,con classique en soi. Mais il peut egalement s'agir d'une variete d'autres nitrures metalliques tels que AIN ou GaAIN, etc. Enfin le support final 40, peut etre constitue de tout materiau support choisi en fonction d'un compromis entre son aptitude a recevoir le cas echeant la metallisation 41, son aptitude a recevoir par collage ou autre technique la couche deposee 30, ses proprietes en termes de stabilite mecanique et chimique au cours des traitements de realisation des composants dans l'empilement de couches 30, son cout de revient, etc. Selon une variante, et de fa,con non illustree, on peut prevoir de former, deposer ou rapporter sur le support intermediaire deux couches distinctes, I'une formant barriere vis-a-vis de la diffusion d'elements issus d'une dissociation du materiau du support intermediaire, et l'autre, exterieure, formant couche de nucleation. On notera a cet egard que la couche barriere peut etre formee, deposee ou rapportee soit sur le substrat
source 10, soit sur le support intermediaire 20, avant collage.
Exemple
On realise, sur une face d'un substrat source en SiC monocristallin,
par oxydation thermique, une couche de SiO2 d'une epaisseur de 500 nm.
Pu is, a ['aid e d' u n equ ipement de bombardement ion iq ue, on reaiise da n s le substrat source une implantation d'ions hydrogene avec une energie de 100
keV, et une dose d'ions de 8.1046/cm2.
On prepare egalement un substrat en AsGa monocristallin d'une epaisseur de 500 um, destine a former le support intermediaire, et une face de ce substrat est revetue d'une couche de SiO2 d'une epaisseur de 500
nm par depot chimique en phase vapeur.
On realise ensuite une activation des surfaces, par exemple par polissage mecano-chimique, de maniere a les lisser et leur conferer une
certaine hydrophilic.
Les faces du substrat source et du substrat support intermediaire vent ensuite rapprochees et collees, une energie de collage appropriee etant obtenue par traitement thermique a 350 C pendant une duree de 2 heures. On soumet ensuite cet ensemble a un traitement thermique a 900 C pendant une duree d'une heure de maniere a obtenir un detachement au
niveau de la zone implantee.
Un polissage de la face de la couche 12 au niveau de laquelle le detachement s'est effectue est ensuite realise par une technique de lissage
ionique par grappes diions.
On realise ensuite le depot par croissance epitaxiale de differentes couches de GaN. Typiquement, cet empilement 30 de GaN comprend la succession de couches suivantes: - couche tampon d'alN sur 8 nm;
- couche de GaN sur 1 um.
Apres cette operation, la face libre de l'empilement 30 est poke par
une technique de grappes d'ions.
Parallelement, un substrat en silicium monocristallin, ayant un degre de poll de surface commercialement habitue!, d'une epaisseur de 500 m, est revetu d'une metallisation a base d'indium/palladium sur une epaisseur
de 400 nm.
Le support intermediaire 20 portent 1'empilement 30 et le substrat portent la metallisation 41 vent alors colles par adhesion moleculaire, le renforcement de ['interface de collage etant realise par un traitement
thermique a 350 C pendant une duree de 2 heures.
Le support intermediaire en AsGa est alors attaque par immersion dans une solution d'attaque composee d'un melange de HF, HNO3, CH3COOH et H2O dans des proportions de 1:3:3:5, I'attaque peripherique
de la couche metallique 41 etant mineure et sans consequence.
Cette attaque se termine au niveau de la couche 12 de SiC. Cette derriere est ensuite eliminee par exemple par gravure ionique
reactive a base de SF6/O2.
Bien entendu, la presente invention n'est nullement limitee a la forme de realisation decrite et representee sur les dessins, mais l'homme du metier saura y apporter de nombreuses variantes et modifications
Claims (21)
1. Procede de fabrication d'un substrat comprenant une couche utile d'au moins un materiau semi-conducteur monocristallin sur un support, caracterise en ce qu'il comprend les etapes consistent a: rapporter une couche de nucleation (12) sur un support intermediaire (20) par prelevement de couche mince dans un substrat source (10), le support intermediaire etant constitue d'un materiau apte a etre attaque chimiquement par un milieu d'attaque donne, et le materiau de la couche de nucleation formant une barriere vis-a-vis d'une diffusion d'elements provenant d'une eventuelle dissociation thermique du materiau du support intermediaire, faire cro^'tre par epitaxie, sur ladite couche de nucleation (12), le ou cheque materiau semi-conducteur monocristallin de la couche utile (30), mettre en adhesion la couche utile (30) sur un support final (40) au niveau de sa face opposee au support intermediaire, et exposer ledit support intermediaire (20) audit milieu d'attaque pour eliminer celui-ci par attaque chimique sensiblement sans affecter la couche
utile.
2. Procede selon la revendication 1, caracterise en ce que la premiere etape est realisee en formant un substrat source (10) comportant a une certaine profondeur une zone de detachement (14), en collant le substrat source sur le support intermediaire, et en exer,cant sur la zone formant site de detachement un traitement pour aboutir au detachement de la couche
mince (12) par rapport au substrat source.
3. Procede selon la revendication 2, caracterise en ce que la formation de la zone de detachement (14) est realisee par implantation d'especes atomiques.
4. Procede selon la revend ication 3, ca racterise en ce que led it traitement de detachement comprend ['application de contraintes comprises dans le groupe comprenant les contraintes thermiques et les contraintes mecaniques.
5. Procede selon l'une des revendications 1 a 4, caracterise en ce que
l'on rapporte la couche de nucleation (12) sur le support intermediaire (20)
par collage par adhesion moleculaire.
6. Procede selon la revendication 5, caracterise en ce qu'avant de rapporter la couche de nucleation (12) sur ledit support intermediaire (20), on depose sur au moins l'une de ces deux parties une couche de collage
(13; 23).
7. Procede selon l'une des revendications 1 a 6, caracterise en ce que
le support intermediaire (20) est choisi dans le groupe comprenant l'arseniure de gallium, I'oxyde de zinc, I'oxyde de lithium et de gallium et
l'oxyde de lithium et d'aluminium.
8. Procede selon l'une des revendications 1 a 7, caracterise en ce que
la couche utile (30) comprend au moins un nitrure mono- ou polymetallique.
9. Procede selon l'une des revendications 1 a 8, caracterise en ce que
la couche utile (30) est constituee de nitrure de gallium et en ce que le materiau de la couche de nucleation (12) est choisi dans le groupe
comprenant le carbure de silicium, le nitrure de gallium et le silicium{111}.
10. Procede selon l'une des revendications 1 a 9, caracterise en ce que
le support final (40) comprend sur sa surface recevant la couche utile (30)
un revetement (41) reflechissant le rayonnement.
11. Procede de fabrication d'un substrat comprenant une couche utile (30) de materiau semi-conducteur monocristallin sur un support (40), caracterise en ce qu'il comprend les etapes consistent a: prevoir un support intermediaire (20) realise en un materieu susceptible d'etre attaque chimiquement par un milieu d'attaque donne et comportant sur l'une de ses faces une couche barriere et une couche de nucleation (12), le materieu de la couche barriere resistant a la diffusion d'elements provenant d'une eventuelle dissociation thermique du materiau d u sup port i ntermed ia ire, faire cro^tre par epitaxie, sur ladite couche de nucleation (12), le ou chaque materieu semi-conducteur monocristallin de la couche utile (30), mettre en adhesion la couche utile (30) sur un support final (40) au niveau de sa face opposee au support intermediaire, et S exposer ledit support intermediaire (20) audit milieu d'attaque pour eliminer celui-ci par attaque chimique sensiblement sans affecter la couche
utile protegee par le materiau de la couche barriere.
12. Procede selon la revendication 11, caracterise en ce que la couche barriere eVou la couche de nucleation (12) est formee en prevoyant un substrat source (10) comportant a une certaine profondeur une zone (14) formant site de detachement, en collant le substrat source sur le support intermediaire (20), et en exer,cant sur la zone formant site de detachement un traitement pour aboutir au detachement de la couche en question par
rapport au substrat source.
13. Procede selon la revendication 12, caracterise en ce que la formation de la zone de detachement (14) est realisee par implantation d'especes atomiques.
14. Procede selon la revendication 13, caracterise en ce que ledit traitement de detachement comprend ['application de contraintes comprises dans le groupe comprenant les contraintes thermiques et les contraintes mecaniques.
15. Procede selon l'une des revendications 11 a 14, caracterise en ce
que l'on rapporte la couche barriere sur le support intermediaire (20) eVou la couche de nucleation (12) sur la couche barriere par collage par adhesion moleculaire.
16. Procede selon la revendication 15, caracterise en ce qu'avant de rapporter par collage la couche barriere eVou la couche de nucleation (12), on depose sur au moins l'une des faces a coller une couche de collage (13; 23).
17. Procede selon la revendication 11, caracterise en ce que la couche barriere eVou la couche de nucleation (12) est formee par une technique de depot.
18. Procede selon l'une des revendications 11 a 17, caracterise en ce
que le support intermediaire est choisi dans le groupe comprenant l'arseniure de gallium, I'oxyde de zinc, I'oxyde de lithium et de gallium et
l'oxyde de lithium et d'aluminium.
19. Procede selon l'une des revendications 11 a 18, caracterise en ce
que la couche utile comprend au moins un nitrure mono- ou polymetallique.
20. Procede selon l'une des revendications 11 a 19, caracterise en ce
que la couche utile est constituee de nitrure de gallium et en ce que le materiau de la couche de nucleation est choisi dans le groupe comprenant
le carbure de silicium, le nitrure de gallium et le silicium{111}.
21. Procede selon l'une des revendications 11 a 20, caracterise en ce
que le support final comprend sur sa surface recevant la couche utile (30)
un revetement (41) reflechissant le rayonnement.
Priority Applications (13)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0207132A FR2840730B1 (fr) | 2002-06-11 | 2002-06-11 | Procede de fabrication d'un substrat comportant une couche utile en materiau semi-conducteur monocristallin de proprietes ameliorees |
FR0300780A FR2840731B3 (fr) | 2002-06-11 | 2003-01-24 | Procede de fabrication d'un substrat comportant une couche utile en materiau semi-conducteur monocristallin de proprietes ameliorees |
US10/458,471 US20030232487A1 (en) | 2002-06-11 | 2003-06-09 | Fabrication of substrates with a useful layer of monocrystalline semiconductor material |
TW092115616A TW200407972A (en) | 2002-06-11 | 2003-06-10 | A method of fabricating a substrate comprising a useful layer of a monocrystalline semiconductor material with improved properties |
PCT/IB2003/003068 WO2003105219A1 (fr) | 2002-06-11 | 2003-06-11 | Procede de production d'un substrat comprenant une couche utile de materiau semi-conducteur monocristallin |
US10/883,437 US7265029B2 (en) | 2000-11-27 | 2004-07-01 | Fabrication of substrates with a useful layer of monocrystalline semiconductor material |
US11/831,484 US7888235B2 (en) | 2000-11-27 | 2007-07-31 | Fabrication of substrates with a useful layer of monocrystalline semiconductor material |
US11/840,696 US7615468B2 (en) | 2000-11-27 | 2007-08-17 | Methods for making substrates and substrates formed therefrom |
US12/536,082 US7839001B2 (en) | 2000-11-27 | 2009-08-05 | Methods for making substrates and substrates formed therefrom |
US12/914,194 US7939428B2 (en) | 2000-11-27 | 2010-10-28 | Methods for making substrates and substrates formed therefrom |
US12/984,895 US8507361B2 (en) | 2000-11-27 | 2011-01-05 | Fabrication of substrates with a useful layer of monocrystalline semiconductor material |
US13/246,316 US8252664B2 (en) | 2000-11-27 | 2011-09-27 | Fabrication of substrates with a useful layer of monocrystalline semiconductor material |
US13/291,468 US10002763B2 (en) | 2000-11-27 | 2011-11-08 | Fabrication of substrates with a useful layer of monocrystalline semiconductor material |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0207132A FR2840730B1 (fr) | 2002-06-11 | 2002-06-11 | Procede de fabrication d'un substrat comportant une couche utile en materiau semi-conducteur monocristallin de proprietes ameliorees |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2840730A1 true FR2840730A1 (fr) | 2003-12-12 |
FR2840730B1 FR2840730B1 (fr) | 2005-05-27 |
Family
ID=29559110
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR0207132A Expired - Fee Related FR2840730B1 (fr) | 2000-11-27 | 2002-06-11 | Procede de fabrication d'un substrat comportant une couche utile en materiau semi-conducteur monocristallin de proprietes ameliorees |
Country Status (1)
Country | Link |
---|---|
FR (1) | FR2840730B1 (fr) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2871172A1 (fr) * | 2004-06-03 | 2005-12-09 | Soitec Silicon On Insulator | Support d'epitaxie hybride et son procede de fabrication |
FR2894990A1 (fr) * | 2005-12-21 | 2007-06-22 | Soitec Silicon On Insulator | Procede de fabrication de substrats, notamment pour l'optique,l'electronique ou l'optoelectronique et substrat obtenu selon ledit procede |
WO2007094231A1 (fr) | 2006-02-16 | 2007-08-23 | Shin-Etsu Chemical Co., Ltd. | Procédé de fabrication d'un substrat semi-conducteur |
US9011598B2 (en) | 2004-06-03 | 2015-04-21 | Soitec | Method for making a composite substrate and composite substrate according to the method |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5759908A (en) * | 1995-05-16 | 1998-06-02 | University Of Cincinnati | Method for forming SiC-SOI structures |
FR2787919A1 (fr) * | 1998-12-23 | 2000-06-30 | Thomson Csf | Procede de realisation d'un substrat destine a faire croitre un compose nitrure |
WO2002037556A1 (fr) * | 2000-11-06 | 2002-05-10 | Commissariat A L'energie Atomique | Procede de fabrication d'une structure empilee comprenant une couche mince adherant a un substrat cible |
WO2002043124A2 (fr) * | 2000-11-27 | 2002-05-30 | S.O.I.Tec Silicon On Insulator Technologies | Procede de fabrication d'un substrat contenant une couche mince sur un support et substrat obtenu par ce procede |
WO2002043112A2 (fr) * | 2000-11-27 | 2002-05-30 | S.O.I.Tec Silicon On Insulator Technologies | Procede de fabrication d'un substrat |
-
2002
- 2002-06-11 FR FR0207132A patent/FR2840730B1/fr not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5759908A (en) * | 1995-05-16 | 1998-06-02 | University Of Cincinnati | Method for forming SiC-SOI structures |
FR2787919A1 (fr) * | 1998-12-23 | 2000-06-30 | Thomson Csf | Procede de realisation d'un substrat destine a faire croitre un compose nitrure |
WO2002037556A1 (fr) * | 2000-11-06 | 2002-05-10 | Commissariat A L'energie Atomique | Procede de fabrication d'une structure empilee comprenant une couche mince adherant a un substrat cible |
WO2002043124A2 (fr) * | 2000-11-27 | 2002-05-30 | S.O.I.Tec Silicon On Insulator Technologies | Procede de fabrication d'un substrat contenant une couche mince sur un support et substrat obtenu par ce procede |
WO2002043112A2 (fr) * | 2000-11-27 | 2002-05-30 | S.O.I.Tec Silicon On Insulator Technologies | Procede de fabrication d'un substrat |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7615468B2 (en) | 2000-11-27 | 2009-11-10 | S.O.I.Tec Silicon On Insulator Technologies | Methods for making substrates and substrates formed therefrom |
US7839001B2 (en) | 2000-11-27 | 2010-11-23 | S.O.I.Tec Silicon On Insulator Technologies | Methods for making substrates and substrates formed therefrom |
US7939428B2 (en) | 2000-11-27 | 2011-05-10 | S.O.I.Tec Silicon On Insulator Technologies | Methods for making substrates and substrates formed therefrom |
FR2871172A1 (fr) * | 2004-06-03 | 2005-12-09 | Soitec Silicon On Insulator | Support d'epitaxie hybride et son procede de fabrication |
WO2006000691A1 (fr) * | 2004-06-03 | 2006-01-05 | S.O.I.Tec Silicon On Insulator Technologies | Support d'epitaxie hybride et son procede de fabrication |
US9011598B2 (en) | 2004-06-03 | 2015-04-21 | Soitec | Method for making a composite substrate and composite substrate according to the method |
FR2894990A1 (fr) * | 2005-12-21 | 2007-06-22 | Soitec Silicon On Insulator | Procede de fabrication de substrats, notamment pour l'optique,l'electronique ou l'optoelectronique et substrat obtenu selon ledit procede |
WO2007071772A1 (fr) * | 2005-12-21 | 2007-06-28 | S.O.I.Tec Silicon On Insulator Technologies | Procede de fabrication de substrats, en particulier pour les domaines optique, electronique ou opto-electronique, et substrat obtenu par ce procede |
WO2007094231A1 (fr) | 2006-02-16 | 2007-08-23 | Shin-Etsu Chemical Co., Ltd. | Procédé de fabrication d'un substrat semi-conducteur |
EP1986217A1 (fr) * | 2006-02-16 | 2008-10-29 | Shin-Etsu Chemical Co., Ltd. | Procede de fabrication d'un substrat semi-conducteur |
EP1986217A4 (fr) * | 2006-02-16 | 2010-09-22 | Shinetsu Chemical Co | Procede de fabrication d'un substrat semi-conducteur |
Also Published As
Publication number | Publication date |
---|---|
FR2840730B1 (fr) | 2005-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2840731A1 (fr) | Procede de fabrication d'un substrat comportant une couche utile en materiau semi-conducteur monocristallin de proprietes ameliorees | |
US10002763B2 (en) | Fabrication of substrates with a useful layer of monocrystalline semiconductor material | |
US8154022B2 (en) | Process for fabricating a structure for epitaxy without an exclusion zone | |
JP4733633B2 (ja) | エピタキシャル基板の製造方法 | |
US8492243B2 (en) | Method for the production of a semiconductor structure | |
JP2004517472A (ja) | 基板、特に光学、電子工学または電子光学用基板の製造方法、およびこの製造方法により得られる基板 | |
KR20090093887A (ko) | 단결정 박막을 갖는 기판의 제조 방법 | |
FR2894990A1 (fr) | Procede de fabrication de substrats, notamment pour l'optique,l'electronique ou l'optoelectronique et substrat obtenu selon ledit procede | |
FR2860248A1 (fr) | Procede de realisation de substrats autosupportes de nitrures d'elements iii par hetero-epitaxie sur une couche sacrificielle | |
FR2857983A1 (fr) | Procede de fabrication d'une couche epitaxiee | |
JP2012231156A (ja) | Iv族基板表面上での窒化物半導体素子の層構造 | |
FR2920589A1 (fr) | "procede d'obtention d'un substrat hybride comprenant au moins une couche d'un materiau nitrure" | |
FR2787919A1 (fr) | Procede de realisation d'un substrat destine a faire croitre un compose nitrure | |
FR2840730A1 (fr) | Procede de fabrication d'un substrat comportant une couche utile en materiau semi-conducteur monocristallin de proprietes ameliorees | |
US7696533B2 (en) | Indium nitride layer production | |
CN116590795A (zh) | 一种利用陶瓷衬底生长单晶GaN自支撑衬底的方法 | |
JP5024765B2 (ja) | 酸化物基板の清浄化方法及び酸化物半導体薄膜の製造方法 | |
EP3775330A1 (fr) | Procédé de fabrication d'une couche monocristalline de matériau gaas et substrat pour croissance par épitaxie d'une couche monocristalline de matériau gaas | |
JPH09115832A (ja) | Iii族窒化物半導体基板とその製造方法 | |
TWI272730B (en) | Method for growing group-III nitride semiconductor heterostructures on silicon substrate | |
WO2014114730A1 (fr) | Procede de fabrication d'une couche a base de nitrure d'element iii par decollement spontane | |
TW201445765A (zh) | 複合基板、使用複合基板之半導體晶圓之製造方法、及複合基板用之支持基板 | |
EP4016585B1 (fr) | Dispositif électronique en carbure de silicium et son procédé de fabrication | |
WO2023119916A1 (fr) | Substrat semi-conducteur au nitrure et procédé de fabrication d'un substrat semi-conducteur au nitrure | |
JP3645442B2 (ja) | シリコン基板の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |
Effective date: 20100226 |