FR2840701A1 - Procede et dispositif pour synchroniser un ensemble d'ordinateurs utilises en cluster pour traitement graphique - Google Patents
Procede et dispositif pour synchroniser un ensemble d'ordinateurs utilises en cluster pour traitement graphique Download PDFInfo
- Publication number
- FR2840701A1 FR2840701A1 FR0206942A FR0206942A FR2840701A1 FR 2840701 A1 FR2840701 A1 FR 2840701A1 FR 0206942 A FR0206942 A FR 0206942A FR 0206942 A FR0206942 A FR 0206942A FR 2840701 A1 FR2840701 A1 FR 2840701A1
- Authority
- FR
- France
- Prior art keywords
- cluster
- signals
- processing
- graphics
- graphics card
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/12—Synchronisation of different clock signals provided by a plurality of clock generators
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/12—Synchronisation between the display unit and other units, e.g. other display units, video-disc players
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
Procédé pour synchroniser un ensemble d'ordinateurs utilisés en cluster pour générer et traiter des images graphiques, chacun desdits ordinateurs étant équipé d'une carte graphique.Ce procédé comprend les étapes suivantes :- acquérir sur chaque carte graphique du cluster un signal caractéristique, - décoder lesdits signaux caractéristiques ainsi acquis, pour générer un signal numérique de synchronisation,- traiter lesdits signaux numériques de synchronisation, et - modifier si nécessaire les périodes d'affichage respectives desdites cartes graphiques en fonction du résultat du traitement desdits signaux de synchronisation.
Description
anneaux superposes vent formees par les bords circulaires des anneaux.
- 1 - << Procede et dispositif pour synchroniser un ensemble d'ordinateurs utilises en cluster pour un traitement graphique >> La presente invention concerne un procede pour synchroniser un ensemble d'ordinateurs utilises en cluster. Wile vise egalement un dispositif
de synchronisation pour la mise en ceuvre du procede selon ['invention.
On considere ici un ensemble d'ordinateurs de type PC, appele couramment cluster de PC. Chaque ordinateur de ce cluster est equipe
d'une carte graphique.
Lorsqutun cluster de machines est utilise pour la generation et le traitement d'images numeriques, une difficulte reside dans la synchronisation des cartes graphiques standard equipant chacune de ces machines. En effet, les horloges respectives de ces cartes graphiques
n'ont pas en pratique des periodes identiques et ne vent pas synchrones.
Jusqu'a present, il etait considere qu'une synchronisation des cartes graphiques d'un cluster n'est pas envisageable car cette synchronisation ne pourrait pas Gtre suffisamment rapide pour fournir une qualite suffisante et aurait un impact negatif trop important sur les temps d ' execution d es machines. 2 0 Le but de la presente invention est de lever cet obstacle en proposant un procede de synchronisation diun ensemble d'ordinateurs utilises en cluster, qui satisfasse les exigences de qualite attendues pour des images tridimensionnelles generees et traitees, sans penaliser la
vitesse d'execution du cluster.
2 5 Cet objectif est atteint avec un procede pour synchroniser un ensemble d'ordinateurs utilises en cluster, caracterise en ce qu'il comprend les etapes suivantes: - acquerir sur chaque carte graphIque du cluster un signal caracteristique, - decoder lesdits signaux caracteristiques ainsi acquis, pour generer un signal numerique de synchronisation, - traiter lesdits signaux numeriques de synchronisation, et - 2 - modifier si necessaire les periodes d'affichage respectives desdites cartes graphiques en fonction du resultat du traitement desdits signaux de synchronisation. Ainsi, avec le procede selon ['invention, il est desormais possible d'obtenir une synchronisation d'un cluster d'ordinateurs, sans requerir de modification materielle des cartes graphiques equipant ces ordinateurs. On peut en pratique obtenir une synchronisation a 50 pixels, tout en n'utilisant
que des cartes graphiques standards.
Dans une forme de realisation avantageuse, les signaux caracteristiques acquis comprennent des signaux VGA generes par les
cartes graphiques respectives du cluster.
Le traitement des signaux numeriques de synchronisation, en pratique les signaux de synchronisation verticale, conduit de preference a la generation de signaux de recalage appliques respectivement chacun sur une entree d'interruption de chaque processeur equipant respectivement chaque
cartes graphique du cluster.
Pour chaque carte graphique du cluster, la modification de la periode d'affichage est effectuee par execution d'un sous-programme d/interruption declenche en reponse a la reception d'un signal de recalage sur une entree
diinterruption du processeur de ladite carte graphique.
Suivant un autre aspect de ['invention, il est propose un dispositif pour synchroniser un ensemble d'ordinateurs utilises en cluster pour generer et traiter des images graphiques, chacun desdits ordinateurs etant equipe d'une carte graphique, ce dispositif mettant en ceuvre le procede selon
2 5 I'invention.
Ce Dispositif de synchronisation comprend: - des moyens pour acquerir sur chaque carte graphique du cluster un signal caracteristique, - des moyens pour decoder lesdits signaux caracteristiques ainsi acquis, de 3 0 facon a generer pour chaque carte graphique un signal numerique de synchronisation, - des moyens pour traiter lesdits signaux numeriques de synchronisation issus du decodage, et - des moyens pour modifier si necessaire les periodes d'affichage respectives desdites cartes graphiques en fonction du resultat du traitement desdits signaux de synchronisation. Les moyens de traitement des signaux numeriques de synchronisation vent avantageusement agences pour generer des signaux de recalage appliques respectivement chacun sur une entree d'interruption de chaque
processeur equipant respectivement chaque cartes graphique du cluster.
D'autres avantages et caracteristiques de ['invention appara^'tront a
liexamen de la description detaillee d'un mode de mise en ceuvre nullement
limitatif, et des dessins annexes sur lesquels: - la figure 1 est un schema synoptique d'un cluster d'ordinateurs equipes d'un dispositif de synchronisation selon ['invention; et - la figure 2 est un chronogramme illustrant ['evolution temporelle de signaux caracteristiques mis en couvre dans le procede de synchronisation
selon ['invention.
On va maintenant decrire, en reference a la figure precitee, un exemple de realisation d'un dispositif de synchronisation selon ['invention,
ainsi que le procede mis en ceuvre dans ce dispositif.
On considere un ensemble ou cluster diordinateurs M1,...,Mi,...,Mn utilises en parallele et pourvus chacun d'une carte graphique CG1, Cgi,... ,CGn. Ces ordinateurs vent controles par une unite de pilotage qui coordonne et commande leurs taches respectives, par exemple la 2 5 generation de portions d'une image video numerique, destinee a etre
visualisee sur un ecran unique ou sur un mur d'ecrans.
Le dispositif de synchronisation 1 comprend un circuit de decodage qui recoit en entree des signaux VGA issus de chacune des cartes graphiques et genere des signaux de synchronisation decodes, et une unite 3 o de traitement qui traite ces signaux de synchronisation pour delivrer en retour des signaux de recalage appliques sur des entrees d' interruption respectives des processeurs equipant chaque carte graphique. Le dispositif de synchronisation 1 est connecte d'une part a une horloge externe de reference et d'autre part a ['unite de pilotage pour recevoir des informations sur la synchronisation effective ou le decalage des signaux video numeriques delivres par chaque carte graphique du cluster. Lorsqu'une desynchronisation entre deux cartes graphiques ou plus est detectee, le dispositif de synchronisation 1 genere un signal de recalage sur la ou les cartes graphiques concernees, avec pour effet de declencher ['execution d'un ou plusieurs sous-programmes d' interruption par le ou les
processeurs des cartes graphiques a recaler ou resynchroniser. Ces sous-
programmes d'interruption ont pour fonction de modifier les periodes
d'affichage des cartes graphiques.
Le processus de recalage mis en ceuvre dans le procede de synchronisation selon ['invention a pour effet de synchroniser les donnees Image 1, Image 2,...1mage N generees respectivement par ies cartes
graphiques des ordinateurs 1,2,...,N du cluster, en reference a la figure 2.
Ainsi, si l ton observe les signaux de synchronisation vertical e decodes Vsync1, Vsync2,...,VsyncN issus respectivement des cartes graphiques CG1,. ..,CG2,...CGN, on constate que ces signaux ne vent pas synchrones du fait de differences, memes tres falbles, entre les periodes d'affichage dtimage T1, T2,...,TN. Les executions des sous-programmes d/interruption commandees par les signaux de recalage generes par le dispositif de synchronisation ont pour effet de fournir ['equivalent d'un signal de synchronisation Vsync commun a ltensemble des cartes graphiques du cluster, avec pour consequence une synchronisation des flux de donnees Image 1, Image 2,...,1mage N delivres par les cartes graphiques CG 1, CG2, ...,CGN. Ces flux de donnees synchronises vent alors traites par ['unite de pilotage pour delivrer un signal video resultant applique sur le moniteur ou ecran graphique E pour produire une image resultante issue du
traitement graphique du cluster.
- s Bien sOr, I'invention n'est pas limits flux examples qua viennenl d'6tre daunts et de nombreux amdnagemenls peuven1 Atre spportAs ces
examples sons sorer du Cadre de Clnventlon.
s as
Claims (8)
1. Procede pour synchroniser un ensemble d'ordinateurs (M 1, M2, Mi,..Mn) utilises en cluster pour generer et traiter des images graphiques, chacun desdits ordinateurs etant equipe diune carte graphique (CG 1, CG2,,Cgi, CGn), caracterise en ce qutil comprend les etapes suivantes: - acquerir sur chaque carte graphique du cluster un signal caracteristique, - decoder lesdits signaux caracteristiques ainsi acquis, pour generer un signal numerique de synchronisation, - traiter lesdits signaux numeriques de synchronisation, et - modifier si necessaire les periodes d'affichage respectives desdites cartes graphiques en fonction du resultat du traitement desdits signaux de synchronisation.
2. Procede selon la revendication 1, caracterise en ce que les signaux caracteristiques acquis comprennent des signaux VGA generes par les
cartes graphiques respectives du cluster.
3. Procede selon l'une des revendications 1 ou 2, caracterise en ce que le
traitement des signaux numeriques de synchronisation conduit a la generation de signaux de recalage appliques respectivement chacun sur une entree d'interruption de chaque processeur equipant respectivement chaque
cartes graphique du cluster.
4. Procede selon la revendication 3, caracterise en ce que pour chaque carte graphique du cluster, la modification de la periode d'affichage est effectuee par execution diun sous-programme d'interruption declenche en reponse a la reception d'un signal de recalage sur une entree d'interruption
du processeur de ladite carte graphique.
5. Dispositif (1) pour synchroniser un ensemble d'ordinateurs (M1,M2,..., Mi,...,Mn) utilises en cluster pour generer et traiter des images graphiques, chacun desdits ordinateurs etant equipe d'une carte graphique (CG1, CG2,...,Cgi,...CGn), ce dispositif mettant en ceuvre le procede selon
I'une quelconque des revendications precedentes:
caracterise en ce qu'il comprend; - des moyens pour acquerir sur chaque carte graphique du cluster un signal caracteristique, - des moyens pour decoder lesdits signaux caracteristiques ainsi acquis, de facon 3 generer pour chaque carte graphique un signal numerique de synchronisation, - des moyens pour traiter lesdits signaux numeriques de synchronisation issus du decodage, et - des moyens pour modifier si necessaire les periodes d'affichage respectives desdites cartes graphiques en fonction du resultat du traitement
desdits signaux de synchronisation.
6. Dispositif selon la revendication 5, caracterise en ce qu'il comprend des entrees d'acquisition de signaux caracteristiques sur les sorties VGA des
differentes cartes graphiques du cluster.
7. Dispositif selon l'une des revendications 5 ou 6, caracterise en ce que les
moyens de traitement des signaux numeriques de synchronisation vent agences pour generer des signaux de recalage appliques respectivement 2 5 chacun sur une entree d' interruption de chaque processeu r equipant
respectivement chaque cartes graphique du cluster.
8. Dispositif selon la revendication 7, caracterise en ce qu'il comprend en outre des terminaux de sortie de recalage connectes respectivement 3 des entrees d'interruption respectives de processeurs equipant respectivement
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0206942A FR2840701A1 (fr) | 2002-06-06 | 2002-06-06 | Procede et dispositif pour synchroniser un ensemble d'ordinateurs utilises en cluster pour traitement graphique |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR0206942A FR2840701A1 (fr) | 2002-06-06 | 2002-06-06 | Procede et dispositif pour synchroniser un ensemble d'ordinateurs utilises en cluster pour traitement graphique |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2840701A1 true FR2840701A1 (fr) | 2003-12-12 |
Family
ID=29558998
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR0206942A Withdrawn FR2840701A1 (fr) | 2002-06-06 | 2002-06-06 | Procede et dispositif pour synchroniser un ensemble d'ordinateurs utilises en cluster pour traitement graphique |
Country Status (1)
Country | Link |
---|---|
FR (1) | FR2840701A1 (fr) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2415852A (en) * | 2004-07-02 | 2006-01-04 | Filmlight Ltd | Synchronising a plurality of graphics cards |
EP2050272A2 (fr) * | 2006-08-10 | 2009-04-22 | Intel Corporation | Procede et appareil pour la synchronisation des flux de visualisation |
FR3062495A1 (fr) * | 2017-02-01 | 2018-08-03 | Peugeot Citroen Automobiles Sa | Dispositif d’analyse de la synchronisation d’images sur des voies d’affichage distinctes |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1993007567A1 (fr) * | 1991-10-11 | 1993-04-15 | Martin Giger | Multiordinateur professionnel a architecture multiprocesseurs |
US5790113A (en) * | 1994-11-04 | 1998-08-04 | Catapult Entertainment | Method and apparatus for loosely sychronizing closed free-running raster displays |
-
2002
- 2002-06-06 FR FR0206942A patent/FR2840701A1/fr not_active Withdrawn
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1993007567A1 (fr) * | 1991-10-11 | 1993-04-15 | Martin Giger | Multiordinateur professionnel a architecture multiprocesseurs |
US5790113A (en) * | 1994-11-04 | 1998-08-04 | Catapult Entertainment | Method and apparatus for loosely sychronizing closed free-running raster displays |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2415852A (en) * | 2004-07-02 | 2006-01-04 | Filmlight Ltd | Synchronising a plurality of graphics cards |
US7506240B2 (en) | 2004-07-02 | 2009-03-17 | Filmlight Limited | Method and apparatus for image processing |
GB2415852B (en) * | 2004-07-02 | 2010-07-14 | Filmlight Ltd | Method and apparatus for image processing |
EP2050272A2 (fr) * | 2006-08-10 | 2009-04-22 | Intel Corporation | Procede et appareil pour la synchronisation des flux de visualisation |
EP2050272B1 (fr) * | 2006-08-10 | 2015-04-29 | Intel Corporation | Procédé et appareil pour la synchronisation des flux de données de visualisation |
FR3062495A1 (fr) * | 2017-02-01 | 2018-08-03 | Peugeot Citroen Automobiles Sa | Dispositif d’analyse de la synchronisation d’images sur des voies d’affichage distinctes |
WO2018142049A1 (fr) * | 2017-02-01 | 2018-08-09 | Psa Automobiles Sa | Dispositif d'analyse de la synchronisation d'images sur des voies d'affichage distinctes |
CN110235088A (zh) * | 2017-02-01 | 2019-09-13 | 标致雪铁龙汽车股份有限公司 | 用于分析独立显示路径上的图像同步的设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6747654B1 (en) | Multiple device frame synchronization method and apparatus | |
EP3116227A1 (fr) | Processeur vidéo et procédé de fonctionnement d'un processeur vidéo | |
FR2751772B1 (fr) | Procede et dispositif fonctionnant en temps reel, pour le reperage et la localisation d'une zone en mouvement relatif dans une scene, ainsi que pour la determination de la vitesse et la direction du deplacement | |
GB2455456A (en) | System and method for displaying computer data in a multi-screen display system | |
WO2020021068A1 (fr) | Procédé et système de transmission d'un contenu d'images alternatif d'un affichage physique à différents spectateurs | |
EP1511328A3 (fr) | Méthode et dispositif d'affichage stéréoscopique avec plusieurs appareils de traitement vidéo | |
EP0959377A3 (fr) | Méthode et appareil de représentation tri-dimensionnelle | |
RU2011134888A (ru) | Передача данных 3d изображения | |
EP1011267A3 (fr) | Récepteur pour l'affichage simultané de signaux ayant des formats d'affichage différents et/ou ayant des fréquences de trame différentes et procédé d'affichage associé | |
US20150042553A1 (en) | Dynamic gpu feature adjustment based on user-observed screen area | |
FR2840701A1 (fr) | Procede et dispositif pour synchroniser un ensemble d'ordinateurs utilises en cluster pour traitement graphique | |
EP1130506A3 (fr) | Procédé et dispositif pour présenter des images numériques sur un écran de faible définition | |
EP1892699A3 (fr) | Appareil et procédé de réception vidéo | |
Badcock et al. | Independent first-and second-order motion energy analyses of optic flow | |
WO2019049184A1 (fr) | Procédé et système d'éclairage pour améliorer la perception de couleur en perspective d'une image observée par un utilisateur | |
US7509442B2 (en) | Informational-signal-processing apparatus, functional block, and method of controlling the functional block | |
JP3853637B2 (ja) | 情報処理システム、方法及びコンピュータプログラム | |
FR2840753A1 (fr) | Procede et dispositif pour traiter des signeaux video numeriques generes par un ensemble d'ordinateurs pour produire une image numerique | |
RU2647664C1 (ru) | Способ обработки видеосигнала | |
US20090141032A1 (en) | Synchronization of video input data streams and video output data streams | |
JPS6049398B2 (ja) | 特殊効果方式 | |
EP1326226A3 (fr) | Procedé et appareil pour la synchronisation de plusieurs signaux d'image à synthetiser et programme de synchronisation | |
KR20060009597A (ko) | 영상신호 합성방법, 영상신호 합성장치, 디스플레이시스템, 디스플레이장치 및 디스플레이장치의 제어방법 | |
KR20130026003A (ko) | 스테레오스코픽 3차원 영상 시스템 | |
KR970705298A (ko) | 비디오 데이터에 대한 타이밍 신호 제공용 제어기(a controller for providing timing signals for video data) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |