FR2818762A1 - Regulateur de tension a gain statique en boucle ouverte reduit - Google Patents

Regulateur de tension a gain statique en boucle ouverte reduit Download PDF

Info

Publication number
FR2818762A1
FR2818762A1 FR0016978A FR0016978A FR2818762A1 FR 2818762 A1 FR2818762 A1 FR 2818762A1 FR 0016978 A FR0016978 A FR 0016978A FR 0016978 A FR0016978 A FR 0016978A FR 2818762 A1 FR2818762 A1 FR 2818762A1
Authority
FR
France
Prior art keywords
output
operational amplifier
transistors
voltage regulator
whose
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR0016978A
Other languages
English (en)
Other versions
FR2818762B1 (fr
Inventor
Cecile Hamon
Christophe Bernard
Alexandre Pons
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
STMicroelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SA filed Critical STMicroelectronics SA
Priority to FR0016978A priority Critical patent/FR2818762B1/fr
Priority to EP01995774A priority patent/EP1352302A1/fr
Priority to PCT/FR2001/004174 priority patent/WO2002052364A1/fr
Priority to US10/451,593 priority patent/US6933708B2/en
Publication of FR2818762A1 publication Critical patent/FR2818762A1/fr
Application granted granted Critical
Publication of FR2818762B1 publication Critical patent/FR2818762B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/565Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/575Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

L'invention concerne un régulateur de tension ayant une borne de sortie (S) propre à être reliée à une charge (R), comprenant un amplificateur opérationnel (4) dont l'entrée non inverseuse est reliée à un premier potentiel de référence (vref), et dont l'entrée inverseuse est reliée à la borne de sortie (S), un étage inverseur (6) dont l'entrée est reliée à la sortie de l'amplificateur opérationnel, un commutateur de puissance (T1) commandé par la sortie de l'étage inverseur (6), disposé entre la borne de sortie (S) et un potentiel d'alimentation (Vbat), et un condensateur de charge (C) disposé entre la borne de sortie (S) et un potentiel de référence d'alimentation (GND), comprenant un moyen (7) de réduction de l'impédance de sortie effective de l'amplificateur opérationnel (4).

Description

<Desc/Clms Page number 1>
Figure img00010001
RÉGULATEUR DE TENSION À GAIN STATIQUE EN BOUCLE OUVERTE RÉDUIT
La présente invention concerne le domaine des régulateurs de tension et en particulier celui des régulateurs à faible tension de déchet.
Un régulateur à faible tension de déchet (Low Drop Out) réalisé sous forme de circuit intégré peut être utilisé pour fournir un potentiel prédéterminé avec un faible bruit à un ensemble de circuits électroniques à partir d'un potentiel d'alimentation fourni par une pile rechargeable. Une tel potentiel d'alimentation décroît avec le temps et est susceptible de comporter du bruit causé par l'action de radiations électromagnétiques voisines sur les liaisons pile/régulateur. Le régulateur est dit à faible tension de déchet car il permet de fournir un potentiel proche du potentiel d'alimentation.
La figure 1 représente schématiquement un exemple de régulateur à faible tension de déchet classique. Le régulateur comporte une borne de sortie S prévue pour être reliée à une charge R. La charge R, essentiellement résistive, représente la somme des impédances d'entrée des circuits alimentés par le régulateur. Par simplicité, on considère par la suite que la charge R est une résistance. Le régulateur comprend un amplificateur opérationnel 4 dont une entrée non inverseuse IN+ est reliée à un potentiel de référence positif Vref et dont une
<Desc/Clms Page number 2>
Figure img00020001

entrée inverseuse IN-est reliée à la borne S par une boucle de contre réaction. Le potentiel Vref est produit de manière connue par une source de tension constante (non représentée) à forte impédance de sortie. L'amplificateur opérationnel 4 est alimenté entre un potentiel d'alimentation Vbat positif fourni par la pile et un potentiel de masse GND. Un étage inverseur 6, alimenté entre les potentiels Vbat et GND, reçoit la sortie de l'amplificateur opérationnel 4 et sa sortie est connectée à la grille d'un transistor MOS de puissance Tl, à canal P, dont le drain est relié à la borne de sortie S et dont la source est reliée au potentiel Vbat. Le transistor Tl est de type MOS plutôt que bipolaire notamment pour minimiser la différence entre le potentiel de sortie Vout de la borne S et le potentiel d'alimentation Vbat. Un condensateur de charge C est disposé entre la borne de sortie S et le potentiel GND.
La figure 2 représente schématiquement un exemple de réalisation de l'amplificateur opérationnel 4 de la figure 1.
Deux transistors MOS T2, T3, à canal P, ont leurs sources reliées l'une à l'autre et leurs grilles respectivement reliées aux entrées IN-et IN+. Une source de courant de polarisation CS1 est disposée entre le potentiel Vbat et les sources des transistors T2 et T3. Les transistors T2 et T3 forment une paire différentielle. Deux transistors MOS T4 et T5, à canal N, ont leurs sources reliées au potentiel GND et leurs grilles reliées l'une à l'autre. Les drains des transistors T4 et T5 sont respectivement reliés aux drains des transistors T2 et T3. Le drain du transistor T3 est relié aux grilles des transistors T4 et T5. Les transistors T4 et T5 forment une charge active de la paire différentielle formée par les transistors T2 et T3. Le drain du transistor T2 constitue la sortie de l'amplificateur 4.
Le régulateur de tension de la figure 1 maintient le potentiel Vout de la borne de sortie S à une valeur égale au potentiel de référence Vref. Toute variation du potentiel Vbat se traduit par une variation du potentiel Vout, qui est transmise par la boucle de contre réaction sur l'entrée IN-. Lorsque le
<Desc/Clms Page number 3>
régulateur fonctionne correctement, la variation du potentiel de l'entrée IN-entraîne le retour du potentiel Vout au potentiel Vref. Pour cela, le circuit régulateur, qui forme un système bouclé entre l'entrée IN-et la borne S doit être un système stable. Pour que le système soit stable lorsqu'il est bouclé, son gain en boucle ouverte ne doit pas être supérieur à 1 lorsque le déphasage est inférieur à-180 (lorsqu'il y a opposition de phase entre l'entrée et la sortie du système).
La figure 3 illustre, en fonction de la fréquence f, la variation du gain G et du déphasage (p du régulateur en boucle ouverte pris entre l'entrée IN-et la borne S. Pour des fréquences f faibles, le gain G est égal au gain Gs statique du régulateur en boucle ouverte. Les éléments qui composent le régulateur ont chacun un gain qui varie en fonction de la fréquence. La fréquence de coupure d'un élément dont le gain décroît lorsque la fréquence augmente constitue un"pôle"de la fonction de transfert du régulateur en boucle ouverte. Chaque pôle de la fonction de transfert du régulateur en boucle ouverte introduit une chute de 20 dB par décade du gain G. En outre, chaque pôle de la fonction de transfert du régulateur en boucle ouverte introduit un déphasage < p de 900. Par simplicité, on considère par la suite que la fonction de transfert du régulateur en boucle ouverte comprend seulement un pôle principal PO et un pôle secondaire Pl. La fréquence à laquelle se situe le pôle principal PO dépend notamment de l'inverse du produit des valeurs de la résistance de charge R et du condensateur C. La fréquence à laquelle se situe le pôle secondaire Pl dépend notamment de l'impédance de la grille du transistor Tl. On considère que l'étage inverseur 6 est un étage idéal qui n'introduit aucun pôle. Les caractéristiques des éléments qui composent le régulateur sont choisies de manière que, lorsque le déphasage (p devient égal à-180 , le gain G est inférieur au gain unitaire (0 dB). En figure 3, le pôle PO est situé à une fréquence peu élevée et le pôle Pl est situé à une fréquence supérieure à la fréquence du pôle PO. Pour une fréquence inférieure à la fréquence du pôle PO,
<Desc/Clms Page number 4>
Figure img00040001

le gain est égal au gain statique Gs du régulateur en boucle ouverte. Entre les pôles PO et Pl, le gain chute de 20 décibels par décade. Au-delà du pôle Pl, le gain chute de 40 décibels par décade. Le déphasage chute de 0 à-90 au niveau du pôle PO et de - 90 à-180 au niveau du pôle Pl. Le gain statique Gs du régulateur est égal à Gs4. Gs6. Gsl, où Gs4 est le gain statique de l'amplificateur opérationnel 4, Gs6 est le gain statique de l'étage inverseur 6, et Gsl est le gain statique du transistor Tl. Le gain statique de l'amplificateur opérationnel 4 est de la forme :
Gs4 = Gm2. (R2. R4)/ (R2+R4) = G2. Zout où Gm2 est la transconductance du transistor T2, et R2, R4 sont
Figure img00040002

les résistances en conduction, dites résistances"Early", des transistors T2 et T4. Le rapport (R2. R4)/ (R2+R4) constitue l'im- pédance de sortie Zout de l'amplificateur opérationnel.
Les résistances"Early"des transistors T2 et T4 sont élevées, et l'impédance de sortie Zout ainsi que le gain statique Gs4 de l'amplificateur 4 ont une valeur élevée. Un fort gain Gs4 rend le gain statique Gs élevé, ce qui décale la courbe de gain vers le haut et rend la stabilité du régulateur difficile à obtenir.
Avec l'amélioration des technologies, les caractéristiques d'un amplificateur opérationnel s'améliorent et notamment son gain Gs4 tend à augmenter.
La figure 3 illustre une courbe de gain G'd'un régulateur en boucle ouverte ayant les deux pôles PO, Pl précédents et ayant un gain statique Gs'supérieur au gain statique Gs
Figure img00040003

précédent. Le gain G'est supérieur à 1 (0 dB) lorsque le dépha- sage (p atteint la valeur du -1800, ce qui rend le régulateur instable.
Une façon classique de résoudre ce problème consiste à augmenter la capacité du condensateur C, ce qui réduit la fréquence à laquelle se situe le pôle principal PO. Toutefois, l'utilisation d'un condensateur C de grande taille n'est pas souhaitable. De plus, il n'est pas souhaitable de dégrader les
<Desc/Clms Page number 5>
caractéristiques des transistors d'un amplificateur opérationnel, étant donné que ces transistors doivent de préférence être identiques aux autres transistors du circuit intégré contenant le régulateur.
Un objet de la présente invention est de prévoir un régulateur de tension stable et à grande bande passante tout en utilisant un condensateur de sortie de valeur faible.
Pour atteindre cet objet, la présente invention prévoit de réduire la résistance de sortie apparente de l'amplificateur opérationnel d'un régulateur.
Plus particulièrement la présente invention prévoit un régulateur de tension ayant une borne de sortie propre à être reliée à une charge, comprenant un amplificateur opérationnel dont l'entrée non inverseuse est reliée à un premier potentiel de référence, et dont l'entrée inverseuse est reliée à la borne de sortie, un étage inverseur dont l'entrée est reliée à la sortie de l'amplificateur opérationnel, un commutateur de puissance commandé par la sortie de l'étage inverseur, disposé entre la borne de sortie et un potentiel d'alimentation, et un condensateur de charge disposé entre la borne de sortie et un potentiel de référence d'alimentation, comprenant un moyen de réduction de l'impédance de sortie effective de l'amplificateur opérationnel.
Selon un mode de réalisation de la présente invention, le moyen de réduction d'impédance comprend une première résistance dont une première borne est reliée à la sortie de l'amplificateur opérationnel, un transistor MOS connecté en diode dont le drain est relié à une seconde borne de la première résistance et dont la source est reliée au deuxième potentiel de référence, et un moyen pour polariser le transistor connecté en diode à l'état passant.
Selon un mode de réalisation de la présente invention, la première résistance a une valeur très inférieure à l'impédance de sortie de l'amplificateur opérationnel.
<Desc/Clms Page number 6>
Selon un mode de réalisation de la présente invention, l'amplificateur opérationnel comporte des premier et deuxième transistors MOS, d'un premier type, dont les sources sont reliées l'une à l'autre, et dont les grilles sont respectivement reliées aux entrées inverseuse et non inverseuse, une source de courant disposée entre le potentiel d'alimentation et les sources des premier et deuxième transistors, des troisième et quatrième transistors MOS, d'un second type, dont les sources sont reliées au premier potentiel de référence, dont les grilles sont reliées l'une à l'autre, et dont les drains sont respectivement connectés aux drains des premier et deuxième transistors, le drain du premier transistor étant relié à la sortie de l'amplificateur opérationnel et le drain et la grille du quatrième transistor étant connectés l'un à l'autre.
Selon un mode de réalisation de la présente invention, l'étage inverseur comporte un cinquième transistor MOS, du type des troisième et quatrième transistors, dont la grille et le drain sont respectivement reliés à l'entrée et à la sortie de l'étage inverseur, et dont la source est reliée au premier potentiel de référence, une impédance disposée entre la sortie de l'étage inverseur et le potentiel d'alimentation, et un condensateur et une seconde résistance disposés en série entre l'entrée et la sortie de l'étage inverseur.
Selon un mode de réalisation de la présente invention, le commutateur de puissance est un sixième transistor MOS du type des premier et deuxième transistors.
Selon un mode de réalisation de la présente invention, les premier, deuxième et sixième transistors sont des MOS à canal P, et les troisième, quatrième et cinquième transistors sont des MOS à canal N.
Ces objets, caractéristiques et avantages, ainsi que d'autres de la présente invention seront exposés en détail dans la description suivante de modes de réalisation particuliers faite à titre non-limitatif en relation avec les figures jointes parmi lesquelles :
<Desc/Clms Page number 7>
la figure 1, précédemment décrite, représente schématiquement un régulateur de tension classique ; la figure 2, précédemment décrite, représente schématiquement un mode de réalisation d'amplificateur opérationnel ; la figure 3, précédemment décrite, illustre le gain et le déphasage en fonction de la fréquence du régulateur de la figure 1 en boucle ouverte ; la figure 4 représente schématiquement un mode de réalisation d'un régulateur selon la présente invention ; et la figure 5 représente schématiquement un mode de réalisation d'un inverseur utilisable selon la présente invention.
Seuls les éléments permettant la compréhension de la présente invention ont été représentés aux différentes figures.
De mêmes références représentent de mêmes éléments aux différentes figures.
La figure 4 représente schématiquement un mode de réalisation d'un régulateur. Le régulateur comprend les éléments déjà décrit d'un régulateur classique et un circuit 7 de réduction d'impédance de sortie connecté à la sortie de l'amplificateur opérationnel 4.
Une résistance RI a une première borne connectée à la sortie de l'amplificateur opérationnel 4. Un transistor MOS 8, à canal N, a son drain relié à une deuxième borne de la résistance RI et sa source reliée au potentiel GND. Le drain et la grille du transistor 8 sont reliés l'un à l'autre de manière que le transistor 8 est connecté en diode. Une source de courant CS2 de polarisation du transistor 8 connecté en diode est reliée entre le potentiel Vbat et le drain du transistor 8.
La source de courant CS2 est choisie de manière que le transistor 8 connecté en diode conduit en permanence. Le transistor 8 est choisi de manière que la chute de tension entre son drain et sa source est égale à la tension existant entre l'entrée de l'étage inverseur 6 et le potentiel de masse GND. Il en découle que la chute de tension aux bornes de la résistance RI est sensiblement nulle, et que le fonctionnement de
<Desc/Clms Page number 8>
Figure img00080001

l'amplificateur opérationnel 4 n'est pas déséquilibré par un courant circulant à travers la résistance RI. L'impédance Z du transistor 8 connecté en diode et de la résistance RI connectés en série est égale à :
Z = Rl+d/Gm8) où Gm8 est la transconductance du transistor 8. La résistance RI et le transistor 8 sont choisis de manière que l'impédance Z est très inférieure à l'impédance de sortie Zout de l'amplificateur opérationnel. Le gain statique Gs4 de l'amplificateur opérationnel 4 dont la sortie OUT est connectée en parallèle sur l'impédance Z est égal à Gs4 = Gm2. (Zout. Z)/ (Zout+Z), c'est-à-
Figure img00080002

dire sensiblement Garn2. Z. La présente invention permet de réduire le gain statique introduit par l'amplificateur opérationnel 4, et par là le gain statique du régulateur de tension en boucle ouverte. Ainsi, la réduction de l'impédance de sortie apparente de l'amplificateur opérationnel 4 correspond à une réduction du gain de cet amplificateur. On pourra ajuster ce gain pour conserver un système stable à grande bande passante, avec un condensateur C de petite valeur.
La présente invention a été décrite en relation avec un étage inverseur 6 idéal qui n'introduit aucun pôle dans la fonction de transfert du régulateur de tension en boucle ouverte. En pratique, l'étage inverseur 6 n'est pas un étage amplificateur idéal, mais est par exemple un étage amplificateur dit"de Miller". Un tel étage amplificateur a notamment pour fonction d'accroître la fréquence à laquelle se situe le pôle secondaire Pl afin d'accroître la bande passante du régulateur de tension en boucle ouverte. Un étage de Miller introduit notamment un pôle P2 et un zéro Zl dans la fonction de transfert du régulateur de tension en boucle ouverte.
La figure 5 représente schématiquement un mode de réalisation d'un régulateur de tension selon la présente invention, dans lequel l'étage inverseur 6 du circuit d'amplification 2'est un étage de Miller. L'étage inverseur 6 comporte un transistor T7, à canal N, dont la grille et le drain sont respectivement
<Desc/Clms Page number 9>
reliés à l'entrée et à la sortie de l'étage 6. La source du transistor T7 est reliée au potentiel GND. Une impédance 10 est disposée entre la sortie de l'étage 6 et le potentiel Vbat. Un condensateur Cl et une résistance R2 sont disposés en série entre l'entrée et la sortie de l'étage amplificateur. La valeur du condensateur Cl, de la résistance R2, et le gain du transistor T7 permettent notamment d'ajuster les fréquences auxquelles se situent les pôles Pl, P2. La chute de tension aux bornes du transistor 8 connecté en diode est dans ce cas choisie égale à la tension grille/source du transistor T7. La réduction de l'impédance de sortie reliée en entrée de l'étage inverseur 6 a également pour effet d'accroître la fréquence à laquelle se situe le pôle P2 introduit par l'étage 6, ce qui représente un avantage supplémentaire de la présente invention.
Bien entendu, la présente invention est susceptible de diverses variantes et modifications qui apparaîtront à l'homme de l'art. A titre d'exemple, la présente invention a été décrite en relation avec un amplificateur opérationnel particulier, mais l'homme du métier adaptera sans difficultés la présente invention à un régulateur de tension utilisant d'autres types d'amplificateurs opérationnels.
La présente invention a été décrite en relation avec un régulateur de tension utilisant un transistor de puissance Tl, mais l'homme du métier adaptera sans difficultés la présente invention à un régulateur de tension utilisant un autre type de commutateur de puissance à commande en tension.
La présente invention a été décrite en relation avec des potentiels Vbat et Vref positifs, mais l'homme du métier adaptera sans difficultés la présente invention à des potentiels Vbat et Vref négatifs, en intervertissant les types des transistors MOS décrits et le branchement du transistor 8 connecté en diode.
La présente invention a pour des raisons de simplicité été décrite en relation avec une charge résistive R, mais l'homme
<Desc/Clms Page number 10>
du métier adaptera sans difficultés la présente invention à une charge complexe.
La présente invention a pour des raisons de simplicité été décrite en relation avec un régulateur de tension utilisant une boucle de contre-réaction non résistive et fournissant une tension égale à une tension de référence Vref reçue. Toutefois, l'homme du métier adaptera sans difficultés la présente invention à un régulateur de tension dont la boucle de contre-réaction comprend un pont résistif, et qui fournit en sortie une tension différente de la tension Vref reçue.

Claims (7)

REVENDICATIONS
1. Régulateur de tension ayant une borne de sortie (S) propre à être reliée à une charge (R), comprenant : un amplificateur opérationnel (4) dont l'entrée non inverseuse est reliée à un premier potentiel de référence (Vref), et dont l'entrée inverseuse est reliée à la borne de sortie (S), un étage inverseur (6) dont l'entrée est reliée à la sortie de l'amplificateur opérationnel, un commutateur de puissance (Tl) commandé par la sortie de l'étage inverseur (6), disposé entre la borne de sortie (S) et un potentiel d'alimentation (Vbat), et un condensateur de charge (C) disposé entre la borne de sortie (S) et un potentiel de référence d'alimentation (GND), caractérisé en ce qu'il comprend un moyen (7) de réduction de l'impédance de sortie effective de l'amplificateur opérationnel (4).
2. Régulateur de tension selon la revendication 1, caractérisé en ce que le moyen de réduction d'impédance comprend une première résistance (RI) dont une première borne est reliée à la sortie de l'amplificateur opérationnel (4), un transistor MOS connecté en diode (8) dont le drain est relié à une seconde borne de la première résistance (R1) et dont la source est reliée au deuxième potentiel de référence (GND), et un moyen (CS2) pour polariser le transistor connecté en diode (8) à l'état passant.
3. Régulateur de tension selon la revendication 2, dans lequel la première résistance (RI) a une valeur très inférieure à l'impédance de sortie de l'amplificateur opérationnel (4).
4. Régulateur de tension selon la revendication 3, dans lequel l'amplificateur opérationnel (4) comporte : des premier (T2) et deuxième (T3) transistors MOS, d'un premier type, dont les sources sont reliées l'une à l'autre, et dont les grilles sont respectivement reliées aux entrées inverseuse et non inverseuse,
<Desc/Clms Page number 12>
tiel de référence (GND), dont les grilles sont reliées l'une à l'autre, et dont les drains sont respectivement connectés aux drains des premier (T2) et deuxième (T3) transistors, le drain du premier transistor (T2) étant relié à la sortie de l'amplificateur opérationnel et le drain et la grille du quatrième transistor (T5) étant connectés l'un à l'autre.
Figure img00120001
une source de courant (CS1) disposée entre le potentiel d'alimentation (Vbat) et les sources des premier et deuxième transistors, des troisième (T4) et quatrième (TS) transistors MOS, d'un second type, dont les sources sont reliées au premier poten-
5. Régulateur de tension selon la revendication 4, dans lequel l'étage inverseur (6) comporte : un cinquième transistor MOS (T7), du type des troisième (T4) et quatrième (T5) transistors, dont la grille et le drain sont respectivement reliés à l'entrée et à la sortie de l'étage inverseur (6), et dont la source est reliée au premier potentiel de référence (GND), une impédance (10) disposée entre la sortie de l'étage inverseur (6) et le potentiel d'alimentation (Vbat), et un condensateur (Cl) et une seconde résistance (R2) disposés en série entre l'entrée et la sortie de l'étage inverseur (6).
6. Régulateur de tension selon la revendication 4, dans lequel le commutateur de puissance (Tl) est un sixième transistor MOS du type des premier (T2) et deuxième (T3) transistors.
7. Régulateur de tension selon la revendication 5, dans lequel les premier (T2), deuxième (T3) et sixième (Tl) transistors sont des MOS à canal P, et dans lequel les troisième (T4), quatrième (TS) et cinquième (T7) transistors sont des MOS à canal N.
FR0016978A 2000-12-22 2000-12-22 Regulateur de tension a gain statique en boucle ouverte reduit Expired - Fee Related FR2818762B1 (fr)

Priority Applications (4)

Application Number Priority Date Filing Date Title
FR0016978A FR2818762B1 (fr) 2000-12-22 2000-12-22 Regulateur de tension a gain statique en boucle ouverte reduit
EP01995774A EP1352302A1 (fr) 2000-12-22 2001-12-21 Regulateur de tension a gain statique en boucle ouverte reduit
PCT/FR2001/004174 WO2002052364A1 (fr) 2000-12-22 2001-12-21 Regulateur de tension a gain statique en boucle ouverte reduit
US10/451,593 US6933708B2 (en) 2000-12-22 2001-12-21 Voltage regulator with reduced open-loop static gain

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR0016978A FR2818762B1 (fr) 2000-12-22 2000-12-22 Regulateur de tension a gain statique en boucle ouverte reduit

Publications (2)

Publication Number Publication Date
FR2818762A1 true FR2818762A1 (fr) 2002-06-28
FR2818762B1 FR2818762B1 (fr) 2003-04-04

Family

ID=8858157

Family Applications (1)

Application Number Title Priority Date Filing Date
FR0016978A Expired - Fee Related FR2818762B1 (fr) 2000-12-22 2000-12-22 Regulateur de tension a gain statique en boucle ouverte reduit

Country Status (4)

Country Link
US (1) US6933708B2 (fr)
EP (1) EP1352302A1 (fr)
FR (1) FR2818762B1 (fr)
WO (1) WO2002052364A1 (fr)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8315588B2 (en) * 2004-04-30 2012-11-20 Lsi Corporation Resistive voltage-down regulator for integrated circuit receivers
US7554307B2 (en) * 2006-06-15 2009-06-30 Monolithic Power Systems, Inc. Low dropout linear regulator having high power supply rejection and low quiescent current
EP1947544A1 (fr) * 2007-01-17 2008-07-23 Austriamicrosystems AG Système, dispositif, procédé et programme informatique de transfert de contenu
IT1392263B1 (it) * 2008-12-15 2012-02-22 St Microelectronics Des & Appl Regolatore lineare di tipo low-dropout e corrispondente procedimento
CN102130655B (zh) * 2011-05-03 2013-10-02 四川和芯微电子股份有限公司 交点下移电路
US9933800B1 (en) 2016-09-30 2018-04-03 Synaptics Incorporated Frequency compensation for linear regulators
GB2558877A (en) * 2016-12-16 2018-07-25 Nordic Semiconductor Asa Voltage regulator
CN106980337B (zh) * 2017-03-08 2018-12-21 长江存储科技有限责任公司 一种低压差线性稳压器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5168209A (en) * 1991-06-14 1992-12-01 Texas Instruments Incorporated AC stabilization using a low frequency zero created by a small internal capacitor, such as in a low drop-out voltage regulator
US5631598A (en) * 1995-06-07 1997-05-20 Analog Devices, Inc. Frequency compensation for a low drop-out regulator
US5867015A (en) * 1996-12-19 1999-02-02 Texas Instruments Incorporated Low drop-out voltage regulator with PMOS pass element
US5982226A (en) * 1997-04-07 1999-11-09 Texas Instruments Incorporated Optimized frequency shaping circuit topologies for LDOs
EP0957421A2 (fr) * 1998-05-13 1999-11-17 Texas Instruments Incorporated Régulateur de tension, efficace en courant, à faible tension de déchet avec une régualtion de la charge et une réponse en fréquence améliorée

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63299513A (ja) * 1987-05-29 1988-12-07 Toshiba Corp 出力回路
US5552697A (en) * 1995-01-20 1996-09-03 Linfinity Microelectronics Low voltage dropout circuit with compensating capacitance circuitry
US6861827B1 (en) * 2003-09-17 2005-03-01 System General Corp. Low drop-out voltage regulator and an adaptive frequency compensation

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5168209A (en) * 1991-06-14 1992-12-01 Texas Instruments Incorporated AC stabilization using a low frequency zero created by a small internal capacitor, such as in a low drop-out voltage regulator
US5631598A (en) * 1995-06-07 1997-05-20 Analog Devices, Inc. Frequency compensation for a low drop-out regulator
US5867015A (en) * 1996-12-19 1999-02-02 Texas Instruments Incorporated Low drop-out voltage regulator with PMOS pass element
US5982226A (en) * 1997-04-07 1999-11-09 Texas Instruments Incorporated Optimized frequency shaping circuit topologies for LDOs
EP0957421A2 (fr) * 1998-05-13 1999-11-17 Texas Instruments Incorporated Régulateur de tension, efficace en courant, à faible tension de déchet avec une régualtion de la charge et une réponse en fréquence améliorée

Also Published As

Publication number Publication date
EP1352302A1 (fr) 2003-10-15
US6933708B2 (en) 2005-08-23
FR2818762B1 (fr) 2003-04-04
US20040061485A1 (en) 2004-04-01
WO2002052364A1 (fr) 2002-07-04

Similar Documents

Publication Publication Date Title
FR2819064A1 (fr) Regulateur de tension a stabilite amelioree
EP0651502B1 (fr) Elément d&#39;amplification à structure différentielle en mode de courant
FR2814609A1 (fr) Circuit d&#39;amplificateur operationnel
CN1641999A (zh) 用于容性换能器的放大器电路
FR2854008A1 (fr) Amplificateur differentiel a correction de mode commun
EP1713177A1 (fr) Amplificateur differentiel à gain variable
FR2819652A1 (fr) Regulateur de tension a rendement ameliore
FR2732837A1 (fr) Circuit d&#39;amplification differentielle, circuit integre a semiconducteur le comprenant et procede d&#39;enlevement de bruit correspondant
FR3071318A1 (fr) Detection de perturbations d&#39;une tension continue
EP0188401B1 (fr) Source de tension de référence
FR2585201A1 (fr) Amplificateur operationnel tout differentiel pour circuits integres en technique mos
FR2590697A1 (fr) Circuit repetiteur de tension a bas decalage.
FR2470485A1 (fr) Amplificateurs equilibres de classe ab
FR2818762A1 (fr) Regulateur de tension a gain statique en boucle ouverte reduit
EP0161154A1 (fr) Amplificateur à large bande à double contre-réaction de mode commun
EP1885057B1 (fr) Compensation en fréquence d&#39;un amplificateur comportant au moins deux étages de gain
FR2824680A1 (fr) Amplificateur differentiel comportant un dispositif de deverouillage
EP1346475B1 (fr) Ensemble commandable de sources de courant
FR3134487A1 (fr) Dispositif de copie d&#39;un courant
FR2954866A1 (fr) Circuit de polarisation pour amplificateur differentiel
EP0738038A1 (fr) Amplificateur de courant
EP1569332B1 (fr) Circuit d&#39;amplification de puissance et amplificateur operationnel l&#39;incorporant
EP3357159A1 (fr) Circuit electronique elementaire pour etage d&#39;amplification ou de recopie de signaux analogiques
FR2957732A1 (fr) Etage de sortie d&#39;un circuit electronique
FR3115427A1 (fr) Amplificateur opérationnel

Legal Events

Date Code Title Description
ST Notification of lapse