FR2623675A1 - Dispositif de synchronisation d'une horloge par rapport a un signal numerique incident, notamment a haut debit - Google Patents
Dispositif de synchronisation d'une horloge par rapport a un signal numerique incident, notamment a haut debit Download PDFInfo
- Publication number
- FR2623675A1 FR2623675A1 FR8716357A FR8716357A FR2623675A1 FR 2623675 A1 FR2623675 A1 FR 2623675A1 FR 8716357 A FR8716357 A FR 8716357A FR 8716357 A FR8716357 A FR 8716357A FR 2623675 A1 FR2623675 A1 FR 2623675A1
- Authority
- FR
- France
- Prior art keywords
- signal
- clock
- replicas
- input
- incident
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
- 230000005540 biological transmission Effects 0.000 claims description 17
- 230000007704 transition Effects 0.000 claims description 14
- 238000005070 sampling Methods 0.000 claims description 11
- 238000001514 detection method Methods 0.000 claims description 9
- 101100041125 Arabidopsis thaliana RST1 gene Proteins 0.000 claims description 7
- 101100443250 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) DIG1 gene Proteins 0.000 claims description 7
- 230000002123 temporal effect Effects 0.000 claims description 7
- 230000001360 synchronised effect Effects 0.000 claims description 4
- 239000003471 mutagenic agent Substances 0.000 claims description 3
- 238000007781 pre-processing Methods 0.000 abstract description 5
- 238000010586 diagram Methods 0.000 description 13
- 230000000630 rising effect Effects 0.000 description 11
- 101100364962 Arabidopsis thaliana STE1 gene Proteins 0.000 description 6
- 101100096884 Rattus norvegicus Sult1e1 gene Proteins 0.000 description 6
- 101100219191 Schizosaccharomyces pombe (strain 972 / ATCC 24843) byr1 gene Proteins 0.000 description 6
- 101100018717 Mus musculus Il1rl1 gene Proteins 0.000 description 4
- 101150006985 STE2 gene Proteins 0.000 description 4
- 239000000725 suspension Substances 0.000 description 3
- 230000003111 delayed effect Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 101100447171 Arabidopsis thaliana FRO2 gene Proteins 0.000 description 1
- 101150056585 DACT2 gene Proteins 0.000 description 1
- 101100386221 Danio rerio dact1 gene Proteins 0.000 description 1
- 101100120627 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) FRD1 gene Proteins 0.000 description 1
- 239000000872 buffer Substances 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 230000036461 convulsion Effects 0.000 description 1
- 230000000368 destabilizing effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 101150042015 frd.2 gene Proteins 0.000 description 1
- 101150006061 neur gene Proteins 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000033764 rhythmic process Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0079—Receiver details
- H04L7/0087—Preprocessing of received signal for synchronisation, e.g. by code conversion, pulse generation or edge detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0054—Detection of the synchronisation error by features other than the received signal transition
- H04L7/0066—Detection of the synchronisation error by features other than the received signal transition detection of error based on transmission code rule
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/046—Speed or phase control by synchronisation signals using special codes as synchronising signal using a dotting sequence
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FR8716357A FR2623675A1 (fr) | 1987-11-25 | 1987-11-25 | Dispositif de synchronisation d'une horloge par rapport a un signal numerique incident, notamment a haut debit |
| GB8826399A GB2213001B (en) | 1987-11-25 | 1988-11-11 | Device for synchronising a clock in relation to an incident digital signal, in particular at high transmission rates |
| US07/274,478 US5050193A (en) | 1987-11-25 | 1988-11-21 | Device for synchronizing a clock in relation to an incident digital signal, in particular at high transmission rates |
| DE3839875A DE3839875A1 (de) | 1987-11-25 | 1988-11-25 | Vorrichtung zum synchronisieren eines taktgebers mit einem digitalen eingangssignal, insbesondere mit hoher uebertragungsgeschwindigkeit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FR8716357A FR2623675A1 (fr) | 1987-11-25 | 1987-11-25 | Dispositif de synchronisation d'une horloge par rapport a un signal numerique incident, notamment a haut debit |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| FR2623675A1 true FR2623675A1 (fr) | 1989-05-26 |
Family
ID=9357161
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| FR8716357A Withdrawn FR2623675A1 (fr) | 1987-11-25 | 1987-11-25 | Dispositif de synchronisation d'une horloge par rapport a un signal numerique incident, notamment a haut debit |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US5050193A (enExample) |
| DE (1) | DE3839875A1 (enExample) |
| FR (1) | FR2623675A1 (enExample) |
| GB (1) | GB2213001B (enExample) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FI85084C (fi) * | 1990-08-15 | 1992-02-25 | Computec Oy | Foerfarande och anordning foer mottagning av paketformigt data. |
| US5223755A (en) * | 1990-12-26 | 1993-06-29 | Xerox Corporation | Extended frequency range variable delay locked loop for clock synchronization |
| US5572554A (en) * | 1994-07-29 | 1996-11-05 | Loral Corporation | Synchronizer and method therefor |
| JP3094971B2 (ja) * | 1997-10-08 | 2000-10-03 | 日本電気株式会社 | 位相比較回路並びにこれを用いた位相同期ループ回路及びシリアル―パラレル変換回路 |
| US5990713A (en) * | 1998-02-05 | 1999-11-23 | Harris Corporation | Adjustable phase clock circuit using the same and related methods |
| US9510885B2 (en) | 2007-11-16 | 2016-12-06 | Osseon Llc | Steerable and curvable cavity creation system |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3979691A (en) * | 1975-06-30 | 1976-09-07 | International Business Machines Corporation | Acquisition process in a phase-locked-loop by switched phase means |
| GB2143096A (en) * | 1983-07-06 | 1985-01-30 | Motorola Israel Ltd | Clock recovery circuit |
| EP0168330A1 (fr) * | 1984-07-13 | 1986-01-15 | Michel Servel | Dispositif de cadrage automatique d'horloge locale par rapport à un signal de données et circuit d'échantillonnage en comportant application |
| US4704721A (en) * | 1984-12-21 | 1987-11-03 | Aetna Telecommunications Laboratories | Real time network system |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4301537A (en) * | 1979-11-06 | 1981-11-17 | Bunker Ramo Corporation | Means and method for maintaining synchronization of a spread spectrum or other receiver clock |
| US4484152A (en) * | 1982-05-19 | 1984-11-20 | Westinghouse Electric Corp. | Phase-locked loop having improved locking capabilities |
| DE3407450A1 (de) * | 1984-02-29 | 1985-08-29 | Siemens AG, 1000 Berlin und 8000 München | Pulsregenerierschaltung |
| DE3432313A1 (de) * | 1984-09-03 | 1986-03-13 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Schaltungsanordnung zum synchronisieren eines signals |
| DE3539491A1 (de) * | 1985-11-07 | 1987-05-14 | Philips Patentverwaltung | Schaltungsanordnung zur taktrueckgewinnung |
-
1987
- 1987-11-25 FR FR8716357A patent/FR2623675A1/fr not_active Withdrawn
-
1988
- 1988-11-11 GB GB8826399A patent/GB2213001B/en not_active Expired - Lifetime
- 1988-11-21 US US07/274,478 patent/US5050193A/en not_active Expired - Fee Related
- 1988-11-25 DE DE3839875A patent/DE3839875A1/de active Granted
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3979691A (en) * | 1975-06-30 | 1976-09-07 | International Business Machines Corporation | Acquisition process in a phase-locked-loop by switched phase means |
| GB2143096A (en) * | 1983-07-06 | 1985-01-30 | Motorola Israel Ltd | Clock recovery circuit |
| EP0168330A1 (fr) * | 1984-07-13 | 1986-01-15 | Michel Servel | Dispositif de cadrage automatique d'horloge locale par rapport à un signal de données et circuit d'échantillonnage en comportant application |
| US4704721A (en) * | 1984-12-21 | 1987-11-03 | Aetna Telecommunications Laboratories | Real time network system |
Non-Patent Citations (1)
| Title |
|---|
| IEEE TRANSACTIONS ON ELECTRON DEVICES, vol. ED-32, no. 12, décembre 1985, pages 2704-2706, IEEE, New York, US; C.R.HOGGE, Jr.: "A self correcting clock recovery circuit" * |
Also Published As
| Publication number | Publication date |
|---|---|
| GB8826399D0 (en) | 1988-12-14 |
| DE3839875A1 (de) | 1989-06-08 |
| GB2213001A (en) | 1989-08-02 |
| GB2213001B (en) | 1992-01-22 |
| US5050193A (en) | 1991-09-17 |
| DE3839875C2 (enExample) | 1991-11-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| FR2748171A1 (fr) | Procede de generation d'un signal d'horloge pour une utilisation dans un recepteur de donnees, generateur d'horloge, recepteur de donnees et systeme d'acces telecommande pour vehicules | |
| EP0260632A1 (fr) | Dispositif de recalage d'un ou plusieurs trains de données binaires de débits identiques ou sous multiples sur un signal de référence d'horloge synchrone | |
| EP0171789A1 (fr) | Dispositifs de synchronisation de trame | |
| EP0342460B1 (fr) | Dispositif de synchronisation de trame pour un train numérique synchrone partagé en blocs au moyen d'un code par blocs et structuré en trames | |
| EP0033172B1 (fr) | Circuit de correction des écarts de phase entre les signaux de commande de balayage et les signaux de synchronisation dans un récepteur de télévision | |
| FR2623675A1 (fr) | Dispositif de synchronisation d'une horloge par rapport a un signal numerique incident, notamment a haut debit | |
| CA1269137A (fr) | Procede et dispositif de calage en phase de trains numeriques synchrones | |
| CA2017802C (fr) | Dispositif de detection de perte de signal de reception pour recepteur de signaux numeriques | |
| CA2046242C (fr) | Dispositif d'echantillonnage de donnees et systeme de transmission numerique de donnees en resultant | |
| EP0023852A1 (fr) | Procédé et dispositif pour la mise en phase d'une horloge locale | |
| EP0137563B1 (fr) | Procédé de commutation avec remise en phase automatique des données sur +/- 3,5 bits et dispositif de commutation réalisé suivant ce procédé | |
| FR2515902A1 (fr) | Dispositif numerique de synchronisation d'horloge et son application aux reseaux de connexion | |
| EP0526359A1 (fr) | Procédé et dispositif de synchronisation d'un signal | |
| FR2723494A1 (fr) | Procede d'echantillonnage d'un signal numerique en serie | |
| EP0174880A1 (fr) | Dispositif de localisation des transitions d'un signal de données par rapport à un signal d'horloge et mécanisme de cadrage comprenant un tel dispositif | |
| EP0689315B1 (fr) | Dispositif comparateur de phase | |
| EP0082901A1 (fr) | Dispositif de synchronisation d'horloge et de données dans un système de transmission | |
| EP0312449B1 (fr) | Dispositif de contrôle de présence d'informations d'images dans des signaux vidéo | |
| FR2573592A1 (fr) | Circuit oscillateur asservi en phase a un signal de frequence predeterminee | |
| EP0905946B1 (fr) | Commande d'échantillonnage d'un signal biphase | |
| EP0237408B1 (fr) | Procédé et dispositif de récupération d'horloge asynchrone pour système de transmission numérique | |
| EP0021942A1 (fr) | Procédé et dispositif de remise en phase d'une horloge locale | |
| FR2785751A1 (fr) | Procede de synchronisation d'une horloge locale d'un appareil sur l'horloge d'un reseau de communication sans fil et dispositif de synchronisation associe | |
| FR2941113A1 (fr) | Procede de detection du verrouillage d'une boucle a verrouillage de phase et dispositif associe | |
| EP0573407A1 (fr) | Detection de presence de donnees numeriques dans un signal video |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| ST | Notification of lapse |