FR2520900A1 - Procede de generation d'un signal proportionnel au sinus d'un angle et generateur de fonction sinus en comportant application - Google Patents
Procede de generation d'un signal proportionnel au sinus d'un angle et generateur de fonction sinus en comportant application Download PDFInfo
- Publication number
- FR2520900A1 FR2520900A1 FR8301170A FR8301170A FR2520900A1 FR 2520900 A1 FR2520900 A1 FR 2520900A1 FR 8301170 A FR8301170 A FR 8301170A FR 8301170 A FR8301170 A FR 8301170A FR 2520900 A1 FR2520900 A1 FR 2520900A1
- Authority
- FR
- France
- Prior art keywords
- transistors
- nodes
- angle
- network
- generator according
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06G—ANALOGUE COMPUTERS
- G06G7/00—Devices in which the computing operation is performed by varying electric or magnetic quantities
- G06G7/12—Arrangements for performing computing operations, e.g. operational amplifiers
- G06G7/26—Arbitrary function generators
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06G—ANALOGUE COMPUTERS
- G06G7/00—Devices in which the computing operation is performed by varying electric or magnetic quantities
- G06G7/12—Arrangements for performing computing operations, e.g. operational amplifiers
- G06G7/22—Arrangements for performing computing operations, e.g. operational amplifiers for evaluating trigonometric functions; for conversion of co-ordinates; for computations involving vector quantities
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Software Systems (AREA)
- Mathematical Analysis (AREA)
- Pure & Applied Mathematics (AREA)
- Mathematical Optimization (AREA)
- Algebra (AREA)
- Amplifiers (AREA)
- Control Of Electrical Variables (AREA)
- Control Of Eletrric Generators (AREA)
- Permanent Magnet Type Synchronous Machine (AREA)
Abstract
L'INVENTION CONCERNE LES GENERATEURS DE FONCTIONS TRIGONOMETRIQUES. UN GENERATEUR DE FONCTION SINUS COMPREND NOTAMMENT UN ENSEMBLE DE TRANSISTORS BIPOLAIRES Q1-Q6 DONT LES COLLECTEURS SONT CONNECTES DE FACON ALTERNEE A DEUX BORNES DE SORTIE 12, 14 ET DONT LES EMETTEURS SONT CONNECTES EN COMMUN A UNE SOURCE DE COURANT UNIQUE I. LES BASES DES TRANSISTORS SONT CONNECTEES A DES NOEUDS RESPECTIFS D'UN RESEAU DE POLARISATION DE BASES 22 QUI COMPREND UNE CHAINE DE RESISTANCES EGALES R CONNECTEES EN SERIE. DES SOURCES DE COURANT I GENERENT UNE DISTRIBUTION DE TENSIONS APPROPRIEE SUR LES NOEUDS DU RESEAU. APPLICATION AUX CIRCUITS DE CALCUL ANALOGIQUE.
Description
La présente invention concerne les générateurs de fonction sinus
L'invention porte plus particulièrement sur de tels générateurs qui produisent un signal de sortie ayant une relation sinusoïdale précise avec des signaux d'entrée analogiques représentant un angle d'entrée, et qu'on peut faire fonctionner sur une plage angulaire très étendue, par
exemple 3600.
On a utilisé jusqu'à présent de nombreuses techni-
ques pour générer un signal de sortie analogique ayant une
relation sinusoïdale par rapport à un signal d'entrée repré-
sentant un angle De telles techniques antérieures compren-
nent des techniques d'approximation linéaire par morceaux faisant appel à des fonctions polynomiales ou à d'autres
fonctions continues, utilisant des multiplicateurs, des cir-
cuits translinéaires spéciaux, des modifications simples d'amplificateurs différentiels à transistors bipolaires, et des circuits comprenant de grands nombres de tels étages
amplificateurs différentiels branchés de manière périodique-
ment alternée.
A l'exception de celle mentionnée en dernier, toutes
ces techniques ont l'inconvénient de présenter deux limita-
tions: tout d'abord, elles ne procurent généralement qu'un fonctionnement sur la plage angulaire de 900 (certaines
offrent une plage de 1800); et secondement, elles ont géné-
ralement une précision médiocre La technique mentionnée en dernier, décrite par l'inventeur dans l'article "Circuits for
the Precise Synthesis of the Sine Function", paru dans Elec-
tronic Letters, Vol 13, 18 août 1977, pages 506, évite ces
deux limitations, mais avec un circuit assez complexe L'in-
vention procure une simplicité très supérieure et assure
l'obtention de performances élevées dans un instrument commer-
cial pratique.
Un mode de réalisation préféré de l'invention, qu'on décrira ci-après en détail, consiste en un générateur de fonction sinus comportant un ensemble de transistors dont les collecteurs sont connectés à une paire de bornes de sortie, de manière alternée, et dont les émetteurs sont connectés en
commun à une seule source de courant Les bases des transis-
tors sont connectées à des noeuds respectifs d'un réseau de
polarisation de bases Ce réseau est alimenté par des cou-
rants qui génèrent des tensions aux noeuds conformément à une configuration de répartition prédéterminée, établissant une tension de crête à un certain point le long d'une "ligne" (au sens figuré) représentant la séquence de noeuds Un signal d'entrée appliqué au réseau commande la position de cette
crête de tension le long de la ligne de noeuds, ce qui comman-
de la circulation du courant dans les transistors d'une maniè-
re telle que le courant de sortie soit proportionnel au sinus
de l'angle qui est représenté par le signal d'entrée.
L'invention a donc pour but de procurer un généra-
teur de fonction sinus perfectionné capable de fonctionner sur une plage angulaire étendue Un but spécifique de l'invention
est de procurer un tel appareil alliant la simplicité de con-
ception et la facilité de fabrication.
L'invention sera mieux comprise à la lecture de la
description qui va suivre de modes de réalisation et en se
référant aux dessins annexés sur lesquels: La figure 1 montre une combinaison d'un schéma de circuit et d'un graphique représentant des configurations de
distribution de tension pour les bases d'un ensemble de tran-
sistors La figure 2 est une représentation schématique d'un réseau de polarisation de bases consistant en une résistance
continue qui reçoit sur sa longueur un courant réparti circu-
lant vers les extrémités de la résistance, pour générer une distribution de tension parabolique le long de la résistance La figure 3 montre un mode de réalisation préféré d'un réseau de polarisation de bases pratique, destiné à générer une distribution de tension parabolique, et comprenant un ensemble de résistances connectées en série qui reçoivent des courants égaux à leurs noeuds, auxquels les bases des transistors sont également connectées; La figure 4 est un tracé produit par ordinateur du signal de sortie différentiel du circuit de la figure 3 pour des températures de 550 C, 250 C et 1250 C; La figure 5 est un schéma détaillé d'un générateur de fonction sinus conforme à l'invention La figure 6 est un tracé de la fonction qui est générée par un mode de réalisation particulier du circuit à six transistors de la figure 3, avec l'erreur calculée par rapport à une sinusoïde exacte ayant la m 8 me période, la mgme amplitude et la même phase (l'erreur est représentée en trait mixte avec une échelle dont la valeur maximale est de -i%); La figure 7 est un schéma montrant un autre réseau de polarisation de bases pour le circuit à six transistors de la figure 3; La figure 8 est un schéma montrant un circuit à
onze transistors, destiné à l'obtention d'une forme sinusol-
dale, qui utilise un réseau de polarisation de bases similai-
re à celui de la figure 7; et
La figure 9 est un schéma montrant un étage d'atta-
que pour les réseaux de polarisation de bases des figures 7 et 8. On va maintenant considérer la partie inférieure
de la figure 1 sur laquelle on voit un circuit à six transis-
tors Q 1-Q 6 qui forme le coeur d'un générateur de fonction sinus qu'on décrira ci-après de façon plus détaillée Les collecteurs sont connectés de façon alternée à une paire de bornes de sortie 12, 14, et un seul courant d'alimentation d'émetteurs IE est divisé entre les six transistors Les connexions de collecteur alternées recombinent les courants des transistors individuels en une paire différentielle de courants Il et I 2, dont la somme est toujours IE' La différence entre I 1 et 12 est le courant de sortie du circuit, I La valeur de ce courant différentiel est déterminée par la configuration des tensions Vi V 6 sur les bases des transistors Qi Q 6 Dans l'analyse de cette relation, on considère que les tensions deviennent de plus
en plus négatives vers les extrémités du circuit Une polari-
sation relativement faible, par exemple quelques centaines de millivolts, bloquerait complètement la conduction dans les
transistors extérieurs.
En considérant tout d'abord le cas dans lequel
V = V et dans lequel toutes les autres bases sont polari-
3 4
sées à un niveau bas, par exemple -l O Om V, la quasi-totalité du courant IE se divise également entre Q 3 et Q 4; et tout courant restant se divise symétriquement entre les paires extérieures Le courant de sortie différentiel I est donc o égal à zéro Si maintenant on élève légèrement V 4 et si on abaisse V 3 de la même quantité, I 2 augmente tandis que 1 diminue, ce qui produit un courant de sortie résultant I Si on déplace les autres tensions de base d'une manière similaire, en décalant les augmentations vers les transistors situés à droite du centre dans le groupe de transistors, V 5 devient finalement suffisamment positive pour provoquer la conduction de Q 5, ce qui augmente I diminue I 2 et réduit I 1 à partir d'une valeur maximale Lorsque V 5 approche de V 4 Y le courant différentiel I retourne vers zéro Ensuite, Io passe par zéro et augmente vers un autre maximum (mais avec un signe opposé) Par la suite, Io diminue pratiquement jusqu'à zéro lorsque V 6 = V 5 alors que toutes les autres
bases sont polarisées négativement.
Conformément à un aspect principal de l'invention, on a trouvé qu'on pouvait commander de tels changements de la configuration des tensions des bases des transistors par un signal d'entrée d'angle, d'une manière telle que le courant
de sortie différentiel Io corresponde de façon essentielle-
ment identique au sinus de l'angle d'entrée Dans un mode de réalisation qu'on décrira, un réseau de polarisation de bases établit une distribution de tensions initiale pour les bases des transistors qui présente une crête placée symétriquement, c'est-à-dire que la crête est centrée sur la "ligne" (au sens figuré) des bases des transistors, à mi- distance entre les
bases de Q 3 et Q 4 Cette distribution de tensions est avanta-
geusement parabolique On applique un signal d'entrée au réseau pour modifier la distribution de tensions d'une manière telle que la crête soit déplacée linéairement le long de la
"ligne" des bases, conformément à la valeur du signal d'en-
trée, ce qui génère la fonction sinus dans le courant de sor-
tie I Il y a diverses façons de produire une distribution il
de tensions parabolique pour les tensions de base V 1 V 6.
Comme le montre la figure 2, on pourrait obtenir une distri-
bution parabolique au moyen d'une résistance continue 20, c'est-à-dire une longue "barre" de matière résistive ayant une résistance totale R, qui reçoit sur sa longueur un cou-
rant uniformément réparti, avec une valeur totale I, qui cir-
cule symétriquement dans la résistance et sort par les extré-
mités On peut montrer qu'avec les conditions aux limites données, la tension le long d'une telle barre a une forme
parabolique et une valeur de crête égale à IR/8.
Des exemples de réseaux discrets destinés à pro-
duire une distribution de tensions parabolique sont décrits dans l'article de l'inventeur intitulé "Monclithic Analog READ-ONLY Memory for Character Generation", paru dans la revue IEEE Journal of Solid-State Circuits, Vol SC-6, n 1, février 1971 La figure 3 montre un tel réseau discret 22, connecté au circuit à six transistors de la figure 1 Ce réseau comprend cinq résistances de valeur R connectées entre les bases des transistors, avec quatre sources de courant de
valeur I qui attaquent les noeuds du réseau, entre les résis-
tances. Si les extrémités du réseau de polarisation de bases sont au potentiel de la masse, les six tensions de noeuds sont respectivement O, 2 IR, 3 IR, 3 IR, 2 IR et O Cette distribution
est représentée sur le graphique de la figure 1, aux inter-
sections entre la courbe identifiée par O = O et les lignes
verticales 1 à 6 Ces lignes verticales du graphique corres-
pondent aux tensions V 1 V 6 sur les bornes de base des tran-
sistors qui se trouvent directement au-dessous de ces lignes verticales Avec cette distribution parabolique symétrique pour O = O, il est évident que I 1 = I 2, ce qui fait que
I = 0.
o Le signal d'entrée d'angle est appliqué de façon
différentielle sous la forme d'une tension, entre les extré-
mités 24, 26 du réseau de polarisation de bases 22 Pour un signal d'entrée d'angle correspondant à 90 , la configuration de distribution de tensions suit la courbe indiquée sur le graphique par O = 900 On voit que la tension de crête de la
parabole se trouve sur la ligne verticale 4 Ainsi, Q 4 con-
duit fortement tandis que peu de courant circule dans les transistors restants, ce qui produit un courant de sortie différentiel résultant élevé I Pour un signal d'entrée d'angle de O = 1800, les tensions V 4 et V 5 sont égales (voir les lignes verticales 4 et 5 sur le graphique), et Q 4 et Q 5 conduisent de façon égale;, ce qui fait que I O approche de zéro. Pour des signaux d'entrée d'angle différents de zéro, le graphique de la figure 1 montre que la configuration globale de distribution de tensions est dissymétrique, avec
davantage de transistors d'un côté de la crête que de l'autre.
Il est donc nécessaire de considérer l'ensemble des tensions des bases desitransistors pour déterminer l'effet de cette
dissymétrie sur le courant de sortie différentiel résultant.
Dans une version pratique du circuit de la figure 3 (qu'on décrira ciaprès), un signal d'entrée d'angle Q = 180 place les bases de Q 3 et Q 6 à un potentiel inférieur de 75 m V à celui des bases de Q 4 et Q 5 Avec un tel circuit à 3000 K, Q 3 et Q 6 conduisent environ la fraction 1/18 du courant de Q 4 et Q 5 La base de Q 2 est à un potentiel inférieur de 225 m V et ce transistor ne conduit que la fraction 1/6000 du
courant de Q 4 et Q 5 Ql est complètement bloqué.
Dans une telle situation, moins de 0,008 % de I est E
perdu vers Q 2, et le reste se divise également entre les pai-
res Q 3/Q 6 et Q 4/Q 5, ce qui fait que Io est en pratique égal à zéro On voit ainsi que la dissymétrie pour un signal d'entrée d'angle de 1800 n'a pas un effet notable On trouve en général qu'une telle dissymétrie n'a aucun effet notable
sur le signal de sortie résultant.
Avec un signal d'entrée d'angle de O = 2700, la
crête de tension apparait sur la ligne verticale 5, corres-
pondant à Q 5, ce qui fait qu'il y a une autre crête dans le
courant de sortie I 0, comme c'était le cas pour O = 900.
Cependant, le collecteur de Q 5 est connecté à la borne de sor-
tie supérieure 12, ce qui fait que le courant de sortie a un signe opposé à celui de la crête qui apparaît à O = 900 A O = 3600, Q 5 et Q 6 conduisent de façon égale, ce qui produit
un autre zéro dans le courant de sortie I O Si l'angle d'en-
trée continue d'augmenter, Q 6 reçoit progressivement la tota-
lité de I Le réseau général de la figure 3, utilisant N transistors, N-1 résistances et N-2 sources de courant, atta- qué par n'importe quelle extrémité, produit un courant de sortie différentiel dont le signe alterne sur un intervalle de tension d'entrée égal à (N-1)IR, et qui traverse N-1 fois
l'axe zéro.
Le courant de sortie Io est donné par l'expression
Io = CIE sin( 91 02), dans laquelle C est un facteur dépen-
dant de la température qui est déterminé par la conception du réseau Ce courant est normalement converti en une tension VO = ci ERF sin ( 1 2) par la résistance de réaction RF d'un amplificateur de sortie à gain élevé La figure 4 est un
tracé, produit par ordinateur, du signal de sortie différen-
tiel, dans lequel les trois courbes correspondent à différen-
tes températures: -550 C, 250 C et 1250 C La forte dépendance vis-à-vis de la température est une conséquence directe du fait que les courants des transistors sont fonction de la
tension thermique k T/q Ceci vient du fait que la caractéris-
tique de transfert d'un amplificateur différentiel classique consistant en une paire de transistors à couplage d'émetteurs, fonctionnant avec une source de courant d'émetteur commune IE,est donnée par la relation: Isortie = IE th EB/2 VT dans laquelle: EB est la tension de base différentielle, VT est la tension thermique k T/q Si on le désire, on peut compenser de diverses manières la dépendance du courant de sortie vis-à-vis de la
température, en utilisantdes techniques existantes.
On peut voir sur la figure 4 que le premier zéro apparaît à 180 , ce qui correspond à un signal d'entrée de commande de 2,5 IR (cette valeur étant égale à 187,5 m V dans la version pratique mentionnée ci-dessus) L'étalonnage
est déterminé par le produit du courant I et de la résistan-
ce interbase R On optimise de préférence le facteur d'éta-
lcnnage IR en fonction de divers facteurs et on le rapporte avantageusement à une tension de référence de base Dans la forme de réalisation commerciale pratique décrite ici, on a effectué l'étalonnage final à l'aide d'atténuateurs situés aux deux extrémités du réseau de polarisation de bases, de façon à donner un facteur d'échelle ou d'étalonnage de 20 m V/0, correspondant à une tension de référence de 1,8 volt pour 900. En appliquant la tension de référence de 900 sur une borne d'entrée 24 et le signal d'entrée d'angle (t) sur l'autre borne d'entrée 26, on obtient un signal de sortie proportionnel à sin( 900-9), ou cos Q Le dispositif est donc également un générateur de fonction cosinus, et on doit interpréter de cette manière l'expression "générateur de fonction sinus" ou "générateur de fonction sinus (cosinus)",
lorsqu'on considère le cadre de l'invention.
L'optimisation du facteur d'étalonnage IR fait intervenir certains compromis Lorsque la polarisation des bases des transistors devient plus forte, pour IR"k T/q, les transistors n'aiguillent plus le courant de façon progressive d'un dispositif à un autre, mais tendent au contraire à
commuter de façon abrupte Ainsi, le signal de sortie ressem-
ble davantage à une série d'impulsions carrées, ce qui produi-
rait une non linéarité importante Cependant, du côté posi-
tif, le courant de sortie serait beaucoup plus élevé, condui-
sant ainsi à un rendement élevé et à de moindre difficultés
dans le maintien d'un bruit et d'une dérive faibles en sortie.
De plus, les tensions de base plus élevées réduiraient les
erreurs dues à des discordances entre les VBE dans QI Q 6.
Lorsqu'on passe à des valeurs inférieures de IR, la conformité à la loi sinusoïdale exacte s'améliore, jusqu'à un certain point Cependant, l'amplitude devient rapidement plus faible, ce qui fait qu'au-delà d'un certain point, l'avantage peut être négatif' à cause des erreurs qui apparaissent du fait qu'on essaie d'utiliser un signal de sortie faible en présence de bruit et d'autres conditions perturbatrices telles que des discordances entre les caractéristiques Pour une valeur optimale de IR dans la forme de réalisation commerciale, le signal de sortie constitue une excellente approximation d'une fonction sinus Une analyse mathématique rigoureuse montre que lorsque N approche de l'infini et lorsque IR 4 C k T/q, le signal de sortie devient exactement sinusoïdal. La figure 5 montre un schéma détaillé d'un mode de
réalisation préféré, optimisé conformément à la description
précédente, ainsi que pour le fonctionnement sur des gammes de température couramment admises Le choix final donne un produit IR d'environ 75 m V (en réalité plus proche de
76,6 m V, pour simplifier l'ajustage pendant la fabrication).
Ceci est une valeur relativement élevée, choisie pour mainte-
nir un rendement raisonnable sur la gamme de température, et pour minimiser les problèmes dûs à des discordances de VBE et aux gradients thermiques Avec ce choix, l'erreur due aux
propriétés du réseau de base diminue toujours lorsque la tem-
pérature augmente, mais le rendement diminue aussi, ce qui fait que les erreurs de bruit et de décalage contribuent de
façon croissante au bilan d'erreur total rapporté à la sor-
tie. La figure 6 montre un tracé de la fonction que
génère le circuit à six transistors, ainsi que l'erreur cal-
culée (en trait mixte, avec une erreur maximale de f 1 %), par rapport à une sinusoïde exacte ayant la même période, la même amplitude et la même phase Ces résultats concernent un circuit idéal simulé La technique de simulation utilisée a conduit à un décalage de 900 dans les courbes présentées, ce qui n'a aucune importance L'amplitude de crête est de 0,385
et l'erreur maximale est de 0,21 % dans une plage de f 180 .
La figure 7 montre un autre réseau de polarisation de bases 30 qui est destiné à produire une distribution de tensions parabolique pour le circuit à six transistors de la figure 1 (Un tel réseau est également décrit dans l'article précité paru dans la revue IEEE Journal of SolidState Circuits) Ce réseau est de la forme d'un réseau en échelle spécial qui' évite l'utilisation de sources de courant pour les noeuds internes et qui utilise à la place des résistances
shunt Les extrémités du réseau sont attaquées par des scur-
ces de courant complémentaires respectives XI et ( 1-X) I ayant une somme constante I et un "indice de modulation" de X On considérera tout d'abord que X = I, ce qui fait que la totalité du courant d'attaque est appliquée au noeud 1 du
réseau Dans ces conditions, le noeud 1 est le plus négatif.
Les éléments résistifs ont des valeurs sélectionnées de façon que les tensions aux noeuds 1 à 6 augmentent selon une
séquence parabolique, le noeud 6 étant le plus positif.
Du fait que le réseau 30 est symétrique, on obtient une configuration symétrique pour X = O Pour une valeur quelconque de X, on peut calculer simplement la distribution de tensions résultante pour les bases, par superposition, et elle sera toujours de forme parabolique Comme avec le réseau décrit précédemment, une crête de tension est décalée latéralement parmi les noeuds lorsque X varie de O à 1 Une caractéristique importante de ce type de réseau consiste en ce que la position de la crête de tension le long de la "ligne" de noeuds ne dépend que d'un facteur sans dimension, X La valeur des tensions est cependant toujours déterminée par le produit du courant I et de la résistance de
normalisation R On peut montrer que la plage angulaire tota-
le (pour OZX<i) d'un réseau de génération de sinusolde uti-
lisant le réseau 30 est (N-1) 900, ou t 4500 pour N = 6 (comme il est représenté) La figure 8 montre un circuit à
onze transistors ayant une plage angulaire totale de 16000.
Un avantage de cette configuration de réseau con-
siste en ce qu'on peut rendre le produit IR proportionnel à la température absolue, ce qui fait que le facteur important I Rq/k T peut être rendu indépendant de la température De cette manière, on peut maintenir la distorsion à une valeur
minimale idéale, et l'amplitude de la fonction est indépen-
dante de la température.
La figure 9 montre une manière d'accomplir la con-
version tension-indice de modulation pour les configurations
des figures 7 et 8.
1 i Il va de soi que de nombreuses modifications peuvent être apportées au dispositif et au procédé décrits
et représentés, sans sortir du cadre de l'invention.
Claims (17)
1 Générateur de fonction sinus (cosinus) caracté-
risé en ce qu'il comprend: des première et seconde bornes de sortie ( 12, 14); un ensemble de transistors (Q 1-Q 6); un premier circuit qui connecte les sorties des transistors aux première et seconde bornes de sortie ( 12, 14), de manière alternée, pour produire un courant de sortie; un réseau de polarisation de bases ( 22) qui comprend des résistances (R)
ayant une séquence de noeuds séparés; des moyens d'alimenta-
tion (Q) connectés au réseau de polarisation de façon à pro-
duire sur les noeuds des tensions conformes à une configura-
tion de distribution prédéterminée à valeurs multiples, ayant une crête située le long d'une ligne qui représente la
séquence de noeuds; un second circuit qui applique les ten-
sions de noeuds aux bases des transistors respectifs (Ql-Q 6),
pour commander la circulation de courants dans ces transis-
tors conformément aux tensions de noeuds; et des moyens d'entrée pour le réseau de polarisation de bases, destinés à recevoir un signal d'entrée ( 01, 02) représentant un angle d'entrée, ce signal d'entrée commandant la position de la crête le long de la ligne de noeuds afin de fixer la valeur du courant de sortie pour qu'il soit proportionnel au sinus
(cosinus) de l'angle d'entrée.
2 Générateur selon la revendication 1, caractéri-
sé en ce que le réseau de polarisation de bases( 22) produit
une configuration de distribution parabolique.
3 Générateur selon la revendication 2, caractéri-
sé en ce que le réseau ( 22) comprend un ensemble de résis-
tances (R) connectées en série, et les interconnexions entre
-30 ces résistances constituent les noeuds.
4 Générateur selon la revendication 3, caractéri-
sé en ce que les moyens d'alimentation comprennent un ensem-
ble de sources de courant (Q) connectées aux noeuds respec-
tifs.
5 Générateur selon la revendication 4, caractéri-
sé en ce que les moyens d'entrée comprennent des moyens des-
tinés à appliquer aux extrémités ( 24, 26) des résistances (R) une tension qui est proportionnelle à la valeur de
l'angle d'entrée.
6 Générateur selon la revendication 1, caractéri-
sé en ce que les transistors (Ql-Q 6) sont identiques, et les collecteurs de ces transistors sont connectés de façon alter-
née aux première et seconde bornes de sortie ( 12, 14).
7 Générateur selon la revendication 6, caractéri-
sé en ce que les résistances (R) sont d'égale valeur.
8 Générateur selon la revendication 7, caractéri-
sé en ce que les sources de courant (Q) produisent des cou-
rants égaux (I).
9 Générateur selon la revendication 1, caractéri-
sé en ce que le réseau de polarisation de bases ( 30) consis-
te en un réseau en échelle avec des résistances série et
shunt.
Générateur selon la revendication 9, caractéri-
sé en ce que le réseau en échelle ( 30) est attaqué à ses extrémités par des sources de courant respectives commandées
par le signal d'entrée.
11 Générateur selon la revendication 10, caracté-
risé en ce que les sources de courant produisent des courants complémentaires.
12 Générateur selon la revendication 11, caracté-
risé en ce que l'une des sources de courant produit un cou-
rant XI et l'autre produit un courant (I-X)I, en désignant par X un indice de modulation qui est proportionnel au signal d'entrée.
13 Générateur selon la revendication 9, caracté-
risé en ce que le réseau en échelle ( 30) produit des ten-
sions de noeuds ayant une séquence parabolique.
14 Procédé de génération d'un signal proportionnel au sinus (cosinus) d'un angle, caractérisé en ce que: on fait fonctionner un réseau résistif ( 22) de façon à produire sur une série de noeuds un ensemble de tensions correspondant à une configuration prédéterminée, ayant une crête située le long d'une ligne représentant la séquence de noeuds; on
commande les bases d'un ensemble de transistors (Ql-Q 6) con-
formément aux tensions de noeuds respectives; on dirige les courants des transistors vers une paire de bornes de scrtie
( 12, 14), de manière alternée; et on modifie la configura-
ticn prédéterminée des tensions de noeuds conformément à un signal d'angle d'entrée pour décaler la crête le long de la séquence des bases des transistors. Procédé selon la revendication 14, caractérisé en ce que la configuration prédéterminée correspond à une
fonction parabolique.
16 Procédé selon la revendication 14, caractérisé
en ce que le signal d'entrée d'angle est un signal différen-
tiel (O 1 ' 92)' grâce à quoi on peut appliquer à un ceté d'entrée un signal de décalage sous la forme d'une tension
constante correspondant à un angle fixe prédéterminé.
17 Procédé selon la revendication 16, caractérisé en ce que le signal de décalage fixe correspond à un angle
de 900.
18 Procédé selon la revendication 14, caractérisé en ce que les collecteurs des transistors (Ql-Q 6) sont
connectés de façon alternée aux bornes de sortie ( 12, 14).
19 Procédé selon la revendication 18, caractérisé en ce qu'il comprend l'opération qui consiste à alimenter les émetteurs de tous les transistors à partir d'une source
de courant commune (IE).
Procédé selon la revendication 14, caractérisé en ce que le signal d'angle d'entrée décale linéairement la
crête, proportionnellement à la valeur de l'angle d'entrée.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/344,543 US4475169A (en) | 1982-02-01 | 1982-02-01 | High-accuracy sine-function generator |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2520900A1 true FR2520900A1 (fr) | 1983-08-05 |
FR2520900B1 FR2520900B1 (fr) | 1988-08-12 |
Family
ID=23350968
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8301170A Expired FR2520900B1 (fr) | 1982-02-01 | 1983-01-26 | Procede de generation d'un signal proportionnel au sinus d'un angle et generateur de fonction sinus en comportant application |
Country Status (7)
Country | Link |
---|---|
US (1) | US4475169A (fr) |
JP (1) | JPS58175078A (fr) |
CA (1) | CA1184663A (fr) |
DE (1) | DE3302990A1 (fr) |
FR (1) | FR2520900B1 (fr) |
GB (1) | GB2119139B (fr) |
NL (1) | NL8300303A (fr) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4963824A (en) * | 1988-11-04 | 1990-10-16 | International Business Machines Corporation | Diagnostics of a board containing a plurality of hybrid electronic components |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4596976A (en) * | 1984-05-30 | 1986-06-24 | Analog Devices, Incorporated | Integrated circuit analog-to-digital converter |
US4904921A (en) * | 1987-11-13 | 1990-02-27 | Analog Devices, Inc. | Monolithic interface circuit for linear variable differential transformers |
US5327030A (en) * | 1987-11-13 | 1994-07-05 | Analog Devices, Inc. | Decoder and monolithic integrated circuit incorporating same |
US5087894A (en) * | 1987-11-13 | 1992-02-11 | Analog Devices, Inc. | Monolithic interface circuit for linear variable differential transformers |
US4977316A (en) * | 1989-09-25 | 1990-12-11 | Aerospace Controls Corporation | Encoder disc having a track formed by two regions of different radii |
US5077541A (en) * | 1990-08-14 | 1991-12-31 | Analog Devices, Inc. | Variable-gain amplifier controlled by an analog signal and having a large dynamic range |
US5631926A (en) * | 1991-04-09 | 1997-05-20 | Holness; Peter J. | Apparatus for compressing data by providing a coded message indicative of the data and method of using same |
US5573001A (en) * | 1995-09-08 | 1996-11-12 | Acuson Corporation | Ultrasonic receive beamformer with phased sub-arrays |
US5767664A (en) * | 1996-10-29 | 1998-06-16 | Unitrode Corporation | Bandgap voltage reference based temperature compensation circuit |
US5880618A (en) * | 1997-10-02 | 1999-03-09 | Burr-Brown Corporation | CMOS differential voltage controlled logarithmic attenuator and method |
US6002291A (en) * | 1998-02-27 | 1999-12-14 | Analog Devices, Inc. | Cubic type temperature function generator with adjustable parameters |
US6204719B1 (en) * | 1999-02-04 | 2001-03-20 | Analog Devices, Inc. | RMS-to-DC converter with balanced multi-tanh triplet squaring cells |
US6229375B1 (en) | 1999-08-18 | 2001-05-08 | Texas Instruments Incorporated | Programmable low noise CMOS differentially voltage controlled logarithmic attenuator and method |
US6646585B2 (en) | 2002-04-05 | 2003-11-11 | Ess Technology, Inc. | Flash analog-to-digital converter |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3868680A (en) * | 1974-02-04 | 1975-02-25 | Rockwell International Corp | Analog-to-digital converter apparatus |
US3984672A (en) * | 1974-12-05 | 1976-10-05 | Control Systems Research, Inc. | Solid state translator |
US4164729A (en) * | 1977-11-21 | 1979-08-14 | The Singer Company | Synchro to digital tracking converter |
-
1982
- 1982-02-01 US US06/344,543 patent/US4475169A/en not_active Expired - Lifetime
-
1983
- 1983-01-11 CA CA000419227A patent/CA1184663A/fr not_active Expired
- 1983-01-11 GB GB08300591A patent/GB2119139B/en not_active Expired
- 1983-01-26 FR FR8301170A patent/FR2520900B1/fr not_active Expired
- 1983-01-27 NL NL8300303A patent/NL8300303A/nl not_active Application Discontinuation
- 1983-01-29 DE DE19833302990 patent/DE3302990A1/de not_active Withdrawn
- 1983-02-01 JP JP58013862A patent/JPS58175078A/ja active Granted
Non-Patent Citations (3)
Title |
---|
ELECTRONICS LETTERS, vol. 13, no. 17, 18 août 1977, pages 506-508, Hitchin Herts, GB; B. GILBERT: "Circuits for the precise synthesis of the sine function" * |
IEEE INTERNATIONAL SOLID STATE CIRCUITS CONFERENCE, vol. 25, 10 février 1982, pages 42-43, IEEE, New York, US; B. GILBERT: "A universal trigonometric function generator" * |
IEEE JOURNAL OF SOLID STATE CIRCUITS, vol. SC-6, no. 1, février 1971, pages 45-55, New York, US; B. GILBERT: "Monolithic analog read-only memory for character generation" * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4963824A (en) * | 1988-11-04 | 1990-10-16 | International Business Machines Corporation | Diagnostics of a board containing a plurality of hybrid electronic components |
Also Published As
Publication number | Publication date |
---|---|
CA1184663A (fr) | 1985-03-26 |
GB2119139A (en) | 1983-11-09 |
NL8300303A (nl) | 1983-09-01 |
DE3302990A1 (de) | 1983-08-11 |
GB2119139B (en) | 1985-10-30 |
US4475169A (en) | 1984-10-02 |
JPS58175078A (ja) | 1983-10-14 |
GB8300591D0 (en) | 1983-02-09 |
FR2520900B1 (fr) | 1988-08-12 |
JPH0261064B2 (fr) | 1990-12-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2520900A1 (fr) | Procede de generation d'un signal proportionnel au sinus d'un angle et generateur de fonction sinus en comportant application | |
FR2541016A1 (fr) | Multiplicateur a quatre quadrants de haute precision pouvant egalement fonctionner en diviseur a quatre quadrants | |
EP0600788B1 (fr) | Convertisseur analogique numérique | |
FR2618621A1 (fr) | Circuits pour un convertisseur numerique-analogique cmos | |
FR2623351A1 (fr) | Circuit de modulation de phase, repeteur le comportant, et ensemble de telecommunications comportant des repeteurs | |
FR2635424A1 (fr) | Modulateur et emetteur | |
FR2524739A1 (fr) | Source de courant et convertisseur numerique/analogique a compensation de temperature, et source de courant de precision a commande numerique | |
FR2689338A1 (fr) | Amplificateur différentiel, comparateur et convertisseur analogique/numérique rapide utilisant cet amplificateur. | |
EP0278534B1 (fr) | Déphaseur large bande | |
FR2546686A1 (fr) | Circuit oscillant a frequence variable se presentant sous forme d'un circuit integre | |
FR2800938A1 (fr) | Circuit d'excitation de commutation, circuit de commutation utilisant un tel circuit d'excitation, et circuit convertisseur numerique-analogique utilisant ce circuit de commutation | |
FR2584252A1 (fr) | Convertisseur numerique-analogique economique comportant une resistance de reaction de precision et un amplificateur de sortie et procede de fabrication du convertisseur | |
FR2547126A1 (fr) | Circuit convertiseur de tension en courant | |
FR2529411A1 (fr) | Amplificateur de courant a circuit integre avec amelioration de la linearite et la precision du coefficient de multiplication du circuit | |
FR2515386A1 (fr) | Circuit d'alimentation electrique a amplificateur de courant notamment pour moteur electrique | |
FR2473234A1 (fr) | Circuit a impedance electriquement variable et a compensation par reaction | |
FR2534086A1 (fr) | Circuit generateur de courant constant, a basse tension d'alimentation, integrale monolithiquement | |
FR2786962A1 (fr) | Antenne active a reseau de dephasage | |
EP1690337B1 (fr) | Convertisseur analogique-numerique rapide | |
FR2563395A1 (fr) | Moyen de comparaison a zero et d'obtention de la valeur absolue d'un courant et convertisseur analogique-numerique tres rapide de type dichotomique incluant ledit moyen | |
FR2801145A1 (fr) | Circuit d'alimentation a courant constant | |
FR2487605A1 (fr) | Circuit de commande de gain | |
FR2473232A1 (fr) | Amplificateur de puissance efficace a tensions d'alimentation decalees | |
FR2460078A1 (fr) | Joncteur d'abonne electronique | |
FR2480004A1 (fr) | Source de tension de polarisation |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |