FR2513409A1 - Procede de synchronisation de deux microprocesseurs - Google Patents

Procede de synchronisation de deux microprocesseurs Download PDF

Info

Publication number
FR2513409A1
FR2513409A1 FR8117832A FR8117832A FR2513409A1 FR 2513409 A1 FR2513409 A1 FR 2513409A1 FR 8117832 A FR8117832 A FR 8117832A FR 8117832 A FR8117832 A FR 8117832A FR 2513409 A1 FR2513409 A1 FR 2513409A1
Authority
FR
France
Prior art keywords
microprocessor
register
microcycles
counted
synchronization register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8117832A
Other languages
English (en)
French (fr)
Other versions
FR2513409B1 (enExample
Inventor
Daniel Boissard
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Cegelec SA
Original Assignee
Cegelec SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cegelec SA filed Critical Cegelec SA
Priority to FR8117832A priority Critical patent/FR2513409A1/fr
Priority to AT82108541T priority patent/ATE22496T1/de
Priority to EP82108541A priority patent/EP0075278B1/fr
Priority to DE8282108541T priority patent/DE3273471D1/de
Priority to ES515854A priority patent/ES515854A0/es
Priority to BR8205539A priority patent/BR8205539A/pt
Priority to MX194473A priority patent/MX155323A/es
Publication of FR2513409A1 publication Critical patent/FR2513409A1/fr
Application granted granted Critical
Publication of FR2513409B1 publication Critical patent/FR2513409B1/fr
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/1675Temporal synchronisation or re-synchronisation of redundant processing components
    • G06F11/1679Temporal synchronisation or re-synchronisation of redundant processing components at clock signal level
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • G06F11/1629Error detection by comparing the output of redundant processing systems
    • G06F11/1641Error detection by comparing the output of redundant processing systems where the comparison is not performed by the redundant processing components
    • G06F11/1645Error detection by comparing the output of redundant processing systems where the comparison is not performed by the redundant processing components and the comparison itself uses redundant hardware

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)
  • Hardware Redundancy (AREA)
  • Debugging And Monitoring (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Time-Division Multiplex Systems (AREA)
FR8117832A 1981-09-22 1981-09-22 Procede de synchronisation de deux microprocesseurs Granted FR2513409A1 (fr)

Priority Applications (7)

Application Number Priority Date Filing Date Title
FR8117832A FR2513409A1 (fr) 1981-09-22 1981-09-22 Procede de synchronisation de deux microprocesseurs
AT82108541T ATE22496T1 (de) 1981-09-22 1982-09-16 Verfahren zur synchronisierung zweier mikroprozessoren.
EP82108541A EP0075278B1 (fr) 1981-09-22 1982-09-16 Procédé de synchronisation de deux microprocesseurs
DE8282108541T DE3273471D1 (en) 1981-09-22 1982-09-16 Method of synchronizing two microprocessors
ES515854A ES515854A0 (es) 1981-09-22 1982-09-21 Procedimiento para la sincronizacion de dos microprocesadores.
BR8205539A BR8205539A (pt) 1981-09-22 1982-09-21 Processo de sincronizacao de dois micro - processadores
MX194473A MX155323A (es) 1981-09-22 1982-09-21 Mejoras a dispositivo de sincronizacion para dos microprocesadores

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8117832A FR2513409A1 (fr) 1981-09-22 1981-09-22 Procede de synchronisation de deux microprocesseurs

Publications (2)

Publication Number Publication Date
FR2513409A1 true FR2513409A1 (fr) 1983-03-25
FR2513409B1 FR2513409B1 (enExample) 1983-12-02

Family

ID=9262353

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8117832A Granted FR2513409A1 (fr) 1981-09-22 1981-09-22 Procede de synchronisation de deux microprocesseurs

Country Status (7)

Country Link
EP (1) EP0075278B1 (enExample)
AT (1) ATE22496T1 (enExample)
BR (1) BR8205539A (enExample)
DE (1) DE3273471D1 (enExample)
ES (1) ES515854A0 (enExample)
FR (1) FR2513409A1 (enExample)
MX (1) MX155323A (enExample)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3332802A1 (de) * 1983-09-12 1985-03-28 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung zum pruefen des ordnungsgerechten anlaufens eines zweikanaligen fail-safe-mikrocomputerschaltwerkes, insbesondere fuer eisenbahnsicherungsanlagen
US5020024A (en) * 1987-01-16 1991-05-28 Stratus Computer, Inc. Method and apparatus for detecting selected absence of digital logic synchronism
EP0394514B1 (de) * 1989-04-25 1994-07-13 Siemens Aktiengesellschaft Verfahren zur Synchronisation von Datenverarbeitungsanlagen
JPH04133102A (ja) * 1990-09-26 1992-05-07 Mitsubishi Electric Corp プログラマブル・コントローラ及びその制御方法
DE19809089A1 (de) * 1998-02-25 1999-08-26 Siemens Ag Synchronisations- und/oder Datenaustauschverfahren für sichere, hochverfügbare Rechner und hierzu geeignete Einrichtung

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1269827B (de) * 1965-09-09 1968-06-06 Siemens Ag Verfahren und Zusatzeinrichtung zur Synchronisierung von parallel arbeitenden Datenverarbeitungsanlagen
US3810119A (en) * 1971-05-04 1974-05-07 Us Navy Processor synchronization scheme
DE2458224A1 (de) * 1974-12-09 1976-06-10 Siemens Ag Datenverarbeitungssystem mit koordinierung der parallelarbeit von mindestens zwei datenverarbeitungsanlagen

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2651314C2 (de) * 1976-11-10 1982-03-25 Siemens AG, 1000 Berlin und 8000 München Sicherheits-Ausgabeschaltung für eine Binärsignale abgebende Datenverarbeitungsanlage

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1269827B (de) * 1965-09-09 1968-06-06 Siemens Ag Verfahren und Zusatzeinrichtung zur Synchronisierung von parallel arbeitenden Datenverarbeitungsanlagen
US3810119A (en) * 1971-05-04 1974-05-07 Us Navy Processor synchronization scheme
DE2458224A1 (de) * 1974-12-09 1976-06-10 Siemens Ag Datenverarbeitungssystem mit koordinierung der parallelarbeit von mindestens zwei datenverarbeitungsanlagen

Also Published As

Publication number Publication date
EP0075278B1 (fr) 1986-09-24
FR2513409B1 (enExample) 1983-12-02
EP0075278A1 (fr) 1983-03-30
BR8205539A (pt) 1983-08-30
DE3273471D1 (en) 1986-10-30
ES8306539A1 (es) 1983-06-01
MX155323A (es) 1988-02-18
ATE22496T1 (de) 1986-10-15
ES515854A0 (es) 1983-06-01

Similar Documents

Publication Publication Date Title
FR2473726A1 (fr) Procede et dispositif pour determiner l'allure de variation de la vitesse de deplacement d'un objet en mouvement
EP0044039A1 (fr) Objet portatif individualisé du genre carte de crédit
CH636196A5 (fr) Procede de codage et codeur angulaire pour la mise en oeuvre de ce procede.
FR2513409A1 (fr) Procede de synchronisation de deux microprocesseurs
FR2528196A1 (fr) Appareil de protection de programmes d'ordinateur
FR2478398A1 (fr) Controle numerique de la vitesse d'un moteur
CA1269137A (fr) Procede et dispositif de calage en phase de trains numeriques synchrones
FR2632092A1 (fr) Circuit de conditionnement d'ecriture d'antememoire retarde pour un systeme de microcalculateur a bus double comprenant une unite 80386 et une unite 82385
EP0115222B1 (fr) Procédé pour assurer la sécurité du fonctionnement d'un automate programmable et automate pour la mise en oeuvre du procédé
EP0168330B1 (fr) Dispositif de cadrage automatique d'horloge locale par rapport à un signal de données et circuit d'échantillonnage en comportant application
FR2704701A1 (fr) Procédé et dispositif pour le comptage d'impulsions de rythme servant à une mesure de durées de périodes.
FR2569323A1 (fr) Dispositif d'adaptation plesiochrone
FR2749697A1 (fr) Procede de mise en oeuvre d'un appareil de commande avec une memoire programmee par un dispositif de programmation
EP0589799B1 (fr) Capteur incrémental à signalisation de défaillance
FR2818737A1 (fr) Procede de detection d'une singularite notamment d'un repere de reference d'un disque phonique associe a l'arbre d'un moteur a combustion interne
LU85563A1 (fr) Sequenceur logique transitionnel microprogrammable
EP0350361B1 (fr) Dispositif d'évaluation de la marge de tolérance d'un signal vidéo numérique
EP0169089B1 (fr) Dispositif élémentaire de traitement de données
EP0058586A1 (fr) Procédé de synchronisation à la réception d'un signal pourvu d'un motif de synchronisation
FR2720530A1 (fr) Dispositif pour l'optimisation des performances d'un processeur.
EP0727893B1 (fr) Méthode et dispositif pour régénérer, par détection des maxima, un signal d'horloge rythmant la transmission de signaux numérisés reçus
EP0557142A1 (fr) Procédé et dispositif pour la surveillance temporelle du fonctionnement d'un processeur
FR2764146A1 (fr) Circuit de detection d'erreur de reception dans une transmission asynchrone
FR2498255A1 (fr) Dispositif d'ajustement rapide, en periode d'acceleration, de l'avance a l'allumage d'un moteur a allumage commande
EP0012059B1 (fr) Procédé et dispositif pour l'élaboration et le traitement de deux trains d'impulsions distincts portant des informations

Legal Events

Date Code Title Description
ST Notification of lapse