FR2464604A1 - Circuit de detection de boucle pour systemes telephoniques - Google Patents

Circuit de detection de boucle pour systemes telephoniques Download PDF

Info

Publication number
FR2464604A1
FR2464604A1 FR8019048A FR8019048A FR2464604A1 FR 2464604 A1 FR2464604 A1 FR 2464604A1 FR 8019048 A FR8019048 A FR 8019048A FR 8019048 A FR8019048 A FR 8019048A FR 2464604 A1 FR2464604 A1 FR 2464604A1
Authority
FR
France
Prior art keywords
line
resistor
transistor
emitter
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8019048A
Other languages
English (en)
Other versions
FR2464604B1 (fr
Inventor
Junjiro Kitano
Tetsuo Takeshita
Kazuo Hamazato
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of FR2464604A1 publication Critical patent/FR2464604A1/fr
Application granted granted Critical
Publication of FR2464604B1 publication Critical patent/FR2464604B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • H04M3/2272Subscriber line supervision circuits, e.g. call detection circuits

Abstract

LE CIRCUIT SELON LA PRESENTE INVENTION DETECTE UNE BOUCLE FERMEE FORMEE PAR L'ACTIONNEMENT D'UN APPAREIL TELEPHONIQUE, CETTE BOUCLE INDIQUANT L'ETABLISSEMENT D'UNE CONNEXION ENTRE L'APPAREIL TELEPHONIQUE ET UN STANDARD PAR L'INTERMEDIAIRE D'UNE LIGNE A ET D'UNE LIGNE B. LE CIRCUIT DE DETECTION COMPREND DES GENERATEURS Q POUR ENGENDRER DES PREMIER SECOND SIGNAUX DE DETECTION AYANT DES AMPLITUDES PROPORTIONNELS A UN COURANT I DE LIGNE A ET A UN I COURANT DE LIGNE B RESPECTIVEMENT, UN CIRCUIT DE SOMMATION R POUR FAIRE LA SOMME DES SIGNES DE DETECTION ET UN COMPARATEUR Q, Q POUR COMPARER LES SORTIES DU CIRCUIT DE SOMMATION AVEC UNE VALEUR DE REFERENCE ET POUR FOURNIR UNE SORTIE DEPENDANT DU RESULTAT DE LA COMPARAISON.

Description

"Circuit de détection de boucle pour systèmes télé-
phoniques." La présente invention concerne des circuits de détec-
tion de boucle utilisés pour les circuits d'abonnés des sys-
tèmes de standards téléphoniques ou autres systèmes analogues
et elle a trait plus particulièrement, à un circuit de détec-
tion de boucle qui convient pour une fabrication sous la forme
d'un circuit intégré à semi-conducteurs.
On a tendance à réaliser les systèmes de standards téléphoniques avec des éléments électroniques en vue d'en réduire les dimensions, d'en augmenter la fiabilité et d'en diminuer le prix de revient. Toutefois, de grands progrès dans la réalisation avec des éléments électroniques ont été
acquis principalement pour la section de commande du système.
Mais, en ce qui concerne le circuit d'abonné qui est une interface directe pour une extrémité d'abonné, la réalisation avec des éléments électroniques, particulièrement la technique
de fabrication sous une forme de circuit intégré à semi-
conducteurs, a pris du retard.
Selon la présente invention, on réalise un circuit pour détecter une boucle fermée formée par l'actionnement d'un appareil téléphonique, la boucle indiquant une connexion entre l'appareil téléphonique et un standard par l'intermédiaire d'une ligne dite ligne A (c'est-à-dire la ligne reliée à la sonnerie d'appel, et appelée "ring line dans la technique anglo-saxonne) et d'une ligne dite ligne B (c'est-à-dire la ligne reliée à l'extrémité d'une fiche bipolaire et appelée tip line dans la technique anglo-saxonne), le circuit utilisé comprenant: un moyen pour engendrer un signal de détection ayant une amplitude proportionnelle à un courant de ligne A circulant dans la ligne A; un moyen pour engendrer unsecond signal de détection ayant une amplitude proportionnelle à un courant de ligne B s'écoulant dans la ligne B, le courant
de la ligne A et le courant de la ligne B circulant simulta-
nément dans la boucle fermée; un moyen pour faire la somme des premier et second signaux de détection; et un moyen de sortie sensible à la sortie du moyen de sommation, ce moyen de sortie comprenant un comparateur et une source de signal de référence, les signaux de sortie du moyen de sortie et de
la source de signal de référence étant appliqués au comparateur.
La présente invention sera mieux comprise à la lecture
de la description donnée ci-après en référence aux dessins
annexés, sur lesquels: la figure 1 est un schéma de circuit montrant un exemple du circuit de détection de boucle de la technique antérieure; les figures 2 à 5 sont des schémas de circuit montrant
respectivement des modes de réalisation de la présente invention.
On va décrire tout d'abord en se référant à la figure 1, un circuit classique de détection de boucle réalisé avec des éléments électroniques. Par l'expression "circuit de détection de boucle", on désigne un circuit servant à détecter une boucle de courant formée entre l'extrémité "abonné" et un standard téléphonique. Sur la figure 1, l'abréviation TEL désigne un appareil téléphonique aux bornes duquel est reliée une première paire de bornes ti et rl d'un transformateur T. Le transformateur T comporte une seconde paire de bornes t2 et r2, la borne t2 étant reliée par l'intermédiaire d'une résistance R1 au pôle négatif d'une source de potentiel VBB et la borne r2 étant reliée par l'intermédiaire d'une résistance R1, a une ligne de potentiel commun (c'est-à-dire la masse) G. Le pôle positif de la source de potentiel V B, est reliée à la masse. La source de potentiel VBB, la résistance R1, le transformateur T, la résistance Ri' et la ligne de potentiel commun G forment un circuit d'alimentation en courant pour l'appareil téléphonique TEL. Les résistances R2, R3, R2' et R3' forment un circuit en pont conjointement avec les, résistances précitées R1 et Ri'. Le circuit-série comprenant les résistances R2 et R3 est relié à l'une de ses extrémités à la jonction entre la borne t2 du transformateur T, et la
résistance R1 est reliée à la masse à son autre extrémité.
Le circuit-série comprenant les résistances R ' et R2' est
relié à l'une de ses extrémités à la jonction entre la résis-
tance R1 et la source de potentiel VBB et est relié à son
autre extrémité à la jonction entre la borne r2 du transfor-
1 L amplificateur opérationnel auquel sont appliquées des tensions de polarité opposée d'environ 15 volts, à partir des sources de potentiel respectives Vcc et VEE. La jonction entre les résistances R2 et R3 est reliée à une borne d'entrée inversée et l'amplificateur opérationnel OP, et la jonction entre les résistances R 3' et R2' est reliée à une borne d'entrée non inversée de l'amplificateur. Le circuit en pont R1 a R3 et Rl' à R3' et l'amplificateur opérationnel OP forment le circuit de détection de boucle. Le conducteur s'étendant entre le poste
téléphonique TEL et la borne tI du transformateur T et le con-
ducteur s'étendant entre l'appareil téléphonique TEL et la borne ri du transformateur T, constituent respectivement une partie d'une ligne A et une partie d'une ligne B. Le transformateur T sert à empêcher l'introduction du bruit du courant alternatif dans le circuit de détection de boucle à partir du côté appareil téléphonique et autres endroits similaires. L'amplificateur opérationnel OP sert à comparer ses deux signaux d'entrée et fournit un signal de sortie de détection basé sur le résultat de la comparaison
avec une impédance de sortie faible.
Quand on décroche le combiné de l'appareil téléphonique TEL, le crochetcommutateur de l'appareil téléphonique TEL se ferme, grâce à quoi une boucle de courant s'étendant depuis la masse G à travers la résistance R1, les bornes r2 et ri du transformateur, l'appareil téléphonique TEL, les bornes tl et t2 du transformateur et la résistance R1 jusqu'à la source de potentiel VBB est formée de manière qu'un courant de boucle soit amené à circuler. Quand le courant de boucle circule,
une différence de potentiel inversant la sortie E de l'ampli-
ficateur opérationnel OP apparaît entre les bornes d'entrée de ce dernier par suite des résistances R2, R3, R2' et R' il en résulte qu'un signal de détection de boucle apparait à la sortie EO' Toutefois, dans ce circuit de détection de boucle de la figure 1, les résistances R2, R3, R2' et R3' doivent présenter des valeurs ohmiques élevées extrêmement précises, de l'ordre de 100 kM. La nécessité d'utiliser de telles résistances de valeur élevée et très précises constitue un obstacle sérieux pour la formation d'un circuit intégré à
semi-conducteurs. De plus, du fait que l'on utilise l'amplifi-
cateur opérationnel OP, deux sources de potentiel distinctes Vcc et VEE sont nécessaires en plus de la source de potentiel
VBB' ce qui est très peu pratique.
Sur la figure 2 montrant un mode de réalisation de l'invention, on voit qu'une première paire de bornes tl et ri d'un transformateur T est reliée aux bornes d'un appareil téléphonique TEL comme dans le circuit de la figure 1. Les
bornes t2 et r2 d'une seconde paire de bornes du transfor-
mateur T sont respectivement reliées à l'extrémité côté-diode d'un circuit-série comprenant une diode D et une résistance
R10 ainsi qu'à l'une des extrémités d'une résistance R 1'.
L'extrémité côté résistance du circuit-série ci-dessus est reliée au pôle négatif d'une source de potentiel V BB' dont le pôle positif est relié à une ligne de potentiel commun, par exemple la masse G. L'autre borne de la résistance R10' est reliée à la masse. Un circuit d'alimentation en courant pour l'appareil téléphonique TEL comprend la ligne de potentiel commun G, la résistance R10', le transformateur T, la diode D, la résistance R 1 et la source de potentiel V BB'. En
d'autres termes, l'appareil téléphonique TEL, qui est l'ex-
trémité "abonné", est relié au circuit d'alimentation en courant du standard par l'intermédiaire d'une ligne A et d'une ligne B. Dans un circuit de détection de boucle, un moyen pour engendrer un premier signal de détection ayant une amplitude proportionnelle au courant IA circulant à travers la ligne A comprend un transistor Q0 dont la base est reliée à la ligne A, une résistance Rl dont une des extrémités est reliée à l'émetteur du transistor Q0, le circuit-série en forme de la diode D et de la résistance Rlo, et une résistance
R12 dont une des extrémités est reliée au collecteur du transis-
tor Q0. La diode D est reliée à son anode à la base du tran-
sistor Q0 et à sa cathode à l'une des extrémités de la résis-
tance R10. L'autre extrémité de la résistance R1 est reliée
à l'autre extrémité de la résistance R 10.
Un moyen pour engendrer un second signal de détection ayant une amplitude proportionnelle au courant IB circulant à travers la ligne B comprend la résistance R1o' qui est reliée à l'une de ses extrémités à la ligne de potentiel commun (c'est-à-dire à la masse) et à son autre extrémité à la ligne B. L'extrémité de la résistance R 1' qui n'est pas reliée à la masse est
également reliée à l'autre extrémité de la résistance R12.
La résistance R12 engendre à sa première extrémité reliée au collecteur du transistor Q0 une tension représentant la somme des premier et second signaux de détection. Elle constitue donc un moyen pour faire la sommation des premier et
second signaux de détection.
La jonction entre le collecteur du transistor Q0 et la résistance R12 est reliée à la base d'un transistor Q1 dont le collecteur est reliée par l'intermédiaire d'une résistance à la source de potentiel V BB'. L'émetteur du transistor Q1 et l'émetteur d'un transistor Q2' dont le collecteur est relié au pâle négatif de la source de potentiel VBB', sont reliés en commun par l'intermédiaire d'une résistance au pôle positif d'une autre source de potentiel V cc', dont le pôle négatif est relié à la ligne de potentiel commun (par exemple
la masse).
Les transistors Q1 et Q2 constituent un comparateur pour comparer une tension entrante correspondante à la somme d'une tension proportionnelle au courant IA de la ligne A et une tension proportionnelle au courant IB de la ligne B,ainsi qu'une tension de référence VREF (une tension négative dans le présent mode de réalisation). Le résultat de la comparaison est fourni sous la forme d'un signal de sortie Eo, de détecteur
par un étage de sortie comprenant les transistors Q3 et Q4.
Quand on décroche l'appareil téléphonique TEL,, un corchet-commutateur (non représenté) de l'appareil téléphonique TEL se ferme, grâce à quoi un courant de boucle est amené à circuler à partir de la masse G à travers la résistance R10", les bornes r2 et rn du transformateur T, la ligne B, l'appareil
téléphonique TEL, la ligne A, les bornes tl et t2 du trans-
formateur, la diode D et la résistance R 1 jusqu'à la source de potentiel V BB'. Comme on l'a mentionné précédemment, un circuit comprenant le transistor QO, les résistances Ril et R12 et un circuit-série comprenant la diode D et la résistance R10 engendrent une tension proportionnelle au courant de la ligne A par rapport à la masse. La résistance R1O' engendre une tension proportionnelle au courant de la ligne B. Du fait que les résistances R12 et R10' sont reliées l'une à l'autre, la somme d'une tension proportionnelle au courant de la ligne A et d'une tension proportionnelle au courant de la ligne B, apparaît sur la base du transistor Q. Les transistors Q1 et
Q2' constituent un comparateur de tension, comme on l'a mention-
né précédemment, assurent une opération de comparaison de tension telle que le transistor Q 1 devient conducteur quand le potentiel appliqué à sa base devient plus petit que la tension de référence VREF. Les transistors Q3 et Q4 forment un circuit servant à transformer la sortie tout ou rien du transistor Q1 en un niveau TTL (logique transistor-transistor). Il est nécessaire de faire en sorte que la différence de potentiel en sens direct base-émetteur du transistor Q0 et la chute de
tension en sens direct aux bornes de la diode D soient sensi-
blement égales-l'une à l'autre. On va supposer que la boucle de courant est formée de telle sorte qu'un courant IA de ligne
A et un courant I de ligne B circulent. On calcule le poten-
tiel VBQ1 appliqué à la base du transistor Q1 à partir de la chute de tension aux bornes de la résistance R10', et de la chute de tension aux bornes de la résistance R12 de la façon suivante. En supposant que les facteurs d'amplification de courant (hFE) des transistors Q0 et Q1 sont suffisamment élevés, on obtient -VBQî t'B + R RR' +IA)Rl2 il A0 '1 0i
- -(R'; R)I + R'îOI
Ril 10 12 A B..... (1) En choisissant les valeurs de résistance de telle sorte que R10't R1, R12 et R12 " R10',
-VBQ1 (IA + I)10.... (2)
c'est-à-dire que le potentiel de base -VBQ1 du transistor Q1 est sensiblement égal à une tension proportionnelle à la somme du courant IA de la ligne A et au courant IB de ligne B. Du
fait que le potentiel de base du transistor Q2 est le poten-
tiel de référence VREF' quand V BQ< VREF' 'A + IB >ERE.P, le transistor Q1 est conducteur, ce qui rend Rio
les transistors Q3 et Q4 respectivement conducteurs et non-
conducteurs de façon à inverser la sortie E de détection de
boucle. De cette façon, une formation de boucle est détectée.
Bien que les valeurs ohmiques des résistances Ril et R12 doivent être choisies de manière à être suffisamment élevées par rapport
aux valeurs ohmiques des résistances R 1 et Rlo', comme mention-
né ci-dessus, avec R o=R 1' = 200f1, par exemple, R l=R12 peut être de 5 à 10 kVi. Cette valeur ohmique permet facilement la formation d'un circuit intégré à semi-conducteurs. A ce moment, le problème que posait la précision de la résistance dans l'exemple de la technique antérieure se trouve maintenant réduit à la précision relative (par exemple l'obtention d'un rapport de résistance d'environ 20 à 50) et on doit pouvoir obtenir facilement cette précision avec la technique des IC à semi-conducteurs. De plus, une source de potentiel de 5 volts pour TTL suffit pour fournir la tension ainsi que V CC' et les
deux sources de potentiel de 15 volts Vcc et VEE pour l'ampli-
ficateur opérationnel du circuit de détection de la figure 1
ne sont plus nécessaires.
On va expliquer ci-après la raison pour laquelle on effectue la somme des courants circulant dans la ligne A et
dans la ligne B pour détecter la formation du circuit de boucle.
D'une façon générale, un appareil téléphonique est relié à un système de standard téléphonique par l'intermédiaire d'un câble téléphonique qui s'étend sur de nombreux kilomètres et
qui est souvent placé trop près des lignes ou câbles de trans-
port de courant alternatif pour empêcher que des courants alternatifs d'induction longitudinaux circulent dans le câble
téléphonique. En particulier, quand de tels courants longitu-
dinaux sont induits dans les lignes A et B par l'intermédiaire du câble téléphonique,le courant induit circulant dans la ligne A et celui circulant dans la ligne B, a lieu toujours dans le même sens, c'est-àdire du téléphone TEL vers le standard ou sinon du standard vers l'appareil téléphonique, ce qui signifie que lorsque le courant induit dans la ligne A augmente, le courant induit dans la ligne B diminue. Il en résulte que si l'on n'observe que le courant de la ligne A ou le courant de la ligne B pour déterminer si un circuit de boucle est formé entre l'appareil téléphonique et le standard, il y a une très grande probabilité pour que, même si une boucle à courant continu n'était pas formée, le circuit
de détection émette par erreur un signal de sortie de détec-
tion de boucle par suite du courant induit. On voit, par conséquent, que l'utilisation de la sonne du courant IA de ligne A et du courant IB de ligne B dans la détection de la formation d'un circuit de boucle de courant, supprime un fonctionnement erroné du circuit de détection sous l'influence
des courants longitudinaux induits.
La figure 3 montre un autre mode de réalisation de l'invention en même temps qu'un circuit d'alimentation en courant réalisé avec des composants électroniques. Ce mode de réalisation est une légère variante du mode de réalisation de la figure 2.Un circuit 1 entouré par une ligne en traits interrompus et comprenant les transistors Q5, Q6' Q7 et Q8' les résistances R Oo, R101, R102t R103' R104, R105, R106' R107, R108, et R109 et les condensateurs, C1 et C2 est un exemple de la réalisation d'un circuit électronique jouant le même rôle que le transformateur T de la figure 2 et il
constitue une partie d'un circuit d'alimentation en courant.
Ce circuit d'alimentation en courant est décrit dans la demande de brevet US-n' 78 469 (déposé le 24 septembre 1979), la demande de brevet de la République Fédérale Allemande no P 29 38 346 (déposée le 21 septembre 1979) et la demande de brevet Canadien n 336 004 (déposée le 20 septembre 1979), ces demandes étant toutes basées sur la demande de brevet japonais n0 115 766/1978,et il ne constitue donc pas la matière de la présente invention et ne sera décrit que brièvement. Les transistors Q5 et Q6 les résistances R R R, 104,R105, R106 et R107 et lea condensateurs C1 et C2 forment un circuit de contre-réaction et leB transistors Q7 et Q8' les résistances R20', R103, R102, R104' R107, R108 et R109 et les condensateurs C1 et C2 forment un autre circuit de contre- réaction. Le circuit 1, lorsqu'il est vu à partir du téléphone TEL, a donc une résistance interne en courant continu égale à la valeur ohmique des résistances R et Rit de la figure 1 (c'est-à-dire les résistances R 1 et R' 10 de la figure 2), et se comportent, du point de vue courant alternatif, de manière à présenter la même impédance que le transformateur T. Sur la figure 3, un courant sensiblement égal au courant IA de ligne A circule donc à travers la résistance R20 et un courant sensiblement égal au courant IB de la ligne B circule à travers la résistance R'20' En d'autres termes, les résistances R20 et R' 20 ont un rôle équivalent à celui des résistances R 1 et R' 10 de la figure 1 dans la mesure o la détection de la boucle est concernée. Le fonctionnement de ce circuit de détection de boucle est, par conséquent, le même que dans le cas du mode de réalisation de la figure 2, de sorte qu'on ne le décrira pas davantage. Toutefois, dans le présent mode de réalisation, la jonction base-émetteur du transistor Q1 du circuit 1 joue le rôle de la diode D de la figure 2 de sorte que la diode D n'est plus nécessaire par suite de la connexion de la base du transistor Q0 à la base du transistor Qr'. En outre, le potentiel de référence VREF est fourni à partir
de la source de potentiel VBB' par l'intermédiaire d'un divi-
seur de tension (consistant en des résistances R23 et R24), c'est-à-dire qu'il n'est pas nécessaire de prévoir une -source de potentiel de référence distincte VREF. En outre, en ce qui concerne la source de potentiel VCC', une source de potentiel de 5 volts pour TTL suffit et les sources de potentiel V = 15 volts et VEE = -15 volts pour l'amplificateur opérationnel,
comme représenté sur la figure 1, sont inutiles.
Bien entendu, dans le mode de réalisation de la figure 2, ainsi que dans d'autres modes de réalisation, les résistances utilisées pour diviser le potentiel de la source VBB' peuvent servir de source de potentiel de référence VREF comme dans le
mode de réalisation de la figure 3.
La figure 4 montre un autre mode de réalisation. Ce mode de réalisation est différent de celui de la figure 2 par le fait qu'un transistor Q5, une résistance R15 et une diode D' sont
utilisées en supplément pour engendrer une tension proportion-
nelle au courant IB de ligne B à l'émetteur du transistor Q5. La résistance R 10 est reliée à l'une de ses extrémités à la ligne de potentiel commun (c'est-à-dire la masse) G et à son autre extrémité à l'anode de la diode D'. La cathode de la diode D' est reliée à la base du transistor Q5 ainsi qu'à la ligne de B. Le collecteur du transistor Q5 est relié au pôle négatif de la source de potentiel VBB'. La résistance R15 est une résistance d'émetteur dont une des extrémités est reliée à la masse et dont l'autre extrémité est reliée à l'émetteur du transistor Q1 ainsi qu'à l'autre extrémité (non reliée à la base du transistor Q1) de la résistance R12' Du fait que le transistor Q5 est monté suivant une disposition à charge d'émetteur, son impédance de sortie est suffisamment basse pour que lachute de tension aux bornes de la résistance R1o' soit à coup sûr pratiquement exempte de l'influence du courant IA de ligne A de sorte qu'il apparaît aux bornes de la résistance d'émetteur R15 du transistor Q5 une tension proportionnelle au courant IB de ligne B. La chute de tension au sens direct aux bornes de la diode D' est réglée de manière à être sensiblement égale à la différence de potentiel en sens
direct base-émetteur du transistor Q5.
Grâce au montage ci-dessus, une tension proportionnelle au courant IA de ligne A est engendrée aux bornes de la résistance R12 et une tension proportionnelle au courant IB de ligne B apparaît aux bornes de la résistance d'émetteur R15 du transistor Q Une tension correspondant à la somme de ces tensions, c'est-à-dire la somme des tensions proportionnelles au courant respectif de ligne B et de ligne A, est donc appliquée à la base du transistor Q1. En d'autres termes, le transistor Q 5 la diode D' et les résistances R15 et R12 fonctionnent en combinaison de manière à donner la somme de la tension proportionnelle au courant IA de ligne A et de la tension proportionnelle au courant IB de ligne B. Alors que dans le mode de réalisation de la figure 2, le courant de collecteur du transistor Q0 engendre une certaine chute de tension aux bornes de la résistance R12 en il plus de celle aux bornes de la résistance R 1' en ayant ainsi un léger effet nuisible sur la tension qui est proportionnelle au courant de liane B et qui est engendré aux bornes de la résistance R101, dans le circuit de la figure 4, le courant de collecteur du transistor Q0 circule principalement à travers la jonction collecteur-émetteur du transistor Q5 en raison de l'effet d'amplification de courant du transistor Q5, de sorte
que l'effet nuisible mentionné ci-dessus se trouve éliminé.
Dans le circuit de la figure 4, la condition R12 " R10 (o R10 = RlO' et Ril = R12) qui est nécessaire dans le circuit de la figure 2, n'est pas toujours indispensable, ce qui assure une plus grande liberté de conception en ce qui concerne les
constantes du circuit.
La figure 5 montre un autre mode de réalisation encore de l'invention. Ce mode de réalisation est différent du mode de réalisation de la figure 2 en ce qui concerne les parties de circuit entrourées par les rectangles X, Y et Z en traits interrompus. Seules ces parties seront donc décrites. Le rectangle X indique un circuit à charge d'émetteur et comprend un transistor Q8 dont la base est reliée au collecteur du transistor Q0 du premier moyen générateur de signal de détection, le collecteur est relié au pôle négatif de la source de potentiel V'BB et l'émetteur est relié à la source
de potentiel commun (par exemple la masse). La base du iran-
sistor Q8 est également reliée à la cathode d'une diode dont l'anode est reliée à une des extrémités des résistances R' 12'
l'autre extrémité de la résistance R'12 étant reiée à la masse.
Le rectangle R indique un circuit générateur de tension de somme et comprend une résistance R dont une des extrémités est reliée à l'émetteur du transistor Q8 du circuit X à charge d'émetteur, une résistance R13 dont une des extrémités est reliée à l'extrémité non connectée à la masse de la résistance R'10 du second moyen générateur de signal de détection, un transistor Q5 dont la base est reliée aux autres extrémités des résistances R13 et R15 et dont le collecteur est relié au pôle négatif de la source de potentiel V'BB' un transistor Q6 dont l'émetteur est relié à l'émetteur du transistor Q5 ainsi qu'un pôle négatif dela source de potentiel V'cc par l'intermédiaire d"une résistance, la base est reliée à la masse et le collecteur est relié au pôle négatif de la source de potentiel V'BB par l'intermédiaire d'une résitance R16, une résistance R14 branchée entre la base du transistor Q5 et la base d'un transistor O'1 du comparateur, et un transistor Q7 dont la base est reiée au collecteur du transistor Q l'émetteur est relié au pôle négatif de la source de potentiel
V'BB et le collecteur est relié à la jonction entre la résis-
tance R14 et la base du transistor Q'1 Une source de courant constant I0 est disposée entre le collecteur du transistor Q7 et le pôle positif de la source de potentiel V'cc pour alimenter le transistor Q7 avec un courant de polarisation. La source de courant constant I peut être réalisée à l'aide de n'importe
quel circuit connu tel qu'un circuit dit "miroir de courant".
Le rectangle Z indique un étage de sortie comprenant un compa-
rateur de tension. Ce comparateur comprend le transistor Q'1 dont le collecteur est relié au pôle positif de la source de potentiel VIcc et un transistor Q'2 dont le collecteur est relié au pôle positif de la source de potentiel V' Cc. Une source V'REF de potentiel de référence est reliée à son pôle positif à la base du transistor Q'2 et son pôle négatif est relié à la masse. Les émetteurs de transistor Q'1 et Q'2 sont reliés en commun, par l'intermédiaire d'une résistance, au pôle négatif de la source de potentiel V'BB dont le pôle positif est relié à la masse. Le collecteur du transistor Q'1 est relié à la base d'un transistor Q4 dont l'émetteur est relié à la masse et dont le collecteur est relié au pôle positif de la
source de potentiel V'cc par l'intermédiaire d'une résistance.
Le comparateur de ce mode de réalisation fonctionne de la même manière que le comparateur du mode de réalisation de la figure 2, sauf que la polarité de fonctionnement est opposée. En particulier, le trans-tor Q'1 devient conducteur quand son potentiel de base devient supérieur à la tension de référence VIREF et rend conducteur le transistor Q4 alors que sur la figure 2, c'est lorsque le potentiel de base du transistor Q1 devient plus faible que la tension de référence VREF que le
transistor Q1 devient conducteur.
Le circuit X à charge d'émetteur engendre, à l'émetteur du transistor Q8' une tension (VEQ8) proportionnelle au courant IA de ligne A à partir de la chute de tension aux bornes de la résistance R'12, cela avec une faible impédance de sortie. Le circuit Y générateur de tension de somme produit une inversion d'une tension proportionnelle à la somme de la tension de sortie VEQ8 et à la chute de tension (VR1o,) aux bornes de la résistance R' En choisissant les valeurs de résistance
' 1
de telle sorte que R15 = R13 =-R (k> 1), la tension VCQ7 de k14 collecteur du transistor Q7' laquelle est la sortie du circuit 10. générateur de tension de somme, est exprimée par: VCQ7 = -k(VEQ8 + VR10,). Par conséquent, comme dans le cas du circuit de la figure 2, la tension de base VBQ1 du transis-
tor Q1' laquelle est l'entrée du comparateur, est: VBQ1 =VCQ7 =k(RIA-Rl'2 + IBR'lo)... (3) quand les valeurs ohmiques sont telles que Rlo = R10, et Rl = R12' VBQ1 = k(IA + IB).R L.... (4)
Pendant le fonctionnement, quand VBQ1i VREF, le transis-
tor Q devient conducteur et rend non conducteur le transis-
tor Q4, grâce à quoi l'état de la sortie E' s'inverse en
indiquant la détection de la formation de la boucle fermée.
Dans ce mode de réalisation, la condition nécessaire pour déterminer la détection d'une boucle comprend maintenant le facteur d'amplification "k" (>1) comme on peut le voir dans l'équation (4), de sorte que la liberté de conception de la source VREF de potentiel de référence se trouve avantageusement accrue. Comme on l'a décrit dans ce qui précède, le circuit de détection de boucle selon la présente invention, dans lequel il n'est pas nécessaire d'utiliser des résistances de valeur élevée extrêmement précise, est réalisée parfaitement bien sous la forme d'un circuit intégré à semi-conducteurs.De plus, il n'exige aucune source de potentiel à valeur relativement élevée qui n'est pas utilisée habituellement dans un dispositif
à circuit intégré (IC).

Claims (9)

REVENDICATIONS
1. Circuit pour détecter une boucle fermée formée par actionnement d'un appareil téléphonique, cette boucle indiquant une connexion entre l'appareil téléphonique et un standard par l'intermédiaire d'une ligne dite ligne A(c'est-à-dire la ligne reliée à la sonnerie) et d'une ligne dite ligne B (c'est-à-dire la ligne reliée à l'extrémité d'une fiche bipolaire), caractérisé par le fait qu'il comprend: un moyen pour engendrer un premier signal de détection ayant une amplitude proportionnelle à un courant de ligne A circulant dans ladite ligne A; un moyen pour engendrer un second signal de détection ayant une amplitude proportionnelle à un courant de ligne de B circulant dans ladite ligne B, ledit courant de ligne A et ledit courant de ligne B circulant simultanément dans ladite boucle fermée; un moyen pour faire la somme desdits premier et second signaux de détection; et un moyen de sortie asservi à la sortie dudit moyen de sommation, ledit moyen de sortie comprenant un comparateur et une source de signal de référence, les sorties dudit moyen de sommation et ladite source de signal de référence étant
appliquées audit comparateur.
2. Circuit selon la revendication 1, caractérisé par le fait que ledit moyen de sortie a une structure telle qu'il fournit un signal de sortie ayant une amplitude présentant deux états distincts dépendant du résultat de la comparaison
dans ledit comparateur.
3. Circuit selon les revendications 1 ou 2, caractérisé
par le fait que: ledit premier moyen générateur de signal de détection comprend un transistor (Q) dont la base est reliée à ladite ligne A, une première résistance (Rl) dont une des extrémités est reliée à l'émetteur dudit transistor, une connexion-série
comprenant une diode (D) et une seconde résistance R10, l'ex-
trémité côté résistance de ladite connexion-série étant reliée à l'autre extrémité de ladite première résistance ainsi qu'à une source de potentiel (V BB) et l'extrémité côté diode de ladite connexion-série étant reliée à la base dudit transistor, et une troisième résistance (R 12) dont une des extrémités est reliée au collecteur dudit transistor; et ledit second moyen générateur de signal de détection
comprend un moyen (R10') formant résitance dont une des ex-
trémités est reliée à une ligne (G) de potentiel commun et dont l'autre extrémité est réiée à l'autre extrémité de ladite
troisième résistance (R) ainsi qu'à ladite ligne B (figure 2).
4. Circuit suivant la revendication 3, caractérisé par le fait que ledit moyen de sommation comprend ladite troisième résistance (R 12) dont l'extrémité précitée est reiée audit comparateur et que ledit moyen formant résistance comprendune
quatrième résistance (figure 2).
5. Circuit suivant les revendications 1 ou 2, carac-
térisé par le fait que: ledit moyen générateur de signal de détection comprend un transistor (Q0) dont la base est reliée à ladite ligne A, une première résistance (R l) dont une des extrémités est reliée à l'émetteur dudit transistor, une connexion-série comprenant une diode (D) et une seconde résistance (R), l'extrémité côté résistance de ladite connexionsérie étant reliée à l'autre extrémité de ladite première résistance ainsi qu'à une source de potentiel (V' BB) et l'extrémité côté diode de ladite connexion-série étant reliée à la base dudit premier transistor, et une troisième résistance (R 12) dont une des extrémités est reliée au collecteur dudit transistor; ledit second moyen générateur de signal de détection comprend une connexion-série comprenant une autre diode (D') et une cinquième résistance (R15), l'extrémité côté diode de ladite connexion-série étant reliée à ladite ligne B et l'extrémité côté résistance de ladite connexion-série étant reliée à une ligne de potentiel commun (G); et
ledit moyen de sommation comprend ladite troisième résis-
tance et un autre transistor (Q5) disposé suivant un montage à charge d'émetteur, une des extrémités de la résistance (R 15) d'émetteur dudit autre transistor étant reliée à ladite ligne de potentiel commun et l'autre extrémité de la résistance d'émetteur dudit autre transistor étant reliée à l'autre extrémité de ladite troisième résistance ainsi qu'à l'émetteur dudit autre transistor, la base dudit autre transistor étant reliée à l'extrémité côté diode de ladite connexion-série
(figure 4).
6. Circuit suivant les revendications 1 ou 2, caractérisé
par le fait que: ledit moyen générateur de signal de détection comprend un transistor (Q0) dont la base est reliée à ladite ligne A, une première résistance (Rl) dont une des extrémités est reliée à l'émetteur dudit transistor, une connexion-série comprenant une diode (D) et une seconde résistance (R1) l'extrémité côté résistance de ladite connexion-série étant reliée à l'autre extrémité de ladite première résistance ainsi qu'à une source de potentiel (V' BB) et l'extrémité côté diode de ladite connexion-série étant reliée à la base dudit premier transistor, une troisième résistance (R'12) dont une des
extrémités est reliée par une connexion électrique au collec-
teur dudit premier transistor, l'autre extrémité de ladite troisième résistance étant reliée à une ligne (G) de potentiel commun, et un second transistor (Q 8) disposé suivant un montage à charge d'émetteur et dont la base est reliée au collecteur dudit premier transistor et par une connexion
électrique avec l'autre extrémité de ladite troisième résis-
tance; ledit second moyen générateur de signal de détection comprend un moyen formant résistance (R' 1) dont une des ex- 0 trémités est reliée à ladite ligne de potentiel commun et dont l'autre extrémité est rEiée à ladite ligne B; et ledit moyen de sommation comprend une quatrième résistance (R15) dont ure des extrémités est reliée à l'émetteur dudit second transistor, une cinquième résistance (R13) dont une des extrémités est relleè à l'autre extrémité dudit moyen formant résistance, un troisième transistor (Q5) dont la base est reliée aux autres extrémités desdites quatrième et cinquième résistances et dont le collecteur est relié à ladite source de potentiel) un quatrième transistor (Q6) dont la base est
reliée à ladite ligne de potentiel commun et dont le collec-
teur est relié à ladite source de potentiel par l'intermédiaire d'une sixième résistance (R 16), les émetteurs desdits troisième et quatrième transistors étant reliés en commun à une autre source de potentiel (V'cc), uMeseptième résistance (R14) dont une des extrémités est reliée à la base dudit quatrième transistor, et un cinquième transistor (Q7) dont la base est reliée au collecteur dudit quatrième transistor, l'émetteur est relié à ladite source de potentiel (V' BB) mentionné en premier et le collecteur est relié à l'autre extrémité de ladite septième résistance, le point de connexion entre le collecteur dudit cinquième transistor et ledit septième transistor fournissant la sortie dudit moyen de sommation
(figure 5).
7. Circuit pour détecter une boucle fermée formée par l'actionnement d'un appareil téléphonique, cette boucle indiquant une connexion entre l'appareil téléphonique et un standard par l'intermédiaire d'une ligne d'appel dite ligne A (c'est-à-dire la ligne reliée à la sonnerie d'appel) et d'une ligne dite ligne B (c'est-à-dire la ligne reliée à l'extrémité d'une fiche bipolaire), le circuit susvisé étant caractérisé par le fait qu'il comprend: un moyen pour engendrer un premier signal de tension ayant une amplitude proportionnelle à un courant de ligne A circulant dans ladite ligne A; un moyen pour engendrer un second signal de tension ayant une amplitude proportionnelle à un courant de ligne B circulant dans ladite ligne B; un moyen pour faire la somme desdits premier et second signaux de tension; et un moyen de comparaison comprenant une source de référence, ledit moyen de comparaison recevant les sorties dudit moyen dé sommation et de ladite source de référence pour fournir un signal de sortie prenant deux états distincts dépendant du
résultat de la comparaison dans le moyen de comparaison.
8. Circuit pour détecter une boucle fermée formée par action-
nement d'un appareil téléphonique, cette boucle indiquant l'établissement d'une connexion entre l'appareil téléphonique et un standard par l'intermédiaire d'une ligne dite ligne A (c'est-à-dire la ligne reliée à la sonnerie d'appel) et une ligne dite B (c'est-à-dire la ligne reliée à l'extrémité d'une fiche bipolaire), le circuit étant caractérisé par le fait qu'il comprend: un premier moyen formant transistor (Q) comportant une base reliée à ladite ligne A, un émetteur relié à une première extrémité d'une première résistance (R1l) et un collecteur relié à une première extrémité d'une troisième résistance (R12), la base dudit premier moyen formant transistor étant également reliée à une première extrémité d'une diode (D), la seconde extrémité de ladite diode étant reliée à une première extrémité d'une seconde résistance (R1O), la seconde extrémité
de ladite seconde résistance étant reliée à la seconde extré-
mité de ladite première résistance ainsi qu'à une source de potentiel (V'BB); un moyen formant résistance (R'10) dans une première extrémité est reliée à une ligne (G) de potentiel commun et dont la seconde extrémité est reliée à la seconde extrémité de ladite troisième résistance ainsi qu'à ladite ligne B; un comparateur (Q1, Q2) comportant, d'une part, une borne d'entrée reliée au point de connexion entre le collecteur dudit premier moyen formant transistor et de ladite première extrémité de ladite troisième résistance et, d'autre part, une autre borne d'entrée reliée à une source (V REF) de potentiel de référence; et un étage de sortie (Q3, Q4) monté de façon à recevoir la sortie dudit comparateur pour fournir un signal de sortie prenant deux états distincts dépendant de la sortie dudit
comparateur (Figure 2).
9. Circuit pour détecter une boucle fermée formée par action-
nement d'un appareil téléphonique, cette boucle indiquant l'établissement d'une connexion entre l'appareil téléphonique et un standard par l'intermédiaire d'une ligne dite ligne A (c'est-a-dire la ligne reliée à la sonnerie d'appel) et d'une ligne dite ligne B (c'est-à-dire la ligne reliée à l'extrémité d'une fiche bipolaire), le circuit susvisé étant caractérisé par le fait qu'il comprend: un premier moyen formant transistor (Q0) comportant une base reliée à la ligne A, un émetteur relié à une première extrémité d'une première résistance (R1l) et un collecteur relié à une première extrémité d'une troisième résistance (R12) , la base dudit premier moyen formant transistor étant également reliée à une première extrémité d'une diode (D), la seconde extrémité de ladite diode étant reliée à une première extrémité d'une seconde résistance (R10) , la seconde extrémité
de ladite seconde résistance étant reliée à la seconde extré-
mité de ladite première résistance ainsi qu'à une source de potentiel (VBB); une connexion série comprenant une autre diode (D') et une cinquième résistance (R'10) et dont l'extrémité côté diode est reliée à ladite ligne B et l'extrémité côté résistance est
reliée à une ligne (G) de potentiel commun;.
un second moyen formant transistor (Q5) disposé suivant un montage à charge d'émetteur, une première extrémité de la
résistance d'émetteur (R15) dudit second moyen formant transis-
tor étant reliée à ladite ligne de potentiel commun et la seconde extrémité de la résistance d'émetteur dudit second moyen formant transistor étant reliée à la seconde extrémité de ladite troisième résistance ainsi qu'à l'émetteur dudit second moyen formant transistor, la base dudit second moyen formant transistor étant reliée à l'extrémité côté diode de ladite connexion séries; un comparateur (Q1' Q2) comportant, d'une part, une borne d'entrée reliée au point de connexion entre le collecteur dudit premier moyen formant transistor et ladite première extrémité de ladite troisième résistance et, d'autre part, une autre borne d'entrée reliée à une source (VREF) de potentiel de référence; et un étage de sortie (Q3, Q4) monté de manière à recevoir la sortie dudit comparateur pour fournir un signal de sortie prenant deux états distincts dépendant de la sortie dudit
comparateur (Fig. 4).
FR8019048A 1979-09-05 1980-09-03 Circuit de detection de boucle pour systemes telephoniques Expired FR2464604B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11280679A JPS5637793A (en) 1979-09-05 1979-09-05 Loop detecting circuit

Publications (2)

Publication Number Publication Date
FR2464604A1 true FR2464604A1 (fr) 1981-03-06
FR2464604B1 FR2464604B1 (fr) 1987-10-09

Family

ID=14595989

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8019048A Expired FR2464604B1 (fr) 1979-09-05 1980-09-03 Circuit de detection de boucle pour systemes telephoniques

Country Status (7)

Country Link
US (1) US4360709A (fr)
JP (1) JPS5637793A (fr)
BE (1) BE885083A (fr)
CA (1) CA1160778A (fr)
DE (1) DE3033037C2 (fr)
FR (1) FR2464604B1 (fr)
GB (1) GB2058519B (fr)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4439634A (en) * 1982-04-02 1984-03-27 Gte Automatic Electric Incorporated Carrier subscriber telephone off-hook detector
US4631362A (en) * 1984-09-27 1986-12-23 At&T Bell Laboratories Low resistance origination scan circuit
US4731827A (en) * 1984-10-29 1988-03-15 David Systems, Inc. Interswitch line circuit
HU192925B (en) * 1985-03-29 1987-08-28 Bhg Hiradastech Vallalat Circuit arrangement for realizing circuit sensing state of loop, in particular to processor controlled digital sub-exchanges
CA1260170A (fr) * 1985-08-20 1989-09-26 Kenji Takato Circuit d'interface pour ligne d'abonne
US8970237B2 (en) 2012-05-07 2015-03-03 Tesla Motors, Inc. Wire break detection in redundant communications

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3579106A (en) * 1967-11-30 1971-05-18 Int Standard Electric Corp Loop current detector
US3781571A (en) * 1971-12-06 1973-12-25 Int Standard Electric Corp Loop current detector
GB2001508A (en) * 1977-07-14 1979-01-31 Boxall F Hybrid circuit

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BE754235A (fr) * 1969-08-05 1970-12-31 Western Electric Co Circuit de supervision pour lignes telephoniques
GB1563803A (en) * 1975-11-26 1980-04-02 Post Office Telecommunications transmission and signalling curcuits
US4099032A (en) * 1977-03-25 1978-07-04 Wescom, Inc. Loop current detector
JPS55100778A (en) * 1979-01-26 1980-07-31 Nippon Telegr & Teleph Corp <Ntt> Answer supervisory system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3579106A (en) * 1967-11-30 1971-05-18 Int Standard Electric Corp Loop current detector
US3781571A (en) * 1971-12-06 1973-12-25 Int Standard Electric Corp Loop current detector
GB2001508A (en) * 1977-07-14 1979-01-31 Boxall F Hybrid circuit

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IBM TECHNICAL DISCLOSURE BULLETIN, vol. 13, no.9, février 1971, NEW YORK (US) *

Also Published As

Publication number Publication date
CA1160778A (fr) 1984-01-17
DE3033037C2 (de) 1987-05-07
JPS5637793A (en) 1981-04-11
GB2058519B (en) 1984-01-25
FR2464604B1 (fr) 1987-10-09
DE3033037A1 (de) 1981-04-09
GB2058519A (en) 1981-04-08
BE885083A (fr) 1980-12-31
US4360709A (en) 1982-11-23

Similar Documents

Publication Publication Date Title
FR2518849A1 (fr) Amplificateur a gain commande
FR2471708A1 (fr) Circuit d&#39;alimentation en courant comportant une fonction de detection de court-circuit a la terre pour systeme de telecommunication
FR2642593A1 (fr) Dispositif electronique de raccordement de ligne d&#39;abonne
EP1085659A1 (fr) Convertisseur numérique-analogique en courant
FR2661573A1 (fr) Circuit de commande de grille par impulsion avec securite de court-circuit.
FR2473728A1 (fr) Circuit limiteur d&#39;amplitude
FR2462818A1 (fr) Circuit pour eviter le declic se produisant lors de l&#39;enclenchement et du declenchement de la tension d&#39;alimentation d&#39;un amplificateur
FR2464604A1 (fr) Circuit de detection de boucle pour systemes telephoniques
EP0055673A2 (fr) Appareil détecteur de proximité, respectivement de présence, du type à deux bornes alimenté en courant alternatif redressé sous une tension pouvant varier dans une large gamme avec commande de la charge à l&#39;aide de thyristors de commutation
FR2619262A1 (fr) Dispositif de protection d&#39;un equipement contre les surtensions induites sur une ligne lui etant raccordee
FR2460576A1 (fr) Circuit d&#39;alimentation a trois bornes pour appareil telephonique
EP0029627B1 (fr) Dispositif de détection du bouclage d&#39;une ligne d&#39;abonné pendant la sonnerie
FR2746998A1 (fr) Protection contre les surtensions d&#39;une interface de lignes telephoniques
EP0021509B1 (fr) Joncteur d&#39;abonné électronique
FR2648643A1 (fr) Circuit d&#39;interface entre deux circuits numeriques de natures differentes
FR2767976A1 (fr) Dispositif d&#39;aide au demarrage pour une pluralite de sources de courant
FR2527404A1 (fr) Joncteur d&#39;abonne electronique
FR2781621A1 (fr) Amplificateur de sortie cmos independant de la temperature, de la tension d&#39;alimentation et de la qualite de fabrication de ses transistors
FR2830329A1 (fr) Circuit de detection de tension pour dispositifs d&#39;accumulation
EP0130261B1 (fr) Circuit alimenteur en courant continu pour circuit d&#39;interface de ligne
FR2736224A1 (fr) Protection d&#39;un bus d&#39;interconnexion de donnes audio/video contre les court-circuits
EP0109106A1 (fr) Circuit convertisseur de niveaux de signaux entre une logique de type saturée et une logique de type non saturée
EP0001522B1 (fr) Equipement électronique d&#39;abonné, à circuit de conversion deux fils-quatre fils, pour central téléphonique
FR2503376A1 (fr) Circuit d&#39;essai de ligne pour un appareil telephonique d&#39;abonne
EP0133100B1 (fr) Circuit injecteur de sonnerie pour poste téléphonique d&#39;abonné

Legal Events

Date Code Title Description
TP Transmission of property
ST Notification of lapse