FI94811C - Förfarande och anordning för inpassning av i ett synkroniskt digitalt datakommunikationssystem använda signalers ramar - Google Patents
Förfarande och anordning för inpassning av i ett synkroniskt digitalt datakommunikationssystem använda signalers ramar Download PDFInfo
- Publication number
- FI94811C FI94811C FI932481A FI932481A FI94811C FI 94811 C FI94811 C FI 94811C FI 932481 A FI932481 A FI 932481A FI 932481 A FI932481 A FI 932481A FI 94811 C FI94811 C FI 94811C
- Authority
- FI
- Finland
- Prior art keywords
- signal
- counter
- delay
- value
- frame
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/062—Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
- H04J3/0623—Synchronous multiplexing systems, e.g. synchronous digital hierarchy/synchronous optical network (SDH/SONET), synchronisation with a pointer process
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Time-Division Multiplex Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Claims (9)
1. Förfarande för att anpassa signalramar med var-andra, vilka signalramar används i ett synkront digitalt 5 datakommunikationssystem, säsom ett SDH- eller SONET-sys-tem, vilka signaler har en ramstruktur som bestär av ett förutbestämt antal bytes med standard längd, vilka enligt förfarandet lagras i en flexibel buffert (61), känne-tecknat av att 10. en fördröjningsmätning inleds i en och samma fas i varje signalram, - en referenssignal (AI) avges frän en fördröjningsmätning anslutande tili en för anpassning utsatt signal efter en given förutbestämd fördröjningsperiod, 15. av ett värde (CV), som en tili varje anpassnings- bara signal tillhörande fördröjningsmätning indikerar dä referenssignalen förekommer, bildas för den motsvarande anpassningsbara signalen en läsadress avsedd för läsning ur nämnda flexible buffert (61). 20
2. Förfarande enligt patentkrav 1, k ä n n e - tecknat av att fördröjningsmätningen utförs med hjälp av en fördröjningsräknare (63) som startas i en och samma fas i varje signalram.
3. Förfarande enligt patentkrav 2, k ä n n e - 25. e c k n a t av att läsadresserna bildas med hjälp av en • räknare ( 62) genom inkrementering/dekrementering av räkna- ren med ett värde som är beroende av fördröjningsräknarens (63) värde (CV) vid tidpunkten för referenssignalen.
4. Förfarande enligt patentkrav 3, k ä n n e - 30 tecknat av att det värde som fördröjningsräknaren (63) har vid tidpunkten för referenssignalen används di-rekt som läsadressräknarens inkrementerings-/dekremente-ringsvärde.
5. Förfarande enligt patentkrav 2, k ä n n e - 35 tecknat av att nämnda referenspuls (AI) ges väsent- 16 94811 ligen i mitten av fördröjningräknarens (63) räkningsomrd- de.
6. Anordning för anpassning av i ett synkront digi-talt datakommunikationssystem, säsom ett SDH- eller SONET-5 system, använda signalers ramar med varandra, vilka signaler har en ramstruktur som utgörs av ett förutbestämt antal bytes med standard längd, vilken anordning omfattar en flexibel buffert (61) för lagring av signaler och en läsadressräknare (62) för varje för anpassning utsatt sig-10 nai för att bilda en läsadress för nämnda flexible buffert (61) i avsikt att avläsa nämnda signal frän bufferten (61), kännetecknad av att den omfattar - tili varje för anpassning utsatt signal anslutan-de tidsmätningsorgan (63) för att starta en fördröjnings- 15 mätning 1 en given fas i ramen för varje för anpassning utsatt signal, av vilka organ ätminstone ett omfattar pulsbildningsorgan (63) för att avge en referenspuls (AI) efter en förutbestämd fördröjningsperiod, och - tili varje för anpassning utsatt signal anslutan- “ 20 de adressbildningsorgan (62) för att bilda en tili varje för anpassning utsatt signal anslutande läsadress för läs-ning ur den flexibla bufferten (61), vilken läsaddress bildas av det värde (CV) som indikeras av den tili den ifrägavarande signalen anslutande fördröjningsmätningen 25 vid tidpunkten för nämnda referenspuls (AI).
* 7. Anordning enligt patentkrav 6, känne- t e c kn a d av att tidsmätningsorganen omfattar en för-dröjningsräknare (63), varvid en fördröjningsräknares för-sta utgäng är kopplad tili nämnda adressbildningsorgan för 30 att avge en referenspuls (AI) för adressbildning i anslut-ning tili varje signal.
8. Anordning enligt patentkrav 7, känne-t e c kn a d av att adressbildningsorganen omfattar en adressräknare (62), tili vilken nämnda fördröjningsräkna-35 res (63) andra utgäng är funktionellt kopplad i avsikt att 17 94811 ge ett inkrementerings-/dekrementeringsvärde för adress-räknaren (62).
9. Anordning enligt patentkrav 8, k ä n n e -tec kn a d av att nämnda ena fördröjningsräknares för-5 sta utgäng är kopplad tili varje adressräknare (82) via en multiplexor (64). • «
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI932481A FI94811C (sv) | 1993-05-31 | 1993-05-31 | Förfarande och anordning för inpassning av i ett synkroniskt digitalt datakommunikationssystem använda signalers ramar |
AU67980/94A AU6798094A (en) | 1993-05-31 | 1994-05-30 | A method and a device for aligning frames of signals to be used in a synchronous digital telecommunications system |
DE4493492T DE4493492T1 (de) | 1993-05-31 | 1994-05-30 | Verfahren und Einrichtung zur Synchronisierung der Rahmen der in einem synchronen digitalen Telekommunikationssystem zu verwendenden Signale |
GB9521665A GB2293296B (en) | 1993-05-31 | 1994-05-30 | A method and a device for aligning frames of signals to be used in a synchronous digtal telecommunications system |
PCT/FI1994/000216 WO1994028653A1 (en) | 1993-05-31 | 1994-05-30 | A method and a device for aligning frames of signals to be used in a synchronous digital telecommunications system |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI932481 | 1993-05-31 | ||
FI932481A FI94811C (sv) | 1993-05-31 | 1993-05-31 | Förfarande och anordning för inpassning av i ett synkroniskt digitalt datakommunikationssystem använda signalers ramar |
Publications (4)
Publication Number | Publication Date |
---|---|
FI932481A0 FI932481A0 (sv) | 1993-05-31 |
FI932481A FI932481A (sv) | 1994-12-01 |
FI94811B FI94811B (sv) | 1995-07-14 |
FI94811C true FI94811C (sv) | 1995-10-25 |
Family
ID=8538038
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI932481A FI94811C (sv) | 1993-05-31 | 1993-05-31 | Förfarande och anordning för inpassning av i ett synkroniskt digitalt datakommunikationssystem använda signalers ramar |
Country Status (5)
Country | Link |
---|---|
AU (1) | AU6798094A (sv) |
DE (1) | DE4493492T1 (sv) |
FI (1) | FI94811C (sv) |
GB (1) | GB2293296B (sv) |
WO (1) | WO1994028653A1 (sv) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19903366A1 (de) * | 1999-01-28 | 2000-08-17 | Siemens Ag | Verfahren zum Umsetzen von Nx-STM-1 Signalen in STM-N Signale |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0683172B2 (ja) * | 1988-09-27 | 1994-10-19 | 日本電気株式会社 | フレームアライメント方式 |
JPH0758963B2 (ja) * | 1989-01-27 | 1995-06-21 | 日本電気株式会社 | セル交換装置 |
LU87714A1 (de) * | 1989-11-29 | 1990-07-24 | Siemens Ag | Verfahren zum uebertragen eines digitalen breitbandsignals in einer untersystemeinheitenkette ueber ein netz einer synchron-digital-multiplexhierarchie |
US5033044A (en) * | 1990-05-15 | 1991-07-16 | Alcatel Na Network Systems Corp. | System for aligning transmission facility framing bits to the sonet H4 multiframe indicator byte |
DE69219282T2 (de) * | 1991-11-20 | 1997-08-07 | Nippon Electric Co | Synchrones optisches Multiplexsystem |
-
1993
- 1993-05-31 FI FI932481A patent/FI94811C/sv active IP Right Grant
-
1994
- 1994-05-30 WO PCT/FI1994/000216 patent/WO1994028653A1/en active Application Filing
- 1994-05-30 AU AU67980/94A patent/AU6798094A/en not_active Abandoned
- 1994-05-30 GB GB9521665A patent/GB2293296B/en not_active Expired - Lifetime
- 1994-05-30 DE DE4493492T patent/DE4493492T1/de not_active Ceased
Also Published As
Publication number | Publication date |
---|---|
DE4493492T1 (de) | 1996-06-27 |
AU6798094A (en) | 1994-12-20 |
FI932481A0 (sv) | 1993-05-31 |
FI94811B (sv) | 1995-07-14 |
WO1994028653A1 (en) | 1994-12-08 |
FI932481A (sv) | 1994-12-01 |
GB2293296B (en) | 1998-02-11 |
GB9521665D0 (en) | 1996-01-03 |
GB2293296A (en) | 1996-03-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
AU671278B2 (en) | Method for disassembling and assembling frame structures containing pointers | |
CN100512059C (zh) | 在无源光网络中传输同步数字体系业务的方法及装置 | |
FI91349C (sv) | Förfarande för utförande av koppling i tids- eller tillståndsplan | |
US7804853B2 (en) | Communications system | |
FI91698C (sv) | Förfarande för mottagande av en i ett synkroniskt digitaliskt kommunikationssystem använd signal | |
FI90484C (sv) | Förfarande och anordning för övervakning av fyllnadsgraden hos ett buffertminne vilket används i ett synkront digitalt datakommunikationssystem | |
FI93289C (sv) | Förfarande för styrning av villkorliga kopplingar i ett synkront digitalt dataöverföringssystem | |
CA2520906C (en) | Method and apparatus for frame alignment | |
US7688833B2 (en) | Synchronous transmission network node | |
FI94811C (sv) | Förfarande och anordning för inpassning av i ett synkroniskt digitalt datakommunikationssystem använda signalers ramar | |
EP1926256B1 (en) | Method of time aligning the members of a virtual concatenated group in a synchronous transmission system | |
FI91348C (sv) | Förfarande för utförande av tidskoppling och tidskopplare | |
US7016344B1 (en) | Time slot interchanging of time slots from multiple SONET signals without first passing the signals through pointer processors to synchronize them to a common clock | |
EP0699363B1 (en) | Method and device for making a justification decision at a node of a synchronous digital telecommunication system | |
FI91347B (sv) | Förfarande för utförande av tidsintervallkoppling och tidskopplare | |
US6377586B1 (en) | Time switching circuit of synchronous super high speed transmission apparatus and controlling method thereof | |
CN101453668B (zh) | 在无源光网络中传输同步数字体系业务的方法及装置 | |
FI91692B (sv) | Förfarande för mottagande av en signal för ett synkront digitalt dataöverföringssystem | |
FI91697B (sv) | Förfarande för mottagande av en i ett synkroniskt digitaliskt kommunikationssystem använd signal |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FG | Patent granted |
Owner name: NOKIA TELECOMMUNICATIONS OY |
|
BB | Publication of examined application |