FI89985B - Foerfarande och anordning foer att i en dator bestaemma vilka av ett flertal program som faor utnyttja ett snabbt minne - Google Patents
Foerfarande och anordning foer att i en dator bestaemma vilka av ett flertal program som faor utnyttja ett snabbt minne Download PDFInfo
- Publication number
- FI89985B FI89985B FI872342A FI872342A FI89985B FI 89985 B FI89985 B FI 89985B FI 872342 A FI872342 A FI 872342A FI 872342 A FI872342 A FI 872342A FI 89985 B FI89985 B FI 89985B
- Authority
- FI
- Finland
- Prior art keywords
- memory
- program
- access
- access memory
- fast
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0806—Multiuser, multiprocessor or multiprocessing cache systems
- G06F12/0842—Multiuser, multiprocessor or multiprocessing cache systems for multiprocessing or multitasking
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Executing Machine-Instructions (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Tests Of Electronic Circuits (AREA)
- Debugging And Monitoring (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Complex Calculations (AREA)
Claims (2)
1. Menetelmä nopeasaantimuistin hyödyntämisen ohjaamiseksi tietokonejärjestelmässä, jossa on sekä hidas- 5 saantoinen muisti ja nopeasaantomuisti, jolloin mainittuun hidassaantoiseen muistiin on tallennettu useita tietokoneohjelmia, joissa on mainitun tietokonejärjestelmän ohjaamiseksi tarkoitettuja käskyjä, tunnettu siitä, että menetelmä käsittää seuraavat vaiheet: 10 määritetään kullekin ohjelmalle niiden käskyjen lukumäärä kussakin ohjelmassa, jotka edellyttävät pääsyä muistiin suorituksen aikana; jaetaan muistiin pääsyä vaativien käskyjen lukumäärä arvolla, joka osoittaa kunkin ohjelman tarvitseman ko-15 konaismuistitilan, osamäärän muodostamiseksi kullekin ohjelmalle; mainittujen ohjelmakohtaisten osamäärien vertaaminen toisiinsa; korkeimman osamäärän omaavan ohjelman siirtäminen 20 hidassaantoisesta muistista nopeasaantoiseen muistiin; ja nopeasaantomuistin jäljelle jäävän muistitilan peräkkäinen täyttäminen seuraavaksi korkeamman osamäärän omaavilla ohjelmilla.
2. Laite sen ohjelman määrittämiseksi, joka jou-25 kosta ohjelmia tulisi saada käyttää nopeasaantomuistia tietokonejärjestelmässä, jossa on hidassaantoinen muisti (NM) ja nopeasaantomuisti (CM), tunnettu siitä, että se sisältää: käskyrekisterin (IR), joka sisältää ohjelmakäskyjä; 30 dekooderin (AVK) määrittämään edellyttääkö mainit tuun rekisteriin tallennettu käsky muistiin pääsyä; laskimen (RF1, RF2...), ohjelmaan kuuluvien muistiin pääsyä edellyttävien käskyjen lukumäärän laskemiseksi; muistikentän (SM) sisältäen tiedon kunkin ohjelman 35 kaikkia käskyjä varten tarvittavasta muistialueesta; 9 :: >£5 mittauspiirin (Rl, R2, JR, KB, Jl) järjestettynä mainitun laskimen ja muistikentän vasteena määrittämään kullekin ohjelmalle osamäärän, jolloin mainittu osamäärä saadaan jakamalla suorituksen aikana muistiin pääsyä vaa-5 tivien käskyjen lukumäärä arvolla, joka osoittaa kunkin ohjelman tarvitseman kokonaismuistitilan, korkeimman osa-määrän omaavan ohjelman valitseminen ja tämän siirtäminen hidassaantoisesta muistista (NM) nopeasaantoiseen muistiin (CM); ja 10 osoitemuistin (AM) suurimman osamäärän omaavan oh jelman tallentamisen nopeasaantomuistiin ja ohjelman käyn-nistysosoitteen tallentamisen nopeasaantomuistiin osoittavan osoituksen tallentamiseksi.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE8602858 | 1986-06-26 | ||
SE8602858A SE453617B (sv) | 1986-06-26 | 1986-06-26 | Sett och anordning for att i en dator bestemma vilka av programmen som far utnyttja ett snabbt minne |
Publications (4)
Publication Number | Publication Date |
---|---|
FI872342A0 FI872342A0 (fi) | 1987-05-27 |
FI872342A FI872342A (fi) | 1987-12-27 |
FI89985B true FI89985B (fi) | 1993-08-31 |
FI89985C FI89985C (fi) | 1993-12-10 |
Family
ID=20364943
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI872342A FI89985C (fi) | 1986-06-26 | 1987-05-27 | Foerfarande och anordning foer att i en dator bestaemma vilka av ett flertal program som faor utnyttja ett snabbt minne |
Country Status (18)
Country | Link |
---|---|
US (1) | US4858118A (fi) |
EP (1) | EP0252042B1 (fi) |
KR (1) | KR910008919B1 (fi) |
CN (1) | CN1008482B (fi) |
AU (1) | AU594475B2 (fi) |
BR (1) | BR8703191A (fi) |
CA (1) | CA1283487C (fi) |
DE (1) | DE3764414D1 (fi) |
DK (1) | DK166238C (fi) |
DZ (1) | DZ1101A1 (fi) |
ES (1) | ES2016994B3 (fi) |
FI (1) | FI89985C (fi) |
GR (1) | GR3000766T3 (fi) |
HK (1) | HK7591A (fi) |
IE (1) | IE60660B1 (fi) |
MX (1) | MX169065B (fi) |
NO (1) | NO171336C (fi) |
SE (1) | SE453617B (fi) |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB979633A (en) * | 1960-04-20 | 1965-01-06 | Nat Res Dev | Improvements in or relating to electronic digital computing machines |
US3292153A (en) * | 1962-10-01 | 1966-12-13 | Burroughs Corp | Memory system |
US3588839A (en) * | 1969-01-15 | 1971-06-28 | Ibm | Hierarchical memory updating system |
GB1354827A (en) * | 1971-08-25 | 1974-06-05 | Ibm | Data processing systems |
US3949378A (en) * | 1974-12-09 | 1976-04-06 | The United States Of America As Represented By The Secretary Of The Navy | Computer memory addressing employing base and index registers |
GB1515376A (en) * | 1975-07-09 | 1978-06-21 | Int Computers Ltd | Data storage systems |
US4035778A (en) * | 1975-11-17 | 1977-07-12 | International Business Machines Corporation | Apparatus for assigning space in a working memory as a function of the history of usage |
US4453230A (en) * | 1977-12-29 | 1984-06-05 | Tokyo Shibaura Electric Co., Ltd. | Address conversion system |
JPS58203558A (ja) * | 1982-05-21 | 1983-11-28 | Hitachi Ltd | 計算機・記憶装置へのフアイル割り当て方式 |
JPS5952487A (ja) * | 1982-09-16 | 1984-03-27 | Hitachi Ltd | 磁気バブル記憶素子の高速アクセス方法 |
US4638427A (en) * | 1984-04-16 | 1987-01-20 | International Business Machines Corporation | Performance evaluation for an asymmetric multiprocessor system |
-
1986
- 1986-06-26 SE SE8602858A patent/SE453617B/sv not_active IP Right Cessation
-
1987
- 1987-05-26 DE DE8787850177T patent/DE3764414D1/de not_active Expired - Lifetime
- 1987-05-26 ES ES87850177T patent/ES2016994B3/es not_active Expired - Lifetime
- 1987-05-26 EP EP87850177A patent/EP0252042B1/en not_active Expired - Lifetime
- 1987-05-27 FI FI872342A patent/FI89985C/fi not_active IP Right Cessation
- 1987-05-29 US US07/055,317 patent/US4858118A/en not_active Expired - Lifetime
- 1987-06-05 NO NO872387A patent/NO171336C/no not_active IP Right Cessation
- 1987-06-09 CA CA000539256A patent/CA1283487C/en not_active Expired - Lifetime
- 1987-06-15 IE IE157387A patent/IE60660B1/en not_active IP Right Cessation
- 1987-06-15 MX MX006939A patent/MX169065B/es unknown
- 1987-06-17 KR KR1019870006132A patent/KR910008919B1/ko not_active IP Right Cessation
- 1987-06-24 BR BR8703191A patent/BR8703191A/pt not_active IP Right Cessation
- 1987-06-24 DZ DZ870108A patent/DZ1101A1/fr active
- 1987-06-25 DK DK325187A patent/DK166238C/da not_active IP Right Cessation
- 1987-06-25 AU AU74689/87A patent/AU594475B2/en not_active Ceased
- 1987-06-26 CN CN87104515A patent/CN1008482B/zh not_active Expired
-
1990
- 1990-09-07 GR GR90400623T patent/GR3000766T3/el unknown
-
1991
- 1991-01-24 HK HK75/91A patent/HK7591A/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR890000971A (ko) | 1989-03-17 |
AU7468987A (en) | 1988-01-07 |
FI872342A0 (fi) | 1987-05-27 |
KR910008919B1 (ko) | 1991-10-24 |
SE453617B (sv) | 1988-02-15 |
EP0252042B1 (en) | 1990-08-22 |
NO171336C (no) | 1993-02-24 |
CN87104515A (zh) | 1988-01-06 |
HK7591A (en) | 1991-02-01 |
CA1283487C (en) | 1991-04-23 |
FI89985C (fi) | 1993-12-10 |
NO872387D0 (no) | 1987-06-05 |
NO171336B (no) | 1992-11-16 |
MX169065B (es) | 1993-06-21 |
GR3000766T3 (en) | 1991-10-10 |
DK166238B (da) | 1993-03-22 |
DK166238C (da) | 1993-08-16 |
DK325187D0 (da) | 1987-06-25 |
CN1008482B (zh) | 1990-06-20 |
IE871573L (en) | 1987-12-26 |
FI872342A (fi) | 1987-12-27 |
DE3764414D1 (de) | 1990-09-27 |
AU594475B2 (en) | 1990-03-08 |
ES2016994B3 (es) | 1990-12-16 |
DZ1101A1 (fr) | 2004-09-13 |
BR8703191A (pt) | 1988-03-08 |
DK325187A (da) | 1987-12-27 |
NO872387L (no) | 1987-12-28 |
SE8602858D0 (sv) | 1986-06-26 |
US4858118A (en) | 1989-08-15 |
EP0252042A1 (en) | 1988-01-07 |
IE60660B1 (en) | 1994-08-10 |
SE8602858L (sv) | 1987-12-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4881170A (en) | Instruction prefetch control apparatus | |
US4068303A (en) | Address translation managing system with translation pair purging | |
EP0072179A2 (en) | Clearing invalid addresses in cache memory | |
CA2022529C (en) | Apparatus for page tagging in a computer system | |
JPH0689221A (ja) | コンピュータ・システムにおけるメモリ管理方法及び装置 | |
GB979632A (en) | Improvements in or relating to electronic digital computing machines | |
US20140156978A1 (en) | Detecting and Filtering Biased Branches in Global Branch History | |
US4685057A (en) | Memory mapping system | |
US4630192A (en) | Apparatus for executing an instruction and for simultaneously generating and storing related information | |
US4714990A (en) | Data storage apparatus | |
JPS60243795A (ja) | 電子レジスタの変更プログラム設定装置 | |
EP0098172A2 (en) | Register control processing system | |
FI89985B (fi) | Foerfarande och anordning foer att i en dator bestaemma vilka av ett flertal program som faor utnyttja ett snabbt minne | |
US5274776A (en) | Information processing system having mode signal holding means and selecting operand access mode based on mode signal indicating type of currently executed instruction | |
Cohen | A use of fast and slow memories in list-processing languages | |
CN1009227B (zh) | 计算机系统 | |
GB1495729A (en) | Apparatus and method for handling exceptions in a data processing system | |
GB2127189A (en) | Automatic invalidation of validity tags in data store | |
GB1469300A (en) | Circuit arrangement for an integrated data processing system | |
JPH01124049A (ja) | マイクロプロセッサ | |
JPS55154650A (en) | Disc cash control system | |
Mountain et al. | Application of the military computer family architecture selection criteria to the PR1ME P400 | |
Larwill et al. | Data Collticn from FASTBUS to a PDP-11 Throgh the UNIBUS-Ppocessor Inerface | |
JPS6248278B2 (fi) | ||
SU652615A1 (ru) | Устройство дл обращени к блокам оперативной пам ти |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
BB | Publication of examined application | ||
MM | Patent lapsed |
Owner name: OY L M ERICSSON AB |