FI57851B - Anordning foer dubbelskrivning i minne under omflyttning av datafaelt - Google Patents

Anordning foer dubbelskrivning i minne under omflyttning av datafaelt Download PDF

Info

Publication number
FI57851B
FI57851B FI3419/74A FI341974A FI57851B FI 57851 B FI57851 B FI 57851B FI 3419/74 A FI3419/74 A FI 3419/74A FI 341974 A FI341974 A FI 341974A FI 57851 B FI57851 B FI 57851B
Authority
FI
Finland
Prior art keywords
address
memory
data
register
data memory
Prior art date
Application number
FI3419/74A
Other languages
English (en)
Finnish (fi)
Other versions
FI341974A (sv
FI57851C (fi
Inventor
Hans Ole Kjoeller
Erik Ivar Sjoequist
Original Assignee
Ericsson Telefon Ab L M
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ericsson Telefon Ab L M filed Critical Ericsson Telefon Ab L M
Publication of FI341974A publication Critical patent/FI341974A/fi
Publication of FI57851B publication Critical patent/FI57851B/sv
Application granted granted Critical
Publication of FI57851C publication Critical patent/FI57851C/sv

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme
    • H04Q3/54508Configuration, initialisation
    • H04Q3/54533Configuration data, translation, passwords, databases
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Databases & Information Systems (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Communication Control (AREA)
  • Hardware Redundancy (AREA)
  • Executing Machine-Instructions (AREA)
  • Computer And Data Communications (AREA)
  • Memory System (AREA)
  • Storage Device Security (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Vehicle Body Suspensions (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Description

E3FS1 M ««•‘“»''UTUSJULIlAliU r n n r ι W| l»J V't UTLAGGNINeSSKKIFT 5 105 1 C /in Patentti myönnetty 10 10 1930 • (45) ' 7 Patent meddelat (51) K».ik?/im.a.3 g 06 P 9/36 SUOMI—FIN LAND (21) ^«ftriwmii-Ntwenrttalni 3^19/7^
(22) HklcwnltpVvl —AfwOknlngWtf 26.ll.7U
(23) AlkupUvl—GlMghutadag 26.ll.7U
(41) Tullut JulktMk*t — Bllvk offuntllg lU. 06.7 5
Mntti- Jm rekisterihallitut NihtiviWpu*» j. kuuLjulk*», *m.-
Patant· och rejitterttyrelten ' Anaeku utkgd och utUkrifton puMfeurad 30.06.80 _ (32)(33)(31) Ρ)7^·«Τ etuelkeui—kugird prforttet 13.12.73
Ruotsi-Sverige(SE) 73l6837~9 (71) 0/Y L M Ericsson A/B, 02U20 Jorvas, Suomi-Finland(FI) (72) Hans Ole Kj^ller, Västerhsninge, Erik Ivar Sjöquist, Farsta, Ruotsi-Sverige(SE) (7U) Oy Kolster Ab (5U) Anordning för dubbelskrivning i minne under omflyttning av datafält -Laite tietojen kaksinkertaiseksi kirjoittamiseksi muistiin tietokenttiä siirrettäessä Föreliggande uppfinning avser en anordning för inskrivning av identiska data i ett första och ett andra minnesfält i ett datananne tillhörande en real-tidsdator, vilken under drift utför omflyttning av data frän nämnda första minnesfält tili det andra, med hjälp av ett i ett särskilt register lagrat adress-avständ, avsett att adderas tili en i ett adressregister lagrad första adress, varvid dataminnet är sä anordnat att det i motsvarighet tili en skrivpuls inför data tili en minnesposition enligt en samtidigt mottagen adressinformation, ~ Uppfinningen kan tillämpas t.ex, pä datorstyrda telekommunikationssystem där uppgifter om de olika kopplingsorganen lagras i diskreta minnesfält tilldelade respektive organ, I samband med uppbyggnad av en anläggning sker en utökning av antalet individer inom vissa organtyper, varvid ett behov uppstär att göra om-disponeringar i minnet, Datorn laddas med ett speciellt program som med lag prioritet utför överföring av uppgiftema i det ursprungliga minnesfältet tili ett nytt minnesfält, Detta arbete avbryts av program med högre prioritet, varvid förekommer att ett sädant program beordrar skrivning i ett minnesfält som befinner sig i ett överföringsskede, Sannolikheten är härvid stor att den minnesposition i vilket skrivning skall ske redan har passerats av överföringsprogrammet, varför pä nägot sätt mäste tiUses att uppgiften skrivs in i bäde det ursprungliga och det nya minnesfältet.
, 57851
En metod. abt lössi problemet Hr att helt enkelt förbjuda inskrivning av nya uppgifter εί IKnge överföringen pAgAr. Mr denna Kr genomförd rade-"^as dat ureprungliga fKltet och det nya fältets adresser gKller i etftllet för dot ursprungligas. Benna metod Kr emellertid mindre önskvSrd eftersom den medför en inskrKnkning i systemets funktion.
Pnligt en 1 svensk patentansökan nr 17372/67 beskriven metod införe i datom en ytterligare prioritetsnivA som Sr högre än alla övriga nivAer ooh utnyitjas av ett speciellt program för dubbelskrivning av data. Utbopp görs tili detta progi-am sd snart ett program pÄ nAgon av de IKgre nivAerna beordrar skrivning i ett, minnesfält som befinner sig i ett överföringeskede. Mr dubbelskrivningen Kr slutförd sker ÄterfcAng tili det avbrutna programm-et. Pnbbplekrivningeprogrammet omfdttar emellertid Äbskilliga instruktioner och utgör följaktligen en belaetning pÄ datorns kapacitet.
Xn^am&lei med uppfinningen är att lösa föreliggande problem utan be-lastning av datom med hJKlp av en anordning, viikon nSr skrivning görs i et+ minneofKlt som befinner sig i ett överföringeskede autonomt gör en adress-om-rökning och *Krefter skriver in samma uppgift i det nya rainnesfHltet under en eriva minnescykel.
TTppfinningene kHnnetecken framg&r av patentkravet.
T den fö"> lande beskrivningen hänvisas tili bifogade ritning som visan ett oiföringsexempel av uppfinningen. Endast de för förklaring av uppfin-··. hinger nödvSndiga doialjerna har utr.itats.
Pitningen v>* ear pn dator omfattande en centralenhet CP, ett deta-minne PM ooh ett programminne PM med tili minnena hörande styrutrustningar PPM reepektive PPM samt ett tili oentralenheten kopplat bloek MXn innehAllan-de *.ex. koppi ingeo-fgan tillhörande ett telekommunikationssystem som i real-tid ekan etyras av datorn. Koppiingsorganen avsöks cykliskt enligt ett styr-prog^am i programminnot, varvid uppgifter om organ en lagras i bestfimda data-fält 1 dataminnet. Vid förSndringar inom blooket "X" eller vid förKndringar i systemets arbetseKtt nppkommer behov av att göra omflyttningar av uppgift-er i dataminnet, t.ex. frfin ett ursprUngligt datafält BP 1 tili ett nytt sA-dant BP 2. Benna omflyttning utförs med hjÄlp av program med lÄg prioritet, vilket innebSr att omflyttningen ständigt avbiyts av program av högre priori-tet. Pn speciellt styrkrets SK och ett speciellt adreesregister BTP ingÄende i dataminnets styrutrustning SBM möjliggör härvid att, när ett program beord-rar skrivning i ett datafält som Kr under omflyttning, samma uppgift skrivs in b*de i det ursprungliga och det nya datafältet, Pör att förenkla ritningen visas endast de förblndelser mailan de o-lika blocken som avser IKsning av prograraiwtruktioner frAn programminnet PM respektive skrivning av uppgifter i dataminnet BM. önskad instruktion angec , 57851 frin centralenheten CF med en adresn pi en utging och lisning beordras pi an annan utging PLC till styrutrustningen SFM. Med hjälp av motevarande ntgingar PAM, PLM till programminnet PM inhftmtar stymtmotningen den önska-da instruktionen pi ec inging PTM ooh förmedlar densamma till centralen-haten via en utging PTC. Styrutrustningen innehiller blend annat register för raellanlagring av den frin CF erhillna adressen rospektive don f-rgn PM utlSsta iretruktionen, kretear för omsättning av den frin OF erhillna läs- ? ?. ardem till en för PM lumped .form sarat kretear för tidmiseig anpasening till minne+s arbotscykel. Saratliga deesa kretear .fir ansee vara könda ooh· ö·*· degputom ovSeentligavför beekrivning av uppfinningen.Liknande kretsar irgdr Sven i dataminnets styrutruetning SDM nämligen ett adressregister ADR, ett datareglster INF, en pulskrets PG 1 och en tidskre+s FK. Deflsu+om ingir eraellertlö ett register DIF för lagring av en extra adressuppgift sieora det serene koramer att beskrivas, en Rtyrkrets SK för genoraförande av en ertra okrivoperation .1 det fall att skrivning skall göras i tvi rainnesfält samt en oller-krete FG för sammanföring av skrivpulser frin endera pulskretser PC 1 eller styrk-etsen SK till en gemensam utging BSM.
Frin oentralenheten CF mottager styrutrustningen pi konventionellt «ött on ad-oPHciuppgift via en adressbuer DAC tili registret ADR. Pata inkom-ra*r pi en databus PTC tili dataregietret INF och ekrivorder orhille pi en inging DSC tili pulskretsen PG 1. Pi en sirskild inging POC mottages deesutom en indikering tili styrkretsen SK varje ging skrivning beordras tili en adress-poeition tillhörande ett minnesfält, t.ex. PF 1, som befinner sig i ett om-flyttningsskede. Petta innebär att skrivning skall göras bide till den beord-rade positionen och till en motevarande position i ett annat minnesfif.lt, t.ex. PF ?, ev den uppgift sora har lagrats i dataregietret. Förbestämning av denna position i PF ? utnyttjas en adressavstindsuppgift som via en sirksild ad-reRsbus-PPC har överförts frin centralenheten till registret DTF, son i lik-bet raed registret APR ftr anslutet till styrkretsen SK. AdressavstAndsuppgift-en har lagrats i PTF i samband. raed att omflyttning frin det ureprungliga v datafältet till det nya datafältet inletts och anger det belopp sora mie+e adSoras till en adress avseende en vies position i minnesfiltet PF 1 flk att bilda adressen till motevarande position i minnesfilltet PF ?.
Styrkretsen SK omfattar enligt exemplet en första bistabil vippkrete FF 1 som utgör minne för lagring av den pi ingingen POC mottagna indikering-en och en andra bistabil vippkrets FF 2 som utgör organ för utlisning och verkstillande av näamda indikering. Vidare ingir en adderingskrets APP för bildande av en reeultatadress genom addition av det i registret DIF lagrnde adressavstindet till den i registret APR lagrade adressen, ett grindorgan APG vilket 1 enlighet med Rtyrvillkor frin nftmnda andra vippkrets slipper igenom antingen adressen som Sr lagrad i adressregistret APR eller den resultatnd-rees som bildas av adderaren APP till en utgiende adressbus PAM, saint ett 4 57851 organ PO 2 för aletring av skrivpnl ser.
För att förklars anordningens verkningssStt betraktas först det nor-mala fallet dA ingee extra'skrivoperation ekall utföras, viikot kSnneteck-naa av att bAda vippkreteama FF’ 1,PP 2 "0"-stSllda och att ingen indi-kerirg mottagss pÄ ingAngen DOC när en skrivorder erhAlls pA ingingen DSC.
Sop resnltat av skrivordem aletrar pulskretsen PG 1 en skrivpuls som paese-rar eller-kratsen PG för att därifrAn dele ledas via ntgAngen DSM till data-minnet DM och dele ledas till tidkretsen PK.
\
Skrivpnlsen As-tadkommer att datarainnet via en databus DIM hSmtar den information son finns lagrad i datarainnet INP och ekriver in denna i den position som anges genom den pA adresebusen DAM erhAllna adressen. Efter-som vippkretsen PP 2 Sr "C-etälld Sr styringAng S 1 till grindorganet ADG - aktiverad varför denna slSpper igenom den i adressregistret lagra.de adreesen til’’ adresebusen. Efter en visa tidsfördröjning motsvarande dataminnets skrivcykel avger tidkretsen PK en klockpuls till en ing&ng G pA vippkretsen PP 2 för stSllning av denna i motevarighet till ingAngevillkoren pA dess in-gAngar S, R. Pnligt förutsSttningen var emellertid vippkretsen PP 1 "©"-stalld varför ingen förändring sker hos PP 2.
Πτη vid nSsta tillfälle en indikering erhAlls pÄ ingAngen DOC förutom skrivordem pA ingAngen DSC kommer vippkretsen PP 1 att "l"-stSIlas av indi-keringrsignalen samtidigt sora skrivning initeras enligt det ovan besrivna förloppet. Pfter fullbordad inskrivning av information 1: i dataregistet till en posi+ion i rainneefältet DP 1 erhAller sAlunda vippkretsen PP 2 en klockpuls pA sin ingAng G varvid "l"-tillstAndet hos vippkretsen PP 1 överföre till *F 2. Grindorganet fflr nu i stället sin styringAng S 2 aktiverad varigenom reenltatadressen frAn adderaren slSpps igenom till adresebusen DAM eamtidirt som o-r*ganet PG 2 ektiveras av "l"-tillstAndet frAn PP 2. PG 2 alstrar hSrvid en skrivpuls sora A ena eidan AterstSller vippkretsen PP 1 till "0” och A and-ra aidan via eller-kretsen PG leds dels till utgAngen DSM och dels till tids-kret.sen PP.I dataminnet utlöses nu en ny skrivcykel varvid informationen i dataregistret skrivs in i en position i minnesfältet DF 2 definierad av resui- — tfetadressen frAn adderaren ADD. NS·»* denna skrivning Sr verkstSlld erhAlls f^An tidskre+sen PK en klockpuls till ingAng G pA PP 2 varvid PP 2 antar tillstAnd-et hos PP 1, dvs ”0". Styrkretsen SK Sr dSrmed Äterförd till sitt utgAngs-lSgo och redo för en ny dataskrivning enligt ettdera sv de neskrivna för!onnen.

Claims (1)

  1. 5 57851 Anordning för inskrivning av identiska data i ett första och ett andra minnesfält i ett dataminne tillhörande en realtidsdator, vilken under drift ut-för omflyttning av data frän nämnda första minnesfält tili det andra, med hjälp av ett i ett särskilt register lagrat adressavständ, avsett att adderas tili en i ett adressregister lagrad första adress, varvid dataminnet är sä anordnat att det i motsvarighet tili en skrivpuls inför data tili en minnesposition enligt en samtidigt mottagen adressinformation, kännetecknad därav, att den innefattar en adderare (ADD), till vilken over en första adressingäng tillföres den i nämnda adressregister (ADR) lagrade första adressen och pä en andra adress-"" ingäng tillföres det i nämnda särskilda register (DIF) lagrade adressavetändet för att pä en adressutgäng avge en resultatadress, varjämte en styrkrets (SK) är anordnad med grindorgan (ADG) som vid mottagning av en skrivorder tilläter ^ passering av den i adressregistret inskrivna första adressen tili dataminnet (DM) och organ (FF 2) som efter att inskrivning har skett i dataminnet avläser ett minne (FF 1) som anger huruvida en inskrivning skall ske även i det andra minnes-fältet, varvid nämnda grindorgan i fall inskrivning skall ske hindrar passeringen av informationen i adressregistret till dataminnet men tilläter passering av nämnda resultatadress frän nämnda adderare tili dataminnet, samt ytterligare organ (PG 2) som samtidigt med att resultatadressen tilläts passera avger en skrivpuls tili dataminnet,
FI3419/74A 1973-12-13 1974-11-26 Anordning foer dubbelskrivning i minne under omflyttning av datafaelt FI57851C (fi)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE7316837 1973-12-13
SE7316837A SE378690B (sv) 1973-12-13 1973-12-13

Publications (3)

Publication Number Publication Date
FI341974A FI341974A (sv) 1975-06-14
FI57851B true FI57851B (fi) 1980-06-30
FI57851C FI57851C (fi) 1980-10-10

Family

ID=20319387

Family Applications (1)

Application Number Title Priority Date Filing Date
FI3419/74A FI57851C (fi) 1973-12-13 1974-11-26 Anordning foer dubbelskrivning i minne under omflyttning av datafaelt

Country Status (21)

Country Link
US (1) US3967248A (sv)
JP (1) JPS5093048A (sv)
BE (1) BE823076A (sv)
BR (1) BR7410392D0 (sv)
CA (1) CA1027254A (sv)
CH (1) CH583942A5 (sv)
CS (1) CS175489B2 (sv)
DD (1) DD115403A5 (sv)
DK (1) DK143669C (sv)
ES (1) ES432832A1 (sv)
FI (1) FI57851C (sv)
FR (1) FR2254854B1 (sv)
GB (1) GB1484678A (sv)
HU (1) HU173056B (sv)
IN (1) IN141211B (sv)
IT (1) IT1026932B (sv)
NL (1) NL181159C (sv)
NO (1) NO139985C (sv)
PL (1) PL108647B1 (sv)
SE (1) SE378690B (sv)
YU (1) YU36233B (sv)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS559260A (en) * 1978-07-03 1980-01-23 Nec Corp Information processing system
US4138738A (en) * 1978-07-24 1979-02-06 Drogichen Daniel P Self-contained relocatable memory subsystem
US4280176A (en) * 1978-12-26 1981-07-21 International Business Machines Corporation Memory configuration, address interleaving, relocation and access control system
JPS55105763A (en) * 1979-02-05 1980-08-13 Fanuc Ltd Address instruction system
JPS57162165A (en) * 1981-03-30 1982-10-05 Fanuc Ltd Re-editing system for storage area
US4627019A (en) * 1982-07-08 1986-12-02 At&T Bell Laboratories Database management system for controlling concurrent access to a database
US4688191A (en) * 1983-11-03 1987-08-18 Amca International Corporation Single bit storage and retrieval with transition intelligence
SE454921B (sv) * 1986-10-03 1988-06-06 Ellemtel Utvecklings Ab Sett och anordning for att i en pa forhand avgjord ordningsfoljd exekvera tva instuktionssekvenser
SE454920B (sv) * 1986-10-03 1988-06-06 Ellemtel Utvecklings Ab Sett och anordning for att i en pa forhand avgjord ordningsfoljd exekvera tva instruktionssekvenser medelst separatminnen
DE59106916D1 (de) * 1990-12-21 1995-12-21 Siemens Ag Kommunikationssystem mit Anschlussbaugruppen, einem der Durchschaltung von Verbindungen dienenden Koppelfeld, einem zentralen Zeichenkanal sowie einem der zentralen Steuerung dienenden Multiprozessorsystem.
DE69230270T2 (de) * 1991-04-18 2000-04-20 Canon K.K. Kommunikationssteuereinheit

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1329721A (en) * 1970-05-26 1973-09-12 Plessey Co Ltd Data processing devices
US3754218A (en) * 1970-05-29 1973-08-21 Nippon Electric Co Data handling system with relocation capability comprising operand registers adapted therefor
JPS5040738B1 (sv) * 1970-06-11 1975-12-26
JPS5040738A (sv) * 1973-08-14 1975-04-14

Also Published As

Publication number Publication date
NL7416265A (nl) 1975-06-17
BR7410392D0 (pt) 1975-09-16
IT1026932B (it) 1978-10-20
DK648674A (sv) 1975-08-11
NL181159C (nl) 1987-06-16
ES432832A1 (es) 1976-11-01
SE378690B (sv) 1975-09-08
FR2254854B1 (sv) 1978-09-22
YU325374A (en) 1981-04-30
PL108647B1 (en) 1980-04-30
SE7316837L (sv) 1975-06-16
DE2456898A1 (de) 1975-06-26
US3967248A (en) 1976-06-29
AU7596174A (en) 1976-06-03
FI341974A (sv) 1975-06-14
JPS5093048A (sv) 1975-07-24
DE2456898B2 (de) 1976-08-05
NO139985C (no) 1979-06-20
HU173056B (hu) 1979-02-28
NO744484L (sv) 1975-07-07
NL181159B (nl) 1987-01-16
CA1027254A (en) 1978-02-28
DD115403A5 (sv) 1975-09-20
NO139985B (no) 1979-03-05
CH583942A5 (sv) 1977-01-14
CS175489B2 (sv) 1977-05-31
DK143669B (da) 1981-09-21
YU36233B (en) 1982-02-25
FI57851C (fi) 1980-10-10
IN141211B (sv) 1977-01-29
BE823076A (fr) 1975-04-01
GB1484678A (en) 1977-09-01
DK143669C (da) 1982-03-01
FR2254854A1 (sv) 1975-07-11

Similar Documents

Publication Publication Date Title
FI57851B (fi) Anordning foer dubbelskrivning i minne under omflyttning av datafaelt
US8521945B2 (en) Portable data storage using SLC and MLC flash memory
US9652177B2 (en) Memory controller including host command queue and method of operating the same
US7774661B2 (en) Register read mechanism
EP0111840A2 (en) Access control method for multiprocessor systems
US6714452B2 (en) Non-volatile semiconductor memory device and semiconductor disk device
AU598101B2 (en) Shared memory controller arrangement
TW388881B (en) A nonvolatile memory and a semiconductor device with the nonvolatile memory
EP0517240A2 (en) Random access memory device and method of controlling same in pipe line page mode
TWI748356B (zh) 記憶系統
JP2018156698A (ja) メモリシステム
US11023138B2 (en) Management operations in predictable latency mode
CN107403642A (zh) 有源随机存取存储器
US5132973A (en) Testable embedded RAM arrays for bus transaction buffering
US20080228999A1 (en) Dual use for data valid signal in non-volatile memory
CN112767976B (zh) 平稳闪存写速度的方法、装置、存储介质和计算机设备
SU673203A3 (ru) Устройство дл контрол пам ти
TW201833779A (zh) 避免讀取擾動的資料搬移方法以及使用該方法的裝置
SE444996B (sv) Databehandlingsanleggning
US10431322B1 (en) Memory system
JPS585476B2 (ja) キオクソウチ
CN108572920B (zh) 避免读取扰动的数据搬移方法以及使用该方法的装置
CN114185820B (zh) 存储系统
NO171434B (no) Anordning ved en magnetplatestyreinnretning
TWI793993B (zh) 記憶體系統及記憶體控制方法