FI116432B - Förfarande och arrangemang för att utföra kanalsimulering - Google Patents
Förfarande och arrangemang för att utföra kanalsimulering Download PDFInfo
- Publication number
- FI116432B FI116432B FI20030727A FI20030727A FI116432B FI 116432 B FI116432 B FI 116432B FI 20030727 A FI20030727 A FI 20030727A FI 20030727 A FI20030727 A FI 20030727A FI 116432 B FI116432 B FI 116432B
- Authority
- FI
- Finland
- Prior art keywords
- delay
- resolution
- resolution delay
- low
- signal
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B17/00—Monitoring; Testing
- H04B17/0082—Monitoring; Testing using service channels; using auxiliary channels
- H04B17/0087—Monitoring; Testing using service channels; using auxiliary channels using auxiliary channels or channel simulators
Landscapes
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Monitoring And Testing Of Transmission In General (AREA)
Claims (18)
1. Förfarande för att utföra radiokanalsimulering, i vilket förfarande en kanal, som uppvisar atminstone en väg (706) simuleras, och var- je vägs (706) fördröjning bildas skilt med en fördröjning med lag resolution och 5 en fördröjning med hög resolution pä sä sätt att varje vägs (706) simulerade fördröjning är summan av fördröjningen med lag resolution och fördröjningen med hög resolution, fördröjning med lag resolution utförs (600) pä varje väg diskontinu-erligt som multiplar av en förutbestämd minimifördröjning och fördröjning med 10 hög resolution utförs mera exakt än fördröjningen med lag resolution, känne-t e c k n a t av att för varje signal, som fördröjts med en fördröjning med lag resolution, väljs (602) atminstone en fast fördröjning med hög resolution bland fördröj-ningarna med hög resolution, av vilka var och en är en förutbestämd del av 15 den förutbestämda minimifördröjningen av fördröjningen med lag resolution och fördröjs (604) var och en signal som fördröjts med en fördröjning med läg resolution med atminstone en vald fördröjning med hög resolution.
2. Förfarande enligt patentkrav 1, kännetecknat av att vid för-20 dröjning med hög resolution fördröjs signalen sa att signalen som fördröjts med en fördröjning med lag resolution interpoleras i flera faser och atminstone en fas (504 - 518) i den flerfasiga interpolationen väljs . · · ·, som fördröjningen med hög resolution. : V
3. Förfarande enligt patentkrav 2, kännetecknat av att signalen 25 med hög resolution decimeras tili den ursprungliga provfrekvensen.
4. Förfarande enligt patentkrav 1, kännetecknat av att för var och en signal som fördröjts med en fördröjning med läg resolution väljs flera ‘l*’ fördröjningar med hög resolution, som en funktion av vilka fördröjningen med ; hög resolution bildas. Γ 30
5. Förfarande enligt patentkrav 4, kännetecknat av att fördröj ningen med hög resolution bildas som ett viktat medelvärde. 116432
6. Förfarande enligt patentkrav 1, kännetecknat av att för var och en signal som fördröjts med en fördröjning med lag resolution väljs ätmin-stone en förutbestämd fördröjning med hög resolution genom att koppia signa-len tili ätminstone en fördröjningskrets (242 - 256) med hög resolution. 5
7. Förfarande enligt patentkrav 1, kännetecknat av att var och en signal med lag resolution interpoleras och för var och en signal som fördröjts med en fördröjning med en lag resolution väljs ätminstone en förutbestämd fördröjning med hög resolution genom att koppia signalen tili ätminstone en fördröjningskrets (242 - 256) med hög resolution. 10
8. Förfarande enligt patentkrav 1, kännetecknat av att var och en fördröjning med hög resolution utförs som en multipel av en förutbestämd minimifördröjning som är kortare än den förutbestämda minimifördröjningen för fördröjningen med hög resolution.
9. Förfarande enligt patentkrav 1, kännetecknat av att var och 15 en signal som fördröjts med en fördröjning med en lag resolution viktas med en koefficient som motsvarar det vägspecifika niväfallet.
10. Arrangemang för att utföra radiokanalsimulering, vilket arrange- :·. mang är anordnat att simulera en kanal, som uppvisar ätminstone en väg (706), och arrangemanget är anordnat att bilda varje vägs (706) fördröjning ' 20 skilt med en fördröjning med läg resolution och en fördröjning med hög resolu- tion pä sä sätt att varje vägs (706) simulerade fördröjning är summan av för-dröjningen med läg resolution och fördröjningen med hög resolution, varvid ar-·* ·' rangemanget omfattar: en fördröjningsenhet (190) med läg resolution pä var och en väg, 25 varvid var och en fördröjningsenhet med läg resolution är anordnad att utföra : : fördröjning med läg resolution pä varje väg diskontinuerligt som multiplar av en förutbestämd minimifördröjning, Λ ett fördröjningsarrangemang (192) med hög resolution är anordnat att utföra fördröjningen mera exakt än fördröjningen med läg resolution, kän-*·;·' 30 netecknat avatt ; : ‘: fördröjningsarrangemanget (192) med hög resolution är anordnat att ästadkomma ätminstone en fast fördröjning med hög resolution, av vilka var och en är en förutbestämd del av den förutbestämda minimifördröjningen av 116432 fördröjningen med lag resolution och fördröjningsarrangemanget (192) med hög resolution är anordnat att bland fördröjningarna med hög resolution väljä ätminstone en förutbestämd fördröjning med hög resolution för var och en signal som fördröjts med en för-5 dröjning med lag resolution.
11. Arrangemang enligt patentkrav 10, kännetecknat av att fördröjningsarrangemanget (192) med hög resolution är anordnat att interpolera signalen som fördröjts med en fördröjning med lag resolution i flera faser och att väljä ätminstone en fas (504 - 518) i den flerfasiga interpolationen som för- 10 dröjningen med hög resolution.
12. Arrangemang enligt patentkrav 11, kännetecknat av att ar-rangemanget omfattar en decimator (502, 704) för decimering av signalen med hög resolution till den ursprungliga provfrekvensen.
13. Arrangemang enligt patentkrav 10, kännetecknat avattför-15 dröjningsarrangemanget (192) med hög resolution är anordnat att för var och en signal som fördröjts med en fördröjning med lag resolution väljä flera för-dröjningar med hög resolution, som en funktion av vilka fördröjningen med hög resolution bildas.
14. Arrangemang enligt patentkrav 13, kännetecknat avattför-20 dröjningsarrangemanget (192) med hög resolution är anordnat att bilda för- • :*. t dröjningen med hög resolution som ett viktat medelvärde.
• · · • · *···‘ 15. Arrangemang enligt patentkrav 10, kännetecknat av att för- : dröjningsarrangemanget (192) med hög resolution omfattar en koppling (224) för att för var och en signal som fördröjts med en fördröjning med en läg reso-25 lution väljä ätminstone en förutbestämd fördröjning med hög resolution genom : att koppia signalen tili ätminstone en fördröjningskrets (242 - 256) med hög re- • * * I solution.
16. Arrangemang enligt patentkrav 10, kännetecknat avattför-dröjningsarrangemanget (192) med hög resolution omfattar en interpolator 30 (300) för interpolering av var och en signal med läg resolution och fördröj- , \ ningsarrangemanget (192) med hög resolution är anordnat att för var och en • ’·' signal som fördröjts med en fördröjning med en läg resolution väljä ätminstone 116432 en förutbestämd fördröjning med hög resolution genom att koppia signalen tili ätminstone en fördröjningskrets (242 - 256) med hög resolution.
17. Arrangemang enligt patentkrav 10, k ä n n e t e c k n a t av att för-dröjningsarrangemanget (192) med hög resolution är anordnat att utföra var 5 och en fördröjning med hög resolution som en multipel av en förutbestämd mi-nimifördröjning som är kortare än den förutbestämda minimifördröjningen för fördröjningen med hög resolution.
18. Arrangemang enligt patentkrav 10, kännetecknat av att ar-rangemanget är anordnat att vikta var och en signal som fördröjts med en för- 10 dröjning med en lag resolution viktas med en koefficient som motsvarar det vägspecifika niväfallet. * «· • · • » · • »· • · * 1 • · • »· • ·» • · • · • · · • · · • · • » • · · • 1 · » · 1 · • · » · » · · • t > 1 ·
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI20030727A FI116432B (sv) | 2003-05-15 | 2003-05-15 | Förfarande och arrangemang för att utföra kanalsimulering |
PCT/FI2004/000294 WO2004102843A1 (en) | 2003-05-15 | 2004-05-14 | Method and arrangement for channel simulation |
EP04733006A EP1623520B1 (en) | 2003-05-15 | 2004-05-14 | Method and arrangement for channel simulation |
JP2006530306A JP4317874B2 (ja) | 2003-05-15 | 2004-05-14 | チャネル・シミュレーション方法及び装置 |
US11/266,599 US7852911B2 (en) | 2003-05-15 | 2005-11-03 | Method and arrangement for channel simulation |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FI20030727A FI116432B (sv) | 2003-05-15 | 2003-05-15 | Förfarande och arrangemang för att utföra kanalsimulering |
FI20030727 | 2003-05-15 |
Publications (3)
Publication Number | Publication Date |
---|---|
FI20030727A0 FI20030727A0 (sv) | 2003-05-15 |
FI20030727A FI20030727A (sv) | 2004-11-16 |
FI116432B true FI116432B (sv) | 2005-11-15 |
Family
ID=8566113
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FI20030727A FI116432B (sv) | 2003-05-15 | 2003-05-15 | Förfarande och arrangemang för att utföra kanalsimulering |
Country Status (5)
Country | Link |
---|---|
US (1) | US7852911B2 (sv) |
EP (1) | EP1623520B1 (sv) |
JP (1) | JP4317874B2 (sv) |
FI (1) | FI116432B (sv) |
WO (1) | WO2004102843A1 (sv) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5553903B2 (ja) * | 2009-10-26 | 2014-07-23 | エレクトロビット・システム・テスト・オサケユキテュア | オーバーザエアーの試験方法及びシステム |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3087828A (en) | 1961-06-28 | 1963-04-30 | Du Pont | Nacreous pigment compositions |
NL280262A (sv) | 1961-06-28 | |||
US3087829A (en) | 1961-06-28 | 1963-04-30 | Du Pont | Micaceous pigment composition |
US4380618A (en) | 1981-08-21 | 1983-04-19 | E. I. Du Pont De Nemours And Company | Batch polymerization process |
US4743658A (en) | 1985-10-21 | 1988-05-10 | E. I. Du Pont De Nemours And Company | Stable tetrafluoroethylene copolymers |
US4823456A (en) | 1987-10-26 | 1989-04-25 | Gray Kenneth W | Method for protecting sucker rod couplings from abrasion and corrosion |
FI94809C (sv) | 1992-04-01 | 1995-10-25 | Ne Products Oy | Fädningssimulator för en radiokanal och ett förfarande för simulering av fädning |
JP2943617B2 (ja) * | 1994-08-11 | 1999-08-30 | 松下電器産業株式会社 | 直接スペクトル拡散通信装置 |
US5760151A (en) | 1995-08-17 | 1998-06-02 | E. I. Du Pont De Nemours And Company | Tetrafluoroethylene copolymer |
US5972494A (en) | 1996-11-01 | 1999-10-26 | E. I. Du Pont De Nemours And Company | Filled fluoropolymer composition for corrosion resistance |
US6137847A (en) * | 1997-05-02 | 2000-10-24 | Lsi Logic Corporation | Demodulating digital video broadcast signals |
FR2767724B1 (fr) * | 1997-09-01 | 2001-06-01 | France Telecom | Procede et dispositif pour le revetement d'un element filaire par une couche fine d'agent liquide et fibre optique ainsi revetue |
SE521039C2 (sv) * | 1997-10-21 | 2003-09-23 | Telia Ab | Kanalsimulator för mobila system |
JP3420923B2 (ja) | 1997-11-11 | 2003-06-30 | 松下電器産業株式会社 | マルチパスフェージングシミュレータ |
US6232372B1 (en) | 1998-03-18 | 2001-05-15 | E. I. Du Pont De Nemours And Company | Multicomponent particles of fluoropolymer and high temperature resistant non-dispersed polymer binder |
US6285404B1 (en) * | 1998-08-03 | 2001-09-04 | Ati Technologies Inc. | Systolic video encoding system |
US6518349B1 (en) | 1999-03-31 | 2003-02-11 | E. I. Du Pont De Nemours And Company | Sprayable powder of non-fibrillatable fluoropolymer |
US6269060B1 (en) * | 1999-09-09 | 2001-07-31 | Ian E. Harvey | Programmable write signal generator |
US6369634B1 (en) * | 2000-01-15 | 2002-04-09 | Cirrus Logic, Inc. | Delay systems and methods using a variable delay sinc filter |
US6925108B1 (en) * | 2000-05-26 | 2005-08-02 | Freescale Semiconductor, Inc. | Ultrawide bandwidth system and method for fast synchronization |
US6445231B1 (en) * | 2000-06-01 | 2002-09-03 | Micron Technology, Inc. | Digital dual-loop DLL design using coarse and fine loops |
FI113514B (sv) | 2000-11-15 | 2004-04-30 | Elektrobit Oy | Förfarande för radiokanalsimulering och kanalsimulator |
US7079574B2 (en) * | 2001-01-17 | 2006-07-18 | Radiant Networks Plc | Carrier phase recovery system for adaptive burst modems and link hopping radio networks |
US7805628B2 (en) * | 2001-04-02 | 2010-09-28 | Credence Systems Corporation | High resolution clock signal generator |
US7197063B2 (en) * | 2002-09-18 | 2007-03-27 | Telefonaktiebolaget Lm Ericsson (Publ) | Advanced rake delay control |
US7221724B2 (en) * | 2002-10-10 | 2007-05-22 | Bitzmo, Inc. | Precision timing generation |
JP4084991B2 (ja) * | 2002-11-29 | 2008-04-30 | 富士通株式会社 | 映像入力装置 |
US20050239448A1 (en) | 2004-04-12 | 2005-10-27 | Bayne Anthony J | System and method for the distribution of advertising and associated coupons via mobile media platforms |
KR100837822B1 (ko) * | 2007-01-10 | 2008-06-16 | 주식회사 하이닉스반도체 | Dll 회로 및 그 제어 방법 |
KR100985413B1 (ko) * | 2008-10-14 | 2010-10-06 | 주식회사 하이닉스반도체 | 지연회로 및 그를 포함하는 지연고정루프회로 |
-
2003
- 2003-05-15 FI FI20030727A patent/FI116432B/sv not_active IP Right Cessation
-
2004
- 2004-05-14 WO PCT/FI2004/000294 patent/WO2004102843A1/en active Application Filing
- 2004-05-14 JP JP2006530306A patent/JP4317874B2/ja not_active Expired - Fee Related
- 2004-05-14 EP EP04733006A patent/EP1623520B1/en not_active Expired - Lifetime
-
2005
- 2005-11-03 US US11/266,599 patent/US7852911B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US7852911B2 (en) | 2010-12-14 |
WO2004102843A1 (en) | 2004-11-25 |
EP1623520A1 (en) | 2006-02-08 |
EP1623520B1 (en) | 2013-01-02 |
FI20030727A (sv) | 2004-11-16 |
US20060088084A1 (en) | 2006-04-27 |
JP2007513533A (ja) | 2007-05-24 |
FI20030727A0 (sv) | 2003-05-15 |
JP4317874B2 (ja) | 2009-08-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FI111206B (sv) | Förfarande för utförande av kanalsimulering och kanalsimulator | |
GB2283392A (en) | RF channel simulator | |
FI114596B (sv) | Förfarande och anordning för simulering av en radiokanal | |
US9154980B2 (en) | Fading simulator and fading simulation method | |
CN101262284B (zh) | 一种无线信道模拟和测试的方法及装置 | |
JP4002830B2 (ja) | 無線チャネル・シミュレーション方法及びチャネル・シミュレータ | |
FI116432B (sv) | Förfarande och arrangemang för att utföra kanalsimulering | |
ITMI972826A1 (it) | Procedimento di simulazione di scenario a radiofrequenza in ambito radiomobile per il collaudo di radioricevitori di stazioni radio base | |
FI94809C (sv) | Fädningssimulator för en radiokanal och ett förfarande för simulering av fädning | |
CN106059685B (zh) | 时间演进大规模mimo信道模拟装置及其模拟方法 | |
CN102122996B (zh) | 模拟射频信号生成方法及系统 | |
Van Tien et al. | Hardware Implementation of a MIMO Channel Emulator for high speed WLAN 802.11 ac | |
Habib et al. | MIMO hardware simulator: new digital block design in frequency domain for streaming signals | |
Rashid et al. | Area efficient decimation filter based on merged delay transformation for wireless applications | |
CN113406369A (zh) | 一种超宽带时变运动多体制多信号生成方法 | |
Shuli et al. | A real-time simulation design of multi-path fading channel based on SOS method | |
CN112799024B (zh) | 一种多路信号处理的精延时方法和装置 | |
JP3816499B2 (ja) | フェージングシミュレータ | |
Wang et al. | FPGA implementation of adaptive time delay estimation for real‐time near‐field electromagnetic ranging | |
Taotao et al. | Design And Implementation of an Efficient Wireless Channel Simulator | |
Salim et al. | FPGA implementation of a phased array DBF using polyphase filters | |
KR100947084B1 (ko) | 유한 임펄스 응답 필터 및 이를 이용한 신호 처리 방법 | |
JP2005303476A (ja) | フェージングシミュレータ | |
Briggs et al. | A Real-Time Multi-Path Fading Channel Emulator Developed for LTE Testing | |
Del Re et al. | Fast prototyping techniques applied to the hardware simulation of telecommunication systems |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PC | Transfer of assignment of patent |
Owner name: ELEKTROBIT TESTING OY Free format text: ELEKTROBIT TESTING OY |
|
FG | Patent granted |
Ref document number: 116432 Country of ref document: FI |
|
PC | Transfer of assignment of patent |
Owner name: ELEKTROBIT SYSTEM TEST OY Free format text: ELEKTROBIT SYSTEM TEST OY |
|
MM | Patent lapsed |