ES2703377T3 - Circuito terminal en un inversor - Google Patents

Circuito terminal en un inversor Download PDF

Info

Publication number
ES2703377T3
ES2703377T3 ES15151211T ES15151211T ES2703377T3 ES 2703377 T3 ES2703377 T3 ES 2703377T3 ES 15151211 T ES15151211 T ES 15151211T ES 15151211 T ES15151211 T ES 15151211T ES 2703377 T3 ES2703377 T3 ES 2703377T3
Authority
ES
Spain
Prior art keywords
terminal
output signal
port
pulse
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES15151211T
Other languages
English (en)
Inventor
Jubeom Son
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LS Electric Co Ltd
Original Assignee
LSIS Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LSIS Co Ltd filed Critical LSIS Co Ltd
Application granted granted Critical
Publication of ES2703377T3 publication Critical patent/ES2703377T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/53Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/537Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/78Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used using opto-electronic devices, i.e. light-emitting and photoelectric devices electrically- or optically-coupled
    • H03K17/795Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used using opto-electronic devices, i.e. light-emitting and photoelectric devices electrically- or optically-coupled controlling bipolar transistors
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B66HOISTING; LIFTING; HAULING
    • B66CCRANES; LOAD-ENGAGING ELEMENTS OR DEVICES FOR CRANES, CAPSTANS, WINCHES, OR TACKLES
    • B66C1/00Load-engaging elements or devices attached to lifting or lowering gear of cranes or adapted for connection therewith for transmitting lifting forces to articles or groups of articles
    • B66C1/10Load-engaging elements or devices attached to lifting or lowering gear of cranes or adapted for connection therewith for transmitting lifting forces to articles or groups of articles by mechanical means
    • B66C1/12Slings comprising chains, wires, ropes, or bands; Nets
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B66HOISTING; LIFTING; HAULING
    • B66CCRANES; LOAD-ENGAGING ELEMENTS OR DEVICES FOR CRANES, CAPSTANS, WINCHES, OR TACKLES
    • B66C1/00Load-engaging elements or devices attached to lifting or lowering gear of cranes or adapted for connection therewith for transmitting lifting forces to articles or groups of articles
    • B66C1/10Load-engaging elements or devices attached to lifting or lowering gear of cranes or adapted for connection therewith for transmitting lifting forces to articles or groups of articles by mechanical means
    • B66C1/42Gripping members engaging only the external or internal surfaces of the articles
    • B66C1/44Gripping members engaging only the external or internal surfaces of the articles and applying frictional forces
    • B66C1/46Gripping members engaging only the external or internal surfaces of the articles and applying frictional forces by inflatable elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/80Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water
    • H04B10/801Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water using optical interconnects, e.g. light coupled isolators, circuit board interconnections
    • H04B10/802Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water using optical interconnects, e.g. light coupled isolators, circuit board interconnections for isolation, e.g. using optocouplers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Electromagnetism (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Mechanical Engineering (AREA)
  • Power Engineering (AREA)
  • Electronic Switches (AREA)
  • Inverter Devices (AREA)
  • Power Conversion In General (AREA)
  • Logic Circuits (AREA)

Abstract

Un circuito terminal de un inversor, que comprende: un fotoacoplador (10) configurado para aislar eléctricamente señales de entrada/salida, para recibir, como entrada, una señal de salida de colector abierto o una señal de salida de pulsos desde un primer puerto (E) y para entregar la señal de salida de colector abierto o la señal de salida de pulsos a un segundo puerto (F) a través de un primer terminal de salida; un transistor (TR2) en el que un terminal base (B) se conecta a un segundo terminal de salida del fotoacoplador; y una resistencia de polarización (Rbias) conectada al terminal base (B) y a un terminal emisor (E) del transistor: caracterizado porque una resistencia elevadora (20) se conecta a un contacto común del primer terminal de salida del fotoacoplador (10), a un terminal colector (C) del transistor y al segundo puerto (F) cuando un dispositivo que no recibe una entrada de pulsos de colector abierto se conecta para recibir pulsos, en donde cada uno de los valores de resistencia de la resistencia elevadora (20) y de la resistencia de polarización (Rbias) se determina mediante una constante de tiempo donde la constante de tiempo es un índice que indica cuán rápido o lento un circuito reacciona a una entrada de fuera, para permitir que una relación de trabajo de la señal de salida de pulsos esté dentro de un alcance predeterminado.

Description

DESCRIPCIÓN
Circuito terminal en un inversor
Antecedentes de la descripción
Campo
Las enseñanzas de acuerdo con las modalidades ejemplares de esta presente descripción generalmente se refieren a un circuito terminal en un inversor.
Antecedentes
En general, una salida eléctrica de un inversor se entrega a través de varios terminales y hardware con un circuito terminal que se conoce comúnmente como un bloque terminal.
El documento US 2005/069326 A1 describe un dispositivo de acoplamiento óptico que opera sobre un enlace bidireccional de datos entre al menos el primer y segundo comunicadores, cada uno comunica datos a lo largo de un cable común del enlace de datos. El dispositivo incluye al menos un primer y segundo acopladores ópticos, cada uno incluye una fuente de flujo de fotones y un detector de flujo de fotones. La fuente de flujo de fotones del primer y segundo acopladores ópticos, respectivamente, se lleva a cabo por el primer y segundo comunicador, respectivamente. El detector de flujo de fotones del primer y segundo acoplador óptico, respectivamente, produce una señal en el enlace de datos en el primer y segundo comunicador, respectivamente, en respuesta a la fuente de flujo de fotones del segundo y primer acoplador óptico, respectivamente, desde el segundo y primer comunicador, respectivamente.
Las Figuras 1a y 1b son diagramas de circuito que ilustran terminales usados para un inversor de acuerdo con la técnica anterior, donde la Figura 1a es un diagrama de circuito de un terminal con relación a una salida de colector abierto y la Figura 1b es un diagrama de circuito de un terminal con relación a una salida de pulsos.
Se debe notar que una señal de salida del colector abierto en la Figura 1a entra a un puerto A para salir por un puerto B a través de un fotoacoplador y un transistor, y una señal de salida de pulsos en la Figura 1b entra a un puerto C para salir por un puerto D a través de un transistor. Como se hizo notar anteriormente, una salida de colector abierto y una salida de pulsos en un inversor son respectivamente independientes, donde cada terminal se forma de manera separada para salir por un bloque terminal separado lo que restringe desventajosamente la miniaturización de tamaño de la unidad de entrada/salida del inversor, para aumentar el número de bloques terminales y aumentando así los costos del inversor.
Sumario de la descripción
La presente descripción proporciona un circuito terminal en un inversor configurado para procesar tanto una salida de colector abierto como una salida de pulsos a través de un único bloque terminal, reduciendo así el número de bloques terminales y el costo.
La invención se describe mediante el contenido de la reivindicación independiente.
En un aspecto general de la presente descripción, se proporciona un circuito terminal en un inversor, el circuito terminal que comprende:
un fotoacoplador configurado para aislar eléctricamente señales de entrada/salida, para recibir, como entrada, una señal de salida de colector abierto o una señal de salida de pulsos desde el primer puerto y para entregar la señal de salida de colector abierto o la señal de salida de pulsos a un segundo puerto a través de un primer terminal de salida;
un transistor en el que un terminal base (B) se conecta a un segundo terminal de salida del fotoacoplador; y una resistencia de polarización conectada a un terminal base (B) del transistor y a un terminal emisor (E), en donde un valor de resistencia de la resistencia de polarización puede determinarse para permitir que una relación de trabajo de la señal de salida de pulsos esté dentro de un intervalo predeterminado.
Preferente, pero no necesariamente, cualquiera de la señal de salida de colector abierto y de la señal de salida de pulsos puede recibirse a través del primer puerto mediante un parámetro del inversor proporcionado desde la unidad de entrada del usuario.
Preferente, pero no necesariamente, el circuito terminal puede comprender además una resistencia elevadora conectada entre el primer terminal de salida del fotoacoplador y el segundo puerto.
Efectos ventajosos de la descripción
Las modalidades ilustrativas de la presente descripción tienen un efecto ventajoso en que el tamaño de los terminales del inversor pueden reducirse y puede proporcionarse un diseño de compensación de trabajo en el momento de la salida de pulsos usando un único terminal configurado para llevar a cabo una función doble (dos vías) de una función de salida de colector abierto y una función de salida de pulsos. Otro efecto ventajoso es que una función de salida de colector abierto y una función de salida de pulsos pueden elegirse selectivamente ajustando parámetros para permitir la conversión libre entre estas dos funciones.
Breve descripción de los dibujos
Las Figuras 1a y 1b son diagramas de circuito que ilustran terminales usados para un inversor de acuerdo con la técnica anterior.
La Figura 2 es un diagrama del circuito terminal del inversor de acuerdo con una modalidad ilustrativa de la presente descripción.
Las Figuras 3a y 3b son vistas ilustrativas que muestran un pulso actual y un pulso de compensación en el momento de la salida de pulsos de acuerdo con una modalidad ilustrativa de la presente descripción.
Descripción detallada
Varias modalidades ilustrativas se describirán más completamente con referencia a los dibujos acompañantes, en los que se muestran algunas modalidades ilustrativas. El presente concepto inventivo puede, sin embargo, llevarse a la práctica de muchas maneras diferentes y no debe limitarse a las modalidades ilustrativas de la presente. En lugar de esto, el aspecto descrito pretende abarcar todas las alteraciones, modificaciones, y variaciones que caen dentro del alcance e idea novedosa de la presente descripción.
De ahora en adelante, las modalidades ilustrativas de la presente descripción se describirán en detalle con referencia a los dibujos acompañantes.
La Figura 2 es un diagrama del circuito terminal del inversor de acuerdo con una modalidad ilustrativa de la presente descripción.
Con referencia a la Figura 2, un circuito terminal de acuerdo con la presente descripción se configura de manera que una señal de salida de colector abierto o una señal de salida de pulsos puede introducirse a través de un puerto E, y una señal de salida de colector abierto o una señal de salida de pulsos pueda salir hacia un puerto F a través de un fotoacoplador (10).
Por lo tanto, el puerto F puede conectarse a un dispositivo mediante el uso de una señal de salida de colector abierto como entrada y a un dispositivo mediante el uso de una señal de salida de pulsos como entrada, cuya configuración puede explicarse mediante las Figuras 1a y 1b en las que un puerto B para un terminal de salida de colector abierto y un puerto D para un terminal de salida de pulsos se combinan o se integran para permitir que se proporcionen dos salidas desde el puerto B.
Es decir, un puerto E es un puerto de entrada y un puerto F es un puerto de salida en el circuito terminal de acuerdo con la presente descripción. Por lo tanto, una señal de salida de pulsos o una señal de salida de colector abierto introducida al puerto E a través de un transistor (TR1) puede salir hacia el puerto F a través de un fotoacoplador (10), una resistencia de polarización (Rbias), o un transistor (TR2). La resistencia de polarización (Rbias) puede conectarse a un terminal base (B) y a un terminal emisor (E) del transistor (TR2).
El fotoacoplador (10) puede usarse para aislar eléctricamente una señal de entrada y una señal de salida. Un primer terminal de salida del fotoacoplador (10) puede conectarse a un puerto F, y una segunda salida puede conectarse a un terminal base del transistor (TR2). Un usuario puede verificar un parámetro del inversor a través de una unidad de entrada del usuario (por ejemplo, HMI (Interfaz Persona-Máquina) conectada a un inversor, de manera que se pueda verificar si un terminal relevante se usa como un terminal de salida de colector abierto, o como un terminal de salida de pulsos.
Una resistencia elevadora (20) conectada a un colector (C) de puerto de salida F (o transistor TR2) puede determinarse su uso mediante un dispositivo que usa una señal de salida de pulsos como entrada. Si el dispositivo que usa la señal de salida de pulsos como entrada recibe un entrada de pulsos de colector abierto, no se requiere conexión para resistencia elevadora (20). Por ejemplo, existen muchos dispositivos que miden pulsos capaces de recibir una entrada de pulsos de colector abierto. Una resistencia elevadora (20) puede conectarse cuando un dispositivo que no recibe una entrada de pulsos de colector abierto se conecta para recibir pulsos.
Un valor de resistencia de la resistencia elevadora (20) puede determinarse considerando la constante de tiempo. La constante de tiempo es un índice que indique cuán rápido o lento un cierto circuito reacciona a una entrada de fuera, y por lo tanto puede variar en dependencia de las características de un circuito. Por lo tanto, la resistencia de la resistencia elevadora (20) puede determinarse considerando una constante de tiempo de un circuito.
Cuando un pulse se proporciona a través de un circuito terminal de la presente descripción, se requiere la selección de una constante de tiempo configurada para garantizar una salida de pulsos, debido al circuito que usa una salida de colector abierto como salida de pulsos. Es decir, el circuito terminal de acuerdo con la presente descripción genera un tiempo de subida y un tiempo de bajada de señal de salida de pulsos de acuerdo con una constante de tiempo al momento de la de salida de pulsos, y el tiempo de subida y el tiempo de bajada tiene una influencia en el trabajo de la señal de salida de pulsos.
Las Figuras 3a y 3b son vistas ilustrativas que muestran un pulso actual y un pulso de compensación en el momento de la salida de pulsos de acuerdo con una modalidad ilustrativa de la presente descripción, donde la Figura 3a ilustra un caso donde un pulso se proporciona a una frecuencia de 1kHz, y la Figura 3b ilustra un caso donde un pulso se proporciona a una frecuencia de 32kHz.
Con referencia primera a la Figura 3a, cuando un pulso se proporciona a una frecuencia de 1kHz con 50% de relación de trabajo, se puede notar que la relación de trabajo disminuye por debajo de 50% en respuesta a un tiempo de subida y a un tiempo de bajada. En la presente descripción, un valor de resistencia de polarización (Rbias) del fotoacoplador (10) puede determinarse mediante la selección de una constante de tiempo que garantiza una salida de pulsos.
Ahora, con referencia a la Figura 3b, cuando un pulso se proporciona a una frecuencia de 32kHz con 50% de relación de trabajo, puede notarse que la relación de trabajo del pulso aumenta adicionalmente sobre el de la Figura 3a debido a la alta frecuencia. En la presente descripción, un valor de resistencia de polarización (Rbias) del fotoacoplador (10) puede diseñarse adecuadamente para garantizar una relación de trabajo del pulso dentro de un intervalo predeterminado.
En la presente descripción, para entregar una señal de salida de pulsos o una señal de salida de colector abierto es posible hacerlo ajustando los parámetros del inversor. Un usuario puede fijar un parámetro del inversor a través de una entrada de usuario (por ejemplo, HMI) para entregar una señal de salida de colector abierto o solo una señal de salida de pulsos.
Aunque la presente descripción se ha descrito en detalles con referencia a las modalidades y ventaja antes mencionadas, serán evidentes muchas alternativas, modificaciones, y variaciones para los expertos en la técnica dentro de los límites de las reivindicaciones. Por lo tanto, debe entenderse que las modalidades antes descritas no limitan de ninguna manera la descripción anterior, a menos que se especifique lo contrario, sino que deben considerarse como que están dentro del alcance definido por las reivindicaciones adjuntas

Claims (2)

REIVINDICACIONES
1. Un circuito terminal de un inversor, que comprende: un fotoacoplador (10) configurado para aislar eléctricamente señales de entrada/salida, para recibir, como entrada, una señal de salida de colector abierto o una señal de salida de pulsos desde un primer puerto (E) y para entregar la señal de salida de colector abierto o la señal de salida de pulsos a un segundo puerto (F) a través de un primer terminal de salida; un transistor (TR2) en el que un terminal base (B) se conecta a un segundo terminal de salida del fotoacoplador; y
una resistencia de polarización (Rbias) conectada al terminal base (B) y a un terminal emisor (E) del transistor: caracterizado porque
una resistencia elevadora (20) se conecta a un contacto común del primer terminal de salida del fotoacoplador (10), a un terminal colector (C) del transistor y al segundo puerto (F) cuando un dispositivo que no recibe una entrada de pulsos de colector abierto se conecta para recibir pulsos, en donde cada uno de los valores de resistencia de la resistencia elevadora (20) y de la resistencia de polarización (Rbias) se determina mediante una constante de tiempo donde la constante de tiempo es un índice que indica cuán rápido o lento un circuito reacciona a una entrada de fuera, para permitir que una relación de trabajo de la señal de salida de pulsos esté dentro de un alcance predeterminado.
2. El circuito terminal de acuerdo con la reivindicación 1, caracterizado porque cualquier señal de la señal de salida de colector abierto y la señal de salida de pulsos seleccionada por una unidad de entrada del usuario se recibe a través del primer puerto (E).
ES15151211T 2014-01-20 2015-01-15 Circuito terminal en un inversor Active ES2703377T3 (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140006669A KR101622017B1 (ko) 2014-01-20 2014-01-20 인버터의 단자 회로

Publications (1)

Publication Number Publication Date
ES2703377T3 true ES2703377T3 (es) 2019-03-08

Family

ID=52347192

Family Applications (1)

Application Number Title Priority Date Filing Date
ES15151211T Active ES2703377T3 (es) 2014-01-20 2015-01-15 Circuito terminal en un inversor

Country Status (6)

Country Link
US (1) US9407167B2 (es)
EP (1) EP2897292B1 (es)
JP (1) JP6046754B2 (es)
KR (1) KR101622017B1 (es)
CN (1) CN104796133B (es)
ES (1) ES2703377T3 (es)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108039882A (zh) * 2017-12-08 2018-05-15 中车大连电力牵引研发中心有限公司 集电极双向输入输出电路

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4321487A (en) 1980-04-07 1982-03-23 Reliance Electric Company Common mode rejection coupler
JPS58166146U (ja) * 1982-03-29 1983-11-05 横河電機株式会社 フオトカプラによるパルス伝送回路
US4596048A (en) * 1983-04-04 1986-06-17 General Electric Company Optically isolated contention bus
JPH1031263A (ja) * 1996-07-12 1998-02-03 Canon Inc カメラ
JPH11313030A (ja) * 1998-04-30 1999-11-09 Seiko Epson Corp リモコン信号切換回路および信号切換回路
US7359640B2 (en) 2003-09-30 2008-04-15 Stmicroelectronics Sa Optical coupling device and method for bidirectional data communication over a common signal line
JP2011108036A (ja) * 2009-11-18 2011-06-02 Panasonic Electric Works Co Ltd デジタル入力回路
JP4944939B2 (ja) 2009-11-25 2012-06-06 パナソニック電工Sunx株式会社 デジタル出力回路
WO2012117472A1 (ja) 2011-03-03 2012-09-07 株式会社パトライト 入力回路および当該入力回路の集積回路
CN103001512A (zh) * 2011-09-15 2013-03-27 无锡市幅瑞自动化科技有限公司 一种基于逆变电源的控制系统
JP2013112905A (ja) * 2011-11-28 2013-06-10 Toray Ind Inc シート状物
CN202772809U (zh) * 2012-09-12 2013-03-06 南京师范大学 低功耗小型车载逆变器
JP5794352B2 (ja) * 2013-05-29 2015-10-14 株式会社デンソー 受信装置及び受信ビット列の同一値ビット数検出方法

Also Published As

Publication number Publication date
EP2897292A1 (en) 2015-07-22
JP6046754B2 (ja) 2016-12-21
EP2897292B1 (en) 2018-11-21
JP2015139222A (ja) 2015-07-30
US9407167B2 (en) 2016-08-02
KR101622017B1 (ko) 2016-05-17
KR20150086690A (ko) 2015-07-29
CN104796133A (zh) 2015-07-22
US20150207430A1 (en) 2015-07-23
CN104796133B (zh) 2018-06-05

Similar Documents

Publication Publication Date Title
WO2013130831A3 (en) Chip assembly configuration with densely packed optical interconnects
EP3057142A3 (en) Bi-directional reflective optical sensor module
RU2007139097A (ru) Устройство сопряжения токового режима для высокоскоростной связи вне микросхем
EP3940801A4 (en) INTEGRATED SEMICONDUCTOR CIRCUIT WITH POWER GENERATION FUNCTION
ES2703377T3 (es) Circuito terminal en un inversor
WO2021087418A9 (en) Peripheral device comportability with security circuitry
WO2015025332A3 (en) Current transformer system with characterization circuit for compensation of errors.
FR3047101B1 (fr) Procede de fabrication d’un module de carte a puce et d’une carte a puce
TWI519085B (zh) 用於一乙太網路之傳輸電路及其突波保護元件
TW201441779A (zh) 具有無線通訊功能之手錶
WO2012143838A3 (en) Inter-chip communications for implantable stimulating devices
CN107534440B (zh) 通用输入缓冲器
FR3048340B1 (fr) Dispositif d’application cosmetique comprenant une paroi deformable
CN103822612A (zh) 一种基于蓝牙传输的自动滑动测斜仪
EP3301487A3 (en) Multi-optical axis photoelectric sensor
TW200744322A (en) Phase-frequency detector capable of reducing dead-zone range
ES2266984T3 (es) Unidad para la medicion o reconocimiento seguro de una corriente electrica de una instalacion tecnica de seguridad.
US20160261119A1 (en) Power adapter, power adapting system and method thereof
CN203883467U (zh) 一种自适应电平的通信接口适配电路
CN204439230U (zh) 一种儿童专用体温计
RU156004U1 (ru) Реле оптоэлектронное герметичное для коммутации 400 в
FR3077701B1 (fr) Architecture de memoire d'un dispositif de communication en champ proche
CN204346940U (zh) 一种半导体封装外观检测装置
PL411892A1 (pl) Urządzenie do pomiaru wilgotności gleby z wyjściem binarnym
WO2015113473A1 (zh) 智能密钥设备及音频信号传输系统