ES2597079T3 - Transmisor, receptor y método de recepción/transmisión de radiofrecuencia - Google Patents

Transmisor, receptor y método de recepción/transmisión de radiofrecuencia Download PDF

Info

Publication number
ES2597079T3
ES2597079T3 ES12887608.3T ES12887608T ES2597079T3 ES 2597079 T3 ES2597079 T3 ES 2597079T3 ES 12887608 T ES12887608 T ES 12887608T ES 2597079 T3 ES2597079 T3 ES 2597079T3
Authority
ES
Spain
Prior art keywords
signal
amplitude
phase
code
pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES12887608.3T
Other languages
English (en)
Inventor
Xun Luo
Jun Ma
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Application granted granted Critical
Publication of ES2597079T3 publication Critical patent/ES2597079T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0002Modulated-carrier systems analog front ends; means for connecting modulators, demodulators or transceivers to a transmission line
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/38Demodulator circuits; Receiver circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B2001/0408Circuits with power amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Circuits Of Receivers In General (AREA)
  • Transceivers (AREA)

Abstract

Un receptor, que comprende una antena de recepción (21), un módulo de conversión de frecuencia de extremo frontal (22), un discriminador de amplitud (23), un generador de código de amplitud (24), y un corrector de matriz de error binario (25), en donde el módulo de conversión de frecuencia de extremo frontal (22) se configura para obtener una señal de radiofrecuencia desde la antena de recepción, convertir la señal de radiofrecuencia obtenida en una señal analógica de frecuencia intermedia, y luego enviar la señal analógica de frecuencia intermedia al discriminador de amplitud, en donde el módulo de conversión de frecuencia de extremo frontal comprende un amplificador de bajo ruido, un mezclador de frecuencia de conversión descendente, y un amplificador de ganancia controlada; el discriminador de amplitud (23) se conecta al módulo de conversión de frecuencia de extremo frontal, y se configura para generar una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, y luego enviar la primera señal por impulso de amplitud de señal al generador de código de amplitud; el generador de código de amplitud (24) se conecta al discriminador de amplitud, y se configura para convertir la primera señal por impulso de amplitud de señal como una señal por impulso en un primer código digital de amplitud de señal como una señal digital, y luego enviar el primer código digital de amplitud de señal al corrector de matriz de error binario, en donde el generador de código de amplitud es un codificador configurado para convertir una señal por impulso en una señal digital; el corrector de matriz de error binario (25) se conecta al discriminador de amplitud y al generador de código de amplitud, y se configura para generar una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y luego enviar la señal de control de corrección de amplitud al discriminador de amplitud; el discriminador de amplitud (23) se configura para corregir la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal; y el generador de código de amplitud (24) se configura además para convertir la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el receptor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora.

Description

5
10
15
20
25
30
35
40
45
50
DESCRIPCIÓN
Transmisor, receptor y método de recepción/transmisión de radiofrecuencia.
Campo técnico
La presente invención se refiere al campo de las tecnologías de comunicaciones por radio y, en particular, a un transmisor, un receptor, y un método para recibir y transmitir una señal de radiofrecuencia.
Antecedentes
En un sistema de comunicaciones existente, un chip de banda base y un circuito de radiofrecuencia deben trabajar, normalmente, en colaboración, donde el circuito de radiofrecuencia es, en general, responsable de transmitir o recibir una señal de radiofrecuencia, y el chip de banda base es, en general, responsable de llevar a cabo un procesamiento en la señal de radiofrecuencia; por ejemplo, en un transmisor, el chip de banda base puede codificar una señal de audio dentro de una señal de radiofrecuencia que se transmitirá y, en un receptor, el chip de banda base puede decodificar una señal de radiofrecuencia recibida dentro de una señal de audio. Además, el chip de banda base tiene también una función de procesamiento de señal, como, por ejemplo, codificar/decodificar información de domicilio, información de texto, e información de imagen.
El chip de banda base tiene además una función importante que es llevar a cabo, mediante el uso de una serie de algoritmos complejos, el procesamiento como, por ejemplo, la recuperación de la onda portadora o generación de la onda portadora en una señal que atraviesa un circuito de radiofrecuencia, para corregir un error de una señal, asegurando, de esta manera, la exactitud de una señal de radiofrecuencia que trasmite/recibe el circuito de radiofrecuencia. Un ejemplo se describe a continuación:
Según se muestra en la Figura 1a, la cual es una arquitectura de circuito de radiofrecuencia de la técnica anterior, un receptor y un transmisor se integran de forma conjunta y se conectan a un mismo chip de banda base, de modo tal que el chip de banda base lleva a cabo el procesamiento como, por ejemplo, la recuperación de la onda portadora o generación de la onda portadora en una señal que atraviesa el receptor y el transmisor. Por ejemplo, según se muestra en la Figura 1b, la cual es un procedimiento de procesamiento general para llevar a cabo la recuperación de la onda portadora en una señal por parte de un chip de banda base, donde el chip de banda base obtiene un error de fase según un error que obtiene el detector de fase llevando a cabo la detección, y luego de llevar a cabo el procesamiento según los algoritmos correspondientes usando un filtro de bucle y un oscilador digital, emite una señal de fase de error corregido. La solicitud de patente CN101662822 es un ejemplo de un transceptor de comunicaciones por radio equipado con una unidad de procesamiento de señal de banda base.
Problemas de la técnica anterior:
Con el fin de mejorar la eficiencia de funcionamiento de un receptor/transmisor, se debe mejorar la eficiencia espectral de un circuito de radiofrecuencia; una de las principales maneras de mejorar la eficiencia espectral es mejorar un modo de modulación. Sin embargo, después de haber mejorado el modo de modulación, por ejemplo, 64QAM (Modulación de Amplitud en Cuadratura, Modulación de Amplitud en Cuadratura) mejora a 1024QAM, un chip de banda base también requiere componentes adicionales para asegurar el funcionamiento apropiado de las funciones como, por ejemplo, la recuperación de la onda portadora o generación de la onda portadora. Además, en la técnica anterior, con el fin de asegurar que el chip de banda base funcione correctamente en un modo de alta modulación, la única solución viable es Integrar más componentes en el chip de banda base; por ejemplo, el chip de banda base requiere 26 circuitos puerta en un escenario 64QAM, y requiere 210 circuitos puerta en un escenario 1024AQAM. Además, en un escenario como, por ejemplo, 2048QAM o 4096QAM, el número de circuitos puerta requerido aumenta de manera exponencial, el cual no se puede ¡mplementar en la fabricación industrial. Además, con el fin de ejecutar en el modo de alta modulación, los componentes que deben aumentarse en un chip de banda base no son solo los circuitos puerta; otros componentes dentro del chip de banda base también necesitan aumentar de manera exponencial, lo cual causa un coste enorme; además, el consumo de energía del chip de banda base durante la ejecución es también muy alto debido al aumento de los componentes.
Ello hace que el chip de banda base y el circuito de radiofrecuencia requieran un coste muy alto para llevar a cabo la recuperación de la onda portadora o generación de la onda portadora en el modo de alta modulación en la técnica anterior.
Compendio
Las realizaciones de la presente invención proveen un transmisor, un receptor, y un método para recibir y transmitir una señal de radiofrecuencia, lo cual permite llevar a cabo la recuperación de la onda portadora o generación de la onda portadora en un extremo frontal de un circuito de radiofrecuencia, de modo tal que un chip de banda base ya no necesita asumir funciones de recuperación de la onda portadora o generación de la onda portadora, reduciendo, de esta manera, el coste de funcionamiento del chip de banda base.
2
5
10
15
20
25
30
35
40
45
Con el fin de lograr los objetivos anteriores, las realizaciones de la presente invención usan las siguientes soluciones técnicas:
Según un aspecto, una realización de la presente invención provee un receptor, que incluye:
una antena de recepción, un módulo de conversión de frecuencia de extremo frontal, un discriminador de amplitud, un generador de código de amplitud, y un corrector de matriz de error binario, donde
el módulo de conversión de frecuencia de extremo frontal obtiene una señal de radiofrecuencia desde la antena de recepción; y el módulo de conversión de frecuencia de extremo frontal convierte la señal de radiofrecuencia obtenida en una señal analógica de frecuencia intermedia, y luego envía la señal analógica de frecuencia intermedia al discriminador de amplitud, donde el módulo de conversión de frecuencia de extremo frontal incluye un amplificador de bajo nivel de ruido, un mezclador de frecuencia de conversión descendente, y un amplificador de ganancia controlada;
el discriminador de amplitud se conecta al módulo de conversión de frecuencia de extremo frontal; y el discriminador de amplitud genera una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, y luego envía la primera señal por impulso de amplitud de señal al generador de código de amplitud;
el generador de código de amplitud se conecta al discriminador de amplitud; y el generador de código de amplitud convierte la primera señal por impulso de amplitud de señal en un primer código digital de amplitud, y luego envía el primer código digital de amplitud de señal al corrector de matriz de error binario;
el corrector de matriz de error binario se conecta al discriminador de amplitud; y el corrector de matriz de error binario genera una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y luego envía la señal de control de corrección de amplitud al discriminador de amplitud;
el discriminador de amplitud corrige la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal; y
el generador de código de amplitud convierte la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el receptor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora. Además, el receptor incluye un detector de fase y un generador de código de fase, donde
el detector de fase se conecta al módulo de conversión de frecuencia de extremo frontal; y el detector de fase genera una primera señal por impulso de fase de señal según la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, y luego envía la primera señal por impulso de fase de señal al generador de código de fase;
el generador de código de fase se conecta al detector de fase; y el generador de código de fase convierte la primera señal por impulso de fase de señal en el primer código digital de fase de señal, y luego envía el primer código digital de fase de señal al corrector de matriz de error binario;
el corrector de matriz de error binario se conecta al detector de fase; y el corrector de matriz de error binario genera una señal de control de corrección de fase según el primer código digital de fase de señal, y luego envía la señal de control de corrección de fase al detector de fase;
el detector de fase corrige la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal; y
el generador de código de fase convierte la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal, de modo tal que el receptor usa el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
Según otro aspecto, una realización de la presente invención provee un transmisor, que incluye:
un mezclador de frecuencia de conversión descendente, un discriminador de amplitud, un generador de código de amplitud, un corrector de matriz de error binario, y un generador de frecuencia de oscilador local, donde
el mezclador de frecuencia de conversión descendente se conecta al generador de frecuencia de oscilador local, y convierte una señal de radiofrecuencia a enviarse que se obtiene del generador de frecuencia de oscilador local en una señal analógica de frecuencia intermedia, y luego envía la señal analógica de frecuencia intermedia al discriminador de amplitud;
5
10
15
20
25
30
35
40
45
el discriminador de amplitud se conecta al mezclador de frecuencia de conversión descendente, y el discriminador de amplitud genera una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia Intermedia enviada por el mezclador de frecuencia de conversión descendente, y luego envía la primera señal por impulso de amplitud de señal al generador de código de amplitud;
el generador de código de amplitud se conecta al discriminador de amplitud; y el generador de código de amplitud convierte la primera señal por Impulso de amplitud de señal en un primer código digital de amplitud de señal, y luego envía el primer código digital de amplitud de señal al corrector de matriz de error binario;
el corrector de matriz de error binario se conecta al discriminador de amplitud; y el corrector de matriz de error binarlo genera una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y luego envía la señal de control de corrección de amplitud al discriminador de amplitud;
el discriminador de amplitud corrige la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal; y
el generador de código de amplitud convierte la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el receptor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora.
Además, el transmisor también incluye un detector de fase y un generador de código de fase, donde
el detector de fase se conecta al mezclador de frecuencia de conversión descendente; y el detector de fase genera una primera señal por impulso de fase de señal según la señal analógica de frecuencia intermedia enviada por el mezclador de frecuencia de conversión descendente, y luego envía la primera señal por impulso de fase de señal al generador de código de fase;
el generador de código de fase se conecta al detector de fase; y el generador de código de fase convierte la primera señal por impulso de fase de señal en el primer código digital de fase de señal, y luego envía el primer código digital de fase de señal al corrector de matriz de error binario;
el corrector de matriz de error binarlo se conecta al detector de fase; y el corrector de matriz de error binario genera una señal de control de corrección de fase según el primer código digital de fase de señal, y luego envía la señal de control de corrección de fase al detector de fase;
el detector de fase corrige la primera señal por impulso de fase de señal según la señal de control de corrección de fase para generar una segunda señal por impulso de fase de señal; y
el generador de código de fase convierte la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal, de modo tal que el receptor usa el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
Según otro aspecto, una realización de la presente invención provee un método para recibir una señal de radiofrecuencia, que incluye:
recibir, mediante un receptor, una señal de radiofrecuencia, y convertir una señal de radiofrecuencia obtenida en una señal analógica de frecuencia intermedia;
generar una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia;
convertir la primera señal por impulso de amplitud de señal en un primer código digital de amplitud de señal;
generar una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y corregir la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal; y
convertir la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, y usar el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora.
Además, el método también incluye:
generar una primera señal por Impulso de fase de señal según la señal analógica de frecuencia Intermedia; convertir la primera señal por Impulso de fase de señal en un primer código digital de fase de señal;
5
10
15
20
25
30
35
40
45
generar una señal de control de corrección de fase según el primer código digital de fase de señal, y corregir la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal; y
convertir la segunda señal por Impulso de fase de señal en un segundo código digital de fase de señal, y usar el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la portadora o generación de la portadora.
Según otro aspecto, una realización de la presente invención provee un método para transmitir una señal de radiofrecuencia, que incluye:
convertir, mediante un transmisor, una señal de radiofrecuencia a enviarse en una señal analógica de frecuencia Intermedia;
generar una primera señal por Impulso de amplitud de señal según la señal analógica de frecuencia intermedia;
convertir la primera señal por Impulso de amplitud de señal en un primer código digital de amplitud de señal;
generar una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y corregir la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por Impulso de amplitud de señal; y
convertir la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el transmisor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la portadora o generación de la onda portadora.
Además, el método también incluye:
generar una primera señal por impulso de fase de señal según la señal analógica de frecuencia intermedia;
convertir la primera señal por impulso de fase de señal en un primer código digital de fase de señal;
generar una señal de control de corrección de fase según el primer código digital de fase de señal, y corregir la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal; y
convertir la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal, de modo tal que el transmisor usa el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
En el transmisor, el receptor, y el método para recibir y transmitir una señal de radiofrecuencia provista por las realizaciones de la presente invención, una función de recuperación de la onda portadora o generación de la onda portadora se puede implementar en una porción del circuito de radiofrecuencia del receptor; en comparación con la técnica anterior, un chip de banda base ya no necesita llevar a cabo la recuperación de la onda portadora o generación de la onda portadora, en especial, no necesita asumir funciones como, por ejemplo, la supresión de la desviación de frecuencia y la supresión de ruido de fase relacionadas con la recuperación de la onda portadora y con el consumo de recursos informáticos, simplificando, de esta manera, las funciones del chip de banda base, reduciendo el consumo de energía del chip de banda base; además, dado que el chip de banda base ya no necesita asumir funciones que requieren la ejecución de procedimientos informáticos complejos, como, por ejemplo, la recuperación de la onda portadora o generación de la onda portadora, la complejidad de la técnica y la dificultad del diseño para fabricar el chip de banda base se reducen, lo cual reduce directamente el coste de fabricación del chip de banda base, reduciendo además, de esta manera, el coste de funcionamiento/uso del chip de banda base.
Breve descripción de las figuras
Con el fin de describir las soluciones técnicas en las realizaciones de la presente invención de forma más clara, a continuación se introducen brevemente los dibujos que la acompañan y que se requieren para describir las realizaciones. De manera aparente, los dibujos que se acompañan en la siguiente descripción muestran simplemente algunas realizaciones de la presente invención, y una persona con experiencia normal en la técnica podrá derivar otros dibujos a partir de dichos dibujos que la acompañan sin esfuerzos creativos.
La Figura 1a es un diagrama estructural esquemático de un transceptor de la técnica anterior;
La Figura 1 b es un diagrama esquemático de un flujo de trabajo de un chip de banda base de la técnica anterior;
La Figura 2a es un diagrama estructural esquemático de un receptor según la realización 1 de la presente invención;
5
10
15
20
25
30
35
40
45
La Figura 2b es otro diagrama estructural esquemático de un receptor según la realización 1 de la presente invención;
La Figura 2c es otro diagrama estructural esquemático de un receptor según la realización 1 de la presente invención;
La Figura 2d es un diagrama esquemático de un ejemplo especifico según la realización 1 de la presente invención;
La Figura 3a es un diagrama estructural esquemático de un transmisor según la realización 2 de la presente invención;
La Figura 3b es otro diagrama estructural esquemático de un transmisor según la realización 2 de la presente invención;
La Figura 3c es otro diagrama estructural esquemático de un transmisor según la realización 2 de la presente
invención;
La Figura 4a es un diagrama de flujo de un método para recibir una señal de radiofrecuencia según la realización 3 de la presente invención;
La Figura 4b es otro diagrama de flujo de un método para recibir una señal de radiofrecuencia según la realización 3 de la presente invención;
La Figura 4c es otro diagrama de flujo de un método para recibir una señal de radiofrecuencia según la realización 3 de la presente invención;
La Figura 5a es un diagrama de flujo de un método para transmitir una señal de radiofrecuencia según la realización 4 de la presente invención;
La Figura 5b es otro diagrama de flujo de un método para transmitir una señal de radiofrecuencia según la realización 4 de la presente invención;
La Figura 5c es otro diagrama de flujo de un método para transmitir una señal de radiofrecuencia según la realización 4 de la presente invención;
La Figura 6a es un diagrama estructural esquemático de un sistema para recibir y transmitir una señal de radiofrecuencia según la Realización 5 de la presente invención;
La Figura 6b es un diagrama estructural esquemático de un ejemplo específico de un circuito de radiofrecuencia según la presente invención;
La Figura 6c es un diagrama estructural esquemático de un ejemplo específico de otro circuito de radiofrecuencia según la presente invención; y
La Figura 6d es un diagrama estructural esquemático de un ejemplo específico de otro circuito de radiofrecuencia según la presente invención.
Descripción de las realizaciones
A continuación se describen de forma clara y completa las soluciones técnicas en las realizaciones de la presente invención con referencia a los dibujos que la acompañan en las realizaciones de la presente invención.
De manera aparente, las realizaciones descritas son, meramente, una parte de, y no todas, las realizaciones de la presente invención. Todas las otras realizaciones que una persona con experiencia normal en la técnica obtenga según las realizaciones de la presente invención sin esfuerzos creativos estarán comprendidas dentro del alcance de protección de la presente invención.
Con el fin de aclarar aún más las ventajas de las soluciones técnicas de la presente invención, a continuación se describe la presente invención en detalle con referencia a los dibujos que la acompañan y a las realizaciones.
Realización 1
Un receptor según la presente realización incluye una antena de recepción, un módulo de conversión de frecuencia de extremo frontal, un discriminador de amplitud, un generador de código de amplitud, un corrector de matriz de error binario, un divisor de potencia, un mezclador de frecuencia de conversión ascendente, un generador de frecuencia de oscilador local, y un generador de código de fase de generador de frecuencia.
5
10
15
20
25
30
35
40
45
50
El módulo de conversión de frecuencia de extremo frontal se configura para obtener una señal de radiofrecuencia desde la antena de recepción, convertir la señal de radiofrecuencia obtenida en una señal analógica de frecuencia intermedia, y luego enviar la señal analógica de frecuencia intermedia al discriminador de amplitud, donde el módulo de conversión de frecuencia de extremo frontal incluye un amplificador de bajo ruido, un mezclador de frecuencia de conversión descendente, y un amplificador de ganancia controlada.
El discriminador de amplitud se conecta al módulo de conversión de frecuencia de extremo frontal, y se configura para generar una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, y luego enviar la primera señal por impulso de amplitud de señal al generador de código de amplitud.
El generador de código de amplitud se conecta al discriminador de amplitud, y se configura para convertir la primera señal por impulso de amplitud de señal como una señal por impulso en un primer código digital de amplitud de señal como una señal digital, y luego enviar el primer código digital de amplitud de señal al corrector de matriz de error binario, donde el generador de código de amplitud es un codificador configurado para convertir una señal por impulso en una señal digital.
El corrector de matriz de error binario se conecta al discriminador de amplitud y al generador de código de amplitud, y se configura para generar una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y luego enviar la señal de control de corrección de amplitud al discriminador de amplitud.
El discriminador de amplitud se configura para corregir la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal.
El generador de código de amplitud se configura además para convertir la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el receptor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora. Además, un detector de fase se conecta al módulo de conversión de frecuencia de extremo frontal, y se configura para generar una primera señal por impulso de fase de señal según la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, y luego enviar la primera señal por impulso de fase de señal a un generador de código de fase.
El generador de código de fase se conecta al detector de fase, y se configura para convertir la primera señal por impulso de fase de señal como una señal por impulso en un primer código digital de fase de señal como una señal digital, y luego enviar el primer código digital de fase de señal al corrector de matriz de error binario, donde el generador de código de fase es un codificador configurado para convertir una señal por impulso en una señal digital.
El corrector de matriz de error binario se conecta al detector de fase y al generador de código de fase, y se configura para generar una señal de control de corrección de fase según el primer código digital de fase de señal, y luego enviar la señal de control de corrección de fase al detector de fase.
El detector de fase se configura para corregir la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal.
El generador de código de fase se configura además para convertir la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal, de modo tal que el receptor usa el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
El divisor de potencia se conecta al módulo de conversión de frecuencia de extremo frontal, al discriminador de amplitud, y al detector de fase, y se configura para recibir la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, dividir la señal analógica de frecuencia intermedia en dos señales analógicas de frecuencia intermedia idénticas, y luego enviar las dos señales analógicas de frecuencia intermedia idénticas al discriminador de amplitud y al detector de fase, respectivamente, de modo tal que el discriminador de amplitud genera la primera señal por impulso de amplitud de señal según una de las señales analógicas de frecuencia intermedia enviada por el divisor de potencia, y el detector de fase genera la primera señal por impulso de fase de señal según la otra de las señales analógicas de frecuencia intermedia enviada por el divisor de potencia.
El mezclador de frecuencia de conversión ascendente se conecta al módulo de conversión de frecuencia de extremo frontal, y se configura para llevar a cabo la conversión ascendente en la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, para generar otra señal de radiofrecuencia.
El detector de fase de generador de frecuencia se conecta al generador de frecuencia de oscilador local y al mezclador de frecuencia de conversión ascendente, y se configura para determinar un error de fase y obtener una señal analógica de error de fase del generador de frecuencia de oscilador local según la señal de radiofrecuencia
7
5
10
15
20
25
30
35
40
45
50
generada por el mezclador de frecuencia de conversión ascendente y una señal de radiofrecuencia emitida por el generador de frecuencia de oscilador local.
El generador de código de fase de generador de frecuencia se conecta al detector de fase de generador de frecuencia, y se configura para recibir la señal analógica de error de fase del generador de frecuencia de oscilador local, y convertir la señal analógica de error de fase del generador de frecuencia de oscilador local en un código digital de error de fase del generador de frecuencia de oscilador local.
El corrector de matriz de error binario se conecta al generador de código de fase de generador de frecuencia, y se configura para recibir el código digital de error de fase del generador de frecuencia de oscilador local, y generar una señal de control de corrección según el código digital de error de fase del generador de frecuencia de oscilador local.
El generador de frecuencia de oscilador local se conecta al corrector de matriz de error binario, y se configura para recibir la señal de control de corrección enviada por el corrector de matriz de error binario, y corregir un código digital de fase de señal de oscilador local según la señal de control de corrección.
El mezclador de frecuencia de conversión ascendente se conecta al amplificador de ganancia controlada en el módulo de conversión de frecuencia de extremo frontal, y el mezclador de frecuencia de conversión descendente en el módulo de conversión de frecuencia de extremo frontal se conecta al detector de fase de generador de frecuencia.
De manera específica, en la presente realización, tal como se muestra en la Figura 2a, un receptor puede incluir una antena de recepción 21, un módulo de conversión de frecuencia de extremo frontal 22, un discriminador de amplitud 23, un generador de código de amplitud 24, y un corrector de matriz de error binario 25. El módulo de conversión de frecuencia de extremo frontal 22 obtiene una señal de radiofrecuencia desde la antena de recepción 21; y el módulo de conversión de frecuencia de extremo frontal 22 convierte la señal de radiofrecuencia obtenida en una señal analógica de frecuencia intermedia, y luego envía la señal analógica de frecuencia intermedia al discriminador de amplitud 23.
El módulo de conversión de frecuencia de extremo frontal 22 incluye un amplificador de bajo ruido 221, un mezclador de frecuencia de conversión descendente 222, y un amplificador de ganancia controlada 223.
El discriminador de amplitud 23 se conecta al módulo de conversión de frecuencia de extremo frontal 22; y el discriminador de amplitud 23 genera una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal 22, y luego envía la primera señal por impulso de amplitud de señal al generador de código de amplitud 24.
El generador de código de amplitud 24 se conecta al discriminador de amplitud 23; y el generador de código de amplitud 24 convierte la primera señal por impulso de amplitud de señal en un primer código digital de amplitud de señal, y luego envía el primer código digital de amplitud de señal al corrector de matriz de error binario 25.
El corrector de matriz de error binario 25 se conecta al discriminador de amplitud 23; el corrector de matriz de error binario 25 genera una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y luego envía la señal de control de corrección de amplitud al discriminador de amplitud 23.
El discriminador de amplitud 23 corrige la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal.
El generador de código de amplitud 24 convierte la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el receptor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora.
En esta realización de la presente invención, el corrector de matriz de error binario puede llevar a cabo la corrección del error binario en un error de un código digital generado en un transmisor/el receptor. El error del código digital en el receptor se genera, principalmente, por razones que incluyen: en un enlace de hardware de un transmisor que lleva a cabo la comunicación de datos con el receptor, se origina una desviación para una cierta probabilidad durante la transmisión de una señal eléctrica, de modo tal que se origina un error en un código digital que genera el receptor según una señal recibida; un error se origina en un proceso de transmisión espacial de comunicaciones por radio; y en un enlace de hardware del receptor, se origina una desviación para una cierta probabilidad durante la transmisión de una señal eléctrica, de modo tal que se origina un error en un código digital en el receptor. Además, el error del código digital en el transmisor se origina, principalmente, por razones que incluyen: en un enlace de hardware del transmisor, se origina una desviación para una cierta probabilidad durante la transmisión de una señal eléctrica, de modo tal que se origina un error en un código digital en el transmisor.
Se puede observar que los correctores de matriz de error binario en el receptor y el transmisor pueden ser el mismo. Un ejemplo se describe a continuación:
5
10
15
20
25
30
35
40
45
50
55
Una fuente de código estándar, por ejemplo, una fuente de código estándar QAM en un protocolo, que se ha formulado en un protocolo de comunicaciones, como, por ejemplo, una matriz de error binario digital de amplitud de señal estándar, una matriz de error binario digital de fase de señal, y una matriz de error binarlo digital de fase de generador de frecuencia, se pueden prealmacenar en el corrector de matriz de error binario. Una persona experta puede prealmacenar la fuente de código en el corrector de matriz de error binario, de modo tal que el corrector de matriz de error binarlo compara los datos estándar con el código digital de amplitud de señal, el código digital de fase de señal, y el código digital de fase de generador de frecuencia que recibe el receptor o que genera el transmisor, y emite un error binario digital de amplitud de señal, un error binario digital de fase de señal, y un error binario digital de fase de generador de frecuencia.
El error binarlo digital de amplitud de señal, el error binarlo digital de fase de señal, y el error binario digital de fase de generador de frecuencia pueden suscitarse de múltiples formas; por ejemplo, los caracteres del segmento A en un código digital de amplitud de señal estándar prealmacenado son 1010, y los caracteres del segmento A en un código digital de amplitud de señal analizados por el receptor según una señal de radiofrecuencia recibida son 1011, por consiguiente, el corrector de matriz de error binarlo puede obtener un error binario digital de amplitud de señal llevando a cabo una simple suma o resta binaria, es decir, 1011 -1010 = 1.
Además, puede haber múltiples procesos en los cuales el corrector de matriz de error binario analiza un código digital de amplitud de señal, un código digital de fase de señal, y un código digital de error de fase del generador de frecuencia de oscilador local, y obtiene una señal de control de corrección correspondiente. A continuación se describen soluciones a modo de ejemplo utilizando un ejemplo.
La Figura 2d muestra un proceso en el cual un corrector de matriz de error binario en un circuito de radiofrecuencia de un receptor o un transmisor analiza un código digital de amplitud de señal, un código digital de fase de señal, y un código digital de error de fase del generador de frecuencia de oscilador local en un escenario 64QAM. Los cuadrados marcados con barras oblicuas indican fuentes de código estándar correspondientes al código digital de amplitud de señal, los cuadrados marcados con cuadrículas indican fuentes de código estándar correspondientes al código digital de fase de señal, y los cuadrados totalmente marcados en negro indican fuentes de código estándar correspondientes al código digital de error de fase del generador de frecuencia de oscilador local; dichas fuentes de código estándar pueden ser fuentes de código estándar QAM prealmacenadas en el corrector de matriz de error binarlo, y dichas fuentes de código estándar QAM se han descrito en protocolos existentes, de modo tal que una persona experta puede aprender dichas fuentes de código estándar QAM a partir de los protocolos directamente.
Cuando el código digital de amplitud de señal en un circuito de radiofrecuencia se transfiere al corrector de matriz de error binario, el corrector de matriz de error binario puede, usando un medio técnico existente, por ejemplo, usando un comparador, comparar el código digital de amplitud de señal en el circuito de radiofrecuencia con un código digital de amplitud de señal en la fuente de código QAM estándar; es decir, el corrector de matriz de error binario puede comparar el código digital de amplitud de señal en el circuito de radiofrecuencia con los datos correspondientes a los cuadrados marcados con barras oblicuas que se muestran en la Figura 2d; obtener una diferencia entre ellos llevando a cabo una simple suma o resta binaria; y luego emitir una señal analógica de control de corrección de amplitud de señal correspondiente según la diferencia obtenida usando un modulador IA.
Después de la transferencia de la señal analógica de control de corrección de amplitud de señal emitida por el corrector de matriz de error binario al discriminador de amplitud, el discriminador de amplitud puede corregir un código digital de amplitud de señal según la señal analógica de control de corrección de amplitud de señal.
Además, el proceso de error binario precedente se puede repetir muchas veces, con el fin de asegurar que el código digital de amplitud de señal sea correcto.
De manera similar, el corrector de matriz de error binario puede procesar el código digital de fase de señal y el código digital de error de fase del generador de frecuencia de oscilador local usando el proceso anterior. Es decir, en esta realización de la presente invención, el corrector de matriz de error binarlo puede corregir un código digital de amplitud de señal, un código digital de fase de señal, y un código digital de error de fase del generador de frecuencia de oscilador local en un receptor, un transmisor, o un transceptor (por ejemplo, el circuito de radiofrecuencia que Integra las funciones de recepción y transmisión que se muestran en la Figura 6b, la Figura 6c, o la Figura 6d) usando el proceso anterior.
Se puede observar además que en la presente realización, el anterior proceso de corrección de error binarlo puede ser aplicable a todos los escenarios de 1024QAM, 2048QAM, 4096QAM, y similares, para implementar la recuperación de la onda portadora o generación de la onda portadora en los escenarios de 1024QAM, 2048QAM, 4096QAM, y similares; y una estructura de un circuito de radiofrecuencia no cambia, y se puede fabricar usando dispositivos de producción Industrial existentes.
Además, el receptor según la presente realización puede, tal y como se muestra en la Figura 2b, Incluir además un detector de fase 26, un generador de código de fase 27, y un divisor de potencia 28.
5
10
15
20
25
30
35
40
45
50
El detector de fase 26 se conecta al módulo de conversión de frecuencia de extremo frontal 22, y se configura para generar una primera señal por Impulso de fase de señal según la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal 22, y luego enviar la primera señal por impulso de fase de señal al generador de código de fase 27.
El generador de código de fase 27 se conecta al detector de fase 26, y se configura para convertir la primera señal por impulso de fase de señal como una señal por impulso en un primer código digital de fase de señal como una señal digital, y luego enviar el primer código digital de fase de señal al corrector de matriz de error binario 25, donde el generador de código de fase 27 es un codificador configurado para convertir una señal por impulso en una señal digital.
El corrector de matriz de error binario 25 se conecta al detector de fase 26 y al generador de código de fase 27, y se configura para generar una señal de control de corrección de fase según el primer código digital de fase de señal, y luego enviar la señal de control de corrección de fase al detector de fase 26.
El detector de fase 26 se configura para corregir la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal.
El generador de código de fase 27 se configura además para convertir la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal, de modo tal que el receptor usa el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
El divisor de potencia 28 se conecta al módulo de conversión de frecuencia de extremo frontal 22, al discriminador de amplitud 23, y al detector de fase 26, y se configura para recibir la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal 22, dividir la señal analógica de frecuencia intermedia en dos señales analógicas de frecuencia intermedia idénticas, y luego enviar las dos señales analógicas de frecuencia intermedia idénticas al discriminador de amplitud 23 y al detector de fase 26, respectivamente, de modo tal que el discriminador de amplitud 23 genera la primera señal por impulso de amplitud de señal según una de las señales analógicas de frecuencia intermedia enviada por el divisor de potencia 28, y el detector de fase 26 genera la primera señal por impulso de fase de señal según la otra de las señales analógicas de frecuencia intermedia enviada por el divisor de potencia 28.
De manera específica, en la presente realización, el detector de fase 26 se conecta al módulo de conversión de frecuencia de extremo frontal 22; y el detector de fase 26 genera la primera señal por impulso de fase de señal según la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal 22, y luego envía la primera señal por impulso de fase de señal al generador de código de fase 27.
El generador de código de fase 27 se conecta al detector de fase 26; y el generador de código de fase 27 convierte la primera señal por impulso de fase de señal en el primer código digital de fase de señal, y luego envía el primer código digital de fase de señal al corrector de matriz de error binario 25.
El corrector de matriz de error binario 25 se conecta al detector de fase 26; y el corrector de matriz de error binario 25 genera la señal de control de corrección de fase según el primer código digital de fase de señal, y luego envía la señal de control de corrección de fase al detector de fase 26.
El detector de fase 26 corrige la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal.
El generador de código de fase 27 convierte la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal, de modo tal que el receptor usa el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
El divisor de potencia 28 se conecta al módulo de conversión de frecuencia de extremo frontal 22, al discriminador de amplitud 23, y al detector de fase 26; y el divisor de potencia 28 recibe la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal 22, divide la señal analógica de frecuencia intermedia en dos señales analógicas de frecuencia intermedia idénticas, y luego envía las dos señales analógicas de frecuencia intermedia idénticas al discriminador de amplitud 23 y al detector de fase 26, respectivamente, de modo tal que el discriminador de amplitud 23 genera la primera señal por impulso de amplitud de señal según una de las señales analógicas de frecuencia intermedia, y el detector de fase 26 genera la primera señal por impulso de fase de señal según la otra de las señales analógicas de frecuencia intermedia.
Además, el receptor según la presente realización puede, tal y como se muestra en la Figura 2c, incluir además un mezclador de frecuencia de conversión ascendente 29, un generador de frecuencia de oscilador local 210, un detector de fase de generador de frecuencia 211, y un generador de código de fase de generador de frecuencia 212.
5
10
15
20
25
30
35
40
45
50
El mezclador de frecuencia de conversión ascendente 29 se conecta al módulo de conversión de frecuencia de extremo frontal 22; y el mezclador de frecuencia de conversión ascendente 29 lleva a cabo la conversión ascendente en la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal 22, para generar otra señal de radiofrecuencia.
El detector de fase de generador de frecuencia 211 se conecta al generador de frecuencia de oscilador local 210 y al mezclador de frecuencia de conversión ascendente 29; y el detector de fase de generador de frecuencia 211 determina un error de fase y obtiene una señal analógica de error de fase del generador de frecuencia de oscilador local 210 según la señal de radiofrecuencia generada por el mezclador de frecuencia de conversión ascendente 29 y una señal de radiofrecuencia emitida por el generador de frecuencia de oscilador local 210.
El generador de código de fase de generador de frecuencia 212 se conecta al detector de fase de generador de frecuencia 211; y el generador de código de fase de generador de frecuencia 212 recibe la señal analógica de error de fase del generador de frecuencia de oscilador local 210, y convierte la señal analógica de error de fase del generador de frecuencia de oscilador local 210 en un código digital de error de fase del generador de frecuencia de oscilador local.
El corrector de matriz de error binarlo 25 se conecta al generador de código de fase de generador de frecuencia 212; y el corrector de matriz de error binarlo 25 recibe el código digital de error de fase del generador de frecuencia de oscilador local, y genera una señal de control de corrección según el código digital de error de fase del generador de frecuencia de oscilador local.
El generador de frecuencia de oscilador local 210 se conecta al corrector de matriz de error binario 25; y el generador de frecuencia de oscilador local 210 recibe la señal de control de corrección enviada por el corrector de matriz de error binario 25, y corrige el código digital de fase de señal de oscilador local según la señal de control de corrección.
El mezclador de frecuencia de conversión ascendente 29 se conecta al amplificador de ganancia controlada en el módulo de conversión de frecuencia de extremo frontal 22.
Se puede observar que, en el transmisor que se muestra en la Figura 2c, una memoria intermedia 1 y una memoria Intermedia 2 en la Figura 2c se configuran para almacenar el código digital de amplitud de señal y el código digital de fase emitidos por el generador de código de amplitud 24 y el generador de código de fase 27, y sincronizar y actualizar el código digital de amplitud de señal y el código digital de fase almacenados; se puede observar que una manera específica de ¡mplementaclón para sincronizar y actualizar los datos almacenados (por ejemplo, el código digital de amplitud de señal y código digital de fase en la presente realización) por parte de la memoria intermedia puede ser cualquier manera que sea conocida por una persona experta en la técnica.
Análisis de los efectos beneficiosos de la presente realización:
En esta realización de la presente invención, los componentes como, por ejemplo, un corrector de matriz de error binarlo, un discriminador de amplitud, un detector de fase, un generador de código de amplitud, y un generador de código de fase se añaden a un extremo frontal de un circuito de radiofrecuencia de un receptor, de modo tal que el receptor/un transmisor puedan comparar, usando el corrector de matriz de error binario, un código digital de amplitud de señal, un código digital de fase de señal, y un código digital de fase de generador de frecuencia en el circuito de radiofrecuencia con una fuente de código estándar prealmacenada en el corrector de fase de señal, y corregir el código digital de amplitud de señal, el código digital de fase de señal, y el código digital de fase de generador de frecuencia en el circuito de radiofrecuencia, llevando a cabo, de esta manera, la recuperación de la onda portadora o generación de la onda portadora en el circuito de radiofrecuencia.
En comparación con la técnica anterior, un chip de banda base ya no necesita llevar a cabo la recuperación de la onda portadora o generación de la onda portadora, en especial, no necesita asumir funciones como, por ejemplo, la supresión de la desviación de frecuencia y la supresión de ruido de fase relacionadas con la recuperación de la onda portadora y con el consumo de recursos informáticos, simplificando, de esta manera, las funciones del chip de banda base, reduciendo el consumo de energía del chip de banda base; además, dado que el chip de banda base ya no necesita asumir funciones que requieren la ejecución de procedimientos informáticos complejos, como, por ejemplo, la recuperación de la onda portadora o generación de la onda portadora, la complejidad de la técnica y la dificultad del diseño para fabricar el chip de banda base se reducen, lo cual reduce directamente el coste de fabricación del chip de banda base, reduciendo además, de esta manera, el coste de funcionamiento/uso del chip de banda base.
Realización 2
Un transmisor según la presente realización incluye un mezclador de frecuencia de conversión descendente, un discriminador de amplitud, un generador de código de amplitud, un corrector de matriz de error binario, un generador de frecuencia de oscilador local, un detector de fase, un generador de código de fase, un divisor de potencia, un
5
10
15
20
25
30
35
40
45
50
modulador, un amplificador de ganancia controlada, un mezclador de frecuencia de conversión ascendente, un amplificador de potencia, y una antena de transmisión.
El mezclador de frecuencia de conversión descendente se conecta al generador de frecuencia de oscilador local, y se configura para convertir una señal de radiofrecuencia a enviarse que se obtiene del generador de frecuencia de oscilador local en una señal analógica de frecuencia intermedia, y luego enviar la señal analógica de frecuencia intermedia al discrlmlnador de amplitud.
El discriminador de amplitud se conecta al mezclador de frecuencia de conversión descendente, y se configura para generar una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia enviada por el mezclador de frecuencia de conversión descendente, y luego enviar la primera señal por impulso de amplitud de señal al generador de código de amplitud.
El generador de código de amplitud se conecta al discriminador de amplitud, y se configura para convertir la primera señal por impulso de amplitud de señal como una señal por impulso en un primer código digital de amplitud de señal como una señal digital, y luego enviar el primer código digital de amplitud de señal al corrector de matriz de error binario, donde el generador de código de amplitud es un codificador configurado para convertir una señal por impulso en una señal digital.
El corrector de matriz de error binario se conecta al discriminador de amplitud y al generador de código de amplitud, y se configura para generar una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y luego enviar la señal de control de corrección de amplitud al discriminador de amplitud.
El discriminador de amplitud se configura además para corregir la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal.
El generador de código de amplitud se configura además para convertir la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el transmisor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora.
Además, el detector de fase se conecta al mezclador de frecuencia de conversión descendente, y se configura para generar una primera señal por Impulso de fase de señal según la señal analógica de frecuencia intermedia enviada por el mezclador de frecuencia de conversión descendente, y luego enviar la primera señal por impulso de fase de señal al generador de código de fase.
El generador de código de fase se conecta al detector de fase, y se configura para convertir la primera señal por Impulso de fase de señal como una señal por impulso en un primer código digital de fase de señal como una señal digital, y luego enviar el primer código digital de fase de señal al corrector de matriz de error binario, donde el generador de código de fase es un codificador configurado para convertir una señal por impulso en una señal digital.
El corrector de matriz de error binario se conecta al detector de fase y al generador de código de fase, y se configura además para generar una señal de control de corrección de fase según el primer código digital de fase de señal, y luego enviar la señal de control de corrección de fase al detector de fase.
El detector de fase se configura para corregir la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal.
El generador de código de fase se configura además para convertir la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal, de modo tal que el transmisor usa el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
El divisor de potencia se conecta al mezclador de frecuencia de conversión descendente, al discriminador de amplitud, y al detector de fase, y se configura para recibir la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, dividir la señal analógica de frecuencia intermedia en dos señales analógicas de frecuencia intermedia idénticas, y luego enviar las dos señales analógicas de frecuencia intermedia idénticas al discriminador de amplitud y al detector de fase, respectivamente, de modo tal que el discriminador de amplitud genera la primera señal por impulso de amplitud de señal según una de las señales analógicas de frecuencia intermedia enviada por el divisor de potencia, y el detector de fase genera la primera señal por impulso de fase de señal según la otra de las señales analógicas de frecuencia intermedia enviada por el divisor de potencia.
5
10
15
20
25
30
35
40
45
50
El modulador se conecta al generador de código de fase y al generador de código de amplitud, y se configura para generar otra señal analógica de frecuencia intermedia según el segundo código digital de fase de señal y el segundo código digital de amplitud de señal.
El mezclador de frecuencia de conversión ascendente se conecta al generador de frecuencia de oscilador local y al modulador, y se configura para regenerar una señal de radiofrecuencia según la señal analógica de frecuencia intermedia generada por el modulador y la señal de radiofrecuencia emitida por el generador de frecuencia de oscilador local, y enviar la señal de radiofrecuencia regenerada al amplificador de potencia.
La antena de transmisión se conecta al amplificador de potencia, y se configura para transmitir la señal de radiofrecuencia regenerada que ha procesado el amplificador de potencia, donde el amplificador de potencia se conecta al mezclador de frecuencia de conversión ascendente.
De manera específica, en la presente realización, tal y como se muestra en la Figura 3a, un transmisor puede incluir un mezclador de frecuencia de conversión descendente 31, un discriminador de amplitud 32, un generador de código de amplitud 33, un corrector de matriz de error binario 34, y un generador de frecuencia de oscilador local 35.
El mezclador de frecuencia de conversión descendente 31 se conecta al generador de frecuencia de oscilador local 35, y convierte una señal de radiofrecuencia a enviarse que se obtiene del generador de frecuencia de oscilador local 35 en una señal analógica de frecuencia intermedia, y luego envía la señal analógica de frecuencia intermedia al discriminador de amplitud 32.
El discriminador de amplitud 32 se conecta al mezclador de frecuencia de conversión descendente 31; y el discriminador de amplitud 32 genera una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia enviada por el mezclador de frecuencia de conversión descendente 31, y luego envía la primera señal por impulso de amplitud de señal al generador de código de amplitud 33.
El generador de código de amplitud 33 se conecta al discriminador de amplitud 32; y el generador de código de amplitud 33 convierte la primera señal por impulso de amplitud de señal en un primer código digital de amplitud de señal, y luego envía el primer código digital de amplitud de señal al corrector de matriz de error binario 34.
El corrector de matriz de error binario 34 se conecta al discriminador de amplitud 32; y el corrector de matriz de error binario 34 genera una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y luego envía la señal de control de corrección de amplitud al discriminador de amplitud 32.
El discriminador de amplitud 32 corrige la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal.
El generador de código de amplitud 33 convierte la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el transmisor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la
onda portadora.
Además, el transmisor según la presente realización puede, tal y como se muestra en la Figura 3b, incluir un divisor de potencia 36, un detector de fase 37, y un generador de código de fase 38.
El detector de fase 37 se conecta al mezclador de frecuencia de conversión descendente 31; y el detector de fase 37 genera la primera señal por impulso de fase de señal según la señal analógica de frecuencia intermedia enviada por el mezclador de frecuencia de conversión descendente 31, y luego envía la primera señal por impulso de fase de señal al generador de código de fase 38.
El generador de código de fase 38 se conecta al detector de fase 37; y el generador de código de fase 38 convierte la primera señal por impulso de fase de señal en el primer código digital de fase de señal, y luego envía el primer código digital de fase de señal al corrector de matriz de error binario 34.
El corrector de matriz de error binario 34 se conecta al detector de fase 37; y el corrector de matriz de error binario 34 genera la señal de control de corrección de fase según el primer código digital de fase de señal, y luego envía la señal de control de corrección de fase al detector de fase 37.
El detector de fase 37 corrige la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal.
El generador de código de fase 38 convierte la segunda señal por impulso de fase de señal en el segundo código digital de fase de señal, de modo tal que el transmisor usa el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
5
10
15
20
25
30
35
40
45
50
El divisor de potencia 36 se conecta al mezclador de frecuencia de conversión descendente 31, al discriminador de amplitud 32, y al detector de fase 37; y el divisor de potencia 36 recibe la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, divide la señal analógica de frecuencia intermedia en dos señales analógicas de frecuencia intermedia idénticas, y luego envía las dos señales analógicas de frecuencia intermedia idénticas al discriminador de amplitud 32 y al detector de fase 37, respectivamente, de modo tal que el discriminador de amplitud 32 genera la primera señal por impulso de amplitud de señal según una de las señales analógicas de frecuencia intermedia, y el detector de fase 37 genera la primera señal por impulso de fase de señal según la otra de las señales analógicas de frecuencia intermedia.
Además, el transmisor según la presente realización puede, tal y como se muestra en la Figura 3c, incluir un modulador 39, un amplificador de ganancia controlada 310, un mezclador de frecuencia de conversión ascendente 311, un amplificador de potencia 312, y una antena de transmisión 313.
El modulador 30 se conecta al generador de código de fase 38 y al generador de código de amplitud 33; y el modulador 30 genera otra señal analógica de frecuencia intermedia según el segundo código digital de fase de señal y el segundo código digital de amplitud de señal.
El mezclador de frecuencia de conversión ascendente 311 se conecta al generador de frecuencia de oscilador local 35 y al modulador 39; y el mezclador de frecuencia de conversión ascendente 311 regenera una señal de radiofrecuencia según la señal analógica de frecuencia intermedia generada por el modulador 39 y la señal de radiofrecuencia emitida por el generador de frecuencia de oscilador local 35, y envía la señal de radiofrecuencia regenerada al amplificador de potencia 312.
La antena de transmisión 313 se conecta al amplificador de potencia 312; el amplificador de potencia 312 se conecta al mezclador de frecuencia de conversión ascendente 311; y la antena de transmisión 313 transmite la señal de radiofrecuencia regenerada que ha procesado el amplificador de potencia 312.
Se puede observar que las funciones y las formas de ejecución de una memoria intermedia 5 y una memoria intermedia 6 en la Figura 3c son las mismas que las de la memoria intermedia 1 y la memoria intermedia 2 en la Figura 2c, ambas sincronizan y actualizan un código digital de amplitud de señal y un código digital de fase almacenados.
Se puede observar además que una memoria intermedia 3 y una memoria intermedia 4 se incluyen en la Figura 3c, y pueden recibir y almacenar una señal enviada por el chip de banda base, y transferir la señal almacenada al modulador 39. Este medio de transmisión de señal y manera de procesamiento de señal del chip de banda base —► la memoria intermedia 3/memoria intermedia 4 —> el modulador 39 puede ser una manera conocida por una persona experta en la técnica.
Se utiliza un medio técnico existente.
Análisis de los efectos beneficiosos de la presente realización:
En esta realización de la presente invención, los componentes como, por ejemplo, un corrector de matriz de error binario, un discriminador de amplitud, un detector de fase, un generador de código de amplitud, y un generador de código de fase se añaden a un extremo frontal de un circuito de radiofrecuencia de un transmisor, de modo tal que un receptor/el transmisor pueden comparar, usando el corrector de matriz de error binario, un código digital de amplitud de señal, un código digital de fase de señal, y un código digital de fase de generador de frecuencia en el circuito de radiofrecuencia con una fuente de código estándar prealmacenada en el corrector de matriz de error binario, y corregir el código digital de amplitud de señal, el código digital de fase de señal, y el código digital de fase de generador de frecuencia en el circuito de radiofrecuencia, llevando a cabo, de esta manera, la recuperación de la onda portadora o generación de la onda portadora en el circuito de radiofrecuencia.
En comparación con la técnica anterior, un chip de banda base ya no necesita llevar a cabo la recuperación de la onda portadora o generación de la onda portadora, en especial, no necesita asumir funciones como, por ejemplo, la supresión de la desviación de frecuencia y la supresión de ruido de fase relacionadas con la recuperación de la onda portadora y con el consumo de recursos informáticos, simplificando, de esta manera, las funciones del chip de banda base, reduciendo el consumo de energía del chip de banda base; además, dado que el chip de banda base ya no necesita asumir funciones que requieren la ejecución de procedimientos informáticos complejos, como, por ejemplo, la recuperación de la onda portadora o generación de la onda portadora, la complejidad de la técnica y la dificultad del diseño para fabricar el chip de banda base se reducen, lo cual reduce directamente el coste de fabricación del chip de banda base, reduciendo además, de esta manera, el coste de funcionamiento/uso del chip de banda base.
Realización 3
Esta realización de la presente invención provee un método para recibir una señal de radiofrecuencia, el cual lleva a cabo un receptor. Según se muestra en la Figura 4a, el método incluye:
14
5
10
15
20
25
30
35
40
45
401. Un receptor recibe una señal de radiofrecuencia, y convierte una señal de radiofrecuencia obtenida en una señal analógica de frecuencia intermedia.
402. Generar una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia.
403. Convertir la primera señal por impulso de amplitud de señal en un primer código digital de amplitud de señal.
404. Generar una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y corregir la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por Impulso de amplitud de señal.
405. Convertir la segunda señal por Impulso de amplitud de señal en un segundo código digital de amplitud de señal, y usar el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora. En una forma paralela, tal y como se muestra en la Figura 4b, el método para recibir una señal de radiofrecuencia que se provee mediante la presente realización puede Incluir además:
406. El receptor divide la señal analógica de frecuencia intermedia en dos señales analógicas de frecuencia intermedia Idénticas.
407. Generar una primera señal por Impulso de fase de señal según la señal analógica de frecuencia intermedia.
408. Convertir la primera señal por Impulso de fase de señal en un primer código digital de fase de señal.
409. Generar una señal de control de corrección de fase según el primer código digital de fase de señal, y corregir la primera señal por Impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por Impulso de fase de señal.
410. Convertir la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal, y usar el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
Además, tal y como se muestra en la Figura 4c, el método para recibir una señal de radiofrecuencia provisto por la presente realización Incluye:
411. El receptor lleva a cabo la conversión ascendente en la señal analógica de frecuencia intermedia para generar otra señal de frecuencia.
412. Determinar un error de fase y obtener una señal analógica de error de fase de un generador de frecuencia de oscilador local según la otra señal de radiofrecuencia y una señal de radiofrecuencia emitida por el generador de frecuencia de oscilador local en el receptor.
413. Convertir la señal analógica de error de fase del generador de frecuencia de oscilador local en un código digital de error de fase del generador de frecuencia de oscilador local.
414. Generar una señal de control de corrección según el código digital de error de fase del generador de frecuencia de oscilador local.
415. Corregir el código digital de fase de señal de oscilador local según la señal de control de corrección.
En la presente realización, una función de recuperación de la onda portadora o generación de la onda portadora se puede implementar en una porción del circuito de radiofrecuencia de un receptor; en comparación con la técnica anterior, un chip de banda base ya no necesita llevar a cabo la recuperación de la onda portadora o generación de la onda portadora, en especial, no necesita asumir funciones como, por ejemplo, la supresión de la desviación de frecuencia y la supresión de ruido de fase relacionadas con la recuperación de la onda portadora y con el consumo de recursos informáticos, simplificando, de esta manera, las funciones del chip de banda base, reduciendo el consumo de energía del chip de banda base; además, dado que el chip de banda base ya no necesita asumir funciones que requieren la ejecución de procedimientos informáticos complejos, como, por ejemplo, la recuperación de la onda portadora o generación de la onda portadora, la complejidad de la técnica y la dificultad del diseño para fabricar el chip de banda base se reducen, lo cual reduce directamente el coste de fabricación del chip de banda base, reduciendo además, de esta manera, el coste de funcionamiento/uso del chip de banda base.
Realización 4
Esta realización de la presente invención provee un método para transmitir una señal de radiofrecuencia, el cual lleva a cabo un transmisor. Tal y como se muestra en la Figura 5a, el método incluye:
5
10
15
20
25
30
35
40
45
501. Un transmisor convierte una señal de radiofrecuencia a enviarse en una señal analógica de frecuencia intermedia.
502. Generar una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia.
503. Convertir la primera señal por impulso de amplitud de señal en un primer código digital de amplitud de señal.
504. Generar una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y corregir la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal.
505. Convertir la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el transmisor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora.
En una forma paralela, tal y como se muestra en la Figura 5b, el método para transmitir una señal de radiofrecuencia provisto por la presente realización, después de la conversión de una señal de radiofrecuencia a enviarse en una señal analógica de frecuencia intermedia, incluye además:
506. El transmisor divide la señal analógica de frecuencia intermedia en dos señales analógicas de frecuencia intermedia idénticas.
507. Generar una primera señal por impulso de fase de señal según la señal analógica de frecuencia intermedia.
508. Convertir la primera señal por impulso de fase de señal en un primer código digital de fase de señal.
509. Generar una señal de control de corrección de fase según el primer código digital de fase de señal, y corregir la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal.
510. Convertir la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal.
Además, tal y como se muestra en la Figura 5c, el método para transmitir una señal de radiofrecuencia provisto por la presente realización incluye además:
511. El transmisor genera otra señal analógica de frecuencia intermedia según el segundo código digital de fase de señal y el segundo código digital de amplitud de señal.
512. Regenerar una señal de radiofrecuencia según la otra señal analógica de frecuencia intermedia generada y una señal de radiofrecuencia emitida por un generador de frecuencia de oscilador local en el transmisor.
513. Transmitirla señal de radiofrecuencia regenerada después de llevar a cabo la amplificación de potencia en la señal de radiofrecuencia regenerada.
En la presente realización, una función de la recuperación de la onda portadora o generación de la onda portadora se puede implementar en una porción del circuito de radiofrecuencia de un transmisor; en comparación con la técnica anterior, un chip de banda base ya no necesita llevar a cabo la recuperación de la onda portadora o generación de la onda portadora, en especial, no necesita asumir funciones como, por ejemplo, la supresión de la desviación de frecuencia y la supresión de ruido de fase relacionadas con la recuperación de la onda portadora y con el consumo de recursos informáticos, simplificando, de esta manera, las funciones del chip de banda base, reduciendo el consumo de energía del chip de banda base; además, dado que el chip de banda base ya no necesita asumir funciones que requieren la ejecución de procedimientos informáticos complejos, como, por ejemplo, la recuperación de la onda portadora o generación de la onda portadora, la complejidad de la técnica y la dificultad del diseño para fabricar el chip de banda base se reducen, lo cual reduce directamente el coste de fabricación del chip de banda base, reduciendo además, de esta manera, el coste de funcionamiento/uso del chip de banda base.
Realización 5
Esta realización de la presente invención provee un sistema para recibir y transmitir una señal de radiofrecuencia, el cual, tal y como se muestra en la Figura 6a, incluye:
un receptor 61 y un transmisor 62.
El sistema para recibir y transmitir una señal de radiofrecuencia según la presente realización incluye el receptor según la Realización 1 y el transmisor según la Realización 2.
5
10
15
20
25
30
35
40
45
En la presente realización, el receptor 61 y el transmisor 62 pueden recibir y transmitir una señal de radiofrecuencia usando una red radio, donde una manera de implementación específica puede ser cualquier manera conocida por una persona experta en la técnica.
Se puede observar que un extremo del sistema para recibir y transmitir una señal de radiofrecuencia según la presente realización puede tener funciones tanto del receptor como del transmisor; es decir, el receptor según la Realización 1 y el transmisor según la Realización 2 se integran en un mismo circuito de radiofrecuencia; además, una persona experta en la técnica puede, usando un medio técnico común, permitir que un corrector de matriz de error binario asuma funciones tanto del transmisor como del receptor, de modo tal que un circuito de radiofrecuencia tenga funciones tanto del receptor según la Realización 1 como del transmisor según la Realización 2, por ejemplo, tal y como se muestra en la Figura 6b:
Los circuitos de radiofrecuencia del transmisor y receptor se integran de forma conjunta, y comparten un corrector de matriz de error binario; además, una manera específica de llevar a cabo la recuperación de la onda portadora o generación de la onda portadora por parte del circuito de radiofrecuencia que se muestra en la Figura 6b y se conecta al chip de banda base puede ser la misma que la de realizaciones anteriores.
Además, tal y como se muestra en la Figura 6c, el circuito de radiofrecuencia que se muestra en la Figura 6b incluye además dos filtros, donde los dos filtros llevan a cabo, de forma separada, la cancelación de interferencia en una señal que atraviesa una antena de recepción o una antena de transmisión; en la presente realización, una manera específica de implementación para llevar a cabo la cancelación de interferencia usando un filtro puede ser una manera conocida por una persona experta en la técnica.
Además, tal y como se muestra en la Figura 6d, el circuito de radiofrecuencia que se muestra en la Figura 6b incluye además un duplexor, donde el duplexor lleva a cabo la cancelación de interferencia en una señal que atraviesa una antena de transcepción; en la presente realización, una manera específica de implementación para llevar a cabo la cancelación de interferencia usando un duplexor puede ser una manera conocida por una persona experta en la técnica.
En la presente realización, una función de recuperación de la onda portadora o generación de la onda portadora se puede implementar en una porción del circuito de radiofrecuencia de un transmisor/receptor en un sistema para recibir y transmitir una señal de radiofrecuencia; en comparación con la técnica anterior, un chip de banda base del sistema para recibir y transmitir una señal de radiofrecuencia ya no necesita llevar a cabo la recuperación de la onda portadora o generación de la onda portadora, en especial, no necesita asumir funciones como, por ejemplo, la supresión de la desviación de frecuencia y la supresión de ruido de fase relacionadas con la recuperación de la onda portadora y consumo de recursos informáticos, simplificando, de esta manera, las funciones del chip de banda base, reduciendo el consumo de energía del chip de banda base, y reduciendo el consumo de energía de funcionamiento del transmisor/receptor, lo cual reduce el consumo de energía del sistema para recibir y transmitir una señal de radiofrecuencia que incluye el transmisor/receptor, ahorra energía eléctrica, reduciendo de esta manera el coste de funcionamiento de todo el sistema.
Una persona con experiencia normal en la técnica podrá comprender que todos o una parte de los procesos de los métodos en las realizaciones se pueden implementar por un programa informático que ordena el hardware relevante. El programa se puede almacenar en un medio de almacenamiento legible por ordenador. Cuando el programa se ejecuta, se llevan a cabo los procesos de los métodos en las realizaciones. El medio de almacenamiento que precede puede incluir: un disco magnético, un disco óptico, una memoria de solo lectura (ROM, por sus siglas en inglés), una memoria de acceso aleatorio (RAM, por sus siglas en inglés), o similares.
Las anteriores descripciones son meramente realizaciones específicas de la presente invención, pero no pretenden limitar el alcance de protección de la presente invención. Cualquier variación o reemplazo descubierto inmediatamente por una persona experta en la técnica dentro del alcance técnico descrito en la presente invención caerá dentro del alcance de protección de la presente invención. Por lo tanto, el alcance de protección de la presente invención estará sujeto al alcance de protección de las reivindicaciones.

Claims (15)

  1. 5
    10
    15
    20
    25
    30
    35
    40
    45
    50
    REIVINDICACIONES
    1. Un receptor, que comprende una antena de recepción (21), un módulo de conversión de frecuencia de extremo frontal (22), un dlscrlminador de amplitud (23), un generador de código de amplitud (24), y un corrector de matriz de error binarlo (25), en donde
    el módulo de conversión de frecuencia de extremo frontal (22) se configura para obtener una señal de radiofrecuencia desde la antena de recepción, convertir la señal de radiofrecuencia obtenida en una señal analógica de frecuencia Intermedia, y luego enviar la señal analógica de frecuencia intermedia al discriminador de amplitud, en donde el módulo de conversión de frecuencia de extremo frontal comprende un amplificador de bajo ruido, un mezclador de frecuencia de conversión descendente, y un amplificador de ganancia controlada;
    el discriminador de amplitud (23) se conecta al módulo de conversión de frecuencia de extremo frontal, y se configura para generar una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, y luego enviar la primera señal por Impulso de amplitud de señal al generador de código de amplitud;
    el generador de código de amplitud (24) se conecta al discriminador de amplitud, y se configura para convertir la primera señal por impulso de amplitud de señal como una señal por impulso en un primer código digital de amplitud de señal como una señal digital, y luego enviar el primer código digital de amplitud de señal al corrector de matriz de error binario, en donde el generador de código de amplitud es un codificador configurado para convertir una señal por Impulso en una señal digital;
    el corrector de matriz de error binario (25) se conecta al discriminador de amplitud y al generador de código de amplitud, y se configura para generar una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y luego enviar la señal de control de corrección de amplitud al discriminador de amplitud;
    el discriminador de amplitud (23) se configura para corregir la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal; y
    el generador de código de amplitud (24) se configura además para convertir la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el receptor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora.
  2. 2. El receptor según la reivindicación 1, que comprende además un detector de fase (26) y un generador de código de fase (27), en donde
    el detector de fase (26) se conecta al módulo de conversión de frecuencia de extremo frontal, y se configura para generar una primera señal por impulso de fase de señal según la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, y luego enviar la primera señal por impulso de fase de señal al generador de código de fase;
    el generador de código de fase (27) se conecta al detector de fase, y se configura para convertir la primera señal por impulso de fase de señal como una señal por impulso en un primer código digital de fase de señal como una señal digital, y luego enviar el primer código digital de fase de señal al corrector de matriz de error binario, en donde el generador de código de fase es un codificador configurado para convertir una señal por impulso en una señal digital;
    el corrector de matriz de error binario (25) se conecta al detector de fase y al generador de código de fase, y se configura para generar una señal de control de corrección de fase según el primer código digital de fase de señal, y luego enviar la señal de control de corrección de fase al detector de fase;
    el detector de fase (26) se configura para corregir la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal; y
    el generador de código de fase (27) se configura además para convertir la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal, de modo tal que el receptor usa el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
  3. 3. El receptor según la reivindicación 1 o 2, que comprende además un divisor de potencia (28), en donde
    el divisor de potencia (28) se conecta al módulo de conversión de frecuencia de extremo frontal, al discriminador de amplitud, y al detector de fase, y se configura para recibir la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, dividir la señal analógica de frecuencia intermedia en dos señales analógicas de frecuencia intermedia idénticas, y luego enviar las dos señales analógicas de frecuencia
    5
    10
    15
    20
    25
    30
    35
    40
    45
    50
    intermedia idénticas al discriminador de amplitud y al detector de fase, respectivamente, de modo tal que el dlscrlmlnador de amplitud genera la primera señal por impulso de amplitud de señal según una de las señales analógicas de frecuencia intermedia enviada por el divisor de potencia, y el detector de fase genera la primera señal por impulso de fase de señal según la otra de las señales analógicas de frecuencia intermedia enviada por el divisor de potencia.
  4. 4. El receptor según la reivindicación 1, que además comprende un mezclador de frecuencia de conversión ascendente (29), un detector de fase de generador de frecuencia (211), un generador de frecuencia de oscilador local (210), y un generador de código de fase de generador de frecuencia (212), en donde
    el mezclador de frecuencia de conversión ascendente (29) se conecta al módulo de conversión de frecuencia de extremo frontal, y se configura para llevar a cabo la conversión ascendente en la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, para generar otra señal de
    radiofrecuencia;
    el detector de fase de generador de frecuencia (211) se conecta al generador de frecuencia de oscilador local y al mezclador de frecuencia de conversión ascendente, y se configura para determinar un error de fase y obtener una señal analógica de error de fase del generador de frecuencia de oscilador local según la señal de radiofrecuencia generada por el mezclador de frecuencia de conversión ascendente y una señal de radiofrecuencia emitida por el generador de frecuencia de oscilador local;
    el generador de código de fase de generador de frecuencia (212) se conecta al detector de fase de generador de frecuencia, y se configura para recibir la señal analógica de error de fase del generador de frecuencia de oscilador local, y convertir la señal analógica de error de fase del generador de frecuencia de oscilador local en un código digital de error de fase del generador de frecuencia de oscilador local;
    el corrector de matriz de error binarlo (25) se conecta al generador de código de fase de generador de frecuencia, y se configura para recibir el código digital de error de fase del generador de frecuencia de oscilador local, y generar una señal de control de corrección según el código digital de error de fase del generador de frecuencia de oscilador local; y
    el generador de frecuencia de oscilador local (210) se conecta al corrector de matriz de error binario, y se configura para recibir la señal de control de corrección enviada por el corrector de matriz de error binario, y corregir un código digital de fase de señal de oscilador local según la señal de control de corrección.
  5. 5. El receptor según la reivindicación 1 o 4, en donde el mezclador de frecuencia de conversión ascendente (29) se conecta al amplificador de ganancia controlada (223) en el módulo de conversión de frecuencia de extremo frontal, y el mezclador de frecuencia de conversión descendente (222) en el módulo de conversión de frecuencia de extremo frontal se conecta al detector de fase de generador de frecuencia.
  6. 6. Un transmisor, que comprende un mezclador de frecuencia de conversión descendente (31), un discriminador de amplitud (32), un generador de código de amplitud (33), un corrector de matriz de error binarlo (34), y un generador de frecuencia de oscilador local (35), en donde
    el mezclador de frecuencia de conversión descendente (31) se conecta al generador de frecuencia de oscilador local (35), y se configura para convertir una señal de radiofrecuencia a enviarse que se obtiene del generador de frecuencia de oscilador local en una señal analógica de frecuencia intermedia, y luego enviar la señal analógica de frecuencia intermedia al discriminador de amplitud;
    el discriminador de amplitud (32) se conecta al mezclador de frecuencia de conversión descendente (31), y se configura para generar una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia enviada por el mezclador de frecuencia de conversión descendente, y luego enviar la primera señal por impulso de amplitud de señal al generador de código de amplitud;
    el generador de código de amplitud (33) se conecta al discriminador de amplitud (32), y se configura para convertir la primera señal por impulso de amplitud de señal como una señal por impulso en un primer código digital de amplitud de señal como una señal digital, y luego enviar el primer código digital de amplitud de señal al corrector de matriz de error binario, en donde el generador de código de amplitud es un codificador configurado para convertir una señal por impulso en una señal digital;
    el corrector de matriz de error binario (34) se conecta al discriminador de amplitud (32) y al generador de código de amplitud (33), y se configura para generar una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y luego enviar la señal de control de corrección de amplitud al discriminador de amplitud;
    5
    10
    15
    20
    25
    30
    35
    40
    45
    50
    el discriminador de amplitud (32) se configura además para corregir la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal; y
    el generador de código de amplitud (33) se configura además para convertir la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el transmisor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora.
  7. 7. El transmisor según la reivindicación 6, que comprende además un detector de fase (37) y un generador de código de fase (38), en donde
    el detector de fase (37) se conecta al mezclador de frecuencia de conversión descendente, y se configura para generar una primera señal por impulso de fase de señal según la señal analógica de frecuencia intermedia enviada por el mezclador de frecuencia de conversión descendente, y luego enviar la primera señal por impulso de fase de señal al generador de código de fase;
    el generador de código de fase (38) se conecta al detector de fase, y se configura para convertir la primera señal por impulso de fase de señal como una señal por impulso en un primer código digital de fase de señal como una señal digital, y luego enviar el primer código digital de fase de señal al corrector de matriz de error binario, en donde el generador de código de fase es un codificador configurado para convertir una señal por impulso en una señal digital;
    el corrector de matriz de error binarlo (34) se conecta al detector de fase y al generador de código de fase, y se configura para generar una señal de control de corrección de fase según el primer código digital de fase de señal, y luego enviar la señal de control de corrección de fase al detector de fase;
    el detector de fase (37) se configura para corregir la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal; y
    el generador de código de fase (38) se configura además para convertir la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal, de modo tal que el transmisor usa el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
  8. 8. El transmisor según la reivindicación 6 o 7, que comprende además un divisor de potencia (36), en donde
    el divisor de potencia (36) se conecta al mezclador de frecuencia de conversión descendente, al discriminador de amplitud, y al detector de fase, y se configura para recibir la señal analógica de frecuencia intermedia enviada por el módulo de conversión de frecuencia de extremo frontal, dividir la señal analógica de frecuencia intermedia en dos señales analógicas de frecuencia intermedia idénticas, y luego enviar las dos señales analógicas de frecuencia intermedia idénticas al discriminador de amplitud y al detector de fase, respectivamente, de modo tal que el discriminador de amplitud genera la primera señal por impulso de amplitud de señal según una de las señales analógicas de frecuencia intermedia enviada por el divisor de potencia, y el detector de fase genera la primera señal por impulso de fase de señal según la otra de las señales analógicas de frecuencia intermedia enviada por el divisor de potencia.
  9. 9. El transmisor según la reivindicación 7, que comprende además un modulador (39), un amplificador de ganancia controlada (310), un mezclador de frecuencia de conversión ascendente (311), un amplificador de potencia (312), y una antena de transmisión (313), en donde
    el modulador (39) se conecta al generador de código de fase y al generador de código de amplitud, y se configura para generar otra señal analógica de frecuencia intermedia según el segundo código digital de fase de señal y el segundo código digital de amplitud de señal;
    el mezclador de frecuencia de conversión ascendente (311) se conecta al generador de frecuencia de oscilador local y al modulador, y se configura para regenerar una señal de radiofrecuencia según la señal analógica de frecuencia intermedia generada por el modulador y la señal de radiofrecuencia emitida por el generador de frecuencia de oscilador local, y enviar la señal de radiofrecuencia regenerada al amplificador de potencia; y
    la antena de transmisión (313) se conecta al amplificador de potencia, y se configura para transmitir la señal de radiofrecuencia regenerada que ha procesado el amplificador de potencia, en donde el amplificador de potencia se conecta al mezclador de frecuencia de conversión ascendente.
  10. 10. Un método para recibir una señal de radiofrecuencia, que comprende:
    5
    10
    15
    20
    25
    30
    35
    40
    45
    recibir, mediante un receptor, una señal de radiofrecuencia, y convertir una señal de radiofrecuencia obtenida en una señal analógica de frecuencia intermedia;
    generar una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia;
    convertir la primera señal por Impulso de amplitud de señal en un primer código digital de amplitud de señal;
    comparar el primer código digital de amplitud de señal con una fuente de código estándar de un código digital de amplitud de señal almacenado en un corrector de matriz de error binario para generar una señal de control de corrección de amplitud, y corregir la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal; y
    convertir la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, y usar el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora.
  11. 11. El método para recibir una señal de radiofrecuencia según la reivindicación 10, que comprende además:
    generar una primera señal por impulso de fase de señal según la señal analógica de frecuencia Intermedia;
    convertir la primera señal por Impulso de fase de señal en un primer código digital de fase de señal;
    comparar el primer código digital de fase de señal con una fuente de código estándar de un código digital de fase de señal almacenado en el corrector de matriz de error binario para generar una señal de control de corrección de fase, y corregir la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por Impulso de fase de señal; y
    convertir la segunda señal por impulso de fase de señal en un segundo código digital de fase de señal, y usar el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
  12. 12. El método para recibir una señal de radiofrecuencia según la reivindicación 10 u 11, en donde después de la conversión de una señal de radiofrecuencia obtenida en una señal analógica de frecuencia intermedia, el método comprende además:
    dividir la señal analógica de frecuencia intermedia en dos señales analógicas de frecuencia intermedia idénticas, de modo tal que el receptor genera la primera señal por impulso de amplitud de señal según una de las señales analógicas de frecuencia intermedia y genera la primera señal por impulso de fase de señal según la otra de las señales analógicas de frecuencia intermedia.
  13. 13. Un método para transmitir una señal de radiofrecuencia, que comprende:
    convertir, mediante un transmisor, una señal de radiofrecuencia a enviarse en una señal analógica de frecuencia intermedia;
    generar una primera señal por impulso de amplitud de señal según la señal analógica de frecuencia intermedia;
    convertir la primera señal por impulso de amplitud de señal en un primer código digital de amplitud de señal;
    generar una señal de control de corrección de amplitud según el primer código digital de amplitud de señal, y corregir la primera señal por impulso de amplitud de señal según la señal de control de corrección de amplitud, para generar una segunda señal por impulso de amplitud de señal; y
    convertir la segunda señal por impulso de amplitud de señal en un segundo código digital de amplitud de señal, de modo tal que el transmisor usa el segundo código digital de amplitud de señal como un código digital de amplitud de señal después de la recuperación de la onda portadora o generación de la onda portadora.
  14. 14. El método para transmitir una señal de radiofrecuencia según la reivindicación 13, que comprende además:
    generar una primera señal por impulso de fase de señal según la señal analógica de frecuencia intermedia;
    convertir la primera señal por impulso de fase de señal en un primer código digital de fase de señal;
    generar una señal de control de corrección de fase según el primer código digital de fase de señal, y corregir la primera señal por impulso de fase de señal según la señal de control de corrección de fase, para generar una segunda señal por impulso de fase de señal; y
    convertir la segunda señal por Impulso de fase de señal en un segundo código digital de fase de señal, de modo tal que el transmisor usa el segundo código digital de fase de señal como un código digital de fase de señal después de la recuperación de la onda portadora o generación de la onda portadora.
  15. 15. El método para transmitir una señal de radiofrecuencia según la reivindicación 13 o 14, en donde después de la 5 conversión de una señal de radiofrecuencia a enviarse en una señal analógica de frecuencia intermedia, el método comprende además:
    dividir la señal analógica de frecuencia intermedia en dos señales analógicas de frecuencia intermedia idénticas, de modo tal que el transmisor genera la primera señal por impulso de amplitud de señal según una de las señales analógicas de frecuencia intermedia y genera la primera señal por impulso de fase de señal según la otra de las 10 señales analógicas de frecuencia intermedia.
ES12887608.3T 2012-10-31 2012-10-31 Transmisor, receptor y método de recepción/transmisión de radiofrecuencia Active ES2597079T3 (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2012/083855 WO2014067100A1 (zh) 2012-10-31 2012-10-31 一种发射机、接收机及射频收发方法

Publications (1)

Publication Number Publication Date
ES2597079T3 true ES2597079T3 (es) 2017-01-13

Family

ID=49652996

Family Applications (1)

Application Number Title Priority Date Filing Date
ES12887608.3T Active ES2597079T3 (es) 2012-10-31 2012-10-31 Transmisor, receptor y método de recepción/transmisión de radiofrecuencia

Country Status (5)

Country Link
US (1) US9264279B2 (es)
EP (1) EP2906000B1 (es)
CN (1) CN103430456B (es)
ES (1) ES2597079T3 (es)
WO (1) WO2014067100A1 (es)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10009839B2 (en) * 2014-01-09 2018-06-26 Transfert Plus, Societe En Commandite Systems relating to ultra wideband broad casting comprising dynamic frequency and bandwidth hopping
CN104158552B (zh) * 2014-08-01 2016-11-23 华为技术有限公司 零中频发射机、接收机及相关方法和系统
CN106656247A (zh) * 2016-11-14 2017-05-10 成都合立微波技术有限公司 一种改进型数字变频调频源
CN106603115A (zh) * 2016-12-29 2017-04-26 中国电子科技集团公司第五十四研究所 一种微波通信设备
CN110545113B (zh) * 2018-05-28 2020-12-25 上海华为技术有限公司 一种射频信号发射方法、装置和系统
EP3982564A4 (en) * 2019-06-28 2022-06-22 Huawei Technologies Co., Ltd. GAP CORRECTION DEVICE BETWEEN MULTIPLE TRANSMISSION CHANNELS, AND WIRELESS COMMUNICATION APPARATUS
CN114866100B (zh) * 2022-04-28 2024-04-12 上海航天电子通讯设备研究所 基于相位编码的高速自动增益控制系统

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4458356A (en) * 1982-07-02 1984-07-03 Bell Telephone Laboratories, Incorporated Carrier recovery circuit
US6255906B1 (en) * 1999-09-30 2001-07-03 Conexant Systems, Inc. Power amplifier operated as an envelope digital to analog converter with digital pre-distortion
US7027789B2 (en) 2000-09-11 2006-04-11 Xytrans, Inc. Self-tuned millimeter wave RF transceiver module
US8000428B2 (en) 2001-11-27 2011-08-16 Texas Instruments Incorporated All-digital frequency synthesis with DCO gain calculation
CN101383647B (zh) * 2007-09-06 2012-01-11 电信科学技术研究院 对工作天线进行校准的方法及装置
US20100188148A1 (en) * 2009-01-26 2010-07-29 Texas Instruments Incorporated Predistortion mechanism for compensation of transistor size mismatch in a digital power amplifier
CN101662822B (zh) * 2009-09-28 2011-08-31 西安交通大学 一种基于恒模信号的节能型无线通信收发机
CN101848533B (zh) * 2010-04-28 2012-08-22 广州市广晟微电子有限公司 一种td-scdma终端射频自环自动增益控制方法
CN102035611B (zh) * 2010-12-29 2014-03-12 武汉邮电科学研究院 远端射频单元多天线实时校准系统及其方法

Also Published As

Publication number Publication date
CN103430456A (zh) 2013-12-04
EP2906000A4 (en) 2015-09-02
CN103430456B (zh) 2015-04-08
US9264279B2 (en) 2016-02-16
WO2014067100A1 (zh) 2014-05-08
EP2906000A1 (en) 2015-08-12
EP2906000B1 (en) 2016-07-27
US20150249563A1 (en) 2015-09-03

Similar Documents

Publication Publication Date Title
ES2597079T3 (es) Transmisor, receptor y método de recepción/transmisión de radiofrecuencia
US11601174B2 (en) QCL (quasi co-location) indication for beamforming management
Fasarakis-Hilliard et al. Coherent detection and channel coding for bistatic scatter radio sensor networking
CN115136152A (zh) 用于无线通信系统辅助的神经网络配置
ES2613002T3 (es) Señalización para soportar receptores inalámbricos avanzados y dispositivos y procedimientos relacionados
US20190053220A1 (en) System and method for beam information and csi report
US9178735B1 (en) Phase-modulated on-off keying for millimeter wave spectrum control
Liu et al. LTE2B: Time-domain cross-technology emulation under LTE constraints
US20240224180A1 (en) Network device and zero-power-consumption terminal
Tong et al. Prototype of virtual full duplex via rapid on-off-division duplex
Xu et al. Energy-efficient non-orthogonal transmission under reliability and finite blocklength constraints
US20210258878A1 (en) Method and system for low power and secure wake-up radio
Yang et al. On the secrecy degrees of freedom of multi-antenna wiretap channels with delayed CSIT
CN112202518A (zh) 时钟信号的相位检测方法、装置及通信设备
US20240007226A1 (en) Interleaver for constellation shaping
WO2018206807A1 (en) Method, device and computer-readlabe medium for demodulating signals
KR20200011711A (ko) I/q 캘리브레이션 방법 및 그 장치
KR102170785B1 (ko) 병렬 sc 복호기의 멀티비트 부분합 네트워크 장치
Etrillard et al. LOLA SDR: Low power low latency software defined radio for broadcast audio applications
RU2311734C1 (ru) Широкополосное приемопередающее устройство
US20240113807A1 (en) Wireless device and methods for dynamic channel coding
US9008231B2 (en) Signal duty cycle reduction
Hsu Robust Wireless Communications for Low Power Short Message Internet-of-Things Applications
Yang et al. Protograph-based LDPC-coded orbital angular momentum systems with index modulation
US20240243842A1 (en) Techniques for mapping coded bits to different channel reliability levels for low density parity check codes