ES2444636T3 - Aparato de visualización - Google Patents

Aparato de visualización Download PDF

Info

Publication number
ES2444636T3
ES2444636T3 ES00128013.0T ES00128013T ES2444636T3 ES 2444636 T3 ES2444636 T3 ES 2444636T3 ES 00128013 T ES00128013 T ES 00128013T ES 2444636 T3 ES2444636 T3 ES 2444636T3
Authority
ES
Spain
Prior art keywords
interface
dvi
connector
host equipment
display apparatus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
ES00128013.0T
Other languages
English (en)
Inventor
Tatsuhisa Nitta
Osamu Kawagoshi
Noritaka Imamaki
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Eizo Corp
Eizo Nanao Corp
Original Assignee
Eizo Corp
Eizo Nanao Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Eizo Corp, Eizo Nanao Corp filed Critical Eizo Corp
Application granted granted Critical
Publication of ES2444636T3 publication Critical patent/ES2444636T3/es
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication

Abstract

Un aparato de visualización (8) para visualizar imágenes en base a señales recibidas desde un equipo anfitrión (1), que comprende: un receptáculo del conector (9) para recibir a un conector de un tipo de interfaz predeterminado, mediante el cual son recibidas las señales procedentes del equipo anfitrión; un medio de determinación (31) para determinar un tipo de interfaz de dicho equipo anfitrión en base a un valor de tensión de una línea de alimentación de CC particular entre las señales recibidas de dicho equipo anfitrión mediante dicho receptáculo del conector; una pluralidad de medios de almacenamiento (23; 25) que almacenan, cada uno, información de especificación relativa a la visualización para uno de los tipos de interfaz de dicho equipo anfitrión, que pueden conectarse a dicho aparato de visualización; y un medio de salida (31) para seleccionar uno de dicha pluralidad de medios de almacenamiento en respuesta a dicho valor de tensión de dicha línea de alimentación de CC particular en base a un resultado de la determinación por dicho medio de determinación, y emitir información de especificación del seleccionado de dichos medios de almacenamiento al equipo anfitrión, que corresponde al tipo de interfaz determinado por dicho medio de determinación.

Description

Aparato de visualización.
ANTECEDENTES DE LA INVENCIÓN
(1)
Campo de la invención
Esta invención se refiere a un aparato de visualización conectado a un equipo anfitrión tal como una tarjeta gráfica en un ordenador para mostrar imágenes basadas en señales procedentes del equipo anfitrión.
(2)
Descripción de la técnica relacionada
En general, los documentos “Patent Abstracts of Japan, vol. 1999, no. 13, 30 Nov. 1999” y JP-11-23 1994-A desvelan un aparato de visualización conectado a una pluralidad de monitores.
Sin embargo, estos documentos no se refieren a un aparato de visualización conectado a un equipo anfitrión, a cuya disposición se refiere esta invención.
La interfaz con un conector D-Sub, que es un tipo típico de interfaz analógica, se usa principalmente para conectar una tarjeta gráfica en un ordenador con un aparato de visualización.
El conector D-Sub también se llama un conector de pantalla D-Shell de 15 clavijas, un conector VGA (Adaptador Gráfico de Video) de 15 clavijas estándar, o un conector VGA que confirma el Estándar MIL-C-24308. En esta memoria descriptiva, se le denominará un conector VGA y el tipo de interfaz analógica que usa este conector se denominará una interfaz VGA. En este caso, las señales digitales se convierten en señales analógicas en la tarjeta gráfica y las señales analógicas son transmitidas al aparato de visualización. El aparato de visualización procesa las señales analógicas en su interior a imágenes de visualización.
Recientemente, se ha vuelto técnicamente posible que un aparato de visualización tal como un aparato de visualización de cristal líquido acepte señales digitales como tales, y procese y visualice estas señales. Junto con esta tendencia, DVI-I, se ha desarrollado una interfaz digital que usa un nuevo conector cuya forma es bastante diferente del conector VGA, y aparatos de visualización que tienen dicha interfaz se están volviendo disponibles en el mercado.
DVI-I es la abreviatura inglesa de Interfaz Visual Digital Integrada que es el tipo de interfaz que maneja tanto señales digitales de TMDS (Señalización Diferencial con Transición Minimizada) como señales analógicas de RGB (rojo, verde y azul).
El estándar DVI-I se basa en el estándar DVI, que se define en el documento de memoria descriptiva “Digital Visual Interface DVI”, Revisión 1.0, Digital Display Working Group (DDWG), 02 de abril de 1999, XP002948299.
Un aparato de visualización que tiene la interfaz DVI-I tiene un problema, dado que no puede estar conectado físicamente a la tarjeta gráfica que tiene la interfaz VGA sin un cable de conversión VGA/DVI-I.
Incluso si el aparato de visualización está conectado físicamente a la tarjeta gráfica usando dicho cable de conversión, sigue existiendo otro problema tal como se menciona en lo sucesivo en el presente documento.
Un sistema operativo informático (en lo sucesivo en el presente documento llamado un SO) hoy en día realiza lo que se conoce como la función Plug-and-Play (enchufar y listo). Por lo tanto, cuando un aparato de visualización compatible con Plug-and-Play se conecta a una tarjeta gráfica en un ordenador, el SO del ordenador selecciona un controlador (software) apropiado para la visualización de imágenes y automáticamente realiza los ajustes óptimos para una visualización apropiada.
Para realizar esta función, el aparato de visualización compatible con Plug-and-Play tiene información de especificación ya almacenada en su memoria, que será transmitida a la tarjeta gráfica. Esta información de especificación se denomina EDID (Datos de Identificación de Visualización Extendida) e incluye, por ejemplo, resolución, frecuencia de señales de barrido vertical, velocidad de imagen, código del vendedor que indica el nombre del fabricante y el número de serie del aparato de visualización. Naturalmente, esta información varía con los modelos de aparato de visualización. Incluso aparatos de visualización del mismo modelo pueden tener diferente información de acuerdo con el tipo de interfaz empleada por el aparato de visualización.
Por consiguiente, incluso cuando una tarjeta gráfica que tiene la interfaz VGA y un aparato de visualización que tiene la interfaz DVI-I están conectados a través del cable de conversión, los EDID no pueden ser transmitidos normalmente a la tarjeta gráfica. Incluso cuando los EDID son transmitidos, la función Plug-and-Play puede no realizarse normalmente. Entonces, no se mostrarán imágenes en la pantalla del aparato de visualización, o no se conseguirá una visualización apropiada de acuerdo con la especificación del aparato de visualización.
RESUMEN DE LA INVENCIÓN
Esta invención se ha realizado teniendo en cuenta el estado de la técnica indicado anteriormente, y su objeto es proporcionar un aparato de visualización para emitir de forma selectiva información de especificación apropiada correspondiente al tipo de interfaz en el lado del equipo anfitrión para mostrar imágenes apropiadamente de acuerdo con las especificaciones. El objeto anterior se cumple, de acuerdo con esta invención, mediante un aparato de visualización tal como se define en cualquiera de las reivindicaciones adjuntas.
En particular, de acuerdo con un aspecto de esta invención, un aparato de visualización para mostrar imágenes en base a señales recibidas de un equipo anfitrión comprende: un receptáculo del conector para recibir a un conector de un tipo de interfaz predeterminado, mediante el cual se reciben las señales procedentes del equipo anfitrión; un medio de determinación para determinar un tipo de interfaz de dicho equipo anfitrión en base a un valor de tensión de una línea de alimentación de CC particular entre las señales recibidas de dicho equipo anfitrión mediante dicho receptáculo del conector; una pluralidad de medios de almacenamiento que almacenan, cada uno, información de especificación relativa a visualización para uno de los tipos de interfaz de dicho equipo anfitrión, que pueden conectarse a dicho aparato de visualización; y un medio de salida para seleccionar uno de dicha pluralidad de medios de almacenamiento en respuesta a dicho valor de tensión de dicha línea de alimentación de CC particular en base a un resultado de la determinación por dicho medio de determinación, y emitir información de especificación del seleccionado de dichos medios de almacenamiento al equipo anfitrión, que corresponde al tipo de interfaz determinado por dicho medio de determinación.
Las señales procedentes del equipo anfitrión, tal como una tarjeta gráfica en un ordenador, reflejan el tipo de interfaz del equipo anfitrión. El medio de determinación puede determinar el tipo de interfaz a partir de estas señales. Como alternativa, el usuario puede accionar de forma manual un conmutador selector o similar, con lo que el medio de determinación puede determinar el tipo de interfaz en base al estado del conmutador. El medio de salida emite información de especificación correspondiente al tipo de interfaz determinado, a partir de uno de los medios de almacenamiento al equipo anfitrión. Por consiguiente, el equipo anfitrión puede realizar los ajustes óptimos para visualización apropiada de acuerdo con la información de especificación.
Por lo tanto, de acuerdo con esta invención, el aparato de visualización puede mostrar imágenes apropiadamente de acuerdo con su especificación, incluso cuando el tipo de interfaz del equipo anfitrión es diferente de tipo del aparato de visualización.
Preferentemente, el medio de determinación está dispuesto para discriminar entre la interfaz DVI-I más novedosa y la interfaz VGA convencional.
En este caso, el medio de salida emite información de especificación apropiada correspondiente al tipo de interfaz, sea cual sea, que es empleada por el equipo anfitrión, de modo que las imágenes pueden visualizarse apropiadamente de acuerdo con la especificación del aparato de visualización.
BREVE DESCRIPCIÓN DE LOS DIBUJOS
Para los fines de ilustrar la invención, en los dibujos se muestran varias formas que se prefieren actualmente, entendiéndose, sin embargo, que la invención no está limitada a la disposición y funcionalidades precisas mostradas.
La figura 1 es una vista global de un sistema informático que incluye un aparato de visualización de acuerdo con esta invención;
La figura 2 es un diagrama de bloques de una parte principal del aparato de visualización; y
La figura 3 es una vista que muestra un cable de conversión.
DESCRIPCIÓN DE LAS REALIZACIONES PREFERIDAS
Realizaciones preferidas de la presente invención se describirán en detalle en lo sucesivo en el presente documento en referencia a los dibujos.
En referencia a la figura 1, un ordenador 1 tiene un teclado 3 y un ratón 5 conectado a él para introducir instrucciones y similares. El ordenador 1 emite imágenes y otros datos a un monitor 8 a través de una tarjeta gráfica 7 insertada en una ranura alargada del ordenador 1. El monitor 8 tiene un receptáculo 9 formado adyacente a la parte posterior del mismo para recibir a un conector DVI-I para la interfaz DVI-I.
La tarjeta gráfica 7 corresponde al equipo anfitrión de esta invención. Esta tarjeta gráfica 7 puede ser la de tipo de interfaz VGA, o la de tipo de interfaz DVI-I.
Donde el tipo de interfaz es diferente, las señales procedentes de la tarjeta gráfica 7 y una tensión a una línea de alimentación de CC son diferentes. La información de especificación llamada EDID también es diferente, que es emitida desde el monitor 8 a la tarjeta gráfica 7 para permitir la visualización apropiada de las imágenes en el monitor 8. Los EDID actúan sobre el SO del ordenador 1 de la forma más eficaz cuando el SO soporta la función Plug-and-Play.
Donde, por ejemplo, la tarjeta gráfica 7 emplea la interfaz VGA y el monitor 8 emplea la interfaz DVI-I, la tarjeta gráfica 7 y el monitor 8 deben estar conectados a través de un cable de conversión 13 que tiene, en ambos de sus extremos, un conector VGA que actúa como un receptáculo 10 y un conector DVI-I que actúa como un enchufe 11. El conector DVI-I 11 tiene una línea de 5 V para DDC (Canal de Datos de Visualización) que está conectada a tierra tal como se describe en lo sucesivo en el presente documento.
Donde tanto la tarjeta gráfica 7 como el monitor 8 emplean la interfaz DVI-I, la tarjeta gráfica 7 y el monitor 8 pueden estar conectados a través de un cable de video habitual, es decir uno para la interfaz DVI-I.
El monitor 8 incluye una pantalla de visualización tal como una pantalla de visualización de cristal líquido, y un ASIC 21 para controlar esta pantalla de visualización (figura 2). El ASIC 21 tiene una línea de señales TMDS 21a que es una línea de señales digitales, líneas de señales RGB 21b-21d, una línea de señales de sincronización horizontal 21e y una línea de señales de sincronización vertical 21f, que se extienden todas desde el receptáculo para el conector DVI-I 9 al ASIC 21. A través de este ASIC 21 se intercambian señales entre diversos componentes (no se muestran) del monitor 8.
El monitor 8 incluye dos memorias de almacenamiento de EDID 23 y 25 que corresponden a los medios de almacenamiento de esta invención. La memoria de almacenamiento de EDID 23 es para la interfaz VGA y la memoria de almacenamiento de EDID 25 es para la interfaz DVI-I. Estas memorias 23 y 25 almacenan EDID correspondientes a las interfaces respectivas. De forma sincrónica con un reloj de una línea de reloj DDC 27 recibida en terminales de reloj en serie 23a y 25a, las memorias 23 y 25 emiten los EDID a partir de terminales de datos en serie 23b y 25b a una línea de datos DDC 29.
Los medios de almacenamiento no están limitados a las dos memorias de almacenamiento de EDID 23 y 25. El número de memorias puede modificarse con el número de tipos de interfaz a acomodar. Cada memoria puede ser seleccionada para cada tipo de interfaz por un multiplexor 31.
Los terminales de reloj en serie 23a y 25a de las memorias de almacenamiento de EDID 23 y 25 están conectados a terminales de entrada A0 y A1 del multiplexor 31. Los terminales de datos en serie 23b y 25b están conectados a terminales de entrada B0 y B1 del multiplexor 31. Los terminales de salida A y B del multiplexor 31 están conectados de forma selectiva al terminal de entrada A0 o A1 y el terminal de entrada B0 o B1, respectivamente, de acuerdo con una tensión en un terminal selector 31a. En esta realización, cuando la tensión en el terminal selector 31a es “0 V” o aproximadamente, los terminales de salida A y B están conectados a los terminales de entrada A0 y B0, respectivamente. Cuando la tensión es “5 V” o aproximadamente, los terminales de salida A y B están conectados a los terminales de entrada A1 y B1, respectivamente.
El multiplexor 31 corresponde al medio de determinación y el medio de salida de esta invención.
Una línea de alimentación Vccl, que está conectada a la fuente primaria del monitor 8 para suministrar tensión de CC de 5 V, está conectada a la memoria de almacenamiento de EDID 23 y al multiplexor 31 a través de un diodo de prevención de contraflujo D3 que previene el flujo inverso de corriente. La energía es suministrada de forma constante a la memoria de almacenamiento de EDID 23 y el multiplexor 31 durante el funcionamiento del monitor 8, incluyendo el funcionamiento en un modo de ahorro de energía. La línea de señales de sincronización horizontal 21e y la línea de señales de sincronización vertical 21f están conectadas al terminal de alimentación de la memoria de almacenamiento de EDID 23 a través de un diodo rectificador D1. El diodo rectificador D1 forma un circuito de retención de picos PH en combinación con un condensador C1 conectado entre el terminal de alimentación y un terminal de conexión a tierra. Es decir, cuando la línea de alimentación Vcc1 está a “0 V”, la energía necesaria para el funcionamiento se obtiene de la tarjeta gráfica 7.
Una línea de alimentación Vcc2 (línea de 5 V para DDC) está conectada al terminal selector 31a del multiplexor 31, y está conectada a tierra a través de una resistencia R1. Por consiguiente, incluso cuando la línea de alimentación Vcc2 está abierta en lugar de estar conectada a tierra, el terminal selector 31a es reducido forzosamente a “0 V” a menos que se aplique tensión.
Además, la línea de alimentación Vcc2 está conectada directamente al terminal de alimentación de la memoria de almacenamiento de EDID 25, y a través de un diodo de prevención de contraflujo de CC D2 al terminal de alimentación de la memoria de almacenamiento de EDID 23. Este diodo de prevención de contraflujo D2 impide que una corriente procedente del circuito de retención de picos PH fluya al interior de la línea de alimentación Vcc2. El diodo de prevención de contraflujo D2 también impide que la corriente fluya al terminal selector 31a del multiplexor 31 para no invertir el funcionamiento del multiplexor 31.
En referencia a la figura 3, el cable de conversión 13 se extiende entre el conector DVI-I 11 y el conector VGA 10. El conector DVI-I 11 tiene una línea de alimentación Vcc3 (línea de 5 V para DDC) que está conectada a tierra.
Por las razones indicadas anteriormente en el presente documento, esta línea de alimentación Vcc3 puede estar abierta en lugar de estar conectada a tierra.
Las líneas de señales RGB 21b-21d, la línea de señales de sincronización horizontal 21e, la línea de señales de sincronización vertical 21f, la línea de reloj DDC 27 y la línea de datos DDC 29 están conectadas a los terminales correspondientes del conector DVI-I 11 y el conector VGA 10.
A continuación se describirá el funcionamiento del aparato que tiene la construcción anterior.
<Conector DVI-I>
Donde la tarjeta gráfica 7 tiene un conector de la interfaz DVI-I, la tarjeta gráfica 7 y el monitor 8 están conectados a través de un cable de video digital (no se muestra) que tiene conectores DVI-I en ambos de sus extremos.
En este caso, tensión de 5 V para DDC se suministra a la línea de alimentación Vcc2 para suministrar energía al multiplexor 31 y también se suministra tanto a la memoria de almacenamiento de EDID 23 como a la memoria de almacenamiento de EDID 25, activando de este modo las dos memorias 23 y 25. La tensión de 5 V se aplica al terminal selector 31a del multiplexor 31.
Por consiguiente, los terminales de entrada A1 y B1 del multiplexor 31 se seleccionan y solamente el estado operativo de la memoria de almacenamiento de EDID 25 es transmitido a la tarjeta gráfica 7 incluso aunque ambas memorias de almacenamiento de EDID 23 y 25 estén activadas.
«Cuando la alimentación al monitor está cortada»
Cuando el suministro de energía al monitor 8 está completamente cortado, la línea de alimentación Vcc1 se vuelve de “0 V”. Sin embargo, la energía es suministrada desde la línea de alimentación Vcc2 a la memoria de almacenamiento de EDID 25 y al multiplexor 31. Por consiguiente, incluso aunque el monitor 8 esté apagado, los EDID son transmitidos normalmente a la tarjeta gráfica 7 para realizar la función Plug-and-Play normalmente.
<Conector VGA>
Donde la tarjeta gráfica 7 tiene un conector de la interfaz VGA, la tarjeta gráfica 7 y el monitor 8 están conectados a través del cable de conversión 13.
El monitor 8 suministra energía a la línea de alimentación Vcc1 para activar la memoria de almacenamiento de EDID 23 y el multiplexor 31. Dado que la línea de alimentación Vcc2 está conectada a tierra, el terminal selector 31a del multiplexor 31 se vuelve de “0 V”, con lo que selecciona los terminales de entrada A0 y B0. Por consiguiente, los EDID son emitidos desde la memoria de almacenamiento de EDID 23.
Dado que no se suministra energía alguna a la memoria de almacenamiento de EDID 25 que es innecesaria en este caso, una capacidad de energía relativamente pequeña generada en el circuito de retención de picos PH no se desperdiciará.
«Cuando la alimentación al monitor está cortada»
Cuando el suministro de energía al monitor 8 está completamente cortado, excepto en el modo de ahorro de energía para reducir el consumo de energía por parte del monitor 8, la línea de alimentación Vcc1 se vuelve de “0 V”.
Sin embargo, el circuito de retención de picos PH suministra energía a la memoria de almacenamiento de EDID 23 y al multiplexor 31.
Por consiguiente, incluso aunque el monitor 8 esté apagado, los EDID son transmitidos normalmente a la tarjeta gráfica 7 para permitir la apropiada visualización de imágenes.
Esta invención no está limitada a la construcción de la realización anterior, sino que puede modificarse de la siguiente manera:
(1)
En lugar del anterior cable de conversión, puede usarse un sencillo cable de conversión VGA/DVI-I que no tiene, en su extremo de DVI-I, ninguna línea de 5 V DDC que esté abierta o conectada a tierra. En este caso, las entradas al multiplexor pueden conmutarse accionando de forma manual un conmutador dispuestos en la parte posterior del monitor.
El conector DVI-I puede tener una proyección o similar formada sobre él. Cuando esta proyección entra en un hueco formado en la parte posterior del monitor, un conmutador selector en su interior puede ser accionado automáticamente para conmutar las entradas al multiplexor.
(2)
Los medios de almacenamiento pueden ser una única memoria física que tiene una región de almacenamiento interno dividida de forma lógica para almacenar EDID correspondientes a una pluralidad de
tipos de interfaz. En este caso, por ejemplo, el tipo de interfaz puede ser determinado por un microordenador, y los EDID correspondientes al tipo de interfaz pueden recuperarse de la memoria y emitirse en respuesta a un reloj en serie detectado por el microordenador.
(3) El tipo de interfaz no está limitado a la combinación descrita de la interfaz VGA y la interfaz DVI-I. Las mismas 5 ventajas pueden garantizarse para otros tipos de interfaz diseñando una manera de distinguir un tipo de otro.
La presente invención puede realizarse en otras formas específicas sin alejarse del espíritu o los atributos esenciales de la misma y, por consiguiente, debe hacerse referencia a las reivindicaciones adjuntas, en lugar de la memoria descriptiva anteriormente, como indicadoras del alcance de la invención.
Un aparato de visualización para visualizar imágenes en base a señales recibidas de un equipo anfitrión. El aparato
10 incluye un medio de determinación para determinar un tipo de interfaz del equipo anfitrión, una pluralidad de medios de almacenamiento que almacenan, cada uno, información de especificación relativa a la visualización para uno de los tipos de interfaz a conectar, y un medio de salida para emitir, a partir de uno de los medios de almacenamiento al equipo anfitrión, la información de especificación correspondiente al tipo de interfaz determinado por el medio de determinación.

Claims (7)

  1. REIVINDICACIONES
    1. Un aparato de visualización (8) para visualizar imágenes en base a señales recibidas desde un equipo anfitrión (1), que comprende:
    un receptáculo del conector (9) para recibir a un conector de un tipo de interfaz predeterminado, mediante el cual son recibidas las señales procedentes del equipo anfitrión;
    un medio de determinación (31) para determinar un tipo de interfaz de dicho equipo anfitrión en base a un valor de tensión de una línea de alimentación de CC particular entre las señales recibidas de dicho equipo anfitrión mediante dicho receptáculo del conector;
    una pluralidad de medios de almacenamiento (23; 25) que almacenan, cada uno, información de especificación relativa a la visualización para uno de los tipos de interfaz de dicho equipo anfitrión, que pueden conectarse a dicho aparato de visualización; y
    un medio de salida (31) para seleccionar uno de dicha pluralidad de medios de almacenamiento en respuesta a dicho valor de tensión de dicha línea de alimentación de CC particular en base a un resultado de la determinación por dicho medio de determinación, y emitir información de especificación del seleccionado de dichos medios de almacenamiento al equipo anfitrión, que corresponde al tipo de interfaz determinado por dicho medio de determinación.
  2. 2.
    Un aparato de visualización de acuerdo con la reivindicación 1, en el que dicho medio de determinación está dispuesto para discriminar, como tipos de interfaces de dicho equipo anfitrión, entre la interfaz DVI-I y la interfaz VGA, en el que DVI significa Interfaz Visual Digital Integrada y VGA significa Adaptador Gráfico de Video.
  3. 3.
    Un aparato de visualización de acuerdo con la reivindicación 1 ó 2, en el que dicha pluralidad de medios de almacenamiento comprenden dos medios de almacenamiento, uno para la interfaz DVI-I y el otro para la interfaz VGA, estando dicho medio de almacenamiento para la interfaz DVI-I alimentado por dicho equipo anfitrión solamente cuando el tipo de interfaz es la interfaz DVI-I.
  4. 4.
    Un aparato de visualización de acuerdo con la reivindicación 3, que comprende además un circuito de retención de picos para generar una tensión de CC en base a señales de sincronización recibidas de dicho equipo anfitrión, estando dicha tensión de CC generada por dicho circuito de retención de picos suministrada solamente a dicho medio de almacenamiento para la interfaz VGA y a dicho medio de salida.
  5. 5.
    Un aparato de visualización de acuerdo con la reivindicación 4, que comprende además un diodo de prevención de contraflujo dispuesto entre dicho circuito de retención de picos y dicho medio de almacenamiento para la interfaz DVI-I, para bloquear el flujo de una corriente de CC desde dicho circuito de retención de picos.
  6. 6.
    Un aparato de visualización de acuerdo con la reivindicación 2, en el que dicho receptáculo del conector está dispuesto para recibir a un conector de la interfaz DVI-I o un cable de conversión de VGA a DVI-I que tiene, en su conector DVI-I, una línea de 5 V para DDC que está abierta o conectada a tierra, en el que DDC significa Canal de Datos de Visualización.
  7. 7.
    Un aparato de visualización de acuerdo con una cualquiera de las reivindicaciones 1 a 6, en el que dicha información de especificación son EDID necesarios para una función Plug-and-Play, en el que EDID significa Datos de Identificación de Visualización Extendida.
ES00128013.0T 1999-12-21 2000-12-20 Aparato de visualización Expired - Lifetime ES2444636T3 (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP36234599A JP3504202B2 (ja) 1999-12-21 1999-12-21 表示装置
JP36234599 1999-12-21

Publications (1)

Publication Number Publication Date
ES2444636T3 true ES2444636T3 (es) 2014-02-26

Family

ID=18476620

Family Applications (1)

Application Number Title Priority Date Filing Date
ES00128013.0T Expired - Lifetime ES2444636T3 (es) 1999-12-21 2000-12-20 Aparato de visualización

Country Status (4)

Country Link
US (1) US6873307B2 (es)
EP (1) EP1111572B1 (es)
JP (1) JP3504202B2 (es)
ES (1) ES2444636T3 (es)

Families Citing this family (84)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6765543B1 (en) * 1997-11-13 2004-07-20 Hitachi, Ltd. Display
TWI290287B (en) * 2003-10-03 2007-11-21 Delta Electronics Inc Display device using common display data channel
US6817028B1 (en) 1999-06-11 2004-11-09 Scientific-Atlanta, Inc. Reduced screen control system for interactive program guide
US7010801B1 (en) 1999-06-11 2006-03-07 Scientific-Atlanta, Inc. Video on demand system with parameter-controlled bandwidth deallocation
US7992163B1 (en) 1999-06-11 2011-08-02 Jerding Dean F Video-on-demand navigational system
US7200857B1 (en) 2000-06-09 2007-04-03 Scientific-Atlanta, Inc. Synchronized video-on-demand supplemental commentary
US8516525B1 (en) 2000-06-09 2013-08-20 Dean F. Jerding Integrated searching system for interactive media guide
US7975277B1 (en) 2000-04-03 2011-07-05 Jerding Dean F System for providing alternative services
US7934232B1 (en) 2000-05-04 2011-04-26 Jerding Dean F Navigation paradigm for access to television services
US8069259B2 (en) 2000-06-09 2011-11-29 Rodriguez Arturo A Managing removal of media titles from a list
US7962370B2 (en) 2000-06-29 2011-06-14 Rodriguez Arturo A Methods in a media service system for transaction processing
US7340759B1 (en) 2000-11-10 2008-03-04 Scientific-Atlanta, Inc. Systems and methods for adaptive pricing in a digital broadband delivery system
KR100633154B1 (ko) * 2001-03-20 2006-10-11 삼성전자주식회사 모니터의 표시모드자동설정방법 및 그 시스템과,표시모드자동설정방법과 표시모드자동설정시스템이 저장된기록매체
US7526788B2 (en) 2001-06-29 2009-04-28 Scientific-Atlanta, Inc. Graphic user interface alternate download options for unavailable PRM content
US7496945B2 (en) 2001-06-29 2009-02-24 Cisco Technology, Inc. Interactive program guide for bidirectional services
US8006262B2 (en) 2001-06-29 2011-08-23 Rodriguez Arturo A Graphic user interfaces for purchasable and recordable media (PRM) downloads
US7512964B2 (en) 2001-06-29 2009-03-31 Cisco Technology System and method for archiving multiple downloaded recordable media content
JP3754635B2 (ja) * 2001-07-17 2006-03-15 Necディスプレイソリューションズ株式会社 ディスプレイモニタ用入力チャンネル切替制御装置およびディスプレイモニタの入力チャンネル切替制御方法
EP1423767A2 (en) * 2001-08-27 2004-06-02 Koninklijke Philips Electronics N.V. Processing module for a computer system device
US6954234B2 (en) * 2001-10-10 2005-10-11 Koninklijke Philips Electronics N.V Digital video data signal processing system and method of processing digital video data signals for display by a DVI-compliant digital video display
US7327355B2 (en) 2001-12-08 2008-02-05 Samsung Electronics Co., Ltd. LCD monitor with dual interface and control method thereof
KR100846459B1 (ko) * 2001-12-26 2008-07-16 삼성전자주식회사 통합형 커넥터를 갖는 액정표시모듈과 이를 구비하는액정표시장치
JP4636121B2 (ja) * 2001-12-26 2011-02-23 株式会社日立製作所 映像処理装置
KR100433873B1 (ko) * 2001-12-31 2004-06-04 엘지전자 주식회사 디지털 인터페이스로 연결된 기기들간의 hpd 구현 방법및 그 장치
US7334251B2 (en) 2002-02-11 2008-02-19 Scientific-Atlanta, Inc. Management of television advertising
US20030208779A1 (en) * 2002-04-15 2003-11-06 Green Samuel I. System and method for transmitting digital video over an optical fiber
AU2003219403A1 (en) * 2002-04-19 2003-11-03 Koninklijke Philips Electronics N.V. Programmable drivers for display devices
JP3942986B2 (ja) * 2002-08-09 2007-07-11 Necディスプレイソリューションズ株式会社 表示装置、表示システム及びケーブル
JP3945355B2 (ja) * 2002-09-11 2007-07-18 ソニー株式会社 映像表示装置
EP1406239A1 (en) * 2002-10-02 2004-04-07 Hewlett Packard Company, a Delaware Corporation Display panels, display units and data processing assemblies
KR100517499B1 (ko) * 2002-10-18 2005-09-28 삼성전자주식회사 송/수신 기기간의 접속 상태 검출 방법 및 장치
KR100910910B1 (ko) * 2002-11-14 2009-08-05 엘지전자 주식회사 모니터의 디스플레이 데이터 처리장치
KR20040049436A (ko) * 2002-12-06 2004-06-12 엘지전자 주식회사 그래픽 카드 접속장치 및 방법
JP3828498B2 (ja) 2003-03-10 2006-10-04 株式会社東芝 電子機器及び表示装置設定方法
US7154493B2 (en) * 2003-03-13 2006-12-26 Microsoft Corporation Monitor interconnect compensation by signal calibration
KR100673689B1 (ko) * 2003-03-20 2007-01-23 엘지전자 주식회사 휴대용 컴퓨터에서의 인버터 펄스 폭 변조 주파수조절장치 및 방법
US7573286B2 (en) * 2003-05-16 2009-08-11 E.I. Du Pont De Nemours And Company System and method for testing displays
US20040252114A1 (en) * 2003-06-11 2004-12-16 Steve Lin Power supply system for flat panel display and method for the same
US7725916B2 (en) 2003-07-14 2010-05-25 Panasonic Corporation Signal switching device, signal distribution device, display device, and signal transmission system
KR100607951B1 (ko) * 2003-07-29 2006-08-03 삼성전자주식회사 멀티미디어 시스템에서의 디스플레이 자동 제어 장치 및방법
CN1842841A (zh) * 2003-08-27 2006-10-04 先锋株式会社 显示装置和显示方法
JP2005091795A (ja) * 2003-09-18 2005-04-07 Sony Corp 表示装置
KR100549067B1 (ko) * 2003-09-23 2006-02-06 삼성전자주식회사 디스플레이장치 및 그 제어방법
JP3956938B2 (ja) * 2003-12-26 2007-08-08 株式会社日立製作所 ディスプレイ装置
IL159838A0 (en) * 2004-01-13 2004-06-20 Yehuda Binder Information device
US8161388B2 (en) 2004-01-21 2012-04-17 Rodriguez Arturo A Interactive discovery of display device characteristics
KR20050078111A (ko) * 2004-01-30 2005-08-04 현대 이미지퀘스트(주) 디스플레이 데이터 채널 처리를 위한 디지털 비디오인터페이스 인테그레이션 컨넥터 시스템
KR100587547B1 (ko) 2004-04-07 2006-06-08 삼성전자주식회사 컨텐츠별로 싱크 디바이스로의 출력을 제어하는 소스디바이스 및 그 방법
KR101046586B1 (ko) * 2004-05-28 2011-07-06 삼성전자주식회사 디스플레이장치와 이를 이용한 디스플레이 시스템
US8407594B2 (en) * 2004-07-22 2013-03-26 Sony Corporation System and method for dynamically establishing extended display identification data
US7911475B2 (en) * 2004-10-18 2011-03-22 Genesis Microchip Inc. Virtual extended display information data (EDID) in a flat panel controller
US7995043B2 (en) * 2004-10-18 2011-08-09 Tamiras Per Pte. Ltd., Llc Arbitration for acquisition of extended display identification data (EDID)
US7477244B2 (en) 2004-10-18 2009-01-13 Genesis Microchip Inc. Automatic activity detection in a display controller
US7911473B2 (en) * 2004-10-18 2011-03-22 Genesis Microchip Inc. Method for acquiring extended display identification data (EDID) in a powered down EDID compliant display controller
TWI266180B (en) * 2004-10-29 2006-11-11 Realtek Semiconductor Corp Method for power management in a display
KR100643235B1 (ko) * 2004-10-30 2006-11-10 삼성전자주식회사 디스플레이장치 및 그 제어방법
JP2006178403A (ja) * 2004-11-29 2006-07-06 Nec Electronics Corp 表示装置
KR100749811B1 (ko) * 2004-12-01 2007-08-16 삼성전자주식회사 디스플레이장치 및 그 제어방법
TW200625269A (en) * 2005-01-06 2006-07-16 Top Victory Electronics Taiwan Co Ltd Single-band multi-mode analog display
US8021193B1 (en) * 2005-04-25 2011-09-20 Nvidia Corporation Controlled impedance display adapter
US8189472B2 (en) 2005-09-07 2012-05-29 Mcdonald James F Optimizing bandwidth utilization to a subscriber premises
US20070076006A1 (en) * 2005-09-30 2007-04-05 Knepper Lawrence E Detection of displays for information handling system
US20070186015A1 (en) * 2006-02-08 2007-08-09 Taft Frederick D Custom edid content generation system and method
KR20070081047A (ko) * 2006-02-09 2007-08-14 삼성전자주식회사 표시 장치 및 이의 구동 방법
KR101239338B1 (ko) * 2006-03-09 2013-03-18 삼성전자주식회사 표시 장치 및 이의 구동 방법
TWI337726B (en) * 2006-04-28 2011-02-21 Chimei Innolux Corp Burning system and burning method of liquid crystal display
CN100483195C (zh) 2006-06-09 2009-04-29 群康科技(深圳)有限公司 液晶显示器烧录装置及其烧录方法
KR100736855B1 (ko) * 2006-06-16 2007-07-06 옵티시스 주식회사 Iic 통신 프로토콜을 채용한 ddc 통신 모듈 내의레벨 변환기
JP2010500795A (ja) * 2006-08-11 2010-01-07 盛大▲計▼算机(上海)有限公司 Pcボックスユニットとtvボックスユニット、テレビによるインターネット接続及びインタラクティブエンターテイメント通信のシステム、並びに同システムの操作方法
KR100931183B1 (ko) * 2006-09-06 2009-12-10 주식회사 엘지화학 전기변색 소자 구동 장치 및 그 제어 방법
JP4994806B2 (ja) * 2006-11-29 2012-08-08 キヤノン株式会社 画像投射装置及び画像投射システム
TW200849079A (en) * 2007-06-08 2008-12-16 Tatung Co Ltd Method of writing extended display identification data without using a computer
JP2009047940A (ja) * 2007-08-20 2009-03-05 Fujitsu Ltd 表示装置における表示制御方法および表示装置
US20110043707A1 (en) * 2008-03-27 2011-02-24 Pioneer Corporation Content transmitting device
WO2010007751A1 (ja) * 2008-07-14 2010-01-21 パナソニック株式会社 映像データ処理装置及び映像データ処理方法
US8487945B2 (en) * 2008-09-11 2013-07-16 Dell Products L.P. Methods for setting a pixel clock frequency
JP4459288B1 (ja) * 2008-12-01 2010-04-28 株式会社東芝 情報処理システム、情報処理装置および情報処理方法
US8812748B2 (en) * 2009-04-15 2014-08-19 Dell Products L.P. Methods for generating display signals in an information handling system
KR101376066B1 (ko) 2010-02-18 2014-03-21 삼성전자주식회사 영상 표시 시스템 및 그 표시 방법
CN105791804A (zh) * 2010-02-18 2016-07-20 三星电子株式会社 图像显示系统及其显示方法
JP5746875B2 (ja) * 2011-02-10 2015-07-08 株式会社トプコン 検眼システム
WO2013077203A1 (ja) * 2011-11-21 2013-05-30 シャープ株式会社 映像出力装置、表示装置
TWI456401B (zh) * 2012-02-09 2014-10-11 Quanta Comp Inc 電腦系統
JP6568562B2 (ja) * 2017-09-27 2019-08-28 シャープ株式会社 表示装置、テレビジョン装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5159683A (en) * 1986-07-29 1992-10-27 Western Digital Corporation Graphics controller adapted to automatically sense the type of connected video monitor and configure the control and display signals supplied to the monitor accordingly
EP0524362B1 (en) * 1991-07-24 2000-05-17 Texas Instruments France Display adapter
US5666530A (en) * 1992-12-02 1997-09-09 Compaq Computer Corporation System for automatic synchronization of common file between portable computer and host computer via communication channel selected from a plurality of usable channels there between
WO1995035572A1 (en) * 1994-06-20 1995-12-28 Neomagic Corporation Graphics controller integrated circuit without memory interface
US5764547A (en) 1995-06-19 1998-06-09 Dell U.S.A. L.P. Method and apparatus for three-way power switching
JPH10333977A (ja) * 1997-05-28 1998-12-18 Oki Electric Ind Co Ltd マイクロコントローラ装置
US6049316A (en) * 1997-06-12 2000-04-11 Neomagic Corp. PC with multiple video-display refresh-rate configurations using active and default registers
US6314479B1 (en) * 1997-08-04 2001-11-06 Compaq Computer Corporation Universal multi-pin plug and display connector for standardizing signals transmitted between a computer and a display for a PC theatre interconnectivity system
US6230219B1 (en) * 1997-11-10 2001-05-08 International Business Machines Corporation High performance multichannel DMA controller for a PCI host bridge with a built-in cache
JPH11231994A (ja) * 1998-02-16 1999-08-27 Toshiba Corp 表示装置とディスプレイに関する情報を取得する制御方法
US6600747B1 (en) * 1998-09-17 2003-07-29 Dell Products L.P. Video monitor multiplexing circuit
US6378008B1 (en) * 1998-11-25 2002-04-23 Cypress Semiconductor Corporation Output data path scheme in a memory device
US6618773B1 (en) * 2000-01-25 2003-09-09 Dell Usa L.P. Receiving a particular identification file among an analog identification file and a digital identification file in response to a request to a dual-interface monitor

Also Published As

Publication number Publication date
EP1111572A3 (en) 2002-06-26
EP1111572B1 (en) 2013-12-11
US6873307B2 (en) 2005-03-29
JP2001175230A (ja) 2001-06-29
JP3504202B2 (ja) 2004-03-08
EP1111572A2 (en) 2001-06-27
US20010004257A1 (en) 2001-06-21

Similar Documents

Publication Publication Date Title
ES2444636T3 (es) Aparato de visualización
TWI410886B (zh) 用以取得一斷電延伸顯示識別資料(edid)順從顯示控制器中的edid之方法、多埠顯示控制器及其電腦程式產品
US7474276B2 (en) Display system and microdisplay apparatus
KR100667748B1 (ko) 커넥터 타입에 따른 디스플레이 인식 정보 출력 장치 및방법
US7366886B2 (en) System and method for automatically resetting a display information if optionally changed display information is not suitable for extended display information data (EDID) of a monitor
JP2004077506A (ja) 表示装置、表示システム及びケーブル
EP2023332B1 (en) Display apparatus and control method thereof
USH2186H1 (en) Acquisition of extended display identification data (EDID) in a display controller in a power up mode from a power down mode
US7839409B2 (en) Acquisition of extended display identification data (EDID) using inter-IC (I2C) protocol
US20060085627A1 (en) Method for acquiring EDID in a powered down EDID compliant display controller
US20060082586A1 (en) Arbitration for acquisition of extended display identification data (EDID)
BRPI0719611A2 (pt) &#34;método para controlar energia de um sistema de computador e sistema para controlar energia de um sistema de computador&#34;
US20060082569A1 (en) Power management in a display controller
KR101463471B1 (ko) 외부장치의 상태를 알리는 디스플레이장치 및 그 방법
US20060091943A1 (en) Automatic activity detection in a display controller
KR100643235B1 (ko) 디스플레이장치 및 그 제어방법
KR20070118768A (ko) 디스플레이장치 및 그 제어방법
KR20090113016A (ko) 디스플레이 장치 및 이를 적용한 디스플레이 전원공급방법
KR100749811B1 (ko) 디스플레이장치 및 그 제어방법
JP5107205B2 (ja) ディスプレイ接続用のアダプタおよびディスプレイ接続システム
KR100370047B1 (ko) 모니터의 디스플레이 데이터 처리장치
JP2004302415A (ja) 液晶表示装置
KR100597750B1 (ko) 컴퓨터 및 컴퓨터에 착탈 가능하게 결합되는 그래픽카드
KR20080019792A (ko) 모니터 및 이를 이용한 해상도 조절 방법
KR100873134B1 (ko) 모니터 및 이를 이용한 입력 신호 표시 방법