KR100517499B1 - 송/수신 기기간의 접속 상태 검출 방법 및 장치 - Google Patents

송/수신 기기간의 접속 상태 검출 방법 및 장치 Download PDF

Info

Publication number
KR100517499B1
KR100517499B1 KR10-2002-0063844A KR20020063844A KR100517499B1 KR 100517499 B1 KR100517499 B1 KR 100517499B1 KR 20020063844 A KR20020063844 A KR 20020063844A KR 100517499 B1 KR100517499 B1 KR 100517499B1
Authority
KR
South Korea
Prior art keywords
receiver
transmitter
connection state
detection
state
Prior art date
Application number
KR10-2002-0063844A
Other languages
English (en)
Other versions
KR20040035110A (ko
Inventor
송용천
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2002-0063844A priority Critical patent/KR100517499B1/ko
Publication of KR20040035110A publication Critical patent/KR20040035110A/ko
Application granted granted Critical
Publication of KR100517499B1 publication Critical patent/KR100517499B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/04Diagnosis, testing or measuring for television systems or their details for receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/43615Interfacing a Home Network, e.g. for connecting the client to a plurality of peripherals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Communication Control (AREA)

Abstract

본 발명은 송/수신 기기 제어 방법 및 장치에 관한 것으로서, 특히 송/수신 기기간의 접속 상태를 제어 프로세스에 주는 부담을 최소화하면서 효율적으로 판단하기 위한 송/수신 기기간의 접속 상태 검출 방법 및 장치에 관한 것이다.
본 발명에 의하면 주기적으로 I2C를 이용하여 검출 레지스터를 주기적으로 액세스하여 수신 기기와의 접속 상태를 파악할 필요가 없게 되어 첫째로, I2C 라인에 의하여 주기적으로 수신 기기와의 검출 상태를 확인하기 위한 할당 시간이 줄어들게 되어 효율적인 데이터 처리를 실행할 수 있는 효과가 발생되며, 둘째로, 인터럽트를 사용하여 접속 및 해제되는 타이밍을 정확히 알아내는 효과가 발생된다.

Description

송/수신 기기간의 접속 상태 검출 방법 및 장치{Method and apparatus for detecting connection condition between transmitter and receiver}
본 발명은 송/수신 기기 제어 방법 및 장치에 관한 것으로서, 특히 송/수신 기기간의 접속 상태를 제어 프로세스에 주는 부담을 최소화하면서 효율적으로 판단하기 위한 송/수신 기기간의 접속 상태 검출 방법 및 장치에 관한 것이다.
신호 처리 시스템에 있어서 송/수신 기기는 일 예로서, 송신기는 셋톱 박스(Set-Top-Box)로 수신기는 디스플레이 기기가 될 수 있으며, 이 경우에 셋톱 박스가 호스트 기기로 동작된다.
도 1에 도시된 바와 같이, 종래의 기술에 의한 일반적인 송/수신 기기는 호스트 기기(100) 및 수신기에 해당되는 디스플레이 기기(110)로 구성되며, 세부적으로 호스트 기기(100)는 네트워크와의 데이터 송수신을 인터페이스하기 위한 네트워크 인터페이스 유니트(NIU; 100-1), 수신되는 데이터를 디스플레이 기기의 입력 사양에 맞추어 변환시키는 신호처리를 실행하기 위한 호스트 신호처리부(100-2), DVI 규격에 맞추어 데이터를 변환시켜 송신하고, 수신기의 접속 상태를 판단하기 위한 DVI 송신부(100-3) 및 호스트의 구성 수단들을 총괄적으로 제어하기 위한 호스트 제어부(100-4)로 구성되며, 디스플레이 기기(110)는 DVI 규격에 맞추어 송신기로부터 데이터를 수신하기 위한 DVI 수신부(110-1), 디스플레이 수단의 출력 사양에 맞추어 신호의 규격을 변환시키는 신호처리를 실행하기 위한 디스플레이 신호처리부(110-2), 플라즈마 디스플레이 패널(PDP), 액정 디스플레이 패널, CRT 등의 디스플레이 수단(110-3) 및 디스플레이 기기를 총괄적으로 제어하는 디스플레이 제어부(110-4)로 구성된다.
호스트 기기(100)와 디스플레이 기기(110)는 DVI 규격에 따라서 복수의 데이터 라인, 클럭 및 검출(detect) 라인으로 연결된다.
DVI 송신부(100-3)는 DVI(Digital Visual Interface) 규격에 맞추어 신호를 전송하며, 특히 수신기인 디스플레이 기기(110)와의 접속 상태를 판단하는 프로세스를 실행한다.
즉, DVI 송신부(100-3)에서 실행되는 종래의 기술에 의한 수신기의 접속 상태 검출 방법에 대하여 도 2에 도시된 흐름도를 중심으로 설명하면 다음과 같다.
우선, 호스트에 전원이 공급되면 호스트의 각 레지스터들의 값들을 초기화시킨다(단계201).
그리고 나서, 수신기와의 접속 상태를 판단하기 위하여 I2C를 이용하여 검출 레지스터를 주기적으로 액세스한다(단계202). 여기에서, 검출 레지스터는 송신기의 검출 포트와 수신기의 검출 포트가 검출 라인으로 연결 및 해제 상태를 나타내는 정보를 갖는 레지스터이다.
이에 따라서, 검출 레지스터에서 액세스된 정보로 수신부가 연결되었는지 또는 그렇지 않은지를 판단한다(단계203).
단계203의 판단 결과 수신부가 연결된 것으로 판정되는 경우에는 설정된 다음 테스크(task)를 실행하고(단계205), 연결되지 않은 것으로 판정된 경우에는 일정 시간(N sec; 일 예로서 N=1) 대기한 후에 검출 레지스터를 반복하여 액세스한다(단계204).
이에 따라서, 만약 I2C 라인을 다른 칩(chip)들과 같이 나눠 쓰는 경우에 이 칩이 I2C를 사용하는 기간이 길어지거나 자주 사용함으로써 성능에 영향을 끼치는 문제점이 있었다.
예를 들어, 검출 레지스터 I2C 라인을 캡션 칩(caption chip)과 나눠 쓰는 경우에 검출 레지스터를 주기적으로 확인하는 수신기 연결 검출 프로세스에서 캡션 데이터를 제시간에 추출하지 못해 깨진 글씨가 발생될 수도 있게 된다.
또한, 사용자가 수신기인 디스플레이 기기의 전원을 빠르게 on/off 할 때나 디스플레이 기기에 따라서 모드 변환 시 DVI 수신부(110-1)에 내장된 칩에 리세트가 걸리는 경우도 발생될 수 있는데, 이 리세트 구간이 짧을 경우 단계204의 대기 시간 동안에 발생될 수도 있다. 이 경우에는 수신부 연결 해제 상태를 정확하게 검출하지 못하게 되어 DVI 수신부(110-1)의 칩이 리세트될 경우에 진행되던 암호화(encryption)를 중단하고 인증을 처음부터 다시 실행하여야 하는데, 이 과정을 못 거쳐서 에러가 발생되는 문제점이 발생될 수도 있다.
본 발명이 이루고자 하는 기술적 과제는 상술한 문제점을 해결하기 위하여 수신기 연결 검출 포트를 제어부의 인터럽트 핀 포트에 직접 연결하여 수신기 연결 검출 포트의 핀 레벨이 변화되는 경우에만 인터럽트를 생성시켜 연결 상태를 검출하기 위한 송/수신 기기간의 접속 상태 검출 방법 및 장치를 제공하는데 있다.
상기 기술적 과제를 달성하기 위하여 본 발명에 의한 송/수신 기기간의 접속 상태 검출 방법은 송신기 및 수신기의 회로 설계 방법에 있어서, 상기 송신기와 수신기의 전기적인 연결 상태를 감지하기 위한 검출 포트를 제어부의 인터럽트 핀 포트에 직접 연결하여, 상기 검출 포트 전압의 로직 상태 변화에 상응하는 송/수신기 접속 검출 프로세스를 실행하기 위한 인터럽트를 생성시키도록 설계함을 특징으로 한다.
상기 다른 기술적 과제를 달성하기 위하여 본 발명에 의한 송/수신 기기간의 접속 상태 검출 장치는 송신기 및 수신기의 접속 상태를 검출하기 위한 장치에 있어서, 송신기 및 수신기의 전기적인 연결 상태를 감지하기 위하여 송/수신기를 라인으로 연결하는 검출 포트 및 상기 검출 포트를 인터럽트 핀 포트에 직접 연결하고, 상기 인터럽트 핀 포트의 로직 상태 변화에 상응하는 송/수신기 접속 검출 프로세스를 실행시키기 위한 제어부를 포함함을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예에 대하여 상세히 설명하기로 한다.
도 2에 도시된 바와 같이, 본 발명에 의한 송/수신 기기간의 접속 상태 검출 장치가 적용되는 송/수신 기기는 호스트 기기에 해당되는 송신 기기(300) 및 수신 기기(310)를 구비한다.
세부적으로, 송신 기기(300)는 네트워크 인터페이스 유니트 (NIU; 300-1), 호스트 신호처리부(300-2), DVI 송신부(300-3) 및 호스트 제어부(300-4)로 구성되며, 수신 기기(310)는 DVI 수신부(310-1), 디스플레이 신호처리부(310-2), 디스플레이 수단(310-3) 및 디스플레이 제어부(310-4)로 구성된다.
네트워크 인터페이스 유니트(NIU; 100-1)는 인터넷, 케이블 방송망, 위성 방송망 등의 네트워크로부터의 데이터 송수신을 인터페이스하기 위한 하드웨어 및 소프트웨어로 구성되어 있으며, 호스트 신호처리부(100-2)는 네트워크로부터 수신되는 데이터를 디스플레이 기기의 입력 사양에 맞추어 변환시키는 신호처리를 실행하며, DVI 송신부(300-3)는 DVI(Digital Visual Interface) 규격에 따른 핀 포트들을 구비하고 있으며, 호스트 신호처리부(300-2)에서 처리된 신호를 전송 규격에 맞추어 송신하는 프로세스를 실행한다. DVI 인터페이스 핀 포트에는 송신 기기(300) 및 수신 기기(310)의 전기적인 연결 상태를 감지하기 위한 검출 포트를 포함하고 있다.
호스트 제어부(300-4)는 송신 기기를 총괄적으로 제어하며, 특히 호스트 제어부(300-4)의 인터럽트 핀 포트에 DVI 인터페이스 핀 포트에 포함된 검출 포트를 직접 연결하여, 검출 포트 전압의 로직 상태 변화에 상응하는 송/수신기 접속 검출 프로세스를 실행하기 위한 인터럽트를 생성시키도록 제어한다. 즉, 호스트 제어부(300-4)는 검출 포트의 전압 레벨의 로직 상태가 소정의 로직 상태로 변화되는 경우에만 수신 기기(310)와의 접속 상태를 나타내는 검출 레지스터에 저장된 정보를 읽어서 접속 상태를 확인하기 위한 인터럽트를 발생시키도록 제어한다.
수신 기기(310)는 일 예로서 수신되는 신호를 처리하여 디스플레이 수단으로 출력시키는 디스플레이 기기이다.
DVI 수신부(310-1)는 DVI 규격에 따라서 송신 기기(300)로부터 데이터를 수신하고, 디스플레이 신호처리부(310-2)는 DVI 수신부(310-1)에서 수신된 데이터를 디스플레이 수단의 출력 사양에 맞추어 신호의 규격을 변환시키는 신호처리를 실행하며, 디스플레이 수단(310-3)은 플라즈마 디스플레이 패널(PDP), 액정 디스플레이 패널, CRT 등으로 구성되어 신호 처리된 영상신호를 최종적으로 화면으로 출력시킨다.
그리고, 디스플레이 제어부(310-4)는 수신 기기인 디스플레이 기기를 총괄적으로 제어한다.
송신 기기(300) 및 수신 기기(310)는 DVI 규격에 따라서 송신 기기와 수신 기기의 전기적인 연결 상태를 감지하기 위한 검출 포트(detect port), 각종 데이터 포트 및 클럭 포트 등을 갖는다.
그러면, 도 4의 흐름도를 중심으로 호스트 제어부(300-4)에서 실행되는 본 발명에 의한 송/수신 기기간의 접속 상태 검출 방법에 대하여 상세히 설명하기로 한다.
우선, 호스트 기기(300)에 전원이 공급되면, 호스트 제어부(300-4)의 각종 레지스터들의 값들을 초기화시키고, 리세트 모드를 실행한다(단계401).
호스트 기기(300)가 초기화된 후에는, 호스트 제어부(300-4)의 인터럽트 핀 포트에 직접 연결된 검출 포트 전압의 로직 상태가 로우(Low)에서 하이(High) 상태로 천이 되는지를 판단한다(단계402). 본 발명의 일 실시 예에서는 검출 포트의 전압이 로우(Low) 상태인 경우에는 수신 기기와 전기적인 연결이 이루어진 것을 나타내며, 하이(High) 상태인 경우에는 수신 기기와의 전기적인 연결이 이루어지지 않은 것을 나타낸다.
단계402의 판단 결과, 호스트 제어부(300-4)의 인터럽트 핀 포트에 직접 연결된 검출 포트 전압의 로직 상태가 로우(Low)에서 하이(High) 상태로 천이된 경우에는 수신 기기(310)와의 접속 상태를 나타내는 호스트 제어부(300-4)에 내장된 검출 레지스터(도면에 미도시)에 저장된 정보를 읽어서 접속 상태를 확인하기 위한 검출 인터럽트를 실행한다(단계403).
그리고 나서, 단계403의 검출 인터럽트 실행 결과에 따라서 또는 설정된 모드에 따른 다음 작업(Next task)을 실행한다.
이와 같이, 호스트 제어부(300-4)의 인터럽트 핀 포트에 직접 연결된 검출 포트의 전압 레벨의 로직 상태가 수신 기기의 전기적인 접속 해제를 나타내는 로직 상태로 변화되는 경우에만 접속 상태 검출 레지스터에 저장된 정보를 읽어서 접속 상태를 확인하기 위한 인터럽트를 발생시킴으로써, 종래의 기술에서와 같이 수신 기기와의 접속 상태를 판단하기 위하여 I2C를 이용하여 검출 레지스터를 주기적으로 액세스하지 않아도 된다. 이로 인하여, I2C 라인에 연결되어 있는 칩(chip)들은 주기적으로 수신 기기와의 검출 상태를 확인하기 위한 할당 시간이 줄어들게 되어 효율적인 데이터 처리를 실행할 수 있게 되었다.
본 발명은 방법, 장치, 시스템 등으로서 실행될 수 있다. 소프트웨어로 실행될 때, 본 발명의 구성 수단들은 필연적으로 필요한 작업을 실행하는 코드 세그먼트들이다. 프로그램 또는 코드 세그먼트들은 프로세서 판독 가능 매체에 저장되어 질 수 있으며 또는 전송 매체 또는 통신망에서 반송파와 결합된 컴퓨터 데이터 신호에 의하여 전송될 수 있다. 프로세서 판독 가능 매체는 정보를 저장 또는 전송할 수 있는 어떠한 매체도 포함한다. 프로세서 판독 가능 매체의 예로는 전자 회로, 반도체 메모리 소자, ROM, 플레쉬 메모리, E2PROM, 플로피 디스크, 광 디스크, 하드 디스크, 광 섬유 매체, 무선 주파수(RF) 망, 등이 있다. 컴퓨터 데이터 신호는 전자 망 채널, 광 섬유, 공기, 전자계, RF 망, 등과 같은 전송 매체 위로 전파될 수 있는 어떠한 신호도 포함된다.
첨부된 도면에 도시되어 설명된 특정의 실시 예들은 단지 본 발명의 예로서 이해되어 지고, 본 발명의 범위를 한정하는 것이 아니며, 본 발명이 속하는 기술 분야에서 본 발명에 기술된 기술적 사상의 범위에서도 다양한 다른 변경이 발생될 수 있으므로, 본 발명은 보여지거나 기술된 특정의 구성 및 배열로 제한되지 않는 것은 자명하다.
상술한 바와 같이, 본 발명에 의하면 수신 기기 연결 검출 포트를 제어부의 인터럽트 핀 포트에 직접 연결하여 검출 포트의 전압 레벨이 전기적인 연결 해제를 나타내는 레벨로 천이되는 경우에만 수신 기기와의 접속 상태를 확인하기 위한 인터럽트를 생성시키도록 제어함으로써, 종래의 기술에서와 같이 주기적으로 I2C를 이용하여 검출 레지스터를 주기적으로 액세스하여 수신 기기와의 접속 상태를 파악할 필요가 없게 되어 첫째로, I2C 라인에 의하여 주기적으로 수신 기기와의 검출 상태를 확인하기 위한 할당 시간이 줄어들게 되어 효율적인 데이터 처리를 실행할 수 있는 효과가 발생되며, 둘째로, 인터럽트를 사용하여 접속 및 해제되는 타이밍을 정확히 알아내는 효과가 발생된다.
도 1은 종래의 기술에 의한 송/수신 기기간의 접속 상태 검출 방법이 적용되는 장치의 구성도이다.
도 2는 종래의 기술에 의한 송/수신 기기간의 접속 상태 검출 방법의 흐름도이다.
도 3은 본 발명에 의한 송/수신 기기간의 접속 상태 검출 방법이 적용되는 장치의 구성도이다.
도 4는 본 발명에 의한 송/수신 기기간의 접속 상태 검출 방법의 흐름도이다.

Claims (4)

  1. 삭제
  2. 송신기 및 수신기의 접속 상태 검출 방법에 있어서,
    상기 송신기와 수신기의 전기적인 연결 상태를 감지하기 위한 검출 포트를 제어부의 인터럽트 핀 포트에 연결하여, 상기 검출 포트의 전압 레벨의 로직 상태가 소정의 로직 상태로 변화되는 경우, 인터럽트를 발생시키는 단계; 및
    상기 인터럽트가 발생하면, 상기 송신기와 수신기의 접속 상태 정보가 저장된 접속 상태 검출 레지스터에 저장된 정보를 읽어서 접속상태를 확인하는 단계를 구비함을 특징으로 하는 송/수신기 기기간의 접속 상태 검출 방법.
  3. 삭제
  4. 송신기 및 수신기의 접속 상태를 검출하기 위한 장치에 있어서,
    송신기 및 수신기의 접속 상태를 검출하기 위한 장치에 있어서,
    송신기 및 수신기의 전기적인 연결 상태를 감지하기 위하여 송/수신기를 라인으로 연결되는 검출 포트; 및
    상기 검출 포트를 인터럽트 핀 포트에 연결하고, 상기 검출 포트의 전압 레벨의 로직 상태가 소정의 로직 상태로 변화되는 경우, 상기 송신기와 수신기의 접속 상태 정보가 저장된 접속 상태 검출 레지스트에 저장된 정보를 읽는 접속 상태 확인을 위한 인터럽트 루틴을 생성시키는 제어부를 포함함을 특징으로 하는 송/수신기 기기간의 접속 상태 검출 장치.
KR10-2002-0063844A 2002-10-18 2002-10-18 송/수신 기기간의 접속 상태 검출 방법 및 장치 KR100517499B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0063844A KR100517499B1 (ko) 2002-10-18 2002-10-18 송/수신 기기간의 접속 상태 검출 방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0063844A KR100517499B1 (ko) 2002-10-18 2002-10-18 송/수신 기기간의 접속 상태 검출 방법 및 장치

Publications (2)

Publication Number Publication Date
KR20040035110A KR20040035110A (ko) 2004-04-29
KR100517499B1 true KR100517499B1 (ko) 2005-09-28

Family

ID=37334081

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0063844A KR100517499B1 (ko) 2002-10-18 2002-10-18 송/수신 기기간의 접속 상태 검출 방법 및 장치

Country Status (1)

Country Link
KR (1) KR100517499B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101297188B1 (ko) * 2007-01-05 2013-08-16 삼성전자주식회사 Hdmi 케이블을 통해 수신기기와 연결된 송신기기 및그의 제어방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07177162A (ja) * 1993-12-17 1995-07-14 Toyota Motor Corp 多重通信装置
KR970029097A (ko) * 1995-11-21 1997-06-26 문정환 인터럽트 발생회로
US20010004257A1 (en) * 1999-12-21 2001-06-21 Eizo Nanao Corporation Display apparatus

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07177162A (ja) * 1993-12-17 1995-07-14 Toyota Motor Corp 多重通信装置
KR970029097A (ko) * 1995-11-21 1997-06-26 문정환 인터럽트 발생회로
US20010004257A1 (en) * 1999-12-21 2001-06-21 Eizo Nanao Corporation Display apparatus

Also Published As

Publication number Publication date
KR20040035110A (ko) 2004-04-29

Similar Documents

Publication Publication Date Title
US7249209B2 (en) System and method for dynamically allocating inter integrated circuits addresses to multiple slaves
US20050160212A1 (en) Method and device for transmitting data
US7095415B2 (en) Graphics display architecture and control chip set thereof
EP0654742A2 (en) Multiple bus interface
WO2016082522A1 (zh) 管理路径确定方法及装置
KR100417186B1 (ko) 업그레이드 장치 설치 시 그래픽 버스 상의 부하 균형유지 방법 및 장치
US20090144479A1 (en) Computer switcher and method for matching with a plurality of servers
US7114102B2 (en) Monitoring system and method for monitoring and processing data transmitted between a host and a managing system
US6643728B1 (en) Method and apparatus for converting IEEE 1284 signals to or from IEEE 1394 signals
US20210224216A1 (en) Configurable usb-c alternate mode for multi-level controller communication
US6880026B2 (en) Method and apparatus for implementing chip-to-chip interconnect bus initialization
KR100607951B1 (ko) 멀티미디어 시스템에서의 디스플레이 자동 제어 장치 및방법
KR100517499B1 (ko) 송/수신 기기간의 접속 상태 검출 방법 및 장치
KR20090009512A (ko) Sata 전자 장치 및 상기 sata 전자 장치의 테스트방법
US5974489A (en) Computer bus expansion
US20030212932A1 (en) Remote diagnostic packets
CN114299534A (zh) 电路原理图的检测方法、装置、终端设备以及存储介质
CN109117289B (zh) 服务器系统及管理双基板管理控制器的方法
US20060106952A1 (en) Apparatus, system, and method for integrating an enclosure
CN212229628U (zh) 从机设备
CN111913904A (zh) 向利用主从通信协议的多个从属装置自动分配互不相同地址的方法及用于其的装置
JP2004199536A (ja) 回路検証装置
US20050086561A1 (en) Testing device
US7222199B2 (en) Circuit and method for transferring low frequency signals via high frequency interface
US20240119023A1 (en) Multicore system and method for communication within the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120830

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130829

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140828

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150828

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee