EP2392057A1 - Overvoltage conductor - Google Patents

Overvoltage conductor

Info

Publication number
EP2392057A1
EP2392057A1 EP10701520A EP10701520A EP2392057A1 EP 2392057 A1 EP2392057 A1 EP 2392057A1 EP 10701520 A EP10701520 A EP 10701520A EP 10701520 A EP10701520 A EP 10701520A EP 2392057 A1 EP2392057 A1 EP 2392057A1
Authority
EP
European Patent Office
Prior art keywords
layer
electrically conductive
surge arrester
insulating
arrester according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
EP10701520A
Other languages
German (de)
French (fr)
Other versions
EP2392057B1 (en
Inventor
Gero Zimmermann
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TDK Electronics AG
Original Assignee
Epcos AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Epcos AG filed Critical Epcos AG
Publication of EP2392057A1 publication Critical patent/EP2392057A1/en
Application granted granted Critical
Publication of EP2392057B1 publication Critical patent/EP2392057B1/en
Not-in-force legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01TSPARK GAPS; OVERVOLTAGE ARRESTERS USING SPARK GAPS; SPARKING PLUGS; CORONA DEVICES; GENERATING IONS TO BE INTRODUCED INTO NON-ENCLOSED GASES
    • H01T1/00Details of spark gaps
    • H01T1/20Means for starting arc or facilitating ignition of spark gap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C7/00Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material
    • H01C7/10Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material voltage responsive, i.e. varistors
    • H01C7/12Overvoltage protection resistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01TSPARK GAPS; OVERVOLTAGE ARRESTERS USING SPARK GAPS; SPARKING PLUGS; CORONA DEVICES; GENERATING IONS TO BE INTRODUCED INTO NON-ENCLOSED GASES
    • H01T4/00Overvoltage arresters using spark gaps
    • H01T4/02Details

Definitions

  • An object to be solved is to provide a surge arrester having a fast response.
  • a surge arrester which has a preferably gastight housing.
  • the housing of the surge arrester has at least one gas-filled, preferably tubular insulating body which comprises at least two electrodes.
  • the electrodes of the surge arrester are preferably arranged at a distance from one another.
  • On the inside of the insulating body a sequence of a plurality of material layers, which is referred to below as a layer sequence, is arranged at least in one another or in a contiguous region.
  • the layer sequence comprises at least one electrically conductive or semiconductive layer, at least one electrically conductive layer and at least one insulating layer.
  • the electrically conductive or semiconducting layer is used to lower the ignition voltage of the surge arrester and is also referred to as a primer.
  • the layer sequence of at least one electrically conductive layer, an insulating layer and at least one electrically conductive or semiconducting layer causes a distortion of the electric field applied between the electrodes of the surge absorber.
  • the field distortion preferably leads to a field increase in the end regions of the electrically conductive or semiconductive layer.
  • the end regions are preferably at least in the vicinity of at least one electrode of the surge arrester.
  • the surge arrester has a very fast response time due to the layer sequence arranged on the inside of the insulating body.
  • the at least one insulating layer is arranged between the electrically conductive or semiconductive layer and the electrically conductive layer.
  • the layers may also have any other possible layer sequence in one embodiment.
  • the insulating layer has the smallest possible thickness, so that the distance between an electrically conductive or semiconductive layer and an electrically conductive layer is minimized.
  • the insulating layer preferably has a thickness between 0.1 and 5 mm. In a preferred Embodiment, the insulating layer has a thickness of less than 1 mm.
  • the electrically conductive layer preferably has at least two subregions spaced apart from one another, which are arranged next to one another perpendicular to the stacking direction of the layers.
  • the spaced-apart portions of the electrically conductive layer are designed such that each of the portions of the electrically conductive layer each having a preferably direct electrical contact with one of the electrodes of the surge arrester. It is also possible for the subareas of the electrically conductive layer to have contact with the electrodes of the surge arrester via an additional electrical conductor. Preferably, the subregions of the electrically conductive layer have the same electrical potential as the respective contacted electrodes of the surge arrester.
  • the at least two subregions of the electrically conductive layer have the same size. However, it is also possible that the subregions of the electrically conductive layer have different sizes.
  • the electrically conductive layer is applied in one embodiment on the insulating layer. Preferably, the electrically conductive layer extends over at least one surface of the insulating layer, wherein the electrically conductive layer is divided into at least two subregions which are isolated from each other. - A -
  • the electrically conductive layer has the shape of at least two cylinders spaced apart in the longitudinal direction of the surge arrester. In one embodiment, the at least two cylinders of electrically conductive layer are applied to the outside of the insulating layer.
  • the portions may have any other shape suitable for causing distortion of the electric field in the region of the electrically conductive or semiconductive layer.
  • the insulating layer comprises a glass or a ceramic.
  • the insulating layer may also comprise other suitable electrically insulating materials.
  • the insulating layer is in the shape of a cylinder.
  • the insulating layer may be in the form of a strip.
  • the layer of electrically conductive or semiconductive material is preferably used to lower the ignition voltage of the surge arrester and is referred to as a priming strip.
  • the strips preferably extend in the longitudinal direction of the
  • the electrically conductive or semiconductive layer is preferably of the Electrodes of the surge arrester spaced and has no direct electrical contact with these.
  • the layer of electrically conductive or semiconducting material contains graphite.
  • the layer of electrically conductive or semiconducting material extends in its greatest extent parallel to the longitudinal axis of the surge arrester.
  • the layer of electrically conductive or semiconducting material may also be subdivided into a plurality of spaced-apart regions.
  • the layer sequence of electrically conductive or semiconducting material, an insulating layer and a conductive layer can be applied directly to the inside of the insulating body.
  • On the arranged on the inside of the insulating electrically conductive layer is followed by at least one layer of insulating
  • the layer sequence comprises at least one separate component, which is inserted into the interior of the insulating body of the surge arrester.
  • the outer dimensions of the separate component preferably correspond to the dimensions of the interior of the diverter body.
  • the separate component can also consist of a plurality of composite individual components, which are arranged individually or assembled in the interior of the insulating body.
  • the at least one separately inserted component comprises at least one electrically conductive or semiconductive layer and at least one insulating layer. At least one electrically conductive layer is arranged separately on the inside of the insulating body in this embodiment.
  • the component is inserted in recesses on the inside of the insulating body, wherein the recesses correspond in a preferred embodiment, the dimensions of the inserted components.
  • the depressions may also have larger dimensions.
  • the electrically conductive or semiconducting layer has the form of a stripe, wherein the primer serves for the field emission of charge carriers.
  • the ignition voltage of a surge arrester usually increases significantly with the slope of the applied voltage ramp. Particularly unfavorable is the ratio of dynamic ignition voltage to static ignition voltage in arresters with ignition voltage values below 100 V.
  • the field emission of charge carriers from the graphite ignition strips usually present is only very weak.
  • the weak field emission of charge carriers limits the possible applications, especially in the telecom sector.
  • the use in lightning protection applications where a low static response voltage is required at the same time good dynamic behavior is limited.
  • a surge arrester as described above has a very fast response since the layer sequence applied to the inside of the arrester results in targeted distortion and significant increase of the electric field in the region of the ignition strikes.
  • the layer sequence applied to the inside of the arrester results in targeted distortion and significant increase of the electric field in the region of the ignition strikes.
  • FIG. 1 schematically shows a development of an embodiment of a layer sequence
  • FIG. 2 shows schematically a component which has a
  • FIG. 3 shows an embodiment in which the
  • Figure 4 shows schematically an embodiment in which the layer sequence on the inside of a
  • Insulating body is applied,
  • Figures 5a and 5b show schematically the equipotential lines of the electric field in a 2-electrode surge arrester with (5a) and without (5b) one
  • FIG. 1 schematically shows an embodiment of a layer sequence 4 as a development.
  • the layer sequence 4 comprises an insulating layer 7, on the underside of which two spaced-apart electrically conductive regions 8, 8 'of an electrically conductive layer 6 are applied.
  • the electrically conductive regions 8, 8 ' extend to the respective edge of the insulating layer 7.
  • the sections of the electrically conductive or semiconductive layer 5 are so-called "igniter strips.”
  • the electrically conductive or semiconducting layer 5 preferably contains graphite. In an embodiment which is not illustrated, the "igniter strips" can also have any other suitable shape or even cover larger areal areas.
  • the regions of electrically conductive or semiconductive material 5 preferably have their greatest extent in the longitudinal direction of the surge arrester.
  • the layer sequence 4 is preferably arranged on the inside of the insulating body of a surge arrester.
  • FIG. 2 shows a layer sequence 4, which is designed as a separate component 9.
  • the component 9 has a cylindrical body in the illustrated embodiment.
  • the shape of the component 9 is determined mainly by the shape of the layer 7 of insulating material.
  • the insulating layer 7 comprises at least
  • electrically conductive regions 8, 8 'on the end faces of the cylindrical insulating Layer 6, has the inserted into a surge arrester member 9, thus preferably a direct contact of the electrically conductive regions 8, 8 to electrodes of the surge arrester.
  • the electrically conductive layers 8, 8' thus preferably have the same electrical potentials as the respective contacted electrode of the surge arrester.
  • the illustrated Component 9 is preferably intended to be inserted into the interior of a surge arrester. It is advantageous if the outer diameter of the component 9 corresponds approximately to the inner diameter of the insulating body 1 of the arrester. Preferably, the length of the component 9 corresponds to the length of the free space available in the insulating body 1.
  • the arrester with insulating body 1 is not shown in the figure for reasons of clarity.
  • the electrically conductive layer 6 may also be applied separately on the inside of the insulating body 1 of the arrester.
  • the component 9 comprises the insulating layer 7 and the electrically conductive or semiconducting layer 5 in the form of the "ignition marks".
  • FIG. 3 shows an embodiment of the layer sequence 4, in which the layer sequence 4 has the form of separate strips. The strips comprise in the illustrated embodiment at least one strip-shaped element of insulating layer 7 with one on this
  • the electrically conductive layer 6 is arranged in recesses 10 in the interior 2 of the insulator 1.
  • the insulator 1 has a plurality of recesses 10 spaced apart from each other in a circular manner
  • conductive layer 6 has two subareas 8, 8 'which are spaced apart from one another in the longitudinal direction of the arrester.
  • the spaced apart regions 8, 8' of the electrically conductive layer 6 each have a direct contact with the closest electrode 2 of the surge arrester
  • the strips of the insulating layer 7 with the applied "ignition marks" are inserted or inserted as separate elements in the recesses 10.
  • the layer 6 of electrically conductive material may also already be applied to the inserted strips of insulating layer 7 and "primer".
  • the layer sequence 4 is applied to the inside of an insulating body 1 of the arrester.
  • the spaced-apart regions 8, 8 'of the electrically conductive layer 6 are applied directly to the inside of the insulating body 1.
  • the areas 8, 8 'of the electrically conductive layer 6 In the illustrated embodiment, they preferably extend laterally as far as the respective end regions of the insulating body 1, so that there is direct electrical contact with the electrodes of the arrester.
  • Over the electrically conductive layer 6 is a layer of insulating
  • the insulating layer 7 preferably covers the entire inner surface of the insulating body 1 of the arrester.
  • strip-shaped "ignition strips” of an electrically conductive or semiconducting layer 5 are applied to the insulating layer 7.
  • the "ignition strips” preferably extend in the longitudinal direction of the arrester.
  • the "ignition marks" in the longitudinal direction of the arrester extend so far that their ends at least partially overlap with the areas 8, 8 ', wherein the areas 8, 8' and the "ignition marks" by the interposed insulating layer 5 no direct electrical contact to each other.
  • FIG. 5a equipotential lines of the electric field in a 2-electrode surge arrester are shown schematically, wherein a layer sequence 4 is arranged on the inside of the insulating body 1 of a surge arrester.
  • the layer sequence 4 comprises two spaced-apart regions 8, 8 'of an electrically conductive layer 6, an insulating layer 7 and an electrically conductive or semiconductive layer 5 in the form of "ignition marks.”
  • the layer sequence 4 causes a distortion of the electric field in the region reached the ends of the "ignition marks". This field distortion causes an increase in the electric field at the ends of the "igniter bars", represented by the more closely spaced field lines of the equipotential lines at the ends of the "primer".
  • 5b shows equipotential lines of the electric field in a 2-electrode surge arrester, in which only an electrically conductive or semiconducting layer 5 is applied as a "primer" on the inside of the insulating body 1. Due to the missing insulating layer and the spaced-apart regions of the electrical conductive layer, there is no significant increase in the electric field at the ends of the "ignition marks". The equipotential lines in the region of the ends of the "primer” are further spaced apart from each other in the equipotential lines in Figure 5. Thus, in a conventional surge absorber there is no significant increase in the electric field at the ends of the "primer".
  • the individual partial layers of the layer sequence each have a plurality of individual layers or that the layer sequence has a plurality of laterally spaced-apart partial regions.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Thermistors And Varistors (AREA)
  • Emergency Protection Circuit Devices (AREA)

Abstract

An overvoltage conductor is disclosed, comprising a housing with a tubular insulation body (1) and at least two electrodes (2, 2'). A series of layers (4) is arranged on the inside (3) of the insulation body (1)at least in part regions of the inside (3), with at least one electrically conducting or semiconducting layer (5), at least one electrically conducting layer (6) and at least one insulating layer (7).

Description

Überspannungsabieitersurge
Aus der Druckschrift DE 2431236 A ist ein Überspannungsabieiter bekannt.From the document DE 2431236 A a surge arrester is known.
Eine zu lösende Aufgabe ist es, einen Überspannungsabieiter anzugeben, der ein schnelles Ansprechverhalten aufweist.An object to be solved is to provide a surge arrester having a fast response.
Die Aufgabe wird durch einen Überspannungsabieiter nach Patentanspruch 1 gelöst. Vorteilhafte Ausgestaltungen des Überspannungsleiters sind Gegenstand von Unteransprüchen.The object is achieved by a surge arrester according to claim 1. Advantageous embodiments of the overvoltage conductor are the subject of dependent claims.
Es wird ein Überspannungsabieiter angegeben, der ein vorzugsweise gasdichtes Gehäuse aufweist. Das Gehäuse des Überspannungsabieiters weist wenigstens einen gasgefüllten, vorzugsweise rohrförmigen Isolierkörper auf, der wenigstens zwei Elektroden umfasst. Die Elektroden des Überspannungsabieiters sind vorzugsweise voneinander beabstandet angeordnet. Auf der Innenseite des Isolierkörpers ist wenigstens in voneinander beanstandeten oder in einem zusammenhängenden Bereich eine Abfolge von mehreren Materialschichten angeordnet, die im Weiteren als Schichtenfolge bezeichnet wird. Die Schichtenfolge umfasst wenigstens eine elektrisch leitende oder halbleitende Schicht, wenigstens eine elektrisch leitende Schicht und wenigstens eine isolierende Schicht. Die elektrisch leitende oder halbleitende Schicht dient zur Erniedrigung der Zündspannung des Überspannungsabieiters und wird auch als Zündstrich bezeichnet. Durch die Schichtenfolge von wenigstens einer elektrisch leitenden Schicht, einer Isolierschicht und wenigstens einer elektrisch leitenden oder halbleitenden Schicht wird eine Verzerrung des zwischen den Elektroden des Überspannungsabieiters anliegenden elektrischen Feldes verursacht. Durch die auf der Innenseite des Isolierkörpers angeordnete Schichtenfolge wird somit eine gezielte Verzerrung und damit verbundene signifikante Erhöhung des elektrischen Feldes im Bereich der elektrisch leitenden oder halbleitenden Schicht erreicht. Durch die Feldverzerrung kommt es vorzugsweise zu einer Felderhöhung in den Endbereichen der elektrisch leitenden oder halbleitenden Schicht. Die Endbereiche liegen vorzugsweise wenigstens in der Nähe wenigstens einer Elektrode des Überspannungsabieiters. Durch die auf der Innenseite des Isolierkörpers angeordnete Schichtenfolge weist der Überspannungsabieiter aufgrund der Felderhöhung in den Endbereichen der elektrisch leitenden oder halbleitenden Schicht eine sehr schnelle Ansprechzeit auf.A surge arrester is disclosed, which has a preferably gastight housing. The housing of the surge arrester has at least one gas-filled, preferably tubular insulating body which comprises at least two electrodes. The electrodes of the surge arrester are preferably arranged at a distance from one another. On the inside of the insulating body, a sequence of a plurality of material layers, which is referred to below as a layer sequence, is arranged at least in one another or in a contiguous region. The layer sequence comprises at least one electrically conductive or semiconductive layer, at least one electrically conductive layer and at least one insulating layer. The electrically conductive or semiconducting layer is used to lower the ignition voltage of the surge arrester and is also referred to as a primer. The layer sequence of at least one electrically conductive layer, an insulating layer and at least one electrically conductive or semiconducting layer causes a distortion of the electric field applied between the electrodes of the surge absorber. As a result of the layer sequence arranged on the inside of the insulating body, targeted distortion and the associated significant increase in the electric field in the region of the electrically conductive or semiconductive layer are achieved. The field distortion preferably leads to a field increase in the end regions of the electrically conductive or semiconductive layer. The end regions are preferably at least in the vicinity of at least one electrode of the surge arrester. As a result of the field increase in the end regions of the electrically conductive or semiconducting layer, the surge arrester has a very fast response time due to the layer sequence arranged on the inside of the insulating body.
In einer Ausführungsform ist die wenigstens eine isolierende Schicht zwischen der elektrisch leitenden oder halbleitenden Schicht und der elektrisch leitenden Schicht angeordnet. Die Schichten können in einer Ausführungsform auch jede mögliche andere Schichtenfolge aufweisen.In one embodiment, the at least one insulating layer is arranged between the electrically conductive or semiconductive layer and the electrically conductive layer. The layers may also have any other possible layer sequence in one embodiment.
In einer bevorzugten Ausführungsform weist die isolierende Schicht eine möglichst geringe Dicke auf, so dass der Abstand zwischen einer elektrisch leitenden oder halbleitenden Schicht und einer elektrisch leitenden Schicht möglichst gering ist. Die isolierende Schicht weist vorzugsweise eine Dicke zwischen 0,1 und 5 mm auf. In einer bevorzugten Ausführungsform weist die isolierende Schicht eine Dicke von weniger als 1 mm auf.In a preferred embodiment, the insulating layer has the smallest possible thickness, so that the distance between an electrically conductive or semiconductive layer and an electrically conductive layer is minimized. The insulating layer preferably has a thickness between 0.1 and 5 mm. In a preferred Embodiment, the insulating layer has a thickness of less than 1 mm.
Die elektrisch leitende Schicht weist in einer Ausführungsform vorzugsweise wenigstens zwei voneinander beabstandete Teilbereiche auf, die senkrecht zur Stapelrichtung der Schichten nebeneinander angeordnet sind.In one embodiment, the electrically conductive layer preferably has at least two subregions spaced apart from one another, which are arranged next to one another perpendicular to the stacking direction of the layers.
In einer bevorzugten Ausführungsform sind die voneinander beabstandeten Teilbereiche der elektrisch leitenden Schicht derart ausgeführt, dass jeder der Teilbereiche der elektrisch leitenden Schicht jeweils einen vorzugsweise direkten elektrischen Kontakt zu einer der Elektroden des Überspannungsabieiters aufweist. Es ist auch möglich, dass die Teilbereiche der elektrisch leitenden Schicht über einen zusätzlichen elektrischen Leiter einen Kontakt zu den Elektroden des Überspannungsabieiters aufweisen. Vorzugsweise weisen die Teilbereiche der elektrisch leitenden Schicht das gleiche elektrische Potential auf, wie die jeweiligen kontaktierten Elektroden des Überspannungsabieiters.In a preferred embodiment, the spaced-apart portions of the electrically conductive layer are designed such that each of the portions of the electrically conductive layer each having a preferably direct electrical contact with one of the electrodes of the surge arrester. It is also possible for the subareas of the electrically conductive layer to have contact with the electrodes of the surge arrester via an additional electrical conductor. Preferably, the subregions of the electrically conductive layer have the same electrical potential as the respective contacted electrodes of the surge arrester.
Vorzugsweise weisen die wenigstens zwei Teilbereiche der elektrisch leitenden Schicht die gleiche Größe auf. Es ist jedoch auch möglich, dass die Teilbereiche der elektrisch leitenden Schicht unterschiedliche Größen aufweisen. Die elektrisch leitende Schicht ist in einer Ausführungsform auf der isolierenden Schicht aufgebracht. Vorzugsweise erstreckt sich die elektrisch leitende Schicht über wenigstens eine Fläche der isolierenden Schicht, wobei die elektrisch leitende Schicht in wenigstens zwei Teilbereiche unterteilt ist, die voneinander isoliert sind. - A -Preferably, the at least two subregions of the electrically conductive layer have the same size. However, it is also possible that the subregions of the electrically conductive layer have different sizes. The electrically conductive layer is applied in one embodiment on the insulating layer. Preferably, the electrically conductive layer extends over at least one surface of the insulating layer, wherein the electrically conductive layer is divided into at least two subregions which are isolated from each other. - A -
In einer Ausführungsform ist es vorgesehen, dass die elektrisch leitende Schicht die Form von wenigstens zwei in Längsrichtung des Überspannungsabieiters voneinander beabstandete Zylinder aufweist. In einer Ausführungsform sind die wenigstens zwei Zylinder aus elektrisch leitender Schicht auf der Außenseite der Isolierschicht aufgebracht.In one embodiment, it is provided that the electrically conductive layer has the shape of at least two cylinders spaced apart in the longitudinal direction of the surge arrester. In one embodiment, the at least two cylinders of electrically conductive layer are applied to the outside of the insulating layer.
In einer anderen Ausführungsform können die Teilbereiche jede andere Form aufweisen, die dazu geeignet ist, eine Verzerrung des elektrischen Felds im Bereich der elektrisch leitenden oder halbleitenden Schicht zu verursachen.In another embodiment, the portions may have any other shape suitable for causing distortion of the electric field in the region of the electrically conductive or semiconductive layer.
In einer Ausführungsform umfasst die Isolierschicht ein Glas oder eine Keramik. Die isolierende Schicht kann auch andere geeignete elektrisch isolierende Materialien umfassen.In an embodiment, the insulating layer comprises a glass or a ceramic. The insulating layer may also comprise other suitable electrically insulating materials.
In einer Ausführungsform weist die isolierende Schicht die Form eines Zylinders auf.In one embodiment, the insulating layer is in the shape of a cylinder.
In einer weiteren Ausführungsform kann die Isolierschicht die Form eines Streifens aufweisen.In another embodiment, the insulating layer may be in the form of a strip.
Die Schicht aus elektrisch leitendem oder halbleitendem Material dient vorzugsweise zur Erniedrigung der Zündspannung des Überspannungsabieiters und wird als Zündstrich beziehungsweise -streifen bezeichnet. Die Streifen erstrecken sich vorzugsweise in Längsrichtung desThe layer of electrically conductive or semiconductive material is preferably used to lower the ignition voltage of the surge arrester and is referred to as a priming strip. The strips preferably extend in the longitudinal direction of the
Überspannungsabieiters. In einer Ausführungsform können mehrere dieser Zündstriche beziehungsweise Zündstreifen parallel zueinander in Längsrichtung desSurge arrester. In one embodiment, a plurality of these ignition strips or Zündstreifen parallel to each other in the longitudinal direction of
Überspannungsabieiters angeordnet sein. Die elektrisch leitende oder halbleitende Schicht ist vorzugsweise von den Elektroden des Überspannungsabieiters beabstandet und weist zu diesen keinen direkten elektrischen Kontakt auf.Surge arrester be arranged. The electrically conductive or semiconductive layer is preferably of the Electrodes of the surge arrester spaced and has no direct electrical contact with these.
In einer Ausführungsform enthält die Schicht aus elektrisch leitendem oder halbleitendem Material Graphit.In one embodiment, the layer of electrically conductive or semiconducting material contains graphite.
In einer Ausführungsform erstreckt sich die Schicht aus elektrisch leitendem beziehungsweise halbleitendem Material in ihrer größten Ausdehnung parallel zur Längsachse des Überspannungsabieiters.In one embodiment, the layer of electrically conductive or semiconducting material extends in its greatest extent parallel to the longitudinal axis of the surge arrester.
In einer weiteren Ausführungsform kann die Schicht aus elektrisch leitendem beziehungsweise halbleitendem Material auch in mehrere voneinander beabstandete Bereiche unterteilt sein.In a further embodiment, the layer of electrically conductive or semiconducting material may also be subdivided into a plurality of spaced-apart regions.
In einer Ausführungsform kann die Schichtenfolge aus elektrisch leitendem beziehungsweise halbleitendem Material, einer isolierenden Schicht und einer leitenden Schicht direkt auf die Innenseite des Isolierkörpers aufgebracht sein. In dieser Ausführungsform ist es vorteilhaft, wenn wenigstens eine elektrisch leitende Schicht direkt auf der Innenseite des Isolierkörpers aufgebracht ist. Auf die auf der Innenseite des Isolierkörpers angeordnete elektrisch leitende Schicht folgt wenigstens eine Schicht aus isolierendemIn one embodiment, the layer sequence of electrically conductive or semiconducting material, an insulating layer and a conductive layer can be applied directly to the inside of the insulating body. In this embodiment, it is advantageous if at least one electrically conductive layer is applied directly on the inside of the insulating body. On the arranged on the inside of the insulating electrically conductive layer is followed by at least one layer of insulating
Material, die beispielsweise Glas und/oder Keramik umfasst. Vorzugsweise ist auf wenigstens einer Schicht aus isolierendem Material wenigstens ein Bereich aus elektrisch leitendem beziehungsweise halbleitendem Material aufgebracht. In einer weiteren Ausführungsform sind mehrere voneinander beabstandete Bereiche aus elektrisch leitendem oder halbleitendem Material auf der isolierenden Schicht aufgebracht . In einer weiteren Ausführungsform umfasst die Schichtenfolge wenigstens ein separates Bauteil, das in den Innenraum des Isolierkörpers des Überspannungsabieiters eingelegt ist. Vorzugsweise entsprechen die Außenabmessungen des separaten Bauteils vorzugsweise den Abmessungen des Innenraums des Ableiterkörpers .Material comprising glass and / or ceramic, for example. Preferably, at least one region of electrically conductive or semiconductive material is applied to at least one layer of insulating material. In a further embodiment, a plurality of spaced-apart regions of electrically conductive or semiconductive material are applied to the insulating layer. In a further embodiment, the layer sequence comprises at least one separate component, which is inserted into the interior of the insulating body of the surge arrester. Preferably, the outer dimensions of the separate component preferably correspond to the dimensions of the interior of the diverter body.
In einer weiteren Ausführungsform kann das separate Bauteil auch aus mehreren zusammengesetzten Einzelbauteilen bestehen, die einzeln oder zusammengesetzt in dem Innenraum des Isolierkörpers angeordnet sind.In a further embodiment, the separate component can also consist of a plurality of composite individual components, which are arranged individually or assembled in the interior of the insulating body.
In einer Ausführungsform ist es auch möglich, dass das wenigstens eine separat eingelegte Bauteil wenigstens eine elektrisch leitende oder halbleitende Schicht und wenigstens eine isolierende Schicht umfasst. Wenigstens eine elektrisch leitende Schicht ist bei dieser Ausführungsform separat auf der Innenseite des Isolierkörpers angeordnet.In one embodiment, it is also possible that the at least one separately inserted component comprises at least one electrically conductive or semiconductive layer and at least one insulating layer. At least one electrically conductive layer is arranged separately on the inside of the insulating body in this embodiment.
In einer weiteren Ausführungsform ist das Bauteil in Vertiefungen auf der Innenseite des Isolierkörpers eingelegt, wobei die Vertiefungen in einer bevorzugten Ausführungsform den Abmessungen der eingelegten Bauteile entsprechen. In einer weiteren Ausführungsform können die Vertiefungen auch größere Abmessungen aufweisen.In a further embodiment, the component is inserted in recesses on the inside of the insulating body, wherein the recesses correspond in a preferred embodiment, the dimensions of the inserted components. In a further embodiment, the depressions may also have larger dimensions.
Vorzugsweise weist die elektrisch leitende oder halbleitende Schicht die Form eines Streifens beziehungsweise Strichs auf, wobei der Zündstrich zur Feldemission von Ladungsträgern dient . Die Zündspannung eines Überspannungsabieiters steigt gewöhnlich mit der Steilheit der angelegten Spannungsrampe signifikant an. Besonders ungünstig ist das Verhältnis von dynamischer Zündspannung zu statischer Zündspannung bei Ableitern mit Zündspannungswerten unterhalb von 100 V. In diesem Fall ist die Feldemission von Ladungsträgern aus den üblicherweise vorhandenen Graphit-Zündstrichen nur sehr schwach. Im Gegensatz zu einem zuvor beschriebenen Überspannungsabieiter beschränkt die schwache Feldemission von Ladungsträgern die Einsatzmöglichkeiten insbesondere im Telekombereich. Ebenso ist die Verwendung bei Blitzschutzanwendungen, bei denen eine niedrige statische Ansprechspannung bei gleichzeitig gutem dynamischem Verhalten gefordert ist, eingeschränkt.Preferably, the electrically conductive or semiconducting layer has the form of a stripe, wherein the primer serves for the field emission of charge carriers. The ignition voltage of a surge arrester usually increases significantly with the slope of the applied voltage ramp. Particularly unfavorable is the ratio of dynamic ignition voltage to static ignition voltage in arresters with ignition voltage values below 100 V. In this case, the field emission of charge carriers from the graphite ignition strips usually present is only very weak. In contrast to a surge arrester described above, the weak field emission of charge carriers limits the possible applications, especially in the telecom sector. Likewise, the use in lightning protection applications, where a low static response voltage is required at the same time good dynamic behavior is limited.
Ein wie zuvor beschriebener Überspannungsabieiter weist dagegen ein sehr schnelles Ansprechverhalten auf, da durch die auf der Innenseite des Ableiters aufgebrachte Schichtenfolge eine gezielte Verzerrung und signifikante Erhöhung des elektrischen Feldes im Bereich der Zündstriche erfolgt. Durch einen möglichst geringen Abstand zwischen den feldfreien Zündstrichen und den elektrisch leitenden Bereichen wird eine stärkere Felderhöhung im Bereich der Zündstrichenden erreicht.On the other hand, a surge arrester as described above has a very fast response since the layer sequence applied to the inside of the arrester results in targeted distortion and significant increase of the electric field in the region of the ignition strikes. By the smallest possible distance between the field-free ignition strips and the electrically conductive areas a stronger field increase in the area of Zündstrichenden is achieved.
Die oben beschriebenen Gegenstände werden anhand der folgenden Figuren und Ausführungsbeispiele näher erläutert.The objects described above will be explained in more detail with reference to the following figures and embodiments.
Die nachfolgend beschriebenen Zeichnungen sind nicht als maßstabsgetreu aufzufassen, vielmehr können zur besseren Darstellung alle Dimensionen vergrößert, verkleinert oder auch verzerrt dargestellt sein. Elemente, die einander gleicher oder die die gleiche Funktion übernehmen, sind mit den gleichen Bezugszeichen bezeichnet.The drawings described below are not to be considered as true to scale, but all dimensions can be enlarged, reduced or distorted for better representation. Elements that are each other the same or the same function, are denoted by the same reference numerals.
Figur 1 zeigt schematisch eine Abwicklung einer Ausführungsform einer Schichtenfolge,FIG. 1 schematically shows a development of an embodiment of a layer sequence,
Figur 2 zeigt schematisch ein Bauteil, das einFIG. 2 shows schematically a component which has a
Ausführungsbeispiel der Schichtenfolge aufweist,Has exemplary embodiment of the layer sequence,
Figur 3 zeigt eine Ausführungsform, bei der dieFIG. 3 shows an embodiment in which the
Schichtenfolge die Form von separaten Streifen aufweist,Layer sequence has the form of separate strips,
Figur 4 zeigt schematisch eine Ausführungsform, bei der die Schichtenfolge auf der Innenseite einesFigure 4 shows schematically an embodiment in which the layer sequence on the inside of a
Isolierkörpers aufgebracht ist,Insulating body is applied,
Figur 5a und 5b zeigen schematisch die Äquipotentiallinien des elektrischen Feldes in einem 2-Elektroden- Überspannungsabieiter mit (5a) und ohne (5b) einerFigures 5a and 5b show schematically the equipotential lines of the electric field in a 2-electrode surge arrester with (5a) and without (5b) one
Schichtenfolge .Layer sequence.
In der Figur 1 ist schematisch eine Ausführungsform einer Schichtenfolge 4 als Abwicklung dargestellt. Die Schichtenfolge 4 umfasst eine isolierende Schicht 7, auf deren Unterseite zwei voneinander beabstandete elektrisch leitende Bereiche 8, 8' einer elektrisch leitenden Schicht 6 aufgebracht sind. Die elektrisch leitenden Bereiche 8, 8' erstrecken sich bis an den jeweiligen Rand der isolierenden Schicht 7. In einer nicht dargestellten Ausführungsform ist es auch möglich, dass sich die elektrisch leitenden Bereiche 8, 8' bis auf, oder auch über den Rand der isolierenden Schicht 6 erstrecken. Auf der Oberseite der isolierenden Schicht 7 sind mehrere, voneinander beabstandete, streifenförmige Abschnitte einer elektrisch leitenden oder halbleitenden Schicht 5 aufgebracht. Die Abschnitte der elektrisch leitenden oder halbleitenden Schicht 5 sind so genannte „Zündstriche". Die elektrisch leitende oder halbleitende Schicht 5 enthält vorzugsweise Graphit. In einer nicht dargestellten Ausführungsform können die „Zündstriche" auch jede geeignete andere Form aufweisen oder auch größere flächige Bereiche bedecken. Vorzugsweise weisen die Bereiche aus elektrisch leitendem oder halbleitendem Material 5 ihre größte Ausdehnung in Längsrichtung des Überspannungsabieiters auf. Die Schichtenfolge 4 ist vorzugsweise auf der Innenseite des Isolierkörpers eines Überspannungsabieiters angeordnet.FIG. 1 schematically shows an embodiment of a layer sequence 4 as a development. The layer sequence 4 comprises an insulating layer 7, on the underside of which two spaced-apart electrically conductive regions 8, 8 'of an electrically conductive layer 6 are applied. The electrically conductive regions 8, 8 'extend to the respective edge of the insulating layer 7. In an embodiment, not shown, it is also possible that the electrically conductive regions 8, 8' up to, or even over the edge of the insulating Layer 6 extend. On the top of the insulating Layer 7, a plurality of spaced-apart, strip-shaped portions of an electrically conductive or semiconducting layer 5 are applied. The sections of the electrically conductive or semiconductive layer 5 are so-called "igniter strips." The electrically conductive or semiconducting layer 5 preferably contains graphite. In an embodiment which is not illustrated, the "igniter strips" can also have any other suitable shape or even cover larger areal areas. The regions of electrically conductive or semiconductive material 5 preferably have their greatest extent in the longitudinal direction of the surge arrester. The layer sequence 4 is preferably arranged on the inside of the insulating body of a surge arrester.
Die Figur 2 zeigt eine Schichtenfolge 4, die als separates Bauteil 9 ausgeführt ist. Das Bauteil 9 weist in der dargestellten Ausführungsform einen zylindrischen Körper auf. Die Form des Bauteils 9 wird hierbei hauptsächlich durch die Form der Schicht 7 aus isolierendem Material bestimmt. Vorzugsweise umfasst die isolierende Schicht 7 wenigstensFIG. 2 shows a layer sequence 4, which is designed as a separate component 9. The component 9 has a cylindrical body in the illustrated embodiment. The shape of the component 9 is determined mainly by the shape of the layer 7 of insulating material. Preferably, the insulating layer 7 comprises at least
Keramik und/oder Glas. In der dargestellten Ausführungsform sind auf der Außenseite der Isolierschicht 7 zwei voneinander beabstandete Bereiche 8, 8' einer elektrisch leitenden Schicht 6 aufgebracht, die sich um den gesamten Umfang der zylinderförmigen Isolierschicht 7 erstrecken. In der dargestellten Ausführungsform reichen die voneinander beabstandeten Bereiche 8, 8' jeweils bis an die Enden des Zylinders heran.Ceramic and / or glass. In the illustrated embodiment, on the outside of the insulating layer 7, two spaced-apart regions 8, 8 'of an electrically conductive layer 6 are applied, which extend around the entire circumference of the cylindrical insulating layer 7. In the illustrated embodiment, the spaced-apart portions 8, 8 'each extend to the ends of the cylinder.
Die elektrisch leitenden Bereiche 8, 8' erstrecken sich in einer Ausführungsform bis auf die jeweilige Stirnseite des zylindrischen Körpers. Durch elektrisch leitende Bereiche 8, 8' auf den Stirnflächen der zylinderförmigen isolierenden Schicht 6, weist das in einen Überspannungsabieiter eingelegte Bauteil 9, somit vorzugsweise einen direkten Kontakt der elektrisch leitenden Bereiche 8, 8 zu Elektroden des Überspannungsabieiters auf. Durch einen elektrisch leitenden Kontakt der jeweiligen elektrisch leitenden Schichten 8, 8' zu einer der Elektroden des Überspannungsabieiters, weisen die elektrisch leitenden Schichten 8, 8' somit vorzugsweise das gleiche elektrische Potentiale wie die jeweilige kontaktierte Elektrode des Überspannungsabieiters auf.The electrically conductive regions 8, 8 'extend in one embodiment to the respective end face of the cylindrical body. By electrically conductive regions 8, 8 'on the end faces of the cylindrical insulating Layer 6, has the inserted into a surge arrester member 9, thus preferably a direct contact of the electrically conductive regions 8, 8 to electrodes of the surge arrester. By an electrically conductive contact of the respective electrically conductive layers 8, 8 'to one of the electrodes of the surge arrester, the electrically conductive layers 8, 8' thus preferably have the same electrical potentials as the respective contacted electrode of the surge arrester.
Auf der Innenseite der isolierenden Schicht 7 sind voneinander beabstandete so genannte „Zündstriche" aus elektrisch leitendem oder halbleitendem Material 5 aufgebracht. Die „Zündstriche" überlappen in der Projektion mit den beiden voneinander beabstandeten Bereichen 8, 8' aus elektrisch leitendem Material 6. Das dargestellte Bauteil 9 ist vorzugsweise dafür vorgesehen, um in den Innenraum eines Überspannungsabieiters eingesetzt zu werden. Hierbei ist es von Vorteil, wenn der Außendurchmesser des Bauteils 9 in etwa dem Innendurchmesser des Isolierkörpers 1 des Ableiters entspricht. Vorzugsweise entspricht die Länge des Bauteils 9 der Länge, des im Isolierkörper 1 zur Verfügung stehenden Freiraums. Der Ableiter mit Isolierkörper 1 ist in der Figur aus Gründen der Übersichtlichkeit nicht dargestellt.On the inside of the insulating layer 7 are spaced apart so-called "ignition marks" of electrically conductive or semiconducting material 5. The "ignition marks" overlap in the projection with the two spaced-apart areas 8, 8 'of electrically conductive material 6. The illustrated Component 9 is preferably intended to be inserted into the interior of a surge arrester. It is advantageous if the outer diameter of the component 9 corresponds approximately to the inner diameter of the insulating body 1 of the arrester. Preferably, the length of the component 9 corresponds to the length of the free space available in the insulating body 1. The arrester with insulating body 1 is not shown in the figure for reasons of clarity.
In einer weiteren nicht dargestellten Ausführungsform kann die elektrisch leitende Schicht 6 auch separat auf der Innenseite des Isolierkörpers 1 des Ableiters aufgebracht sein. Hierbei umfasst das Bauteil 9 die isolierende Schicht 7 und die elektrisch leitende oder halbleitende Schicht 5 in Form der „Zündstriche". In der Figur 3 ist eine Ausführungsform der Schichtenfolge 4 dargestellt, bei der die Schichtenfolge 4 die Form von separaten Streifen aufweist. Die Streifen umfassen in der dargestellten Ausführungsform wenigstens ein streifenförmiges Element aus isolierender Schicht 7 mit einem auf diesemIn a further embodiment, not shown, the electrically conductive layer 6 may also be applied separately on the inside of the insulating body 1 of the arrester. In this case, the component 9 comprises the insulating layer 7 and the electrically conductive or semiconducting layer 5 in the form of the "ignition marks". FIG. 3 shows an embodiment of the layer sequence 4, in which the layer sequence 4 has the form of separate strips. The strips comprise in the illustrated embodiment at least one strip-shaped element of insulating layer 7 with one on this
Streifen angeordneten Bereich aus einer elektrisch leitenden oder halbleitenden Schicht 5 als „Zündstrich". Die elektrisch leitende Schicht 6 ist in Vertiefungen 10 im Innenraum 2 des Isolierkörpers 1 des Ableiters angeordnet. Vorzugsweise weist der Isolierkörper 1 mehrere zirkulär voneinander beabstandete Vertiefungen 10 auf. Die elektrisch leitende Schicht 6 weist in der dargstellten Ausführungsform zwei in Längsrichtung des Ableiters voneinander beabstandete Teilbereiche 8, 8' auf. Vorzugsweise weisen die voneinander beabstandeten Bereiche 8, 8' der elektrisch leitenden Schicht 6 jeweils einen direkten Kontakt zu der am nächsten liegenden Elektrode 2 des Überspannungsabieiters auf. Die Streifen der isolierenden Schicht 7 mit den aufgebrachten „Zündstrichen" werden als separate Elemente in die Vertiefungen 10 eingelegt oder eingeschoben.The electrically conductive layer 6 is arranged in recesses 10 in the interior 2 of the insulator 1. Preferably, the insulator 1 has a plurality of recesses 10 spaced apart from each other in a circular manner In the illustrated embodiment, conductive layer 6 has two subareas 8, 8 'which are spaced apart from one another in the longitudinal direction of the arrester. The spaced apart regions 8, 8' of the electrically conductive layer 6 each have a direct contact with the closest electrode 2 of the surge arrester The strips of the insulating layer 7 with the applied "ignition marks" are inserted or inserted as separate elements in the recesses 10.
In einer weiteren, nicht dargestellten Ausführungsform kann die Schicht 6 aus elektrisch leitendem Material ebenfalls bereits auf den eingelegten Streifen aus Isolierschicht 7 und „Zündstrich" aufgebracht sein.In a further, not shown embodiment, the layer 6 of electrically conductive material may also already be applied to the inserted strips of insulating layer 7 and "primer".
Die Figur 4 zeigt schematisch eine weitere Ausführungsform, bei der die Schichtenfolge 4 auf der Innenseite eines Isolierkörpers 1 des Ableiters aufgebracht ist. Bei der dargestellten Ausführungsform sind die voneinander beabstandeten Bereiche 8, 8' der elektrisch leitenden Schicht 6 direkt auf der Innenseite des Isolierkörpers 1 aufgebracht. Die Bereiche 8, 8' der elektrisch leitenden Schicht 6 erstrecken sich in der dargestellten Ausführungsform vorzugsweise lateral bis zu den jeweiligen Endbereichen des Isolierkörpers 1, so dass ein direkter elektrischer Kontakt zu den Elektroden des Ableiters vorliegt. Über der elektrisch leitenden Schicht 6 ist eine Schicht aus isolierendem4 shows schematically a further embodiment in which the layer sequence 4 is applied to the inside of an insulating body 1 of the arrester. In the illustrated embodiment, the spaced-apart regions 8, 8 'of the electrically conductive layer 6 are applied directly to the inside of the insulating body 1. The areas 8, 8 'of the electrically conductive layer 6 In the illustrated embodiment, they preferably extend laterally as far as the respective end regions of the insulating body 1, so that there is direct electrical contact with the electrodes of the arrester. Over the electrically conductive layer 6 is a layer of insulating
Material 7 angeordnet. Die isolierende Schicht 7 bedeckt vorzugsweise die ganze Innenfläche des Isolierkörpers 1 des Ableiters. Auf der isolierenden Schicht 7 sind in der dargestellten Ausführungsform streifenförmige „Zündstriche" einer elektrisch leitenden oder halbleitenden Schicht 5 aufgebracht. Die „Zündstriche" erstrecken sich vorzugsweise in Längsrichtung des Ableiters. Vorzugsweise reichen die „Zündstriche" in Längsrichtung des Ableiters so weit, dass dessen Enden wenigstens teilweise mit den Bereichen 8, 8' überlappen, wobei die Bereiche 8, 8' und die „Zündstriche" durch die dazwischen angeordnete isolierende Schicht 5 keinen direkten elektrischen Kontakt zueinander aufweisen.Material 7 arranged. The insulating layer 7 preferably covers the entire inner surface of the insulating body 1 of the arrester. In the illustrated embodiment, strip-shaped "ignition strips" of an electrically conductive or semiconducting layer 5 are applied to the insulating layer 7. The "ignition strips" preferably extend in the longitudinal direction of the arrester. Preferably, the "ignition marks" in the longitudinal direction of the arrester extend so far that their ends at least partially overlap with the areas 8, 8 ', wherein the areas 8, 8' and the "ignition marks" by the interposed insulating layer 5 no direct electrical contact to each other.
In der Figur 5a sind Äquipotentiallinien des elektrischen Feldes in einem 2-Elektroden-Überspannungsableiter schematisch dargstellt, wobei auf der Innenseite des Isolierkörpers 1 eines Überspannungsabieiters eine Schichtenfolge 4 angeordnet ist. Die Schichtenfolge 4 umfasst zwei voneinander beabstandete Bereiche 8, 8' einer elektrisch leitenden Schicht 6, einer isolierenden Schicht 7 und einer elektrisch leitenden oder halbleitenden Schicht 5 in der Form von „Zündstrichen". Durch die Schichtenfolge 4 wird eine Verzerrung des elektrischen Feldes im Bereich der Enden der „Zündstriche" erreicht. Durch diese Feldverzerrung findet eine Erhöhung des elektrischen Feldes an den Enden der „Zündstriche" statt, die durch die enger beieinander liegenden Feldlinien der Äquipotentiallinien an den Enden des „Zündstrichs" dargestellt ist. Die Figur 5b zeigt Äquipotentiallinien des elektrischen Feldes in einem 2-Elektroden-Überspannungsableiter, bei dem auf der Innenseite des Isolierkörpers 1 nur eine elektrisch leitende oder halbleitende Schicht 5 als „Zündstrich" aufgebracht ist. Durch die fehlende Isolierschicht und die voneinander beabstandeten Bereiche der elektrisch leitenden Schicht findet keine signifikante Erhöhung des elektrischen Feldes an den Enden der „Zündstriche" statt. Die Äquipotentiallinien im Bereich der Enden des „Zündstrichs" sind im Vergleich zu den Äquipotentiallinien in der Figur 5a weiter voneinander beabstandet. Bei einem herkömmlichen Überspannungsabieiter liegt im Bereich der Enden des „Zündstrichs" somit keine signifikante Erhöhung des elektrischen Felds vor.In FIG. 5a, equipotential lines of the electric field in a 2-electrode surge arrester are shown schematically, wherein a layer sequence 4 is arranged on the inside of the insulating body 1 of a surge arrester. The layer sequence 4 comprises two spaced-apart regions 8, 8 'of an electrically conductive layer 6, an insulating layer 7 and an electrically conductive or semiconductive layer 5 in the form of "ignition marks." The layer sequence 4 causes a distortion of the electric field in the region reached the ends of the "ignition marks". This field distortion causes an increase in the electric field at the ends of the "igniter bars", represented by the more closely spaced field lines of the equipotential lines at the ends of the "primer". 5b shows equipotential lines of the electric field in a 2-electrode surge arrester, in which only an electrically conductive or semiconducting layer 5 is applied as a "primer" on the inside of the insulating body 1. Due to the missing insulating layer and the spaced-apart regions of the electrical conductive layer, there is no significant increase in the electric field at the ends of the "ignition marks". The equipotential lines in the region of the ends of the "primer" are further spaced apart from each other in the equipotential lines in Figure 5. Thus, in a conventional surge absorber there is no significant increase in the electric field at the ends of the "primer".
Obwohl in den Ausführungsbeispielen nur eine beschränkte Anzahl möglicher Weiterbildungen der Erfindung beschrieben werden konnte, ist die Erfindung nicht auf diese beschränkt. Es ist prinzipiell möglich, dass die einzelnen Teilschichten der Schichtenfolge jeweils mehrere Einzelschichten aufweisen oder dass die Schichtenfolge mehrere lateral voneinander beabstandete Teilbereiche aufweist.Although only a limited number of possible developments of the invention could be described in the embodiments, the invention is not limited to these. In principle, it is possible that the individual partial layers of the layer sequence each have a plurality of individual layers or that the layer sequence has a plurality of laterally spaced-apart partial regions.
Die Beschreibung der hier angegebenen Gegenstände ist nicht auf die einzelnen speziellen Ausführungsformen beschränkt; vielmehr können die Merkmale der einzelnen Ausführungsformen, soweit technisch sinnvoll, beliebig miteinander kombiniert werden . BezugszeichenlisteThe description of the subject matters herein is not limited to the particular specific embodiments; Rather, the features of the individual embodiments, as far as technically feasible, can be combined with each other. LIST OF REFERENCE NUMBERS
1 Isolierkörper1 insulating body
2, 2' Elektroden 3 Innenseite des Isolierkörpers 12, 2 'electrodes 3 inside of the insulating body 1
4 Schichtenfolge4 layer sequence
5 elektrisch leitende beziehungsweise halbleitende Schicht5 electrically conductive or semiconducting layer
6 elektrisch leitende Schicht 7 isolierende Schicht6 electrically conductive layer 7 insulating layer
8, 8' voneinander beabstandete Bereiche der elektrisch leitenden Schicht 68, 8 'spaced apart regions of the electrically conductive layer. 6
9 Bauteil9 component
10 Vertiefung im Isolierkörper 1 10 recess in the insulating body 1

Claims

Patentansprüche claims
1. Überspannungsabieiter, aufweisend ein Gehäuse, das wenigstens einen rohrförmigen Isolierkörper (1) mit wenigstens zwei Elektroden (2, 2') umfasst, wobei auf der Innenseite (3) des Isolierkörpers (1) wenigstens in Teilbereichen eine Schichtenfolge (4) angeordnet ist, die wenigstens eine elektrisch leitende oder halbleitende Schicht (5), wenigstens eine elektrisch leitende Schicht (6) und wenigstens eine isolierende Schicht (7) umfasst.1. surge arrester, comprising a housing which comprises at least one tubular insulating body (1) with at least two electrodes (2, 2 '), wherein on the inside (3) of the insulating body (1) at least in subregions a layer sequence (4) is arranged comprising at least one electrically conductive or semiconductive layer (5), at least one electrically conductive layer (6) and at least one insulating layer (7).
2. Überspannungsabieiter Anspruch 1, wobei wenigstens eine isolierende Schicht (7) zwischen der elektrisch leitenden oder halbleitenden Schicht (5) und der elektrisch leitenden Schicht (6) angeordnet ist.2. surge arrester according to claim 1, wherein at least one insulating layer (7) between the electrically conductive or semiconductive layer (5) and the electrically conductive layer (6) is arranged.
3. Überspannungsabieiter nach einem der vorhergehenden Ansprüche, wobei die elektrisch leitende Schicht (6) wenigstens zwei senkrecht zur Stapelrichtung der Schichtenfolge (4) voneinander beabstandete Bereiche (8, 8') umfasst.3. surge arrester according to one of the preceding claims, wherein the electrically conductive layer (6) at least two perpendicular to the stacking direction of the layer sequence (4) spaced from each other areas (8, 8 ').
4. Überspannungsabieiter nach einem der vorhergehenden Ansprüche, wobei sich die elektrisch leitende oder halbleitende Schicht (5) in ihrer größten Ausdehnung parallel zur Längsachse des Überspannungsabieiters erstreckt .4. surge arrester according to one of the preceding claims, wherein the electrically conductive or semiconductive layer (5) extends in its largest dimension parallel to the longitudinal axis of the surge arrester.
5. Überspannungsabieiter nach einem der vorhergehenden Ansprüche, wobei die elektrisch leitende oder halbleitende Schicht (5) Graphit aufweist. 5. surge arrester according to one of the preceding claims, wherein the electrically conductive or semiconductive layer (5) comprises graphite.
6. Überspannungsabieiter nach einem der vorhergehenden Ansprüche, wobei die isolierende Schicht (7) Glas und/oder Keramik aufweist .6. surge arrester according to one of the preceding claims, wherein the insulating layer (7) comprises glass and / or ceramic.
7. Überspannungsabieiter nach einem der vorhergehenden Ansprüche, wobei die isolierende Schicht (7) die Form eines Zylinders aufweist .7. surge arrester according to one of the preceding claims, wherein the insulating layer (7) has the shape of a cylinder.
8. Überspannungsabieiter nach einem der vorhergehenden Ansprüche, wobei die elektrisch leitende Schicht (6) die Form von zwei in Längsrichtung des Überspannungsabieiters voneinander beabstandeten Zylindern aufweist.8. surge arrester according to one of the preceding claims, wherein the electrically conductive layer (6) has the shape of two spaced apart in the longitudinal direction of the surge arrester cylinders.
9. Überspannungsabieiter nach einem der Ansprüche 1 bis 6, wobei die isolierende Schicht (7) die Form eines Streifens aufweist .A surge absorber according to any one of claims 1 to 6, wherein the insulating layer (7) is in the form of a strip.
10. Überspannungsabieiter nach einem der vorhergehenden Ansprüche, wobei die Innenseite des Isolierkörpers (1) mit der Schichtenfolge (4) beschichtet ist.10. surge arrester according to one of the preceding claims, wherein the inside of the insulating body (1) with the layer sequence (4) is coated.
11. Überspannungsabieiter nach einem der Ansprüche 1 bis 9, wobei die Schichtenfolge (4) in Form eines separaten Bauteils11. surge arrester according to one of claims 1 to 9, wherein the layer sequence (4) in the form of a separate component
(9) in den Innenraum des Isolierkörpers (1) eingelegt ist.(9) is inserted into the interior of the insulating body (1).
12. Überspannungsabieiter nach Anspruch 11, wobei das Bauteil (9) in passenden Vertiefungen (10) auf der Innenseite des Isolierkörpers (1) eingelegt ist. 12. surge arrester according to claim 11, wherein the component (9) in matching recesses (10) on the inside of the insulating body (1) is inserted.
13. Überspannungsabieiter nach einem der vorhergehenden Ansprüche, der eine elektrisch leitende oder halbleitende Schicht (5) in Form eines Zündstreifens zur Feldemission von Ladungsträgern aufweist.13. surge arrester according to one of the preceding claims, which has an electrically conductive or semiconducting layer (5) in the form of a Zünderstreifens for field emission of charge carriers.
14. Überspannungsabieiter nach einem der vorhergehenden Ansprüche, wobei durch die Schichtenfolge (4) eine Verzerrung eines elektrischen Feldes im Überspannungsabieiter verursacht wird, die eine Felderhöhung an den Enden der elektrisch leitenden oder halbleitenden Schicht (5) zu Folge hat.14. surge arrester according to one of the preceding claims, wherein the layer sequence (4) causes a distortion of an electric field in the surge arrester, which has an increase in field at the ends of the electrically conductive or semiconducting layer (5) result.
15. Überspannungsabieiter nach einem der vorhergehenden Ansprüche, der durch die auf der Innenseite des Isolierkörpers (1) angeordnete Schichtenfolge (4) eine schnelle Ansprechzeit aufweist . 15. surge arrester according to one of the preceding claims, which has a fast response time by the on the inside of the insulating body (1) arranged layer sequence (4).
EP10701520A 2009-01-29 2010-01-26 Overvoltage conductor Not-in-force EP2392057B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE102009006543A DE102009006543A1 (en) 2009-01-29 2009-01-29 Surge arresters
PCT/EP2010/050864 WO2010086305A1 (en) 2009-01-29 2010-01-26 Overvoltage conductor

Publications (2)

Publication Number Publication Date
EP2392057A1 true EP2392057A1 (en) 2011-12-07
EP2392057B1 EP2392057B1 (en) 2012-10-31

Family

ID=42102077

Family Applications (1)

Application Number Title Priority Date Filing Date
EP10701520A Not-in-force EP2392057B1 (en) 2009-01-29 2010-01-26 Overvoltage conductor

Country Status (7)

Country Link
US (1) US8508904B2 (en)
EP (1) EP2392057B1 (en)
JP (1) JP5596705B2 (en)
KR (1) KR101617060B1 (en)
CN (1) CN102301549B (en)
DE (1) DE102009006543A1 (en)
WO (1) WO2010086305A1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102009030481A1 (en) * 2009-06-24 2011-01-05 Basf Coatings Gmbh Coating compositions and coatings produced therefrom with high scratch resistance combined with good results in the examination of Erichsentiefung and good rockfall protection properties
DE102012103158A1 (en) * 2012-04-12 2013-10-17 Epcos Ag Surge arresters

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2431236C3 (en) * 1974-06-28 1978-10-19 Siemens Ag, 1000 Berlin Und 8000 Muenchen Surge arresters
DE2641514A1 (en) * 1976-09-15 1978-03-16 Siemens Ag Overvoltage arrester with rare gas filled housing - has electrodes supporting insulator coated with semiconductor material
DE2834088A1 (en) * 1978-08-03 1980-02-14 Siemens Ag GAS DISCHARGE PIPES, IN PARTICULAR SURGE PROTECTORS
CH666575A5 (en) * 1985-02-26 1988-07-29 Bbc Brown Boveri & Cie SURGE ARRESTERS.
JPH0249387A (en) * 1988-08-10 1990-02-19 Hakusan Seisakusho:Kk Gas discharge lightning arrester for signal communication
JP2006244794A (en) * 2005-03-02 2006-09-14 Okaya Electric Ind Co Ltd Discharge tube

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See references of WO2010086305A1 *

Also Published As

Publication number Publication date
DE102009006543A1 (en) 2010-08-05
JP2012516529A (en) 2012-07-19
US8508904B2 (en) 2013-08-13
EP2392057B1 (en) 2012-10-31
CN102301549B (en) 2013-10-23
US20120014029A1 (en) 2012-01-19
WO2010086305A1 (en) 2010-08-05
KR101617060B1 (en) 2016-04-29
CN102301549A (en) 2011-12-28
JP5596705B2 (en) 2014-09-24
KR20110119765A (en) 2011-11-02

Similar Documents

Publication Publication Date Title
DE19842654B4 (en) Improved composite insulator
EP3807920B1 (en) Vacuum interrupter and high-voltage switching assembly
WO2012031963A2 (en) Resistance component and method for producing a resistance component
DE2037921A1 (en) Lightning protection device
EP2392057B1 (en) Overvoltage conductor
DE102013102686A1 (en) Electronic component
WO2019007566A1 (en) Arrester for surge protection
DE102013225835A1 (en) Range radio link
DE2843120C2 (en) Encapsulated lightning protection device
DE102014015611A1 (en) Surge arresters
DE102017115035A1 (en) arrester
DE102014015609B3 (en) Surge arresters
DE3914624C2 (en)
DE102014015612B4 (en) Surge arresters
EP2916401B1 (en) Spark gap
CH630754A5 (en) OVERVOLTAGE ARRESTER WITH GROUNDED HOUSING AND A STACK OF NON-LINEAR RESISTORS THEREFORE.
WO2010000770A1 (en) Vacuum switching tube
DE2321726A1 (en) SPARK GAP ARRANGEMENT
DE2821939C2 (en) Surge protection device
DE102019109543B3 (en) Multiple spark gap in stack arrangement with high voltage trigger circuit
DE102022110330A1 (en) Multiple spark gap
DE102015116332B4 (en) Arrester, method of manufacturing the arrester and method of operating the arrester
DE102019109542A1 (en) Multiple spark gap in stack arrangement with multi-contact component for contacting and triggering
DE102013210117A1 (en) Gas discharge tube with ignition aid
DE102023108834A1 (en) Triggered double spark gap

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

17P Request for examination filed

Effective date: 20110826

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO SE SI SK SM TR

DAX Request for extension of the european patent (deleted)
GRAP Despatch of communication of intention to grant a patent

Free format text: ORIGINAL CODE: EPIDOSNIGR1

GRAS Grant fee paid

Free format text: ORIGINAL CODE: EPIDOSNIGR3

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO SE SI SK SM TR

REG Reference to a national code

Ref country code: GB

Ref legal event code: FG4D

Free format text: NOT ENGLISH

Ref country code: CH

Ref legal event code: EP

RIN1 Information on inventor provided before grant (corrected)

Inventor name: ZIMMERMANN, GERO

REG Reference to a national code

Ref country code: AT

Ref legal event code: REF

Ref document number: 582442

Country of ref document: AT

Kind code of ref document: T

Effective date: 20121115

REG Reference to a national code

Ref country code: IE

Ref legal event code: FG4D

Free format text: LANGUAGE OF EP DOCUMENT: GERMAN

REG Reference to a national code

Ref country code: DE

Ref legal event code: R096

Ref document number: 502010001559

Country of ref document: DE

Effective date: 20121227

REG Reference to a national code

Ref country code: SE

Ref legal event code: TRGR

REG Reference to a national code

Ref country code: LT

Ref legal event code: MG4D

REG Reference to a national code

Ref country code: NL

Ref legal event code: VDEP

Effective date: 20121031

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: HR

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

Ref country code: IS

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20130228

Ref country code: NO

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20130131

Ref country code: LT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

Ref country code: FI

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

Ref country code: NL

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: SI

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

Ref country code: PL

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

Ref country code: GR

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20130201

Ref country code: PT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20130228

Ref country code: LV

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

BERE Be: lapsed

Owner name: EPCOS A.G.

Effective date: 20130131

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: SK

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

Ref country code: BG

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20130131

Ref country code: EE

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

Ref country code: CZ

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

Ref country code: DK

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: MC

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20130131

Ref country code: RO

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

Ref country code: IT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed

Effective date: 20130801

REG Reference to a national code

Ref country code: IE

Ref legal event code: MM4A

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: ES

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20130211

Ref country code: BE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20130131

REG Reference to a national code

Ref country code: DE

Ref legal event code: R097

Ref document number: 502010001559

Country of ref document: DE

Effective date: 20130801

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: CY

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: IE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20130126

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: MT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

REG Reference to a national code

Ref country code: CH

Ref legal event code: PL

GBPC Gb: european patent ceased through non-payment of renewal fee

Effective date: 20140126

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: LI

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20140131

Ref country code: CH

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20140131

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: GB

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20140126

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: SM

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: TR

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: MK

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT

Effective date: 20121031

Ref country code: LU

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20130126

Ref country code: HU

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRESCRIBED TIME-LIMIT; INVALID AB INITIO

Effective date: 20100126

REG Reference to a national code

Ref country code: FR

Ref legal event code: PLFP

Year of fee payment: 7

REG Reference to a national code

Ref country code: AT

Ref legal event code: MM01

Ref document number: 582442

Country of ref document: AT

Kind code of ref document: T

Effective date: 20150126

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: AT

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20150126

REG Reference to a national code

Ref country code: FR

Ref legal event code: PLFP

Year of fee payment: 8

REG Reference to a national code

Ref country code: FR

Ref legal event code: PLFP

Year of fee payment: 9

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 20180124

Year of fee payment: 9

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: FR

Payment date: 20180124

Year of fee payment: 9

Ref country code: SE

Payment date: 20180125

Year of fee payment: 9

REG Reference to a national code

Ref country code: DE

Ref legal event code: R119

Ref document number: 502010001559

Country of ref document: DE

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20190801

Ref country code: SE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20190127

Ref country code: FR

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20190131