EP1485994A2 - Arrangement for reducing non-linear distortions in an output signal of an amplifier stage - Google Patents

Arrangement for reducing non-linear distortions in an output signal of an amplifier stage

Info

Publication number
EP1485994A2
EP1485994A2 EP03720137A EP03720137A EP1485994A2 EP 1485994 A2 EP1485994 A2 EP 1485994A2 EP 03720137 A EP03720137 A EP 03720137A EP 03720137 A EP03720137 A EP 03720137A EP 1485994 A2 EP1485994 A2 EP 1485994A2
Authority
EP
European Patent Office
Prior art keywords
amplifier
output signal
amplifier stage
adder
error signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
EP03720137A
Other languages
German (de)
French (fr)
Inventor
Björn JELONNEK
Armin Splett
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nokia Solutions and Networks GmbH and Co KG
Original Assignee
Siemens AG
Nokia Siemens Networks GmbH and Co KG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from DE2002111537 external-priority patent/DE10211537C1/en
Priority claimed from EP02006023A external-priority patent/EP1345318A1/en
Application filed by Siemens AG, Nokia Siemens Networks GmbH and Co KG filed Critical Siemens AG
Priority to EP03720137A priority Critical patent/EP1485994A2/en
Publication of EP1485994A2 publication Critical patent/EP1485994A2/en
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3223Modifications of amplifiers to reduce non-linear distortion using feed-forward
    • H03F1/3229Modifications of amplifiers to reduce non-linear distortion using feed-forward using a loop for error extraction and another loop for error subtraction

Definitions

  • the invention relates to an arrangement for reducing non-linear distortions in an amplifier stage output signal of an amplifier stage.
  • amplifier stages are designed according to the so-called “feed-forward principle”.
  • an amplifier stage input signal is conducted in a main branch of the amplifier stage via a non-ideal amplifier whose non-linearly distorted output signal is delayed on the one hand to an adder and on the other is led to a secondary branch.
  • the amplifier stage input signal is also fed to the secondary branch, where an error signal is obtained from the delayed amplifier stage input signal and from the non-linearly distorted output signal of the amplifier, which is fed to the adder for distortion compensation.
  • the adder forms the amplifier stage output signal from the error signal and from the non-linearly distorted output signal of the amplifier, the non-linear distortions of the amplifier being compensated for by the error signal.
  • the non-linearly distorted output signal of the amplifier must be delayed within the main branch in accordance with a group delay required for determining the error signal in the secondary branch.
  • a delay is generally associated with Realized with the help of a delay line with finite electrical quality.
  • the delay line has electrical losses, which in turn deteriorate the efficiency of the amplifier stage.
  • the object of the present invention is to improve the efficiency of an amplifier stage designed according to the “feed-forward principle”.
  • the design of the amplifier stage according to the invention significantly reduces the manufacturing outlay.
  • the amplifier stage can be easily implemented using microstrip technology, and the required volume of the “feed-forward” amplifier stage is reduced.
  • the efficiency of the amplifier stage is improved because losses within the main branch are reduced.
  • FIG. 2 compares with FIG. 1 a basic circuit diagram of an amplifier stage according to the invention
  • FIG. 3 shows a basic circuit diagram of a further amplifier stage according to the invention
  • FIG. 4 shows an embodiment for a transmission device provided in the arrangement according to FIG. 3, and FIGS.
  • FIG. 7 transmission characteristics of the analog filter shown in FIG. 4.
  • FIG. 1 shows a basic circuit diagram of an amplifier stage VSO designed according to the feed-forward principle, according to the prior art.
  • An amplifier stage input signal uO reaches the amplifier stage VSO and is connected as an input signal both to a main branch HZ and to a secondary branch NZ of the amplifier stage VSO.
  • An amplifier stage output signal u5 is generated by the amplifier stage VSO, the nonlinear distortions of which are reduced with the aid of an error signal fs formed by the secondary branch NZ.
  • the main branch HZ includes a first transmission device Hl connected in series, which has an attenuation a1 and a group delay ⁇ l, a non-ideal first amplifier VI with a gain gl, a delay element T1 with a group delay ⁇ 5 and a first adder AD1.
  • the secondary branch NZ contains a series circuit comprising a delay element T2 with a group delay ⁇ 2, a second adder AD2 and a third transmission device H3 with an attenuation a4 and a group delay ⁇ .-X.
  • the third transmission device H3 is followed by a second amplifier V2 with a gain g4 and a group delay ⁇ .
  • the secondary branch also contains a second transmission device H2 in a transverse branch, which is connected on the one hand to the output of the first amplifier VI in the main branch HZ and on the other hand to the second adder AD2.
  • the third transmission device H3 and the second amplifier V2 are combined to form a so-called error signal device NP, the output signal of which reaches the first adder AD1 as an error signal fs.
  • the device NP thus has a resulting group delay ⁇ res, which is composed of the group delay of the third transmission device H3 and the second amplifier V2.
  • the amplifier stage input signal uO reaches the first amplifier VI, assumed to be non-ideal, via the first transmission device H1, whose non-linearly distorted output signal ul has an error component y.
  • Group delays caused by the first amplifier VI are also taken into account by the group delta ⁇ l of the first transmission device Hl.
  • the non-linearly distorted output signal ul of the first amplifier VI reaches the first adder AD1 on the one hand via the delay element T1 and, on the other hand, negates a second input of the second adder AD2 via the second transmission device H2, the at a first input of the second adder Delay element T2 delayed amplifier stage input signal uO is switched on.
  • the input signal u3 of the error signal device NP reaches the second amplifier V2 via the third transmission device H3, the output signal of which is the error signal fs.
  • the non-linearly distorted output signal ul of the first amplifier VI is connected to a first input of the first adder AD1, and the error signal fs is connected to a second input of the first adder AD1.
  • branches and adders shown here are usually implemented as directional couplers. Phase rotations of the voltages are not considered in detail here.
  • the second amplifier V2 Since the second amplifier V2 only amplifies the error component Y, it can be operated linearly, so that through it only negligible nonlinear distortions are generated.
  • a filter is possible which, with the same quality Q, also has the aforementioned attenuation A.
  • FIG. 2 shows, in comparison with FIG. 1, a basic circuit diagram of an amplifier stage VS1 according to the invention.
  • the error signal device NP here contains two series circuits SSI and SS2, each of these series circuits having a third transmission device H31 or H32 and amplifiers V21 or V22 connected downstream of the respective transmission device.
  • the resulting group delay ⁇ res of the error signal device NP is formed in such a way that a group delay t5 "occurring between the first amplifier VI and the first adder AD1" is taken into account accordingly.
  • the resulting group delay ⁇ res of the error signal device NP in the desired frequency range should be selected negatively.
  • the error signal device NP here has a digital filter, the two transmission devices H31 and H32 having coefficients 2 * a4 and ⁇ 4- ⁇ or -a4 and 2 ⁇ 4- ⁇ .
  • the output signals of the two amplifiers V21 and V22 are added to the error signal fs with the aid of a further adder, which again reaches the first adder AD1.
  • the group delay ⁇ 4 can be set such that a product f 0 ⁇ 4 is an integer, where f 0 here is a center frequency of a working range of the amplifiers V21 and V22.
  • f 0 a center frequency of a working range of the amplifiers V21 and V22.
  • U 5 a x g ⁇ x + y [l-2exp (-j2 ⁇ ⁇ f ⁇ ) + exp (-j2 ⁇ ⁇ f 2 ⁇ 4 )]
  • the negative group delay times are selected in the third transmission devices such that the resulting group delay ⁇ res of the error signal
  • FIG. 3 shows a basic circuit diagram of a further amplifier stage VS2 according to the invention.
  • the error signal device NP here consists only of a series circuit with a third transmission device H33 and a second amplifier V23.
  • the third transmission device H33 is formed, for example, by a passive filter with a negative group delay.
  • the output signal of the second amplifier in turn reaches the first adder AD1 as an error signal fs.
  • the third transmission device H33 which is designed as a filter, transmits only low high-frequency powers, the insertion loss of the filter is neglected.
  • FIG. 4 shows an exemplary embodiment of the third transmission device H33 provided in the arrangement according to FIG. 3, which is designed as an analog filter with a negative group delay.
  • 5 to 7 show transmission characteristics of the analog filter shown in FIG.
  • FIG. 5 shows a frequency-dependent transmission characteristic in which frequencies in GHz are plotted on the x-axis and amplitude values in “dB” are plotted on the y-axis.

Abstract

The invention relates to an arrangement for reducing non-linear distortions in an output signal of an amplifier stage that is configured according to the feed forward principle. An amplifier stage input signal arrives at a main branch of an amplifier. The output signal of the amplifier, which is distorted in a non-linear manner, arrives at an adder by means of which the amplifier stage output signal is formed. The output signal which is distorted in a non-linear manner and the amplifier stage input signal are fed to a secondary branch that comprises an error signal device. Said error signal device generates an error signal from the delayed amplifier stage input signal and the output signal of the amplifier, which is distorted in a non-linear manner. The error signal is fed to the adder in order to reduce distortions in the amplifier stage output signal. The error signal device comprises at least one transmission device that is provided with a negative group delay time.

Description

Beschreibungdescription
Anordnung zur Reduzierung von nichtlinearen Verzerrungen bei einem Verstärkerstufen-Ausgangssignal einer VerstärkerstufeArrangement for reducing non-linear distortions in an amplifier stage output signal from an amplifier stage
Die Erfindung betrifft eine Anordnung zur Reduzierung von nichtlinearen Verzerrungen bei einem Verstärkerstufen- Ausgangssignal einer Verstärkerstufe .The invention relates to an arrangement for reducing non-linear distortions in an amplifier stage output signal of an amplifier stage.
Zur Kompensation von nichtlinearen Verzerrungen werden Verstärkerstufen nach dem sogenannten „Feed-Forward-Prinzip" ausgebildet. Dabei wird in einem Hauptzweig der Verstärkerstufe ein Verstärkerstufen-Eingangssignal über einen nich - idealen Verstärker geführt, dessen nichtlinear-verzerrtes Ausgangssignal einerseits laufzeitverzögert an einen Addierer und andererseits an einen Nebenzweig geführt wird.To compensate for non-linear distortion, amplifier stages are designed according to the so-called “feed-forward principle”. In this case, an amplifier stage input signal is conducted in a main branch of the amplifier stage via a non-ideal amplifier whose non-linearly distorted output signal is delayed on the one hand to an adder and on the other is led to a secondary branch.
Das Verstärkerstufen-Eingangssignal wird ebenfalls dem Nebenzweig zugeführt, wobei dort aus dem laufzeitverzδgerten Ver- stärkerstufen-Eingangssignal und aus dem nichtlinear- verzerrten Ausgangssignal des Verstärkers ein Fehlersignal gewonnen wird, das zur Verzerrungskompensation an den Addierer geführt wird. Der Addierer bildet aus dem Fehlersignal und aus dem nichtlinear-verzerrten Ausgangssignal des Ver- stärkers das Verstärkerstufen-Ausgangssignal, wobei durch das Fehlersignal die nichtlinearen Verzerrungen des Verstärkers kompensiert werden.The amplifier stage input signal is also fed to the secondary branch, where an error signal is obtained from the delayed amplifier stage input signal and from the non-linearly distorted output signal of the amplifier, which is fed to the adder for distortion compensation. The adder forms the amplifier stage output signal from the error signal and from the non-linearly distorted output signal of the amplifier, the non-linear distortions of the amplifier being compensated for by the error signal.
Beim „Feed-Forward-Prinzipw muss innerhalb des Hauptzweigs das nichtlinear-verzerrte Ausgangssignal des Verstärkers entsprechend einer für die Bestimmung des Fehlersignals im Nebenzweig benötigten Gruppenlaufzeit entsprechend verzögert werden. Eine derartige Verzögerung wird im allgemeinen mit Hilfe einer Verzögerungsleitung mit endlicher elektrischer Güte verwirklicht. Die Verzögerungsleitung weist elektrische Verluste auf, die wiederum den Wirkungsgrad der Verstärkerstufe verschlechtern.With the “feed-forward principle w , the non-linearly distorted output signal of the amplifier must be delayed within the main branch in accordance with a group delay required for determining the error signal in the secondary branch. Such a delay is generally associated with Realized with the help of a delay line with finite electrical quality. The delay line has electrical losses, which in turn deteriorate the efficiency of the amplifier stage.
Zur Verringerung der Verluste ist eine entsprechend aufwändige und teure Realisierung der Verzögerungsleitung notwendig, wobei zugleich weitere Dämpfungen durch die Verzögerungsleitung verursacht werden.To reduce the losses, a correspondingly complex and expensive implementation of the delay line is necessary, and at the same time further damping is caused by the delay line.
Die Aufgabe der vorliegenden Erfindung besteht darin, den Wirkungsgrad einer nach dem „Feed-Forward-Prinzip" ausgebildeten Verstärkerstufe zu verbessern.The object of the present invention is to improve the efficiency of an amplifier stage designed according to the “feed-forward principle”.
Die Aufgabe der Erfindung wird durch die Merkmale des Anspruchs 1 gelöst. Vorteilhafte Weiterbildungen der Erfindung sind in den Unteransprüchen angegeben.The object of the invention is solved by the features of claim 1. Advantageous developments of the invention are specified in the subclaims.
Durch die erfindungsgemäße Ausbildung der Verstärkerstufe wird der Herstellungsaufwand deutlich reduziert.The design of the amplifier stage according to the invention significantly reduces the manufacturing outlay.
Aufgrund des erfindungsgemäß ausgestalteten Hauptzweigs ist je nach Anwendungsfall die Verstärkerstufe in Mikrostreifen- technik einfach realisierbar, das benötigte Volumen der „Feed-Forward"-Verstärkerstufe wird reduziert.Because of the main branch designed according to the invention, depending on the application, the amplifier stage can be easily implemented using microstrip technology, and the required volume of the “feed-forward” amplifier stage is reduced.
Der Wirkungsgrad der Verstärkerstufe wird verbessert, da Verluste innerhalb des Hauptzweigs reduziert werden.The efficiency of the amplifier stage is improved because losses within the main branch are reduced.
Im Folgenden wird ein Ausführungsbeispiel der Erfindung anhand einer Zeichnung näher erläutert . Dabei zeigt : FIG 1 ein prinzipielles Schaltbild einer nach dem Feed-An exemplary embodiment of the invention is explained in more detail below with reference to a drawing. It shows: 1 shows a basic circuit diagram of a feed-
Forward-Prinzip ausgebildeten Verstärkerstufe, gemäß dem Stand der Technik,Forward principle trained amplifier stage, according to the prior art,
FIG 2 vergleichend mit FIG 1 ein prinzipielles Schaltbild ei- ner erfindungsgemäßen Verstärkerstufe,2 compares with FIG. 1 a basic circuit diagram of an amplifier stage according to the invention,
FIG 3 ein prinzipielles Schaltbild einer weiteren erfindungsgemäßen Verstärkerstufe,3 shows a basic circuit diagram of a further amplifier stage according to the invention,
FIG 4 ein Ausführungsbeispiel für eine in der Anordnung gemäß FIG 3 vorgesehene Übertragungseinrichtung, und FIG 5 bis4 shows an embodiment for a transmission device provided in the arrangement according to FIG. 3, and FIGS
FIG 7 Übertragungskennlinien des in FIG 4 dargestellten analogen Filters.FIG. 7 transmission characteristics of the analog filter shown in FIG. 4.
FIG 1 zeigt ein prinzipielles Schaltbild einer nach dem Feed- Forward-Prinzip ausgebildeten Verstärkerstufe VSO, gemäß dem Stand der Technik.1 shows a basic circuit diagram of an amplifier stage VSO designed according to the feed-forward principle, according to the prior art.
An die Verstärkerstufe VSO gelangt ein Verstärkerstufen- Eingangssignal uO, das sowohl an einem Hauptzweig HZ als auch an einem Nebenzweig NZ der Verstärkerstufe VSO als Eingangssignal angeschaltet ist. Durch die Verstärkerstufe VSO wird ein Verstärkerstufen-Ausgangssignal u5 erzeugt, dessen nichtlineare Verzerrungen mit Hilfe eines durch den Nebenzweig NZ gebildeten Fehlersignals fs reduziert werden.An amplifier stage input signal uO reaches the amplifier stage VSO and is connected as an input signal both to a main branch HZ and to a secondary branch NZ of the amplifier stage VSO. An amplifier stage output signal u5 is generated by the amplifier stage VSO, the nonlinear distortions of which are reduced with the aid of an error signal fs formed by the secondary branch NZ.
Der Hauptzweig HZ beinhaltet in Serie geschaltet eine erste Übertragungseinrichtung Hl, die eine Dämpfung al und eine Gruppenlaufzeit τl aufweist, einen nichtidealen ersten Verstärker VI mit einer Verstärkung gl, ein Laufzeitglied Tl mit einer Gruppenlaufzeit τ5 und einen ersten Addierer AD1. Der Nebenzweig NZ beinhaltet eine Serienschaltung aus einem Laufzeitglied T2 mit einer Gruppenlaufzeit τ2 , einen zweiten Addierer AD2 sowie eine dritte Übertragungseinrichtung H3 mit einer Dämpfung a4 und mit einer Gruppenlaufzeit τ .-x. Der dritten Übertragungseinrichtung H3 ist ein zweiter Verstärker V2 mit einer Verstärkung g4 und mit einer Gruppenlaufzeit τ nachgeschaltet . Der Nebenzweig beinhaltet weiterhin in einem Querzweig eine zweite Übertragungseinrichtung H2 , die einerseits am Ausgang des ersten Verstärkers VI im Hauptzweig HZ und andererseits am zweiten Addierer AD2 angeschaltet ist.The main branch HZ includes a first transmission device Hl connected in series, which has an attenuation a1 and a group delay τl, a non-ideal first amplifier VI with a gain gl, a delay element T1 with a group delay τ5 and a first adder AD1. The secondary branch NZ contains a series circuit comprising a delay element T2 with a group delay τ2, a second adder AD2 and a third transmission device H3 with an attenuation a4 and a group delay τ.-X. The third transmission device H3 is followed by a second amplifier V2 with a gain g4 and a group delay τ. The secondary branch also contains a second transmission device H2 in a transverse branch, which is connected on the one hand to the output of the first amplifier VI in the main branch HZ and on the other hand to the second adder AD2.
Die dritte Übertragungseinrichtung H3 und der zweite Verstärker V2 werden zu einer sogenannten Fehlersignal-Einrichtung NP zusammengefasst, deren Ausgangssignal als Fehlersignal fs an den ersten Addierer AD1 gelangt. Die Fehlersignal-The third transmission device H3 and the second amplifier V2 are combined to form a so-called error signal device NP, the output signal of which reaches the first adder AD1 as an error signal fs. The error signal
Einrichtung NP weist somit eine resultierende Gruppenlaufzeit τres auf, die sich aus den Gruppenlaufzeiten der dritten Ü- bertragungseinrichtung H3 und des zweiten Verstärkers V2 zusammensetzt .The device NP thus has a resulting group delay τres, which is composed of the group delay of the third transmission device H3 and the second amplifier V2.
Beim Hauptzweig HZ gelangt das Verstärkerstufen-Eingangs- signal uO über die erste Übertragungseinrichtung Hl an den als nichtideal angenommenen ersten Verstärker VI, dessen nichtlinear-verzerrtes Ausgangssignal ul einen Fehleranteil y aufweist. Es gilt somit: ul = al*gl*x+y mit x=u0.In the main branch HZ, the amplifier stage input signal uO reaches the first amplifier VI, assumed to be non-ideal, via the first transmission device H1, whose non-linearly distorted output signal ul has an error component y. Hence: ul = al * gl * x + y with x = u0.
Durch den ersten Verstärker VI verursachte Gruppenlaufzeiten werden durch die Gruppenlaufzeit τl der ersten Übertragungseinrichtung Hl mitberücksichtigt. Das nichtlinear verzerrte Ausgangssignal ul des ersten Verstärkers VI gelangt einerseits über das Laufzeitglied Tl an den ersten Addierer AD1 und andererseits über die zweite Ü- bertragungseinrichtung H2 negiert an einen zweiten Eingang des zweiten Addierer AD2 , wobei an einem ersten Eingang des zweiten Addierers das durch das Laufzeitglied T2 verzögerte Verstärkerstufen-Eingangssignal uO angeschaltet ist.Group delays caused by the first amplifier VI are also taken into account by the group delta τl of the first transmission device Hl. The non-linearly distorted output signal ul of the first amplifier VI reaches the first adder AD1 on the one hand via the delay element T1 and, on the other hand, negates a second input of the second adder AD2 via the second transmission device H2, the at a first input of the second adder Delay element T2 delayed amplifier stage input signal uO is switched on.
Für ein Ausgangssignal u3 des zweiten Addierers AD2 , das als Eingangssignal an die Fehlersignal-Einrichtung NP gelangt, gilt somit: u3 = -a3*y, mit τ2 = τl und mit al*gl=l/a3.For an output signal u3 of the second adder AD2, which reaches the error signal device NP as an input signal, the following therefore applies: u3 = -a3 * y, with τ2 = τl and with al * gl = l / a3.
Das Eingangssignal u3 der Fehlersignal-Einrichtung NP gelangt über die dritte Übertragungseinrichtung H3 an den zweiten Verstärker V2 , dessen Ausgangssignal das Fehlersignal fs ist. Dabei gilt: τ5=τ4 und a3*a4*g4 = 1, wodurch fs = y wird.The input signal u3 of the error signal device NP reaches the second amplifier V2 via the third transmission device H3, the output signal of which is the error signal fs. The following applies: τ5 = τ4 and a3 * a4 * g4 = 1, whereby fs = y.
An einem ersten Eingang des ersten Addierers AD1 ist das nichtlinear-verzerrte Ausgangssignal ul des ersten Verstär- kers VI angeschaltet, an einen zweiten Eingang des ersten Addierers AD1 ist das Fehlersignal fs angeschaltet. Der erste Addierer AD1 bildet daraus die Verstärkerstufen-Ausgangs- spannung u5. Dabei gilt mit den oben genannten Voraussetzungen: u5 = al*gl*x.The non-linearly distorted output signal ul of the first amplifier VI is connected to a first input of the first adder AD1, and the error signal fs is connected to a second input of the first adder AD1. The first adder AD1 forms the amplifier stage output voltage u5 therefrom. The following conditions apply: u5 = al * gl * x.
Die hier dargestellten Verzweigungen und Addierer werden üblicherweise als Richtkoppler realisiert. Phasendrehungen der Spannungen werden hier im einzelnen nicht betrachtet.The branches and adders shown here are usually implemented as directional couplers. Phase rotations of the voltages are not considered in detail here.
Da der zweite Verstärker V2 lediglich den Fehleranteil Y verstärkt, kann er linear betrieben werden, so dass durch ihn nur vernachlässigbare nichtlineare Verzerrungen erzeugt werden.Since the second amplifier V2 only amplifies the error component Y, it can be operated linearly, so that through it only negligible nonlinear distortions are generated.
Das Laufzeitglied T2 ist beispielsweise als Verzögerungslei- tung ausgeführt und weist für eine Frequenz f eine Dämpfung A auf, wobei gilt: A = 10dB*log10 (e) 2πfτ5/Q = 27,3dB*fτ5/Q .The delay element T2 is designed, for example, as a delay line and has an attenuation A for a frequency f, where: A = 10dB * log 10 (e) 2πfτ 5 / Q = 27.3dB * fτ 5 / Q.
Als weitere Ausführungsform des Laufzeitglieds T2 ist ein Filter möglich, das bei gleicher Güte Q ebenfalls die oben genannte Dämpfung A aufweist.As a further embodiment of the delay element T2, a filter is possible which, with the same quality Q, also has the aforementioned attenuation A.
FIG 2 zeigt vergleichend mit FIG 1 ein prinzipielles Schaltbild einer erfindungsgemäßen Verstärkerstufe VS1.2 shows, in comparison with FIG. 1, a basic circuit diagram of an amplifier stage VS1 according to the invention.
Vergleichend mit FIG 1 wird hier von einem Idealfall ausgegangen, bei dem im Hauptzweig ein Laufzeitglied Tl' mit einer Gruppenlaufzeit x5' derart ausgebildet ist, dass das nichtlinear-verzerrte Ausgangssignal ul des ersten Verstärkers VI im wesentlichen verzögerungsfrei an den ersten Addierer AD1 ge- langt, wobei diese ideale Voraussetzung mit Hilfe der resultierenden Gruppenlaufzeit xres der Fehlersignal-Einrichtung NP entsprechend berücksichtigt werden muss.In comparison with FIG. 1, an ideal case is assumed here in which a delay element T1 'with a delay time group x5' is formed in the main branch in such a way that the non-linearly distorted output signal ul of the first amplifier VI reaches the first adder AD1 essentially without delay This ideal requirement must be taken into account accordingly with the aid of the resulting group delay xres of the error signal device NP.
Die Fehlersignal-Einrichtung NP beinhaltet hier zwei Serien- Schaltungen SSI und SS2, wobei jede dieser Serienschaltungen eine dritte Übertragungseinrichtung H31 bzw. H32 und der jeweiligen Übertragungseinrichtung nachgeschaltete Verstärker V21 bzw. V22 aufweist.The error signal device NP here contains two series circuits SSI and SS2, each of these series circuits having a third transmission device H31 or H32 and amplifiers V21 or V22 connected downstream of the respective transmission device.
Bei einer weiteren Ausgestaltungsform ist vorgesehen, mehr als zwei Serienschaltungen parallel zueinander anzuordnen. Dabei ist es auch möglich, den dritten Übertragungseinrichtungen einen gemeinsamen Verstärker nachzuschalten.In a further embodiment, it is provided that more than two series connections are arranged in parallel to one another. It is also possible to connect a common amplifier to the third transmission devices.
Dabei gilt jedoch stets, dass die resultierende Gruppenlauf- zeit τres der Fehlersignal-Einrichtung NP derart gebildet wird, dass eine zwischen dem ersten Verstärker VI und dem ersten Addierer AD1 auftretende Gruppenlaufzeit t5" entsprechend berücksichtigt wird.However, it always applies that the resulting group delay τres of the error signal device NP is formed in such a way that a group delay t5 "occurring between the first amplifier VI and the first adder AD1" is taken into account accordingly.
Für den hier beschriebenen Fall „im wesentlichen verzöge- rungsfrei" ist die resultierende Gruppenlaufzeit τres der Fehlersignal-Einrichtung NP im gewünschten Frequenzbereich negativ zu wählen.For the case “essentially free of delay” described here, the resulting group delay τres of the error signal device NP in the desired frequency range should be selected negatively.
Die Fehlersignaleinrichtung NP weist hier ein digitales Fil- ter auf, wobei die beiden Übertragungseinrichtungen H31 bzw. H32 als Koeffizienten 2*a4 und τ4-τ bzw. -a4 und 2τ4-τ aufweisen.The error signal device NP here has a digital filter, the two transmission devices H31 and H32 having coefficients 2 * a4 and τ4-τ or -a4 and 2τ4-τ.
Die Ausgangssignale der beiden Verstärker V21 und V22 werden mit Hilfe eines weiteren Addierers zum Fehlersignal fs addiert, das wieder an den ersten Addierer AD1 gelangt.The output signals of the two amplifiers V21 and V22 are added to the error signal fs with the aid of a further adder, which again reaches the first adder AD1.
Unter der Bedingung a3*a4*g4=l gilt für das Verstärkerstufen- Ausgangssignal u5 : u5 = aigi x + y [l-2exp (-j2πfτ4) + exp (-j2πf2τ4) ]Under the condition a3 * a4 * g4 = l the following applies to the amplifier stage output signal u5: u 5 = aigi x + y [l-2exp (-j2πfτ 4 ) + exp (-j2πf2τ 4 )]
Durch eine entsprechend geringe Gruppenlaufzeit τ-τ kann die Gruppenlaufzeit τ4 so eingestellt werden, dass ein Produkt f0τ4 ganzzahlig ist, wobei f0 hier eine Mittenfrequenz eines Arbeitsbereichs der Verstärker V21 bzw. V22 ist. Für eine Ablagefrequenz Δf = f-f0 gilt dann: U5 = axgι x + y [l-2exp(-j2π Δfτ ) + exp(-j2π Δf 2τ4) ]By means of a correspondingly short group delay τ-τ, the group delay τ4 can be set such that a product f 0 τ 4 is an integer, where f 0 here is a center frequency of a working range of the amplifiers V21 and V22. The following then applies for a storage frequency Δf = ff 0 : U 5 = a x gι x + y [l-2exp (-j2π Δfτ) + exp (-j2π Δf 2τ 4 )]
Mit einer Reihenentwicklung: [l-2exp (-j2πΔfτ4) + exp (- j2πΔf 2τ ) ]With a series expansion: [l-2exp (-j2πΔfτ 4 ) + exp (- j2πΔf 2τ)]
= -(-j2πΔfτ4)2 + 2(-j2πΔfτ4)2 - 1/3 (-j2πΔfτ4) 3 + 4/3 (-j2πΔfτ4) 3 = - (- j2πΔfτ 4 ) 2 + 2 (-j2πΔfτ 4 ) 2 - 1/3 (-j2πΔfτ 4 ) 3 + 4/3 (-j2πΔfτ 4 ) 3
+ ....+ ....
= (-j2πΔfτ4)2 + (-j2πΔfτ4)3 + ...= (-j2πΔfτ 4 ) 2 + (-j2πΔfτ 4 ) 3 + ...
ergibt sich eine Unterdrückung von nichtlinearen Verzerrungen beim Fehleranteil Y für kleine Ablagefrequenzen Δfτ4 << 1 im Ausgangssignal u5 um ca. -20dB*log10 (2πΔfτ4) .there is a suppression of nonlinear distortions in the error component Y for small offset frequencies Δfτ 4 << 1 in the output signal u 5 by approximately -20dB * log 10 (2πΔfτ 4 ).
Abweichend vom Idealfall wird in der Realität bei der Ver- stärkerstufe VSl im Hauptzweig HZ zwischen dem Ausgang desDeviating from the ideal case, in reality the amplifier stage VS1 in the main branch HZ between the output of the
Verstärkers VI und dem Addierer AD1 das Laufzeitglied Tl" mit einer, vergleichend zum Stand der Technik geringeren, Gruppenlaufzeit τ5^ angeordnet sein. Für diesen Fall werden bei den dritten Übertragungseinrichtungen die negativen Gruppen- laufZeiten derart gewählt, dass die resultierende Gruppenlaufzeit τres der Fehlersignal-Einrichtung NP die Gruppenlaufzeit τ5 ''ausgleicht , also τres = τ5'.Amplifier VI and the adder AD1 the delay element T1 "with a, compared to the prior art, shorter group delay τ5 ^ . For this case, the negative group delay times are selected in the third transmission devices such that the resulting group delay τres of the error signal The device NP compensates for the group delay τ5 ' ', i.e. τres = τ5 '.
FIG 3 zeigt ein prinzipielles Schaltbild einer weiteren er- findungsgemäßen Verstärkerstufe VS2.3 shows a basic circuit diagram of a further amplifier stage VS2 according to the invention.
Vergleichend mit FIG 2 besteht hier die Fehlersignal- Einrichtung NP nur aus einer Serienschaltung mit einer dritten Übertragungseinrichtung H33 und einem zweiten Verstärker V23. Die dritte Übertragungseinrichtung H33 wird beispielsweise durch ein passives Filter mit einer negativen Gruppenlaufzeit gebildet. Das Ausgangssignal des zweiten Verstärkers gelangt wiederum als Fehlersignal fs an den ersten Addierer AD1.In comparison with FIG. 2, the error signal device NP here consists only of a series circuit with a third transmission device H33 and a second amplifier V23. The third transmission device H33 is formed, for example, by a passive filter with a negative group delay. The output signal of the second amplifier in turn reaches the first adder AD1 as an error signal fs.
Eine Übertragungsfunktionen [1-exp (-j2πfτ4) ] n -1 der Fehlersignal-Einrichtung NP wird für große und ganzzahlige Potenzen „n" in guter Näherung auch mit nur einem Verstärker V23 er- reicht, wobei das vorgeschaltete Filter zumindest für kleine Ablagefrequenzen Δfτ4<<l eine Filterübertragungsfunktion h4(f)= {[1- exp(-j2πΔfτ4) ]n -1} * exp (+j2πfτ) /g4 annähert. Für τ4 > τ ist dies prinzipiell möglich.A transfer function [1-exp (-j2πfτ 4 )] n -1 of the error signal device NP is achieved in good approximation for large and integer powers "n" even with only one amplifier V23, the upstream filter at least for small storage frequencies Δfτ 4 << l approximates a filter transfer function h4 (f) = {[1- exp (-j2πΔfτ 4 )] n -1} * exp (+ j2πfτ) / g 4. For τ 4 > τ this is possible in principle.
Da die als Filter ausgebildete dritte Übertragungseinrichtung H33 nur niedrige Hochfrequenzleistungen überträgt, wird die Einfügedämpfung des Filters vernachlässigt.Since the third transmission device H33, which is designed as a filter, transmits only low high-frequency powers, the insertion loss of the filter is neglected.
FIG 4 zeigt ein Ausführungsbeispiel für die in der Anordnung gemäß FIG 3 vorgesehene dritte Übertragungseinrichtung H33, die als analoges Filter mit negativer Gruppenlaufzeit ausgebildet ist.4 shows an exemplary embodiment of the third transmission device H33 provided in the arrangement according to FIG. 3, which is designed as an analog filter with a negative group delay.
Eine Spannungsquelle uE mit einem Widerstand R1=50Ω ist an zwei Bezugspunkten Pll und P12 eines ersten Anschlussports portl angeschlossen. Zwischen den Bezugspunkten Pll und P12 sind ein erster und ein zweiter, parallel zueinander angeordneter Zweig ZI und Z2 angeschaltet, wobei der erste Zweig ZI eine Serienschaltung mit einem Kondensator Cl=6pF, einer In- duktivität Ll=lnH und einem Widerstands R2=1,5Ω aufweist.A voltage source uE with a resistance R1 = 50Ω is connected to two reference points P1 and P12 of a first connection port. A first and a second branch ZI and Z2, arranged in parallel to one another, are connected between the reference points P1 and P12, the first branch ZI being a series connection with a capacitor Cl = 6pF, an inductance Ll = InH and a resistor R2 = 1, 5Ω.
Der zweite Zweig Z2 weist eine Serienschaltung mit einem Kon- densator C2=15pF, einer Induktivität Ll=l,lnH und einen Widerstand R3=1,5Ω auf. Eine AusgangsSpannung kann an einem zweiten Anschlussport port 2 über zwei Bezugspunkte P21 und P22 an einem Widerstand R4=50Ω abgegriffen werden.The second branch Z2 has a series connection with a con- capacitor C2 = 15pF, an inductance Ll = 1, lnH and a resistor R3 = 1.5Ω. An output voltage can be tapped at a second connection port 2 via two reference points P21 and P22 at a resistor R4 = 50Ω.
FIG 5 bis FIG 7 zeigen Übertragungskennlinien des in FIG 4 dargestellten analogen Filters.5 to 7 show transmission characteristics of the analog filter shown in FIG.
Fig. 5 zeigt eine frequenzabhängige Übertragungskennlinie, bei der auf der x-Achse Frequenzen in GHz und auf der y-Achse Amplitudenwerte in „dB" aufgetragen sind.5 shows a frequency-dependent transmission characteristic in which frequencies in GHz are plotted on the x-axis and amplitude values in “dB” are plotted on the y-axis.
Fig. 6 zeigt eine frequenzabhängige Übertragungskennlinie, bei der auf der x-Achse Frequenzen in GHz und auf der y-Achse Phasen in „radian" aufgetragen sind.6 shows a frequency-dependent transmission characteristic, in which frequencies in GHz are plotted on the x-axis and phases in "radian" on the y-axis.
Fig. 7 zeigt abschließend eine frequenzabhängige Übertragungskennlinie, bei der auf der x-Achse Frequenzen in GHz und auf der y-Achse Gruppenlaufzeiten in Sekunden aufgetragen sind. 7 finally shows a frequency-dependent transmission characteristic in which frequencies in GHz are plotted on the x-axis and group delay times in seconds are plotted on the y-axis.

Claims

Patentansprücheclaims
1. Anordnung zur Reduzierung von nichtlinearen Verzerrungen bei einem Verstärkerstufen-Ausgangssignal (u5) einer Ver- stärkerstufe (VS) ,1. Arrangement for reducing non-linear distortions in an amplifier stage output signal (u5) of an amplifier stage (VS),
- bei der die Verstärkerstufe (VS) in einem Hauptzweig (HZ) einen ersten Verstärker (VI) und einen ersten Addierer (ADl) aufweist, die derart angeordnet sind, dass ein Verstärkerstufen-Eingangssignal (uO) über den ersten Verstär- ker (VI) als nichtlinear-verzerrtes Verstärkerausgangssignal (ul) an einen ersten Eingang des ersten Addierers (ADl) zur Bildung des Verstärkerstufen-Ausgangssignals (u5) gelangt,- In which the amplifier stage (VS) in a main branch (HZ) has a first amplifier (VI) and a first adder (AD1), which are arranged such that an amplifier stage input signal (uO) via the first amplifier (VI ) arrives as a non-linearly distorted amplifier output signal (ul) at a first input of the first adder (AD1) to form the amplifier stage output signal (u5),
- bei der die Verstärkerstufe (VS) in einem Nebenzweig (NZ) einen zweiten Addierer (AD2) aufweist, dem einerseits das- In which the amplifier stage (VS) in a secondary branch (NZ) has a second adder (AD2), on the one hand that
Verstärkerstufen-Eingangssignal (uO) laufzeitverzögert und andererseits das nichtlinear-verzerrte Ausgangssignal (ul) des ersten Verstärkers (VI) negiert zugeführt ist, und aus dem Ausgangssignal (u3) des zweiten Addierers (AD2) mit Hilfe einer Fehlersignal-Einrichtung (NP) ein Fehlersignal (fs) gebildet wird, das an einen zweiten Eingang des ersten Addierers (ADl) angeschaltet ist, dadurch gekennzeichne ,Amplifier stage input signal (uO) delayed and on the other hand the non-linearly distorted output signal (ul) of the first amplifier (VI) is fed negatively, and from the output signal (u3) of the second adder (AD2) with the aid of an error signal device (NP) Error signal (fs) is formed, which is connected to a second input of the first adder (ADl), characterized in that
- dass die Fehlersignal-Einrichtung (NP) mindestens eine Übertragungseinrichtung (H31,H32,H33) mit einer negativen Gruppenlaufzeit und mindestens einen Verstärker mit einer positiven Gruppenlaufzeit aufweist, und- That the error signal device (NP) has at least one transmission device (H31, H32, H33) with a negative group delay and at least one amplifier with a positive group delay, and
- dass die Gruppenlaufzeiten der Fehlersignal-Einrichtung (NP) derart dimensioniert sind, dass beim Verstärkerstu- fen-Ausgangssignal (u5) nichtlineare Verzerrungen minimiert werden. Verfahren nach Anspruch 1, dadurch gekennzeichnet, dass das Ausgangssignal (ul) des ersten Verstärkers (VI) im wesentlichen verzögerungsfrei an den ersten Addierer (ADl) angeschaltet ist.- The group delays of the error signal device (NP) are dimensioned such that non-linear distortions are minimized in the amplifier stage output signal (u5). A method according to claim 1, characterized in that the output signal (ul) of the first amplifier (VI) is connected to the first adder (AD1) essentially without delay.
Verfahren nach Anspruch 1, dadurch gekennzeichnet, dass das Ausgangssignal (ul) des ersten Verstärkers (VI) über eine Verzögerungseinrichtung (Tl^) an den ersten Addierer (ADl) angeschaltet ist.A method according to claim 1, characterized in that the output signal (ul) of the first amplifier (VI) is connected to the first adder (ADl) via a delay device (Tl ^ ).
Anordnung nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, dass dem ersten Verstärker (VI) eine erste Übertragungseinrichtung (Hl) vorgeschaltet ist.Arrangement according to one of the preceding claims, characterized in that a first transmission device (Hl) is connected upstream of the first amplifier (VI).
5. Anordnung nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, dass dem zweiten Addierer (AD2) ein erstes Laufzeitglied (T2) zur Verzögerung des Verstärkerstufen- Eingangssignal (uO) und eine zweite Übertragungseinrichtung (H2) zur Negierung und Dämpfung des nichtlinear- verzerrten AusgangsSignals (ul) des ersten Verstärkers5. Arrangement according to one of the preceding claims, characterized in that the second adder (AD2) has a first delay element (T2) for delaying the amplifier stage input signal (uO) and a second transmission device (H2) for negating and damping the non-linearly distorted output signal (ul) of the first amplifier
(VI) vorgeschaltet ist.(VI) is connected upstream.
6. Anordnung nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, dass die Fehlersignal-Einrichtung (NP) mindestens eine Serienschaltung mit einer dritten Übertragungseinrichtung (H31,H32,H33) und mit einem zweiten Verstärker (V21,V22,V23) aufweist.6. Arrangement according to one of the preceding claims, characterized in that the error signal device (NP) has at least one series circuit with a third transmission device (H31, H32, H33) and with a second amplifier (V21, V22, V23).
7. Anordnung nach Anspruch 6, dadurch gekennzeichnet, dass die dritte Übertragungseinrichtung (H33) als analoges Filter mit negativer Gruppenlaufzeit in einem gewünschten Frequenzbereich ausgebildet ist. Anordnung nach Anspruch 6, dadurch gekennzeichnet, dass die Fehlersignal-Einrichtung (NP) mindestens zwei Serienschaltungen (SSI, SS2) beinhaltet, deren dritte Übertragungseinrichtungen (H31,H32) einen digitalen Filter mit negativer Gruppenlaufzeit in einem gewünschten Frequenzbereich bilden. 7. Arrangement according to claim 6, characterized in that the third transmission device (H33) is designed as an analog filter with a negative group delay in a desired frequency range. Arrangement according to claim 6, characterized in that the error signal device (NP) contains at least two series circuits (SSI, SS2), the third transmission devices (H31, H32) of which form a digital filter with a negative group delay in a desired frequency range.
EP03720137A 2002-03-15 2003-02-27 Arrangement for reducing non-linear distortions in an output signal of an amplifier stage Withdrawn EP1485994A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
EP03720137A EP1485994A2 (en) 2002-03-15 2003-02-27 Arrangement for reducing non-linear distortions in an output signal of an amplifier stage

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
DE2002111537 DE10211537C1 (en) 2002-03-15 2002-03-15 Non-linear distortion reduction device for amplifier stage has amplifier output combined via adder with error signal obtained by combining delayed input signal with amplifier output signal
EP02006023 2002-03-15
EP02006023A EP1345318A1 (en) 2002-03-15 2002-03-15 Device for the reduction of non linear distortion in an output signal of an amplifierstage
DE10211537 2002-03-15
EP03720137A EP1485994A2 (en) 2002-03-15 2003-02-27 Arrangement for reducing non-linear distortions in an output signal of an amplifier stage
PCT/DE2003/000643 WO2003079540A2 (en) 2002-03-15 2003-02-27 Arrangement for reducing non-linear distortions in an output signal of an amplifier stage

Publications (1)

Publication Number Publication Date
EP1485994A2 true EP1485994A2 (en) 2004-12-15

Family

ID=28042834

Family Applications (1)

Application Number Title Priority Date Filing Date
EP03720137A Withdrawn EP1485994A2 (en) 2002-03-15 2003-02-27 Arrangement for reducing non-linear distortions in an output signal of an amplifier stage

Country Status (7)

Country Link
US (1) US7170346B2 (en)
EP (1) EP1485994A2 (en)
JP (1) JP2005521285A (en)
CN (1) CN1643781A (en)
AU (1) AU2003223841A1 (en)
MX (1) MXPA04008981A (en)
WO (1) WO2003079540A2 (en)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB0110106D0 (en) * 2001-04-25 2001-06-20 Filtronic Plc Electrical signal preconditioning
FI20055012A0 (en) * 2005-01-07 2005-01-07 Nokia Corp Trimming a broadcast signal
JP4896424B2 (en) * 2005-04-22 2012-03-14 株式会社日立国際電気 Distortion compensation amplifier
JP4896609B2 (en) * 2005-07-15 2012-03-14 三菱電機株式会社 Feed forward amplifier
JP2007088617A (en) * 2005-09-20 2007-04-05 Mitsubishi Electric Corp Feedforward amplifier
JP2009207031A (en) * 2008-02-29 2009-09-10 Hitachi Ltd Amplifier circuit
KR20120037250A (en) * 2010-10-11 2012-04-19 세원텔레텍 주식회사 Feedforward linear power amplifier with negative group delay circuit
US9020065B2 (en) * 2012-01-16 2015-04-28 Telefonaktiebolaget L M Ericsson (Publ) Radio frequency digital filter group delay mismatch reduction
EP2883306B1 (en) * 2012-08-07 2016-06-08 Telefonaktiebolaget LM Ericsson (publ) Device for negative group delay
US9065425B2 (en) 2013-03-14 2015-06-23 Telefonaktiebolaget L M Ericsson (Publ) Feed-forward linearization without phase shifters
US9306607B2 (en) * 2013-08-16 2016-04-05 Raytheon Bbn Technologies Corp. Wideband interference mitigation system with negative group delay and method for wideband interference cancellation
WO2018160601A1 (en) * 2017-03-03 2018-09-07 Apsidon, Inc. Nonlinear signal filtering

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5751250A (en) 1995-10-13 1998-05-12 Lucent Technologies, Inc. Low distortion power sharing amplifier network
CN1134886C (en) 1996-12-30 2004-01-14 三星电子株式会社 Combined linear power amplifying device and method
US6259320B1 (en) * 1999-12-27 2001-07-10 Nortel Networks Limited Error correction within power amplifiers

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See references of WO03079540A2 *

Also Published As

Publication number Publication date
AU2003223841A8 (en) 2003-09-29
AU2003223841A1 (en) 2003-09-29
US7170346B2 (en) 2007-01-30
JP2005521285A (en) 2005-07-14
MXPA04008981A (en) 2004-11-26
CN1643781A (en) 2005-07-20
WO2003079540A3 (en) 2003-11-20
WO2003079540A2 (en) 2003-09-25
US20050127996A1 (en) 2005-06-16

Similar Documents

Publication Publication Date Title
DE2019104C3 (en) Amplifiers for electrical signals
DE69837467T2 (en) Class A / F amplifier
EP2327150B1 (en) Predistortion linearizer with bridge topology having an equalizer stage for each bridge arm
EP1485994A2 (en) Arrangement for reducing non-linear distortions in an output signal of an amplifier stage
WO2012117072A2 (en) Amplifier module
DE4111703C2 (en) Pre-coupling amplifier and high frequency amplifier
DE2748077C3 (en) Distortion compensation circuit
DE2143707A1 (en) Forward coupled electromagnetic signal amplifiers
DE2837817A1 (en) PRE-VOLTAGE SWITCH
DE60118087T2 (en) RF power amplifiers
DE60217963T2 (en) Forward amplifying circuit
DE102014213684A1 (en) Efficiency-optimized high-frequency power amplifier
US8170093B2 (en) Equalizing filter circuit
DE112004001602T5 (en) Apparatus for processing a multicarrier signal
DE2847375A1 (en) POWER SUPPLY FOR TAILORED FEEDBACK AMPLIFIER
DE2719873A1 (en) DISTORTION COMPENSATION CIRCUIT
DE10211537C1 (en) Non-linear distortion reduction device for amplifier stage has amplifier output combined via adder with error signal obtained by combining delayed input signal with amplifier output signal
EP1345318A1 (en) Device for the reduction of non linear distortion in an output signal of an amplifierstage
EP1287612B1 (en) Device and method for pre-treating a signal to be transmitted using a non-linear amplifier with an upstream band-pass filter
DE102019101888B4 (en) Configurable micro-acoustic RF filter
DE102013209686B3 (en) amplifier
US6240131B1 (en) Digitally controlled transmission line equalizer
EP0019084A1 (en) Circuitry for reducing amplitude-dependent distortions in heterodyne receivers
DE102006006568B4 (en) amplifier means
DE2512752C3 (en) Circuit arrangement for equalizing transit times in receivers of radio relay systems

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

17P Request for examination filed

Effective date: 20040827

AK Designated contracting states

Kind code of ref document: A2

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LI LU MC NL PT SE SI SK TR

AX Request for extension of the european patent

Extension state: AL LT LV MK RO

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: NOKIA SIEMENS NETWORKS GMBH & CO. KG

RAP3 Party data changed (applicant data changed or rights of an application transferred)

Owner name: NOKIA SIEMENS NETWORKS S.P.A.

RAP3 Party data changed (applicant data changed or rights of an application transferred)

Owner name: NOKIA SIEMENS NETWORKS GMBH & CO. KG

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN

18D Application deemed to be withdrawn

Effective date: 20090901