Elektronisches, monolithisch integriertes Gerät Electronic, monolithically integrated device
Stand der TechnikState of the art
Die Erfindung betrifft ein elektronisches, monolithisch integriertes Gerät nach der Gattung des Hauptanspruchs.The invention relates to an electronic, monolithically integrated device according to the preamble of the main claim.
Wie bereits in der DE-Patentan eldung P 38 02 822 vorgeschlagen wur¬ de, werden in Fahrzeugleitungen im hochfrequenten Feldbereich star¬ ker Sender Spannungen beachtlicher Amplitude influenziert. Führen solche Leitungen zu elektronischen Geräten, so können diese gestört werden. Die Siebschaltungen gemäß der obengenannten Patentanmeldung ermöglichen grundsätzlich einen störungsfreien Betrieb; sie sind je¬ doch unter gewissen Bedingungen außerordentlich aufwendig:As already proposed in DE patent application P 38 02 822, voltages of considerable amplitude are influenced in vehicle lines in the high-frequency field range of strong transmitters. If such cables lead to electronic devices, they can be disturbed. The sieve circuits according to the above-mentioned patent application basically enable trouble-free operation; however, under certain conditions they are extremely complex:
Führen nämlich Leitungen zum Anschlußfleck einer monolithisch inte¬ grierten Schaltung, der schaltungsbedingt direkt mit einer Komponen¬ te verbunden ist, die einen nicht entkoppelbaren pn-Übergang bildet, wie etwa den Kollektor-Substrat-Übergang eines mit offenem Kollektor betriebenen Ausgangstransistors oder eines Längstransistors der Stromversorgung, so sind entweder niederohmige und damit relativ aufwendige Siebschaltungen erforderlich oder aber Richtströme unver¬ meidlich. Beeinträchtigen diese Richtströme allein die Funktion der
Schaltung nicht, so müssen sie auch nicht verhindert werden. Sie in¬ jizieren jedoch Minoritätsströme in ihre Umgebung, vornehmlich in das Substrat, von wo aus diese unter dem Einfluß des Dichtegradien¬ ten weit in die Fläche der monolithisch integrierten Schaltung hin¬ ein diffundieren. Erreichen sie empfindliche Schaltungsteile in hin¬ reichender Stromstärke, so kann deren Arbeitspunkt verlagert und die Funktion der Schaltung bis zum Totalausfall gestört werden. Da die Minoritätsströme grundsätzlich als Folge von Richtströmen auftreten, müssen entweder die Richtströme selbst oder die von ihnen erzeugten Minoritätsströme durch geeignete Mittel verhindert und/oder redu¬ ziert bzw. unschädlich gemacht werden.This is because leads lead to the connection spot of a monolithically integrated circuit, which, due to the circuit, is directly connected to a component which forms a non-decouplable pn junction, such as the collector-substrate junction of an output transistor operated with an open collector or a series transistor Power supply, either low-impedance and thus relatively complex sieve circuits are required or directional currents are unavoidable. These directional currents alone impair the function of the Switching does not have to be prevented. However, they inject minority currents into their surroundings, primarily into the substrate, from where they diffuse far into the surface of the monolithically integrated circuit under the influence of the density gradient. If they reach sensitive circuit parts with sufficient current strength, their operating point can be shifted and the function of the circuit can be disturbed until a total failure. Since the minority currents basically occur as a result of directional currents, either the directional currents themselves or the minority currents generated by them must be prevented and / or reduced or rendered harmless by suitable means.
In elektronischen Systemen können jedoch auch an den obengenannten pn-Ubergängen SignalSpannungen bzw. durch parasitäre Effekte erzeug¬ te Spannungen auftreten, die negativer sind als das Substrat und die deshalb gleichermaßen Richtströme und die damit verbundenen Minori¬ tätsströme erzeugen.In electronic systems, however, signal voltages or voltages generated by parasitic effects can also occur at the above-mentioned pn junctions, which are more negative than the substrate and which therefore likewise produce directional currents and the associated minority currents.
Vorteile der ErfindungAdvantages of the invention
Das erfindungsgemäße elektronische monolithisch integrierte Gerät mit den kennzeichnenden Merkmalen des Hauptanspruchs hat demgegen¬ über den Vorteil, daß einfache Mittel es ermöglichen, die Entstehung eines sich ausbreitenden Minoritätsstroms überhaupt zu verhindern, seine Stärke am Ort der Entstehung zu senken bzw. den sich ausbrei¬ tenden Minoritätsstrom durch Rekombinationsbarrieren zu dämpfen und/oder durch an Spannung liegende, im Substrat ein elektrisches Feld erzeugende Barrieren abzusaugen. Weitere Vorteile ergeben sich aus den ünteransprüchen 2 bis 39.
ZeichnungThe electronic monolithically integrated device according to the invention with the characterizing features of the main claim has the advantage, in contrast, that simple means make it possible to prevent the development of a spreading minority current at all, to reduce its strength at the point of origin or to reduce the spreading To dampen minority current through recombination barriers and / or to suction through voltage-connected barriers that generate an electric field in the substrate. Further advantages result from subclaims 2 to 39. drawing
Die Erfindung sei anhand der Figuren 1 bis 12 erläutert: Figur 1 zeigt die Schaltung eines Rieht- und Minoritätsstrom erzeugenden Transistors la sowie eines den Minoritätsstrom empfangenden Transi¬ stors lb; in Figur 2 ist der Zeitverlauf der Kollektorspannung des Richtstrom erzeugenden Transistors unter dem Einfluß einer überla¬ gerten hochfrequenten Wechselspannung dargestellt. Figur 3 zeigt die Beschaltung des Transistors mit einer Reihendiode zum Verhindern ei¬ nes Richtstroms, Figur 4 eine Paralleldiode zu seiner Reduktion. In Figur 5 sind das Prinzip einer Barriere zum Abfangen des erzeugten Minoritätsstroms, und in Figuren 6a - e die Strukturen erforder¬ licher Avalanche-, Schottky- bzw. Kapazitätsdioden mit möglichen Zu¬ sammenschaltungen (Figuren 7a - c) erläutert. Ferner zeigt Figur 8a eine Schaltung mit einem Transistor, dessen Richtstrom durch eine Reihendiode verhindert wird, und einem weiteren Transistor, dessen in das Substrat injizierter Minoritätsstrom durch eine Barriere ab¬ gefangen wird, und Figur 8b einen Schnitt durch die dazugehörende Struktur. Eine einfachere Anordnung für eine Barriere zeigt das Schaltbild der Figur 9a mit dem zugehörigen Layout nach Figur 9b. In Figur 10 ist die integrierte Struktur eines dielektrischen Kondensa¬ tors, in Figur 11 die eines Transistors mit dielektrisch isolierter Wanne und in Figur 12 die eines sperrschichtisolierten Transistors zum Vermeiden von Richtströmen wiedergegeben.The invention will be explained with reference to FIGS. 1 to 12: FIG. 1 shows the circuit of a transistor la generating directional and minority current and a transistor lb receiving the minority current; FIG. 2 shows the time course of the collector voltage of the transistor generating the directional current under the influence of a superimposed high-frequency AC voltage. FIG. 3 shows the connection of the transistor to a series diode to prevent a directional current, FIG. 4 shows a parallel diode to reduce it. The principle of a barrier for intercepting the generated minority current is illustrated in FIG. 5, and the structures of necessary avalanche, Schottky or capacitance diodes with possible interconnections (FIGS. 7a-c) are explained in FIGS. 6a-e. 8a shows a circuit with a transistor whose directional current is prevented by a series diode and a further transistor whose minority current injected into the substrate is intercepted by a barrier, and FIG. 8b shows a section through the associated structure. The circuit diagram of FIG. 9a with the associated layout according to FIG. 9b shows a simpler arrangement for a barrier. The integrated structure of a dielectric capacitor is shown in FIG. 10, that of a transistor with a dielectrically insulated trough in FIG. 11 and that of a transistor insulated with a barrier layer in order to avoid directional currents in FIG.
Beschreibung der ErfindungDescription of the invention
In Figur la ist 01 der masseseitige Anschluß, 02 der Anschluß für den positiven Pol der Betriebsspannung und 2 ein wie gebräuchlich auf einem p-Substrat dargestellter Transistor, 21 sein Emitter, 22 seine Basis und 23 sein Kollektor, der einerseits mit dem Anschlu߬ fleck 03 verbunden ist und andererseits mit dem Substrat als Anode
32 die parasitäre Diode 3 bildet; deren Kathode 31 entspricht somit dem Kollektor 23 von 2. In Figur lb ist die Anordnung beispielhaft ergänzt durch einen pnp-Transistor 4 mit seinem Emitter 41, seiner Basis 42 und seinem Kollektor 43. Die Substratdiode 3 ist darge¬ stellt als Transistor mit der Kathode 31 als Emitter, dem räumlich ausgedehnten Substrat 32 als Basis und dem weit entfernt liegenden Kollektor 33, der identisch ist mit der an positivem Potential lie¬ genden Basis 42 des pnp-Transistors 4; mit 331 ist der von Elektro¬ nen gebildete Minoritätsstrom angedeutet.In FIG. 1a, 01 is the ground-side connection, 02 the connection for the positive pole of the operating voltage and 2 a transistor, as is customarily shown on a p-type substrate, 21 its emitter, 22 its base and 23 its collector, which on the one hand has the connection spot 03 is connected and on the other hand to the substrate as an anode 32 forms the parasitic diode 3; Its cathode 31 thus corresponds to the collector 23 of 2. In FIG. 1b the arrangement is exemplarily supplemented by a pnp transistor 4 with its emitter 41, its base 42 and its collector 43. The substrate diode 3 is shown as a transistor with the cathode 31 as the emitter, the spatially extended substrate 32 as the base and the far-away collector 33, which is identical to the base 42 of the pnp transistor 4; the minority current formed by electrons is indicated by 331.
In Figur 2 ist der Zeitverlauf des Kollektorpotentials U_ gegen Masse dargestellt. Gerät die an die Anschlußflecken 01, 03 ange¬ schlossene Leitung in das Feld eines starken Senders, so können Am¬ plituden influenziert werden, die weit über das anstehende Gleich¬ potential U__ hinausgehen; dieser Fall trete zum Zeitpunkt t ein; es entsteht ein Sichtstrom, der das Gleichpotential U auf den Wert U, . anhebt. Problematisch ist in der Regel nicht das An- 14 heben des Gleichpotentials U des Kollektors 23 von 2, sondern die mit dem Richtstrom verbundene Injektion eines Minoritätsstroms 331 in das Substrat. Darüber hinaus können in elektronischen Syste¬ men auch ohne hochfrequente Einstrahlung Spannungsverläufe mit nega¬ tiven Spannungen gegen das Substrat auftreten, wie sie etwa dem in Figur 2 fett gekennzeichneten Ast der Einhüllenden entsprechen; auch sie injizieren Minoritäten. Durch die hohe Lebensdauer der Minoritä¬ ten ergeben sich im feldfreien Substrat große Diffusionslängen, so daß der Minoritätsstrom auch noch die Arbeitspunkte weit entfernter Komponenten, wie etwa den des Transistors 4, zu verschieben vermag. Ein Zahlenbeispiel soll dies veranschaulichen:FIG. 2 shows the time course of the collector potential U_ against ground. If the line connected to the connection spots 01, 03 comes into the field of a strong transmitter, then amplitudes can be influenced which go far beyond the pending DC potential U__; this occurs at time t; a visual current is generated which converts the direct potential U to the value U,. lifts. It is generally not problematic to raise the DC potential U of the collector 23 from FIG. 2, but rather to inject a minority current 331 into the substrate, which is connected to the directional current. In addition, voltage curves with negative voltages against the substrate can occur in electronic systems even without high-frequency irradiation, such as correspond to the branch of the envelope marked in bold in FIG. 2; they also inject minorities. The long service life of the minorities results in long diffusion lengths in the field-free substrate, so that the minority current can also shift the operating points of far-away components, such as those of transistor 4. A numerical example should illustrate this:
Der Richtstrom betrage 300 mA, der von ihm in das Substrat injizier¬ te Minoritätsström sei 10 % davon, also 30 mA. Liegt der Basisstrom von 4 bei 1 uA, was schon reichlich dimensioniert erscheint, so
sind bei einer Dämpfung des Minoritätsstroms von 1 : 30 000 beide Ströme erst gleich groß.The directional current is 300 mA, the minority current injected by it into the substrate is 10% thereof, ie 30 mA. If the base current of 4 is 1 uA, which already seems to be well dimensioned, then If the minority current is attenuated by 1: 30,000, both currents are only the same size.
In Figur 3 ist wieder an die Anschlußflecken 01, 02 der positive und negative Pol der Betriebsspannung angeschlossen; 2 ist in diesem Beispiel der Längstransistor eines Schaltungsteils zur Spannungssta¬ bilisierung; mit 3 ist die parasitäre Substratdiode, mit 5 eine zwi¬ schen den Anschlußfleck 03 und den Kollektor 23 geschaltete Diode und mit 6 eine der Diode 5 nachgeschaltete Kapazität - in diesem Beispiel eine Kapazitätsdiode - bezeichnet. Die Diode 5 verhindert in Verbindung mit dem Kondensator 6 sicher das Polen der Diode 3 in Durchlaßrichtung; der Kondensator 6 ist erforderlich, um ein durch Eigenkapazität und Sperrträgheit der Diode 5 bedingtes restliches Untertauchen des Potentials am Kollektor 23 unter das Massepotential sicher zu verhindern. Ist die an die Diode 5 angeschlossene Schal¬ tung allein schon gegen die restliche überlagerte HF-Amplitude empfindlich, kann der Kondensator 6 darüber hinaus vergrößert wer¬ den. Die Diode 5 kann auch durch die Emitter-Basis-Diode eines pnp-Transistors gebildet werden; in diesem Fall ist der Kondensator 6 an den Kollektor des pnp-Transistors anzuschließen. Von dem pn-Übergang 5 etwa erzeugte Minoritäten breiten sich nicht aus, da sie von dem an 23 anstehenden positiven Gleichpotential eingefangen werden.In Figure 3, the positive and negative poles of the operating voltage are again connected to the connection pads 01, 02; 2 in this example is the series transistor of a circuit part for voltage stabilization; 3 denotes the parasitic substrate diode, 5 denotes a diode connected between the connection pad 03 and the collector 23, and 6 denotes a capacitance connected downstream of the diode 5 — in this example, a capacitance diode. The diode 5 in conjunction with the capacitor 6 reliably prevents the polarization of the diode 3 in the forward direction; the capacitor 6 is required in order to reliably prevent the potential at the collector 23 from submerging below the ground potential due to the intrinsic capacitance and blocking inertia of the diode 5. If the circuit connected to the diode 5 alone is sensitive to the remaining superimposed HF amplitude, the capacitor 6 can also be enlarged. The diode 5 can also be formed by the emitter-base diode of a pnp transistor; in this case the capacitor 6 is to be connected to the collector of the pnp transistor. Minorities generated by the pn junction 5 do not spread, since they are captured by the positive DC potential present at 23.
Im Beispiel von Figur 4 liegt der Emitter 21 des npn-Transistors 2 am Anschlußfleck 01, sein Kollektor 23 am Anschlußfleck 03; parallel zu dem bei negativem Kollektorpotential in Durchlaßrichtung gepolten pn-Übergang 3 ist jetzt eine Diode 7 geschaltet, deren Elektroden über die mindestens als Bahnwiderstände vorhandenen Widerstände 71 und/oder 73 mit Emitter 21 und Kollektor 23 verbunden sind; die Diode 7 reduziert eventuell in Verbindung mit den Widerständen 71 und/oder 73 den Richtstrom durch 3; besonders vorteilhaft ist eine
Schottkydiode als Diode 7, da sie mit einer erheblich niedrigeren Durchlaßspannung als 3 darstellbar ist und nahezu keine Minoritäten injiziert.In the example of FIG. 4, the emitter 21 of the npn transistor 2 is at the connection pad 01, its collector 23 at the connection pad 03; A diode 7 is now connected in parallel with the pn junction 3, which is polarized in the forward direction when the collector potential is negative. the diode 7 may reduce the directional current through 3 in connection with the resistors 71 and / or 73; one is particularly advantageous Schottky diode as diode 7, since it can be represented with a significantly lower forward voltage than 3 and injects almost no minorities.
Nicht immer läßt sich die Injektion eines Minoritätsstroms ganz ver¬ meiden oder hinreichend reduzieren. In diesem Fall hilft das Abfan¬ gen des Minoritätsstroms mittels einer Barriere. In Figur 5 ist in das Beispiel von Figuren la, b die mit 8 bezeichnete Barriere zwi¬ schen die als npn-Transistor wirkende Diode 3 und den durch den Minoritätsström zu störenden pnp-Transistor 4 geschaltet. Die Barriere 8 ist über die Stromquelle 81 positiv vorgespannt; sie ver¬ mag den gesamten Minoritätsstrom aufzunehmen, sofern der Strom des Stromgenerators 81 hinreichend ergiebig ist; um die notwendigen ho¬ hen Ruheströme zu vermeiden, sieht eine vorteilhafte Weiterbildung der Erfindung vor, diesen Strom als eine Funktion des Rieht- bzw. Minoritätsstroms auszubilden. Ein mögliches Ausführungsbeispiel wird später anhand der Figuren 8a, b gezeigt werden. Damit der Minori¬ tätsstrom sicher abgefangen wird, sollte die Barriere entweder die kritischen Teile der monolithisch integrierten Schaltung oder aber die Minoritätsströme injizierenden Komponenten umschließen. Beson¬ ders vorteilhaft ist, letztere am Chiprand anzuordnen und die hin¬ reichend breite Barriere 8 von Chiprand zu Chiprand über Eck oder gerade durch gehen zu lassen. Außerdem ist es vorteilhaft, im Layout unmittelbar anschließend an die Barriere 8 die gegen Minoritätsströ¬ me unempfindlicheren Teile der monolithisch integrierten Schaltung anzuordnen, wodurch sich der Aufwand für eine störsichere Schaltung reduzieren läßt. Üblicherweise wird die Störsicherheit nur für be¬ stimmte Grenzfeldstärken der störenden Sender bzw. bestimmte Grenz¬ richtströme gefordert. In der Praxis können jedoch auch noch höhere Feldstärken bzw. Richtströme vorkommen, so daß die angewandten Schutzmittel versagen. Für diesen Fall ist es zweckmäßig, dafür zu sorgen, daß das Gesamtsystem in einen möglichst ungefährlichen Zu¬ stand übergeht. Folgende Beispiele seien genannt:
1, Ein Regler für große Ströme (etwa 30 A) könne durch einen Minori¬ tätsstrom durchgehen, sobald dieser den Regelkreis durchbricht; da der Leis ungstransistör eine niedrige Sättigungsspannung aufweisen soll, könnte er bei direkter Ansteuerung außerhalb der Sättigung noch sehr viel höhere Ströme (etwa 50 - 100 A) ziehen. Dies läßt sich sicher dadurch vermeiden, daß beispielsweise die Komponente des strombestimmenden Stromspiegels, die durch Aufnehmen eines Minori¬ tätsstroms den Strom des Leistungstransistors abregelt, im Layout bevorzugt im Einzugsbereich des Minoritätsstroms angeordnet ist.The injection of a minority current cannot always be avoided completely or reduced sufficiently. In this case, interception of the minority stream by means of a barrier helps. In FIG. 5, in the example of FIGS. 1 a, b, the barrier denoted by 8 is connected between the diode 3 acting as an npn transistor and the pnp transistor 4 to be disrupted by the minority current. The barrier 8 is biased positively by the current source 81; it can absorb the entire minority current, provided the current of the current generator 81 is sufficiently productive; In order to avoid the necessary high quiescent currents, an advantageous development of the invention provides for this current to be designed as a function of the directional or minority current. A possible embodiment will be shown later with reference to Figures 8a, b. In order that the minority current is safely intercepted, the barrier should either enclose the critical parts of the monolithically integrated circuit or else the components injecting minority currents. It is particularly advantageous to arrange the latter on the chip edge and to let the sufficiently wide barrier 8 pass from chip edge to chip edge over a corner or straight through. In addition, it is advantageous to arrange the parts of the monolithically integrated circuit which are less sensitive to minority currents in the layout immediately after the barrier 8, as a result of which the outlay for an interference-free circuit can be reduced. The interference immunity is usually only required for certain limit field strengths of the interfering transmitters or certain limit directional currents. In practice, however, even higher field strengths or directional currents can occur, so that the protective means used fail. In this case it is expedient to ensure that the overall system changes into a state that is as harmless as possible. The following examples are mentioned: 1, A regulator for large currents (about 30 A) can pass through a minority current as soon as it breaks the control loop; Since the Leis ungstransistör should have a low saturation voltage, it could draw much higher currents (about 50 - 100 A) when directly controlled outside of saturation. This can certainly be avoided in that the component of the current-determining current mirror, which regulates the current of the power transistor by taking up a minority current, is preferably arranged in the layout in the catchment area of the minority current.
2. Ein Hallsensor im Zündverteiler eines Kraftfahrzeugs mit einer digitalen MotorSteuerung diene allein zur Bestimmung des Zylinders 1; er darf während des Betriebs momentan ausfallen, sofern er die Zündung nicht beeinflußt; dies ist dann der Fall, wenn der Kollektor 23 seines Ausgangsstransistors nicht in den durchgeschalteten Zu¬ stand übergeht. Auch diese Forderung ist durch die Anordnung der entsprechenden Komponenten im Layout für den Fachmann leicht einzu¬ halten.2. A Hall sensor in the ignition distributor of a motor vehicle with a digital engine control only serves to determine the cylinder 1; it may fail temporarily during operation, provided that it does not affect the ignition; this is the case when the collector 23 of its output transistor does not change to the switched-on state. This requirement can also be easily met by the person skilled in the art by arranging the corresponding components in the layout.
In den Figuren 6a bis 6e ist beispielhaft ein möglicher Prozeß zur Darstellung des Gegenstandes der Erfindung anhand eines Schnittbil¬ des der Strukturen etwa erforderlicher Avalanche-, Schottky- bzw. Kapazitäts-Dioden wiedergegeben. Es bedeuten:FIGS. 6a to 6e show an example of a possible process for representing the subject matter of the invention on the basis of a sectional image of the structures of any necessary avalanche, Schottky or capacitance diodes. It means:
000 Substrat000 substrate
001 "buried layer"001 "buried layer"
002 Isolierungsdiffusion 100 Epitaxie002 Isolation diffusion 100 epitaxy
003 Kollektoranschluß-Diffusion003 collector connection diffusion
004 Basisdiffusion004 basic diffusion
005 Emitterdiffusion005 emitter diffusion
006 Deckoxid006 covering oxide
007 Metallisierung 070 Kontaktfenster
Auf die Darstellung einer üblichen Schutzschicht aus Plasmanitrid oder dergleichen wurde verzichtet.007 metallization 070 contact window A conventional protective layer made of plasma nitride or the like has been omitted.
Die Isolierungsdiffusion 002 ist weit, die Kollektoranschluß-Diffu¬ sion 003 eng von links unten nach rechts oben, das strukturierte Me¬ tall 007 dagegen von links oben nach rechts unten schraffiert wie¬ dergegeben.The insulation diffusion 002 is wide, the collector connection diffusion 003 is narrow from the bottom left to the top right, the structured metal 007 is shown hatched from the top left to the bottom right.
Die Diode nach Figur 6a ist mittels der auf dem buried layer 001 aufsitzenden Isolierungsdiffusion 002 gebildet; je nach Führung der Herstellungsprozesse ergeben sich Durchbruchspannungen zwischen etwa 10 und 25 V. Die Diode nach Figur 6b ist mittels einer innerhalb der Isolierungsdiffusion 002 liegenden Emitterdiffusionszone 005 gebil¬ det mit einer niedrigeren Durchbruchspannung von ca. 6 V, dafür aber einem höheren Kapazitätsbelag. In Figur 6c ist die übliche Ba¬ sis(004)-Emitterdiode (005) dargestellt; sie besitzt einen größeren Bahnwiderstand, ist dafür jedoch gegen das Substrat 000 durch den n-dotierten Raum 100 (Epitaxie) üblicherweise höhersperrend iso¬ liert. Die Diode nach Figur 6d ist aus den Zonen buried layer (001) und Emitter (005) gegen die Isolierung (002) in einer Sandwich-An¬ ordnung gebildet, wobei der buried layer über die Kollektoran¬ schluß-Diffusion 003 herausgeführt ist. Wird 005 mit 003 verbunden, so ergibt sich eine größere Kapazität. Wird dagegen nur 005 gegen 002 genutzt, so ergibt sich durch die doppelte Sperrschichtisolie¬ rung eine Diode nach 6b in bipolarer Ausführung. Die Schottkydiode nach Figur 6e ist beispielsweise direkt mit einer AI-Elektrode als Anode 511 und der n-dotierten Epitaxie 100 als Kathode gebildet; auf Maßnahmen zur Unterdrückung der Feldemission durch Spitzenwirkung entlang des Kontaktfensterrands wurde hier nicht eingegangen, da bei niedrigen Sperrspannungen darauf verzichtet werden kann; wenn nicht, können sie der Literatur entnommen werden.
Die Anordnungen nach Figur 6 lassen sich der Aufgabe entsprechend auch als Avalanchedioden oder Kapazitätsdioden verwenden. Als Ava- lanchediode ist ihre Fläche entsprechend der aufzunehmenden Sto߬ energie, als Kapazitätsdiode entsprechend der geforderten Kapazität auszulegen. Um den vielfältigen Forderungen einer Schaltung besser gerecht zu werden, lassen sich die Dioden nach Figur 6, wie an eini¬ gen Beispielen der Figuren 7a - c gezeigt ist, beliebig kombinieren.The diode according to FIG. 6a is formed by means of the insulation diffusion 002 seated on the buried layer 001; Depending on the management of the manufacturing processes, breakdown voltages of between approximately 10 and 25 V result. The diode according to FIG. 6b is formed by means of an emitter diffusion zone 005 lying within the insulation diffusion 002 with a lower breakdown voltage of approx. 6 V, but with a higher capacitance. FIG. 6c shows the usual base (004) emitter diode (005); it has a greater sheet resistance, but is usually insulated against the substrate 000 by the n-doped space 100 (epitaxy) in a higher-blocking manner. The diode according to FIG. 6d is formed from the zones buried layer (001) and emitter (005) against the insulation (002) in a sandwich arrangement, the buried layer being led out via the collector connection diffusion 003. If 005 is connected to 003, the capacity increases. If, on the other hand, only 005 is used against 002, the double junction insulation results in a diode according to 6b in a bipolar version. The Schottky diode according to FIG. 6e is formed, for example, directly with an Al electrode as the anode 511 and the n-doped epitaxy 100 as the cathode; Measures to suppress field emissions due to peak effects along the edge of the contact window were not dealt with here, since they can be dispensed with at low reverse voltages; if not, they can be found in the literature. According to the task, the arrangements according to FIG. 6 can also be used as avalanche diodes or capacitance diodes. Its area is to be designed as an avalanche diode in accordance with the surge energy to be absorbed, and as a capacitance diode in accordance with the required capacitance. In order to better meet the diverse requirements of a circuit, the diodes according to FIG. 6 can be combined as desired, as shown in some examples of FIGS. 7a-c.
In Figur 8a ist der Gegenstand der Erfindung anhand einer beispiel¬ haften Schaltung erläutert: Mit 01, 02 sind wieder die Anschlu߬ flecken für die negative (Masse) und die positive Betriebsspannung, mit 03 der Anschlußfleck für den Kollektor des Ausgangstransistors bezeichnet. Die Dioden 51, 52 und 53 mit ihrem Innenwiderstand 54 dienen dem Schutz der Schaltung gegen der Betriebsspannung überla¬ gerte Spannungsspitzen; ist ihre Kapazität hinreichend groß, so kön¬ nen sie auch nach Patentanmeldung P 38 02 822 zur Dämpfung der an 02/01 angeschlossenen Leitung dienen; durch die gegengeschaltete Diode 51 wird die gesamte Schaltung verpolungsfest. Ferner ist 5 ei¬ ne Schottkydiode nach Figur 3 zum Unterdrücken der sonst durch hoch¬ frequente Wechselspannungen erzeugten Richtströme im Kollektorkreis des Längstransistors 1 (entsprechend 2 von Figur 3); der Ausgang der Diode 5 ist durch die Diode 61 kapazitiv mit Masse 01 verbunden. Der Ausgangstransistor ist mit 2 bezeichnet. Da sich die durch hochfre¬ quente Wechselspannungen entstehenden Rieht- und Minoritätsströme wegen der Forderung nach einer niedrigen Sättigungsspannung von 2 nicht verhindern lassen, ist die Barriere 8 zwischen den Ausgangs¬ transistor 2 und den mit 44 bezeichneten aktiven Teil der mono¬ lithisch integrierten Schaltung angeordnet. Die Diode 74 mit dem (Bahn-)Widerstand 75 dient zum Schutz des Transistors 2 gegen Über¬ spannungen und eventuell auch zur weiteren Dämpfung der am Anschlu߬ fleck 03 angeschlossenen Leitung. Die Barriere 8 besteht aus zwei Teilen: einer vorgelagerten Rekombinationszone, die aus der mittels
der Epitaxie eventuell in Verbindung mit der buried-layer-Diffusion erzeugten Sperrschicht 82 besteht und die über die als Emitter wirkende in ihr sich befindende p-dotierte Zone 83 am kathoden- seitigen Ende der Diode 5 - also an wechselspannungs rmer Betriebs¬ spannung - angeschlossen ist; sie bilden Basis 82 und Emitter 83 des als Stromquelle 81 dienenden pnp-Transistors, dessen Kollektor gleich der als ohmscher Substratkontakt wirkenden Zone 84 zum Absaugen des Minoritätsstroms ist; der in das Substrat fließende Strom wird somit durch den Minoritätsstrom selbst erzeugt. Der Tran¬ sistor 81 kann auch als Darlington ausgebildet sein, um einen zum Absaugen des gesamten MinoritätsStroms ausreichenden Kollektorstrom sicherzustellen. Wegen des relativ großen aufzunehmenden Stroms kann der Emitter 83 auch direkt am Anschlußfleck 02 für die Betriebsspan¬ nung liegen bzw. auch über eine eigene Diode dort angeschlossen sein.The object of the invention is explained in FIG. 8a with the aid of an exemplary circuit: 01, 02 again denotes the connection spots for the negative (ground) and the positive operating voltage, and 03 the connection spot for the collector of the output transistor. The diodes 51, 52 and 53 with their internal resistance 54 serve to protect the circuit against the operating voltage superimposed voltage peaks; if their capacity is sufficiently large, they can also serve, according to patent application P 38 02 822, to dampen the line connected to 02/01; the entire circuit is protected against polarity reversal by the counter-connected diode 51. Furthermore, 5 is a Schottky diode according to FIG. 3 for suppressing the directional currents otherwise generated by high-frequency alternating voltages in the collector circuit of the series transistor 1 (corresponding to 2 from FIG. 3); the output of the diode 5 is capacitively connected to ground 01 through the diode 61. The output transistor is designated 2. Since the directional and minority currents resulting from high-frequency alternating voltages cannot be prevented due to the requirement for a low saturation voltage of 2, the barrier 8 is arranged between the output transistor 2 and the active part of the monolithically integrated circuit, designated 44 . The diode 74 with the (track) resistor 75 serves to protect the transistor 2 against overvoltages and possibly also to further attenuate the line connected to the connection point 03. The barrier 8 consists of two parts: an upstream recombination zone, which consists of the the epitaxy, possibly in connection with the buried-layer diffusion, there is a barrier layer 82 and the p-doped zone 83, which acts as an emitter and is located in it, is connected to the cathode-side end of the diode 5 - that is to a low-voltage operating voltage is; they form the base 82 and emitter 83 of the pnp transistor serving as current source 81, the collector of which is equal to the zone 84 acting as an ohmic substrate contact for sucking off the minority current; the current flowing into the substrate is thus generated by the minority current itself. The transistor 81 can also be embodied as a Darlington, in order to ensure a collector current sufficient to extract the entire minority current. Because of the relatively large current to be absorbed, the emitter 83 can also be located directly at the connection point 02 for the operating voltage or can also be connected there via its own diode.
Die durch die Zone 84 im Substrat erzeugte vertikale Feldkomponente wirkt auch noch in der Umgebung der Rekombinationszone 82 und e.rhöht deren Rekombinationsstrom und somit auch den Basisstrom des pnp-Transistors 81. Während bei großen Minoritätsströmen infolge des hohen Dichtegradienten genügend Rekombinationsström auf die Basis 82 fließt, kann er bei kleinen Strömen nicht ausreichen; mittels des Widerstands 85 (Figur 8 a) bzw. der Stromquelle 86 (Figur 8 b) wird ein hinreichender Vorstrom auf die Basis 82 erzeugt.The vertical field component generated by zone 84 in the substrate also acts in the vicinity of recombination zone 82 and increases its recombination current and thus also the base current of pnp transistor 81. While with large minority currents due to the high density gradient, sufficient recombination current on base 82 flows, it cannot be sufficient for small currents; A sufficient bias current is generated on the base 82 by means of the resistor 85 (FIG. 8 a) or the current source 86 (FIG. 8 b).
Zu den Komponenten 51, 5, 1, 44, 61, 8, 74 und 2 ist die Struktur einer möglichen Anordnung im Layout in der Figur 8b wiedergegeben; am linken Rand ist noch die Diode 52 angeschnitten. Die einzelnen Zonen der Struktur sind bereits anläßlich der Beschreibung zu Figur 6 erläutert worden. Vom Anschlußfleck 02 ausgehend sind nach links die zur Schutzschaltung gehörenden Dioden 51 und 52 (weiter links käme 53) angeordnet, nach rechts die Schottkydiode 5, die mit dem Längstransistor 1 einen gemeinsamen buried layer aufweist. An-
schließend beginnt der mehr oder weniger komplexe aktive Teil 44 der monolithisch integrierten Schaltung. Am äußersten rechten Ende liegt der bei negativem Kollektorpotential Minoritätsströme injizierende Transistor 2. Die Barriere 8 zwischen 2 und 44 wird gebildet durch die Rekombinationselektrode 82 und die Isolierungsdiffusionszone 84 als ohmschem Kontakt zum Substrat und Kollektor des als StromquelleFor components 51, 5, 1, 44, 61, 8, 74 and 2, the structure of a possible arrangement in the layout is shown in FIG. 8b; the diode 52 is cut on the left edge. The individual zones of the structure have already been explained on the basis of the description of FIG. 6. Starting from the connection point 02, the diodes 51 and 52 belonging to the protective circuit (further left would come 53) are arranged to the left, the Schottky diode 5 to the right, which has a common buried layer with the series transistor 1. On- finally the more or less complex active part 44 of the monolithically integrated circuit begins. At the far right end is the transistor 2 injecting minority currents when the collector potential is negative. The barrier 8 between 2 and 44 is formed by the recombination electrode 82 and the insulation diffusion zone 84 as an ohmic contact to the substrate and collector as the current source
81 dienenden pnp-Transistors zum Absaugen des Minoritätsstroms. Zwischen der Barriere 8 und der restlichen Schaltung 44 ist der Kondensator 61 angeordnet; hierdurch wird der Abstand zwischen dem o insehen Kontakt zum Substrat 84 und der nächstbenachbarten an Masse liegenden Isolierungsdiffusionszone 023 und damit der dazwischen¬ liegende Substratwiderstand vergrößert. Innerhalb des pnp-Transi¬ stors 81 ist es vorteilhaft, zwischen die Isolierungsdiffusionszone 022 und den p-dotierten Emitter 83 eine Kollektoranschluß-Diffu¬ sionszone 003 zum etwa ganz oder teilweise vorhandenen buried layer81 serving pnp transistor for extracting the minority current. The capacitor 61 is arranged between the barrier 8 and the remaining circuit 44; this increases the distance between the contact to the substrate 84 and the next adjacent insulation diffusion zone 023 and thus the substrate resistance lying therebetween. Within the pnp transistor 81, it is advantageous to have a collector connection diffusion zone 003 between the insulation diffusion zone 022 and the p-doped emitter 83 to form the buried layer, which is present in whole or in part
82 einzubringen. In dieser Schaltung ist es in der Regel nicht zweckmäßig, die Diode 5 und den npn-Transistor 1 durch einen pnp-Transistor zu ersetzen, da dieser dann auch den aufzunehmenden Minoritätsstrom, also ein Vielfaches des regulären Betriebsstroms, liefern müßte.82 to bring. In this circuit, it is generally not expedient to replace the diode 5 and the npn transistor 1 with a pnp transistor, since this would then also have to supply the minority current to be absorbed, that is to say a multiple of the regular operating current.
Eine weitere Ausgestaltung der Erfindung sieht vor, Barrieren in den oben beschriebenen Formen um zu schützende Komponenten der Schaltung zu legen, um damit den Gesamtaufwand eventuell zu reduzieren.A further embodiment of the invention provides for barriers in the forms described above to be placed around components of the circuit to be protected, in order to possibly reduce the overall effort.
In der Anordnung von Figur 9a, b wird das notwendige Potential zum Absaugen des Minoritätsstroms durch den Rieht- und Minoritätsstrom selbst erzeugt. Im Schaltbild der Figur 9a ist zusätzlich zu der bereits bekannten Schaltung zwischen der Anode 32 der Kollektor-Sub¬ stratdiode 3 und dem Masseanschluß des Substrats 01 ein durch Sub¬ strat und darin eindiffundierten Isolierungsdiffusionszonen 002 gebildeter Widerstand 34 eingebracht. Sein Widerstandswert läßt sich
leicht durch den Anteil der widerstandsbestimmenden Isolierungs¬ diffusionszonen einstellen. Wird der Kollektor 23, 31 negativ, so fließt der Strom 35 von dem Masseanschluß 01 durch den Widerstand 34 weiter im Substrat durch den pn-Übergang 32, 31 zum Kollektoran- schluß 03. Der Anschluß 01 wird positiv. Im Layout von Figur 9b ist der Widerstand 34 mittels des Substrats 000 und den in der Schnitt¬ ebene verlaufenden, also nicht sichtbaren, Isolierungsdiffusions¬ zonen 002 dargestellt, die Anode 32 durch dieselben Zonen und die Kathode 31 durch den buried layer 001, der über die Kollektoran¬ schlußdiffusion 003 mit dem Kollektoranschluß 03 verbunden ist.In the arrangement of FIG. 9a, b, the necessary potential for sucking off the minority current is generated by the directional and minority current itself. In the circuit diagram in FIG. 9a, in addition to the already known circuit between the anode 32 of the collector substrate diode 3 and the ground connection of the substrate 01, a resistance 34 formed by the substrate and insulation diffusion zones 002 diffused therein is introduced. Its resistance value can be easily set by the proportion of the resistance-determining insulation diffusion zones. If the collector 23, 31 becomes negative, the current 35 flows from the ground connection 01 through the resistor 34 further in the substrate through the pn junction 32, 31 to the collector connection 03. The connection 01 becomes positive. In the layout of FIG. 9b, the resistor 34 is shown by means of the substrate 000 and the insulation diffusion zones 002 running in the sectional plane, that is to say not visible, the anode 32 by the same zones and the cathode 31 by the buried layer 001, which over the collector connection diffusion 003 is connected to the collector connection 03.
Kondensatoren lassen sich auch mittels dielektrischer Zwischen¬ schichten aus dem regulären IC-Prozeß, oder zusätzlich aufgebracht, erzeugen. Figur 10 gibt hierzu ein Beispiel mit dünnem Emitteroxid 060 als Dielektrikum; eine Zone aus Emitterdiffusion 005, verstärkt durch die Kollektordiffusion 003, bildet die mit 01 kontaktierte Festkörperelektrode, 63 ist die Gegenelektrode aus Material des Lei¬ terbahnsystems (AI) bzw. auch aus Polysilizium oder dergleichen.Capacitors can also be produced by means of dielectric intermediate layers from the regular IC process, or additionally applied. FIG. 10 gives an example with thin emitter oxide 060 as the dielectric; a zone made of emitter diffusion 005, reinforced by collector diffusion 003, forms the solid-state electrode contacted with 01, 63 is the counter electrode made of material of the conductor track system (AI) or also made of polysilicon or the like.
Soll die Elektrode 01 beide Polaritäten gegen das Substrat sperren, so ist die Emitterzone 005 in eine nicht zum Substrat reichende p-dotierte Zone - hier die Basiszone 004 - einzubringen.If the electrode 01 is to block both polarities against the substrate, the emitter zone 005 is to be introduced into a p-doped zone which does not reach the substrate - here the base zone 004.
Richtströme gegen das Substrat lassen sich auch vermeiden durch eine dielektrische (Oxid, Nitrid oder dergleichen) Isolation der Wanne des Transistors 2 entsprechend der Anordnung nach Figur 11; mit 061 ist die dünne Isolierschicht zwischen dem Kollektor 23 des Transi¬ stors 2 und dem Substrat 000 bezeichnet; alle anderen Bezeichnungen sind schon bekannt. Wird dieser hochkomplexe Herstellungsprozeß aus anderen Gründen benötigt, so ist dies eine günstige Lösung.Directional currents against the substrate can also be avoided by dielectric (oxide, nitride or the like) insulation of the well of the transistor 2 in accordance with the arrangement according to FIG. 11; 061 denotes the thin insulating layer between the collector 23 of the transistor 2 and the substrate 000; all other names are already known. If this highly complex manufacturing process is needed for other reasons, this is a cheap solution.
Richtströme und damit die Injektion eines Minoritätsstroms in das Substrat lassen sich aber auch durch Einbringen einer weiteren
Sperrschicht entsprechend Figur 12 besonders bei AnfangsStufentran¬ sistoren unterdrücken. Hierzu ist ein Herstellungsprozeß verwendet, der eine untere Isolierungsdiffusion 020 und eine obere Isolierungs¬ diffusion 021 aufweist. Wird die untere Isolierung auf eine buried-layer-Zone aufgesetzt und die Seitenwände der Wanne ringför¬ mig mittels der oberen Isolierung 021 eingebracht, so ergibt sich eine gegen das Substrat bipolar sperrende Wanne.Directional currents and thus the injection of a minority current into the substrate can also be introduced by introducing another one Suppress the barrier layer according to FIG. 12, particularly in the case of initial stage transistors. For this purpose, a manufacturing process is used which has a lower insulation diffusion 020 and an upper insulation diffusion 021. If the lower insulation is placed on a buried layer zone and the side walls of the trough are introduced in a ring shape by means of the upper insulation 021, a trough is obtained which blocks the substrate bipolarly.
Eine weitere Möglichkeit, Minoritätsströme unschädlich zu machen, besteht darin, die Trägerlebensdauer der Minoritäten im Substrat durch Einbringen von Rekombinationszentren drastisch zu senken. Unterstützend kann auch eine Maßnahme zum Erhöhen der Rekombina¬ tionsrate auf der Rückseite des Chips mindestens im Bereich der Barriere 8 sein.Another way of rendering minority flows harmless is to drastically reduce the carrier life of the minorities in the substrate by introducing recombination centers. A measure to increase the recombination rate on the back of the chip can also be supportive, at least in the area of the barrier 8.
Kern der Erfindung sind in eine monolithisch ingetrierte Schaltung einzubringende Mittel, um die unter dem Einfluß hochfrequenter Wechselspannungen, Signalspannungen bzw. parasitärer Effekte in das Substrat injizierten Minoritätsströme entweder zu vermeiden, zu dämpfen oder aber ihre Auswirkung auf die Schaltung zu reduzieren. Hierdurch wird es in vielen Fällen möglich, die Funktion eines elek¬ tronischen Systems mit monolithisch integrierten Schaltungen ohne zusätzlichen Aufwand an diskreten Komponenten sicherzustellen bzw. im Falle eingestrahlter Störspannungen auf etwa in Steckverbindungen nur schwierig unterzubringende Entstörmittel ganz zu verzichten oder mindestens den Aufwand dafür zu reduzieren.
At the heart of the invention are means to be introduced into a monolithically integrated circuit in order to either avoid or dampen the minority currents injected into the substrate under the influence of high-frequency AC voltages, signal voltages or parasitic effects, or else to reduce their effect on the circuit. In many cases, this makes it possible to ensure the function of an electronic system with monolithically integrated circuits without additional outlay on discrete components or, in the case of radiated interference voltages, to dispense with interference suppressors which are difficult to accommodate, for example, in plug connections, or at least to reduce the outlay for this .