EP0332548B1 - Générateur stabilisé de fourniture de tension de seuil de transistor MOS - Google Patents

Générateur stabilisé de fourniture de tension de seuil de transistor MOS Download PDF

Info

Publication number
EP0332548B1
EP0332548B1 EP89420084A EP89420084A EP0332548B1 EP 0332548 B1 EP0332548 B1 EP 0332548B1 EP 89420084 A EP89420084 A EP 89420084A EP 89420084 A EP89420084 A EP 89420084A EP 0332548 B1 EP0332548 B1 EP 0332548B1
Authority
EP
European Patent Office
Prior art keywords
transistor
voltage
inverter
comparator
mos
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
EP89420084A
Other languages
German (de)
English (en)
Other versions
EP0332548A1 (fr
Inventor
Antoine Pavlin
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
SGS Thomson Microelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SGS Thomson Microelectronics SA filed Critical SGS Thomson Microelectronics SA
Publication of EP0332548A1 publication Critical patent/EP0332548A1/fr
Application granted granted Critical
Publication of EP0332548B1 publication Critical patent/EP0332548B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/24Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only
    • G05F3/242Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only with compensation for device parameters, e.g. channel width modulation, threshold voltage, processing, or external variations, e.g. temperature, loading, supply voltage
    • G05F3/245Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations wherein the transistors are of the field-effect type only with compensation for device parameters, e.g. channel width modulation, threshold voltage, processing, or external variations, e.g. temperature, loading, supply voltage producing a voltage or current as a predetermined function of the temperature

Definitions

  • the present invention relates to the field of integrated circuits of the MOS (metal-oxide-semiconductor) type.
  • Fig 1 schematically represents such a comparator used in the prior art such as EP-A-0, 019, 279.
  • This comparator receives on its inputs the two voltages to be compared, the output stage consisting of an inverter 2.
  • a conventional bias voltage supply circuit for comparator 1 comprises two MOS transistors M1 and M2 in series between a power source V DD and ground.
  • the transistor M1 is a depletion MOS transistor and the transistor M2 is an enrichment MOS transistor.
  • the transistor M1 serves as a load and its gate and its source are interconnected while the drain and the gate of the MOS transistor M2 are also interconnected.
  • the bias voltage of comparator 1 is taken from the interconnection point of the transistors M1 and M2.
  • inverter a circuit providing a high output voltage when its input is at low level and vice versa and not a circuit reversing the polarity of the voltages d 'Entrance.
  • FIG. 2 represents in more detail an embodiment of the circuit of FIG. 1 and more particularly of the comparator 1.
  • This comparator comprises two MOS transistors with enhancement M3 and M4 whose gates are connected respectively to V in and to a reference voltage V REF .
  • the drain of transistor M3 is connected to the supply voltage V DD
  • the drain of transistor M4 is connected to this same voltage by means of a depletion MOS transistor serving as load M5, the gate of which is connected to the source .
  • the sources of the transistors M3 and M4 are interconnected and are connected to ground by an MOS polarization transistor M6 of the enrichment type.
  • the output stage, or level shift stage, of the comparator comprises MOS enhancement transistors M7 and M8 connected in series, the gate of transistor M7 connected to the gate of transistor M5 and the gate of transistor M8 being connected to the gates M2 and M6 transistors.
  • the bias voltage set by the transistors M1 and M2 is used to establish the level of the current in the transistors M6 and M8.
  • V x the voltage at the common sources of the transistors M3 and M4, and V y the voltage on the gate of the transistor M7
  • V y the voltage on the gate of the transistor M7
  • An object of the present invention is to provide a circuit making it possible to obtain a voltage always corresponding to the threshold voltage of a MOS transistor even when the operating parameters, temperature or manufacturing conditions vary.
  • the present invention proposes to play on the bias voltage of the comparator.
  • the present invention provides a stabilized generator included in an MOS integrated circuit for supplying a bias voltage to a first comparator connected to a first inverter intended to supply a voltage equal to a threshold voltage of MOS transistor when these two inputs are at same potential.
  • This generator comprises a second comparator and a second inverter identical to the first, and a third inverter receiving the output of the second and whose output is connected to the polarization inputs of the comparators, this third inverter being dimensioned so that its threshold voltage is slightly higher to that of a MOS transistor.
  • the second comparator comprises two comparison MOS transistors whose gates are interconnected and receive the reference voltage V REF and whose sources are connected to ground via a transistor polarization which receives on its grid the output of the third inverter.
  • the third inverter comprises a transistor with depletion in series with an enrichment transistor, the enrichment transistor being identical to the transistor to which we want to supply a threshold bias voltage, the depletion transistor having a resistance in the high on state compared to that of the enrichment transistor near its threshold conduction.
  • a circuit according to the present invention is used to bias the comparator 1 of the conventional circuit illustrated in FIG. 1.
  • the bias circuit comprises a comparator 11 and an inverter 12 connected in the same way as the comparator 1 and the inverter 2 of FIG. 1 except that the two inputs of the comparator 11 are connected together at the reference voltage V REF .
  • the output of the inverter 12 is connected to the input of an inverter 13 whose output 14 provides the bias voltage of the comparators 11 and 1.
  • the circuit is dimensioned so that the inverter 12 normally provides a voltage almost equal to the threshold of the inverter 13 which is itself dimensioned so that its threshold voltage is practically equal to the threshold of an MOS transistor. Since the input voltage of the inverter 13 is practically equal and slightly higher than the conduction threshold of this inverter, a small current flows in this inverter and establishes at output an equilibrium bias voltage for the comparator of voltage.
  • the operation of this circuit will be better understood in relation to the description of an exemplary implementation illustrated in FIG. 4 where there is the comparator 11, the inverter 12 and the inverter 13.
  • the comparator 11 is identical to the comparator 1 illustrated in detail in FIG. 2.
  • the MOS transistors constituting this comparator are designated in FIG. 4 by the same references as those in FIG. 2 assigned a premium.
  • the output inverter 13 comprises an MOS enrichment transistor M10 whose gate receives the output of the inverter 12 and which is connected to the voltage V DD via a load made up of a depletion MOS transistor M11 .
  • transistor M11 is connected to connection 14 of transistors M11 and M10 which also serves as a terminal and output connected to the common connection of transistors M6 'and M8' which corresponds to the polarization input of comparator 11. Similarly, terminal 14 is connected to the polarization terminal of comparator 1.
  • Transistor M10 is a transistor identical to transistor M that we want to polarize exactly at its threshold voltage. The circuits 11 and 12 are such that the voltage V p at the input of the transistor M10 is very slightly greater than its threshold voltage. Thus, the output of the inverter 2 to the transistor M will be at the same value and we will have reached the desired result.
  • V T the gate threshold voltage of transistor M10 or of transistor M
  • g m the transconductance of transistor M10
  • I ds the current in transistor M10.
  • the threshold voltage V T of the transistor M10 increases momentarily with respect to an equilibrium value as a result of variations in parameters such as the temperature, this will result in a decrease in the current in the transistor M10.
  • This will cause the bias voltage on terminal 14 to increase, that is to say that the voltage V x at the connection point of the transistors M3 'and M4' drops.
  • This will cause a decrease in the output voltage of comparator 11 and therefore an increase in V p .
  • An increase in V p will tend to decrease the bias voltage on terminal 14.
  • This action of the bias voltage is in the opposite direction from the influence of a growth of V T. The same reasoning applies in the opposite case where V T would tend to decrease.
  • the bias voltage is maintained at equilibrium so that the output of the inverter 13 is always immediately above the threshold voltage of an MOS transistor.
  • the resistance of the transistor M11 is high compared to the resistance of the transistor M10 in the vicinity of the conduction threshold.
  • This resistance in the vicinity of the conduction threshold being of the order of a hundred ohms, the resistance M11 will be chosen of the order of a hundred kilhoms.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Automation & Control Theory (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Manipulation Of Pulses (AREA)
  • Control Of Electrical Variables (AREA)
  • Electronic Switches (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Logic Circuits (AREA)

Description

  • La présente invention concerne le domaine des circuits intégrés de type MOS (métal-oxyde-semiconducteur).
  • Dans de tels circuits, on a souvent besoin de comparer un signal de tension variable Vin à une tension de référence VREF.
  • La figue 1, représente schématiquement un tel comparateur utilisé dans l'art antérieur tel que EP-A-0, 019, 279. Ce comparateur reçoit sur ses entrées les deux tensions à comparer, l'étage de sortie étant constitué d'un inverseur 2. Cet inverseur fournit à un transistor MOS M, quand la tension de référence et la tension de polarisation du comparateur 1 sont convenablement choisies, une tension égale à sa tension de seuil au moment où Vin = VREF.
  • Un circuit classique de fourniture de tension de polarisation pour le comparateur 1 comprend deux transistors MOS M1 et M2 en série entre une source d'alimentation VDD et la masse. Le transistor M1 est un transistor MOS à appauvrissement et le transistor M2 est un transistor MOS à enrichissement. Le transistor M1 sert de charge et sa grille et sa source sont interconnectées tandis que le drain et la grille du transistor MOS M2 sont également interconnectés. La tension de polarisation du comparateur 1 est prélevée sur le point d'interconnexion des transistors M1 et M2.
  • On notera dans ce qui précède et dans la suite de la présente description que l'on désigne ici par inverseur un circuit fournissant une tension de sortie haute quand son entrée est à bas niveau et inversement et non pas un circuit inversant la polarité des tensions d'entrée.
  • La figure 2 représente plus en détail un mode de réalisation du circuit de la figure 1 et plus particulièrement du comparateur 1. Ce comparateur comprend deux transistors MOS à enrichissement M3 et M4 dont les grilles sont connectées respectivement à Vin et à une tension de référence VREF. Le drain du transistor M3 est relié à la tension d'alimentation VDD, le drain du transistor M4 est relié à cette même tension par l'intermédiaire d'un transistor MOS à déplétion servant de charge M5 dont la grille est reliée à la source. Les sources des transistors M3 et M4 sont interconnectées et sont reliés à la masse par un transistor MOS de polarisation M6 de type à enrichissement. L'étage de sortie, ou étage de décalage de niveau, du comparateur comprend des transistors MOS à enrichissement M7 et M8 reliés en série, la grille du transistor M7 reliée à la grille du transistor M5 et la grille du transistor M8 étant reliée aux grilles des transistors M2 et M6.
  • La tension de polarisation réglée par les transistors M1 et M2 sert à établir le niveau du courant dans les transistors M6 et M8. Les dimensions de ces transistors par rapport aux autres transistors du comparateur et du circuit de décalage de niveau sont choisies pour établir à la sortie de l'inverseur 2 une tension égale à la tension de seuil d'un transistor à enrichissement à canal N pour un ensemble donné de température de fonctionnement et de paramètres de fabrication lorsque Vin = VREF. Mais, si l'une de ces conditions change, la tension de sortie de l'inverseur ne sera plus égale à la tension de seuil du transistor MOS. Ainsi, si l'on appelle Vx la tension au niveau des sources communes des transistors M3 et M4, et Vy la tension sur la grille du transistor M7, si la tension de polarisation augmente, les transistors M6 et M8 deviendront plus passants et la tension aux noeuds Vx et Vy diminuera. Il en résultera une diminution de la tension à l'entrée de l'inverseur et une augmentation de la tension à sa sortie. Cette tension ne sera alors plus égale à la tension de seuil d'un transistor MOS à canal N au moment où Vin = VREF. Inversement, si la tension de polarisation sur la grille des transistors M6 et M8 diminue, la tension de sortie de l'inverseur 2 diminuera.
  • Un objet de la présente invention est de prévoir un circuit permettant d'obtenir une tension correspondant toujours à la tension de seuil d'un transistor MOS même quand les paramètres de fonctionnement, température ou conditions de fabrication, varient.
  • Pour atteindre cet objet, la présente invention propose de jouer sur la tension de polarisation du comparateur.
  • Ainsi, la présente invention prévoit un générateur stabilisé compris dans une circuit intégré MOS pour fournir une tension de polarisation à un premier comparateur relié à un premier inverseur destiné à fournir une tension égale à une tension de seuil de transistor MOS lorsque ces deux entrées sont au même potentiel. Ce générateur comprend un deuxième comparateur et un deuxième inverseur identiques aux premiers, et un troisième inverseur recevant la sortie du deuxième et dont la sortie est reliée aux entrées de polarisation des comparateurs, ce troisième inverseur étant dimensionné pour que sa tension de seuil soit légèrement supérieure à celle d'un transistor MOS.
  • Selon un mode de réalisation de la présente invention, le deuxième comparateur comprend deux transistors MOS de comparaison dont les grilles sont interconnectées et reçoivent la tension de référence VREF et dont les sources sont connectées à la masse par l'intermédiaire d'un transistor de polarisation qui reçoit sur sa grille la sortie du troisième inverseur.
  • Selon un mode de réalisation de la présente invention, le troisième inverseur comprend un transistor à appauvrissement en série avec un transistor à enrichissement, le transistor à enrichissement étant identique au transistor auquel on veut fournir une tension de polarisation de seuil, le transistor à appauvrissement ayant une résistance à l'état passant élevée devant celle du transistor à enrichissement au voisinage de son seuil de conduction.
  • Ces objets, caractéristiques et avantages ainsi que d'autres de la présente invention seront exposés plus en détail dans la description suivante de modes de réalisation particuliers faite en relation avec les figures joints parmi lesquelles :
    • la figure 1 représente sous forme de blocs un comparateur selon l'art antérieur ;
    • la figure 2 représente de façon plus détaillée le circuit selon l'art antérieur ;
    • la figure 3 représente sous forme de blocs un circuit de polarisation selon présente invention ;
    • la figure 4 représente de façon plus détaillée un circuit selon la présente invention.
  • Dans ces diverses figures, des éléments identiques ou analogues sont désignés par les mêmes références numériques. D'autre part, on notera que les transistors MOS à enrichissement (normalement bloqués) sont représentés avec un trait de grille séparé par un blanc d'un trait symbolisant le substrat alors que les transistors MOS du type à appauvrissement (normalement passants) sont désignés avec un trait de grille séparé par une zone hachurées d'un trait symbolisant le substrat.
  • Comme le représente la figure 3, un circuit selon la présente invention, est utilisé pour polariser le comparateur 1 du circuit classique illustré en figure 1. Le circuit de polarisation comprend un comparateur 11 et un inverseur 12 connectés de la même façon qui le comparateur 1 et l'inverseur 2 de la figure 1 si ce n'est que les deux entrées du comparateur 11 sont reliées ensemble à la tension de référence VREF. La sortie de l'inverseur 12 est reliée à l'entrée d'un inverseur 13 dont la sortie 14 fournit la tension de polarisation des comparateurs 11 et 1. Le circuit est dimensionné pour que l'inverseur 12 fournisse normalement une tension presque égale au seuil de l'inverseur 13 qui est lui-même dimensionné pour que sa tension de seuil soit pratiquement égale au seuil d'un transistor MOS. Etant donné que la tension d'entrée de l'inverseur 13 est pratiquement égale et légèrement supérieure au seuil de conduction de cet inverseur, un petit courant circule dans cet inverseur et établit en sortie une tension de polarisation à l'équilibre pour le comparateur de tension.
  • Le fonctionnement de ce circuit sera mieux compris en relation avec la description d'un exemple de mise en oeuvre illustré en figure 4 où l'on retrouve le comparateur 11, l'inverseur 12 et l'inverseur 13. Le comparateur 11 est identique au comparateur 1 illustré en détail en figure 2. Les transistors MOS constituant ce comparateur sont désignés à la figure 4 par les mêmes références que celles de la figure 2 affectées d'un prime. L'inverseur de sortie 13 comprend un transistor MOS à enrichissement M10 dont la grille reçoit la sortie de l'inverseur 12 et qui est relié à la tension VDD par l'intermédiaire d'une charge constituée d'un transistor MOS à appauvrissement M11. La grille du transistor M11 est reliée à la connexion 14 des transistors M11 et M10 qui sert également de borne et sortie reliée à la connexion commune des transistors M6' et M8' qui correspond à l'entrée de polarisation du comparateur 11. De même, la borne 14 est reliée à la borne de polarisation du comparateur 1. Le transistor M10 est un transistor identique au transistor M que l'on veut polariser exactement à sa tension de seuil. Les circuits 11 et 12 sont tels que la tension Vp à l'entrée du transistor M10 est très légèrement supérieure à sa tension de seuil. Ainsi, la sortie de l'inverseur 2 vers le transistor M sera à une même valeur et on aura atteint le résultat souhaité. A l'équilibre : V p = V T + I ds * g m
    Figure imgb0001

    où VT est la tension de seuil de grille du transistor M10 ou du transistor M, gm est la transconductance du transistor M10 et Ids est le courant dans le transistor M10.
  • Si l'on suppose que la tension de seuil VT du transistor M10 (et donc simultanément du transistor M formé sur le même circuit intégré) augmente momentanément par rapport à une valeur d'équilibre par suite de variations de paramètres tels que la température, il en résultera une diminution du courant dans le transistor M10. Ceci amènera la tension de polarisation sur la borne 14 à croître, c'est-à-dire que la tension Vx au point de raccordement des transistors M3' et M4' chute. Ceci provoquera une diminution de la tension de sortie du comparateur 11 et donc une augmentation de Vp. Une augmentation de Vp tendra à faire décroître la tension de polarisation sur la borne 14. Cette action de la tension de polarisation est en sens opposé de l'influence d'une croissance de VT. Le même raisonnement s'applique dans le cas inverse où VT tendrait à décroître. Ainsi, la tension de polarisation est maintenue à l'équilibre de sorte que la sortie de l'inverseur 13 se trouve toujours immédiatement au dessus de la tension de seuil d'un transistor MOS.
  • Si l'on considère le circuit de la figure 4, il convient bien entendu pour qu'il fonctionne que la résistance du transistor M11 soit élevée devant la résistance du transistor M10 au voisinage du seuil de conduction. Cette résistance au voisinage du seuil de conduction étant de l'ordre de la centaine d'ohms, on choisira la résistance M11 de l'ordre de la centaine de kilhoms.

Claims (3)

  1. Générateur stabilisé compris dans un circuit intégré MOS pour fournir une tension de polarisation à un premier comparateur (1) relié à un premier inverseur (2) destiné à fournir une tension égale à une tension de seuil de transistor MOS (M) lorsque les tensions d'entrée du premier comparateur (1) sont identiques, le générateur étant caractérisé en ce qu'il comprend un deuxième comparateur (11) dont les entrées sont reliées ensemble à une tension de référence et un deuxième inverseur (12) respectivement identiques aux premiers, et un troisième inverseur (13) recevant la sortie du deuxième et dont la sortie (14) est reliée aux entrées de polarisation des comparateurs (1, 11), ce troisième inverseur étant dimensionné pour que sa tension de seuil soit identique à celle d'un transistor MOS.
  2. Générateur stabilisé selon la revendication 1, caractérisé en ce que le deuxième comparateur (11) comprend deux transistors MOS de comparaison (M3', M4') dont les grilles sont interconnectées et reçoivent la même tension de référence que l'une des entrées du premier comparateur (1) et donc les sources sont connectées à la masse par l'intermédiaire d'un transistor de polarisation (M6') qui reçoit sur sa grille la sortie (14) du troisième inverseur (13).
  3. Générateur stabilisé selon l'une des revendications 1 ou 2, caractérisé en ce que le troisième inverseur (13) comprend un transistor à appauvrissement (M11) en série avec un transistor à enrichissement (M10), le transistor à enrichissement étant identique au transistor (M) auquel on veut fournir une tension de polarisation de seuil, le transistor à appauvrissement ayant une résistance à l'état passant élevée devant celle du transistor à enrichissement au voisinage de son seuil de conduction.
EP89420084A 1988-03-09 1989-03-08 Générateur stabilisé de fourniture de tension de seuil de transistor MOS Expired - Lifetime EP0332548B1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR8803751 1988-03-09
FR8803751A FR2628547B1 (fr) 1988-03-09 1988-03-09 Generateur stabilise de fourniture de tension de seuil de transistor mos

Publications (2)

Publication Number Publication Date
EP0332548A1 EP0332548A1 (fr) 1989-09-13
EP0332548B1 true EP0332548B1 (fr) 1993-07-14

Family

ID=9364534

Family Applications (1)

Application Number Title Priority Date Filing Date
EP89420084A Expired - Lifetime EP0332548B1 (fr) 1988-03-09 1989-03-08 Générateur stabilisé de fourniture de tension de seuil de transistor MOS

Country Status (6)

Country Link
US (1) US4954728A (fr)
EP (1) EP0332548B1 (fr)
JP (1) JPH0210917A (fr)
KR (1) KR890015102A (fr)
DE (1) DE68907504T2 (fr)
FR (1) FR2628547B1 (fr)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2656174B1 (fr) * 1989-12-15 1995-03-17 Bull Sa Procede et dispositif de compensation de la derive en courant dans un circuit integre mos, et circuit integre en resultant.
JPH05315852A (ja) * 1992-05-12 1993-11-26 Fuji Electric Co Ltd 電流制限回路および電流制限回路用定電圧源
TWI668950B (zh) * 2018-04-10 2019-08-11 杰力科技股份有限公司 電壓轉換電路及其控制電路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3546481A (en) * 1967-10-18 1970-12-08 Texas Instruments Inc Threshold circuit for comparing variable amplitude voltages
CH657712A5 (de) * 1978-03-08 1986-09-15 Hitachi Ltd Referenzspannungserzeuger.
US4553098A (en) * 1978-04-05 1985-11-12 Hitachi, Ltd. Battery checker
US4342004A (en) * 1979-05-15 1982-07-27 Tokyo Shibaura Denki Kabushiki Kaisha Voltage comparator circuit
EP0139078B1 (fr) * 1980-06-24 1989-01-25 Nec Corporation Circuit amplificateur à transistor
JPS58221521A (ja) * 1982-06-18 1983-12-23 Toshiba Corp 基準電位発生回路およびこれを用いた入力回路
US4563595A (en) * 1983-10-27 1986-01-07 National Semiconductor Corporation CMOS Schmitt trigger circuit for TTL logic levels
US4584492A (en) * 1984-08-06 1986-04-22 Intel Corporation Temperature and process stable MOS input buffer
JPS61224192A (ja) * 1985-03-29 1986-10-04 Sony Corp 読出し増幅器

Also Published As

Publication number Publication date
DE68907504D1 (de) 1993-08-19
FR2628547A1 (fr) 1989-09-15
JPH0210917A (ja) 1990-01-16
US4954728A (en) 1990-09-04
KR890015102A (ko) 1989-10-28
EP0332548A1 (fr) 1989-09-13
FR2628547B1 (fr) 1990-12-28
DE68907504T2 (de) 1994-01-05

Similar Documents

Publication Publication Date Title
EP0438363B1 (fr) Circuit de mesure du courant dans un transistor MOS de puissance
US4064405A (en) Complementary MOS logic circuit
EP1096681A1 (fr) Commutateur très haute tension
EP0578526A1 (fr) Circuit de commutation de haute tension
FR2655196A1 (fr) Circuit d'isolation dynamique de circuits integres.
EP0223627B1 (fr) Circuit de conversion d'une entrée différentielle en niveaux logiques CMOS
FR2694851A1 (fr) Circuit de tirage vers un état déterminé d'une entrée de circuit intégré.
EP0756223A1 (fr) Générateur de référence de tension et/ou de courant en circuit intégré
EP0520858A1 (fr) Miroir de courant fonctionnant sous faible tension
US4825018A (en) Voltage detection circuit
EP0568440A1 (fr) Circuit de détection de seuils de tension
EP0332548B1 (fr) Générateur stabilisé de fourniture de tension de seuil de transistor MOS
EP0613241B1 (fr) Dispositif de régulation de la tension de mode commun en sortie d'un amplificateur équilibré
US4999567A (en) Constant current circuit
US6356121B1 (en) Very low-power comparison device
EP0571302A1 (fr) Amplificateur avec limitation de courant de sortie
EP1505735A1 (fr) Circuit de transformation de signaux variant entre des tensions différentes
FR2805682A1 (fr) Dispositif de comparaison a tres base consommation
FR2562356A1 (fr) Circuit d'interface attenuateur de bruit pour generateurs de signaux d'horloge a deux phases non superposees
EP0050583B1 (fr) Convertisseur d'une tension alternative en un courant continu et circuit d'oscillateur comportant ce convertisseur
EP0722217B1 (fr) Circuit de réglage du seuil de supression d'un signal
FR2627027A1 (fr) Detecteur de surcharge thermique dans un circuit integre
EP0715240B1 (fr) Régulateur de tension pour circuit logique en mode couple
EP0332499B1 (fr) Comparateur rapide avec étage de sortie fonctionnant en deux phases
JP2001325033A (ja) 定電流回路

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): DE FR GB IT NL

17P Request for examination filed

Effective date: 19900222

17Q First examination report despatched

Effective date: 19921005

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): DE FR GB IT NL

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: NL

Effective date: 19930714

REF Corresponds to:

Ref document number: 68907504

Country of ref document: DE

Date of ref document: 19930819

GBT Gb: translation of ep patent filed (gb section 77(6)(a)/1977)

Effective date: 19930723

ITF It: translation for a ep patent filed

Owner name: ING. GIOVANNI ARENA

NLV1 Nl: lapsed or annulled due to failure to fulfill the requirements of art. 29p and 29m of the patents act
PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed
REG Reference to a national code

Ref country code: FR

Ref legal event code: D6

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 20010228

Year of fee payment: 13

REG Reference to a national code

Ref country code: GB

Ref legal event code: IF02

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: FR

Payment date: 20020326

Year of fee payment: 14

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: GB

Payment date: 20020327

Year of fee payment: 14

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20021001

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: GB

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20030308

GBPC Gb: european patent ceased through non-payment of renewal fee

Effective date: 20030308

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: FR

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20031127

REG Reference to a national code

Ref country code: FR

Ref legal event code: ST

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: IT

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES;WARNING: LAPSES OF ITALIAN PATENTS WITH EFFECTIVE DATE BEFORE 2007 MAY HAVE OCCURRED AT ANY TIME BEFORE 2007. THE CORRECT EFFECTIVE DATE MAY BE DIFFERENT FROM THE ONE RECORDED.

Effective date: 20050308